JP2000323586A - Semiconductor device - Google Patents

Semiconductor device

Info

Publication number
JP2000323586A
JP2000323586A JP11127306A JP12730699A JP2000323586A JP 2000323586 A JP2000323586 A JP 2000323586A JP 11127306 A JP11127306 A JP 11127306A JP 12730699 A JP12730699 A JP 12730699A JP 2000323586 A JP2000323586 A JP 2000323586A
Authority
JP
Japan
Prior art keywords
diffusion layer
conductivity type
type diffusion
diffusion layers
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP11127306A
Other languages
Japanese (ja)
Inventor
Yuji Oda
裕二 織田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP11127306A priority Critical patent/JP2000323586A/en
Publication of JP2000323586A publication Critical patent/JP2000323586A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To operate at a higher voltage than drain withstanding voltages of both p- and n-channel MOS transistors by forming three or more second conductivity type diffused layers on a first conductivity type semiconductor substrate and forming a plurality of first conductivity type diffused layers in one of the second conductivity type diffused layers. SOLUTION: In a first p-well 18 surface first and second n-type diffused layers 35, 36 are formed, and a gate electrode 51 is formed on between both through a gate oxide film, thus forming an n-channel MOS transistor 4. Third and fourth n-type diffused layers 37, 38 are formed in a second p-well 19 and fifth and sixth n-type diffused layers 39, 40 are formed in a third p-well 20 to constitute n-channel MOS transistors 5, 6. Thus the cascade connection can be made also at the n-channel MOS transistors 4, 5, 6 and an IC can be operated at a higher voltage than the drain withstanding voltage of each transistor.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、相補形MOSデバ
イスを備えた半導体装置に係わり、特に、PチャネルM
OSトランジスタ及びNチャネルMOSトランジスタの
両方のドレイン耐圧より高い電圧で動作させることが可
能な半導体装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device having a complementary MOS device, and more particularly to a P-channel M-type semiconductor device.
The present invention relates to a semiconductor device which can operate at a voltage higher than the drain withstand voltage of both an OS transistor and an N-channel MOS transistor.

【0002】[0002]

【従来の技術】図3は、従来の半導体装置を示す断面図
である。
2. Description of the Related Art FIG. 3 is a sectional view showing a conventional semiconductor device.

【0003】この半導体装置は相補形MOSデバイス
(CMOS)である。半導体装置はN型シリコン基板1
11を有し、このN型シリコン基板111の表面上には
第1乃至第5のLOCOS酸化膜105〜109が形成
されている。第1のLOCOS酸化膜105下と第3の
LOCOS酸化膜107下との間のシリコン基板111
表面にはPウエル(P型拡散層)114が形成されてい
る。
This semiconductor device is a complementary MOS device (CMOS). The semiconductor device is an N-type silicon substrate 1
The first to fifth LOCOS oxide films 105 to 109 are formed on the surface of the N-type silicon substrate 111. A silicon substrate 111 between a region under the first LOCOS oxide film 105 and a region under the third LOCOS oxide film 107
A P-well (P-type diffusion layer) 114 is formed on the surface.

【0004】第1のLOCOS酸化膜105と第2のL
OCOS酸化膜106との間であってPウエル114表
面にはウエルコンタクト(P型拡散層)123が形成さ
れている。第2のLOCOS酸化膜106と第3のLO
COS酸化膜107との間であってPウエル114表面
にはN型のソース拡散層135及びN型のドレイン拡散
層136が形成されている。
A first LOCOS oxide film 105 and a second L
A well contact (P-type diffusion layer) 123 is formed between the OCOS oxide film 106 and the surface of the P well 114. The second LOCOS oxide film 106 and the third LO
An N-type source diffusion layer 135 and an N-type drain diffusion layer 136 are formed between the COS oxide film 107 and the surface of the P well 114.

【0005】第3のLOCOS酸化膜107と第4のL
OCOS酸化膜108との間のシリコン基板111表面
にはP型のドレイン拡散層126及びP型のソース拡散
層127が形成されている。第4のLOCOS酸化膜1
08と第5のLOCOS酸化膜109との間のシリコン
基板111表面には基板コンタクト(N型拡散層)14
2が形成されている。
The third LOCOS oxide film 107 and the fourth L
On the surface of the silicon substrate 111 between the OCOS oxide film 108, a P-type drain diffusion layer 126 and a P-type source diffusion layer 127 are formed. Fourth LOCOS oxide film 1
A substrate contact (N-type diffusion layer) 14 is provided on the surface of the silicon substrate 111 between the second substrate 08 and the fifth LOCOS oxide film 109.
2 are formed.

【0006】ソース拡散層135及びドレイン拡散層1
36の相互間上にはゲート酸化膜を介してゲート電極1
51が形成されており、ゲート電極151、ソース拡散
層135及びドレイン拡散層136によりNチャネルM
OSトランジスタ104が構成される。また、ソース拡
散層127及びドレイン拡散層126の相互間上にはゲ
ート酸化膜を介してゲート電極156が形成されてお
り、ゲート電極156、ソース拡散層127及びドレイ
ン拡散層126によりPチャネルMOSトランジスタ1
03が構成される。
The source diffusion layer 135 and the drain diffusion layer 1
The gate electrode 1 is located between the gate electrodes 36 via a gate oxide film.
51 are formed, and the gate electrode 151, the source diffusion layer 135 and the drain diffusion layer 136 form an N-channel M
The OS transistor 104 is configured. A gate electrode 156 is formed between the source diffusion layer 127 and the drain diffusion layer 126 via a gate oxide film. The P-channel MOS transistor is formed by the gate electrode 156, the source diffusion layer 127 and the drain diffusion layer 126. 1
03 is configured.

【0007】ゲート電極151,156及びLOCOS
酸化膜105〜109の上には層間絶縁膜113が形成
されており、この層間絶縁膜113には、拡散層12
3,135,136,126,127,142上に位置
するコンタクトホールが形成されている。これらコンタ
クトホール内及び層間絶縁膜113上には金属配線11
7が形成されており、金属配線117は上記拡散層と電
気的に接続されている。金属配線117の上には絶縁膜
119が形成されている。
The gate electrodes 151, 156 and LOCOS
On the oxide films 105 to 109, an interlayer insulating film 113 is formed.
Contact holes located on 3,135,136,126,127,142 are formed. In these contact holes and on the interlayer insulating film 113, the metal wiring 11 is formed.
7 are formed, and the metal wiring 117 is electrically connected to the diffusion layer. An insulating film 119 is formed on the metal wiring 117.

【0008】[0008]

【発明が解決しようとする課題】ところで、上記従来の
CMOSでは、高耐圧のICを構成する場合、Pチャネ
ルMOSトランジスタ及びNチャネルMOSトランジス
タそれぞれのドレイン耐圧の低い方より高い電圧でIC
を動作させることができない。従って、ICの動作電圧
より高いドレイン耐圧を有するトランジスタを設計しな
ければならない。しかし、高いドレイン耐圧を有するト
ランジスタ(高耐圧トランジスタ)と通常の電源電圧供
給部を同一基板上に作るのは、複雑な工程を要し、高コ
ストとなってしまう。
In the above-mentioned conventional CMOS, when an IC having a high withstand voltage is formed, the IC is operated at a higher voltage than the lower drain withstand voltage of each of the P-channel MOS transistor and the N-channel MOS transistor.
Can not work. Therefore, a transistor having a drain withstand voltage higher than the operating voltage of the IC must be designed. However, forming a transistor having a high drain withstand voltage (high withstand voltage transistor) and a normal power supply unit on the same substrate requires a complicated process and increases the cost.

【0009】一方、通常のシリコン基板と反対極性のウ
エル拡散層を用いるCMOS構造では、そのウエル極性
に応じてトランジスタをいわゆるカスケード接続させる
ことにより、各々のトランジスタのドレイン耐圧より高
い耐圧を有するCMOSとすること(見掛け上の耐圧を
向上させること)も考えられる。しかし、このカスケー
ド接続をする方法は、PチャネルMOSトランジスタ又
はNチャネルMOSトランジスタのいずれか一方しか適
用できないのが通常であった。このようにカスケード接
続は片側の極性にしか適用できないので、反対側の極性
では高耐圧トランジスタを作る必要があり、その結果、
複雑な工程を要し、高コストとなってしまうのは前記の
場合と同様である。
On the other hand, in a CMOS structure using a well diffusion layer having a polarity opposite to that of a normal silicon substrate, a transistor having a breakdown voltage higher than the drain breakdown voltage of each transistor is formed by so-called cascade connection of transistors according to the well polarity. (Improving the apparent breakdown voltage) is also conceivable. However, this cascade connection method is generally applicable to only one of a P-channel MOS transistor and an N-channel MOS transistor. In this way, cascade connection can be applied to only one polarity, so it is necessary to make a high breakdown voltage transistor with the opposite polarity, and as a result,
As in the case described above, a complicated process is required and the cost is increased.

【0010】本発明は上記のような事情を考慮してなさ
れたものであり、その目的は、PチャネルMOSトラン
ジスタ及びNチャネルMOSトランジスタの両方のドレ
イン耐圧より高い電圧で動作させることが可能な半導体
装置を提供することにある。
The present invention has been made in view of the above circumstances, and has as its object to provide a semiconductor which can operate at a voltage higher than the drain withstand voltage of both a P-channel MOS transistor and an N-channel MOS transistor. It is to provide a device.

【0011】[0011]

【課題を解決するための手段】上記課題を解決するた
め、本発明に係る半導体装置は、第1導電型半導体基板
と、前記第1導電型半導体基板に形成された3つ以上の
第2導電型拡散層と、前記3つ以上の第2導電型拡散層
のうちの1つの第2導電型拡散層内に形成された複数の
第1導電型拡散層と、前記各々の第1導電型拡散層に形
成された第2導電型トランジスタであって、複数段にカ
スケード接続された第2導電型トランジスタと、前記3
つ以上の第2導電型拡散層のうちの前記1つの第2導電
型拡散層以外の各々の第2導電型拡散層内に形成された
第1導電型トランジスタであって、複数段にカスケード
接続された第1導電型トランジスタと、を具備し、前記
複数段にカスケード接続された第2導電型トランジスタ
と、前記複数段にカスケード接続された第1導電型トラ
ンジスタと、からCMOSが形成されることを特徴とす
る。
In order to solve the above problems, a semiconductor device according to the present invention comprises a first conductive type semiconductor substrate and three or more second conductive types formed on the first conductive type semiconductor substrate. Diffusion layer, a plurality of first conductivity type diffusion layers formed in one of the three or more second conductivity type diffusion layers, and each of the first conductivity type diffusion layers. A second conductivity type transistor formed in a layer, the second conductivity type transistor being cascaded in a plurality of stages;
A first conductivity type transistor formed in each of the second conductivity type diffusion layers other than the one second conductivity type diffusion layer of the one or more second conductivity type diffusion layers, the cascade connection being performed in a plurality of stages. And a first conductivity type transistor, wherein the first conductivity type transistor is cascaded in the plurality of stages, and a first conductivity type transistor cascaded in the plurality of stages, and a CMOS is formed. It is characterized by.

【0012】上記半導体装置では、第1導電型半導体基
板に3つ以上の第2導電型拡散層を形成し、そのうちの
1つの第2導電型拡散層内に複数の第1導電型拡散層を
形成することにより、第1導電型半導体基板と第1導電
型拡散層とを第2導電型拡散層によって絶縁している。
このため、第2導電型トランジスタの側でもカスケード
接続をすることができる。これにより、各々のトランジ
スタのドレイン耐圧より高い電圧でICを動作させるこ
とができ、見掛け上の耐圧を向上させることができる。
In the above semiconductor device, three or more second conductivity type diffusion layers are formed on the first conductivity type semiconductor substrate, and a plurality of the first conductivity type diffusion layers are provided in one of the second conductivity type diffusion layers. By forming, the first conductivity type semiconductor substrate and the first conductivity type diffusion layer are insulated by the second conductivity type diffusion layer.
Therefore, a cascade connection can be made on the side of the second conductivity type transistor. Thus, the IC can be operated at a voltage higher than the drain withstand voltage of each transistor, and the apparent withstand voltage can be improved.

【0013】本発明に係る半導体装置は、複数段にカス
ケード接続された第1導電型トランジスタと、複数段に
カスケード接続された第2導電型トランジスタと、を備
えたCMOSであって、第1導電型半導体基板と、前記
第1導電型半導体基板に形成された3つ以上の第2導電
型拡散層と、前記3つ以上の第2導電型拡散層のうちの
1つの第2導電型拡散層内に形成された複数の第1導電
型拡散層と、前記各々の第1導電型拡散層内に形成され
た第1及び第2の第2導電型拡散層と、前記第1及び第
2の第2導電型拡散層の相互間上にゲート絶縁膜を介し
て形成されたゲート電極と、前記3つ以上の第2導電型
拡散層のうちの前記1つの第2導電型拡散層以外の各々
の第2導電型拡散層内に形成された第1及び第2の第1
導電型拡散層と、前記第1及び第2の第1導電型拡散層
の相互間上にゲート絶縁膜を介して形成されたゲート電
極と、を具備することを特徴とする。
[0013] A semiconductor device according to the present invention is a CMOS having a first conductivity type transistor cascaded in a plurality of stages and a second conductivity type transistor cascaded in a plurality of stages. Type semiconductor substrate, three or more second conductivity type diffusion layers formed on the first conductivity type semiconductor substrate, and one second conductivity type diffusion layer of the three or more second conductivity type diffusion layers A plurality of first conductivity type diffusion layers formed therein, first and second second conductivity type diffusion layers formed in each of the first conductivity type diffusion layers, and the first and second conductivity type diffusion layers. A gate electrode formed between the second conductivity type diffusion layers via a gate insulating film, and each of the three or more second conductivity type diffusion layers other than the one second conductivity type diffusion layer Of the first and second first conductive layers formed in the second conductive type diffusion layer.
The semiconductor device is characterized by comprising a conductive type diffusion layer, and a gate electrode formed between the first and second first conductive type diffusion layers via a gate insulating film.

【0014】[0014]

【発明の実施の形態】以下、図面を参照して本発明の実
施の形態について説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0015】図1は、本発明の実施の形態による半導体
装置を示す等価回路図である。図2は、図1に示す半導
体装置の断面図である。
FIG. 1 is an equivalent circuit diagram showing a semiconductor device according to an embodiment of the present invention. FIG. 2 is a cross-sectional view of the semiconductor device shown in FIG.

【0016】図1に示すように、この半導体装置は、C
MOS構造からなり、Pチャネル型MOSトランジスタ
1〜3が3段にカスケード接続されており、Nチャネル
型MOSトランジスタ4〜6が3段にカスケード接続さ
れている。
As shown in FIG. 1, this semiconductor device has a C
It has a MOS structure, and P-channel MOS transistors 1 to 3 are cascaded in three stages, and N-channel MOS transistors 4 to 6 are cascaded in three stages.

【0017】図2に示すように、この半導体装置はP型
シリコン基板11を有し、このP型シリコン基板11の
表面には第1〜第4のNウエル(N型拡散層)14〜1
6,13が形成されている。この第4のNウエル13内
には第1〜第3のPウエル(P型拡散層)18〜20が
形成されている。
As shown in FIG. 2, the semiconductor device has a P-type silicon substrate 11, and first to fourth N-wells (N-type diffusion layers) 14 to 1 are formed on the surface of the P-type silicon substrate 11.
6, 13 are formed. First to third P-wells (P-type diffusion layers) 18 to 20 are formed in the fourth N-well 13.

【0018】第1のPウエル18内には第1及び第2の
N型拡散層(ソース拡散層及びドレイン拡散層)35,
36が形成されている。第1及び第2のN型拡散層3
5,36の相互間上には図示せぬゲート酸化膜を介して
ゲート電極51が形成されており、ゲート電極51、第
1及び第2のN型拡散層35,36によりNチャネル型
MOSトランジスタ4が構成される。また、第1のPウ
エル18内であって第1のN型拡散層35の近傍には第
1のP型拡散層(ウエルコンタクト)23が形成されて
いる。
In the first P well 18, first and second N-type diffusion layers (source diffusion layer and drain diffusion layer) 35,
36 are formed. First and second N-type diffusion layers 3
A gate electrode 51 is formed between the gate electrodes 51 and 36 via a gate oxide film (not shown). The gate electrode 51 and the first and second N-type diffusion layers 35 and 36 form an N-channel MOS transistor. 4 are configured. Further, a first P-type diffusion layer (well contact) 23 is formed in the first P-well 18 and near the first N-type diffusion layer 35.

【0019】第2のPウエル19内には第3及び第4の
N型拡散層(ソース拡散層及びドレイン拡散層)37,
38が形成されている。第3及び第4のN型拡散層3
7,38の相互間上には図示せぬゲート酸化膜を介して
ゲート電極52が形成されており、ゲート電極52、第
3及び第4のN型拡散層37,38によりNチャネル型
MOSトランジスタ5が構成される。また、第2のPウ
エル19内であって第3のN型拡散層37の近傍には第
2のP型拡散層(ウエルコンタクト)24が形成されて
いる。
In the second P well 19, third and fourth N-type diffusion layers (source diffusion layer and drain diffusion layer) 37,
38 are formed. Third and fourth N-type diffusion layers 3
A gate electrode 52 is formed between the gate electrodes 7 and 38 via a gate oxide film (not shown). The gate electrode 52 and the third and fourth N-type diffusion layers 37 and 38 form an N-channel MOS transistor. 5 are configured. Further, a second P-type diffusion layer (well contact) 24 is formed in the second P-well 19 and near the third N-type diffusion layer 37.

【0020】第3のPウエル20内には第5及び第6の
N型拡散層(ソース拡散層及びドレイン拡散層)39,
40が形成されている。第5及び第6のN型拡散層3
9,40の相互間上には図示せぬゲート酸化膜を介して
ゲート電極53が形成されており、ゲート電極53、第
5及び第6のN型拡散層39,40によりNチャネル型
MOSトランジスタ6が構成される。また、第3のPウ
エル20内であって第5のN型拡散層39の近傍には第
3のP型拡散層(ウエルコンタクト)25が形成されて
いる。また、第4のNウエル13内には第7のN型拡散
層(ウエルコンタクト)61が形成されている。また、
P型シリコン基板11表面であって第4のNウエル13
の近傍には基板コンタクト(P型拡散層)22が形成さ
れている。第1のNウエル14内には第4及び第5のP
型拡散層(ドレイン拡散層及びソース拡散層)26,2
7が形成されている。第4及び第5のP型拡散層26,
27の相互間上には図示せぬゲート酸化膜を介してゲー
ト電極56が形成されており、ゲート電極56、第4及
び第5のP型拡散層26,27によりNチャネル型MO
Sトランジスタ3が構成される。また、第1のNウエル
14内であって第5のP型拡散層27の近傍には第8の
N型拡散層(ウエルコンタクト)42が形成されてい
る。
In the third P well 20, fifth and sixth N-type diffusion layers (source diffusion layer and drain diffusion layer) 39,
40 are formed. Fifth and sixth N-type diffusion layers 3
A gate electrode 53 is formed between the gate electrodes 9 and 40 via a gate oxide film (not shown), and an N-channel MOS transistor is formed by the gate electrode 53 and the fifth and sixth N-type diffusion layers 39 and 40. 6 are configured. Further, a third P-type diffusion layer (well contact) 25 is formed in the third P-well 20 and near the fifth N-type diffusion layer 39. A seventh N-type diffusion layer (well contact) 61 is formed in the fourth N-well 13. Also,
The fourth N well 13 on the surface of the P-type silicon substrate 11
Is formed near the substrate contact (P-type diffusion layer) 22. In the first N well 14, the fourth and fifth P
-Type diffusion layers (drain diffusion layers and source diffusion layers) 26, 2
7 are formed. The fourth and fifth P-type diffusion layers 26,
A gate electrode 56 is formed between the gate electrodes 27 through a gate oxide film (not shown). The gate electrode 56 and the fourth and fifth P-type diffusion layers 26 and 27 form an N-channel type MO.
The S transistor 3 is configured. Further, an eighth N-type diffusion layer (well contact) 42 is formed in the first N-well 14 and near the fifth P-type diffusion layer 27.

【0021】第2のNウエル15内には第6及び第7の
P型拡散層(ドレイン拡散層及びソース拡散層)28,
29が形成されている。第6及び第7のP型拡散層2
8,29の相互間上には図示せぬゲート酸化膜を介して
ゲート電極55が形成されており、ゲート電極55、第
6及び第7のP型拡散層28,29によりNチャネル型
MOSトランジスタ2が構成される。また、第2のNウ
エル15内であって第7のP型拡散層29の近傍には第
9のN型拡散層(ウエルコンタクト)43が形成されて
いる。
In the second N well 15, sixth and seventh P-type diffusion layers (drain diffusion layer and source diffusion layer) 28,
29 are formed. Sixth and seventh P-type diffusion layers 2
A gate electrode 55 is formed between the gate electrodes 8 and 29 via a gate oxide film (not shown), and an N-channel MOS transistor is formed by the gate electrode 55 and the sixth and seventh P-type diffusion layers 28 and 29. 2 are configured. A ninth N-type diffusion layer (well contact) 43 is formed in the second N-well 15 and in the vicinity of the seventh P-type diffusion layer 29.

【0022】第3のNウエル16内には第8及び第9の
P型拡散層(ドレイン拡散層及びソース拡散層)30,
31が形成されている。第8及び第9のP型拡散層3
0,31の相互間上には図示せぬゲート酸化膜を介して
ゲート電極54が形成されており、ゲート電極54、第
8及び第9のP型拡散層30,31によりNチャネル型
MOSトランジスタ1が構成される。また、第3のNウ
エル16内であって第9のP型拡散層31の近傍には第
10のN型拡散層(ウエルコンタクト)44が形成され
ている。
In the third N well 16, eighth and ninth P-type diffusion layers (drain diffusion layer and source diffusion layer) 30,
31 are formed. Eighth and ninth P-type diffusion layers 3
A gate electrode 54 is formed between the gate electrodes 0 and 31 via a gate oxide film (not shown), and an N-channel MOS transistor is formed by the gate electrode 54 and the eighth and ninth P-type diffusion layers 30 and 31. 1 is configured. Further, a tenth N-type diffusion layer (well contact) 44 is formed in the third N-well 16 and near the ninth P-type diffusion layer 31.

【0023】拡散層22,23の相互間、拡散層23,
35の相互間、拡散層36,24の相互間、拡散層2
4,37の相互間、拡散層38,25の相互間、拡散層
25,39の相互間、拡散層40,61の相互間、拡散
層61,26の相互間、拡散層27,42の相互間、拡
散層42,28の相互間、拡散層29,43の相互間、
拡散層43,30の相互間、及び、拡散層31,44の
相互間それぞれのシリコン基板11表面には、LOCO
S酸化膜(図示せず)が形成されている。
Between the diffusion layers 22 and 23, the diffusion layers 23 and
35, the diffusion layers 36 and 24, the diffusion layer 2
4 and 37, between the diffusion layers 38 and 25, between the diffusion layers 25 and 39, between the diffusion layers 40 and 61, between the diffusion layers 61 and 26, and between the diffusion layers 27 and 42. Between the diffusion layers 42 and 28, between the diffusion layers 29 and 43,
LOCO is provided on the surface of the silicon substrate 11 between the diffusion layers 43 and 30 and between the diffusion layers 31 and 44, respectively.
An S oxide film (not shown) is formed.

【0024】ゲート電極51〜56は互いに配線8によ
り電気的に接続されている。基板コンタクト22、第1
のPウエルのウエルコンタクト23及び第1のN型拡散
層35は配線によりVss(GND)に電気的に接続さ
れている。第2、第3のN型拡散層36,37及び第2
のPウエルのウエルコンタクト24は互いに配線により
電気的に接続されている。第4、第5のN型拡散層3
8,39及び第3のPウエルのウエルコンタクト25は
互いに配線により電気的に接続されている。第6のN型
拡散層40及び第4のP型拡散層26は互いに配線9に
より電気的に接続されている。
The gate electrodes 51 to 56 are electrically connected to each other by a wiring 8. Substrate contact 22, first
The P-well contact 23 and the first N-type diffusion layer 35 are electrically connected to Vss (GND) by wiring. The second and third N-type diffusion layers 36 and 37 and the second
The well contacts 24 of the P well are electrically connected to each other by wiring. Fourth and fifth N-type diffusion layers 3
The 8, 39 and third P-well well contacts 25 are electrically connected to each other by wiring. The sixth N-type diffusion layer 40 and the fourth P-type diffusion layer 26 are electrically connected to each other by the wiring 9.

【0025】第5、第6のP型拡散層27,28及び第
1のNウエルのウエルコンタクト42は互いに配線によ
り電気的に接続されている。第7、第8のP型拡散層2
9,30及び第2のNウエルのウエルコンタクト43は
互いに配線により電気的に接続されている。第9のP型
拡散層31と第3のNウエルのウエルコンタクト44は
配線によりVdd(電源)に電気的に接続されている。
The fifth and sixth P-type diffusion layers 27 and 28 and the first N-well contact 42 are electrically connected to each other by wiring. Seventh and eighth P-type diffusion layers 2
The 9, 30 and the second N-well contact 43 are electrically connected to each other by wiring. The ninth P-type diffusion layer 31 and the third N-well contact 44 are electrically connected to Vdd (power supply) by wiring.

【0026】第7の拡散層61は、第6のN型拡散層4
0及び第4のP型拡散層26との配線9、またはV
DD(電源)に電気的に接続される。
The seventh diffusion layer 61 includes a sixth N-type diffusion layer 4.
0 and the wiring 9 with the fourth P-type diffusion layer 26, or V
It is electrically connected to DD (power supply).

【0027】上記実施の形態によれば、P型シリコン基
板11に第4のNウエル13を形成することにより、P
型シリコン基板11と第1〜第3のPウエル18〜20
とを絶縁している。このため、Nチャネル型MOSトラ
ンジスタ4,5,6の側でもカスケード接続をすること
ができる。つまり、従来技術では、Pチャネル型MOS
トランジスタ1,2,3の側だけしかカスケード接続を
することができなかったが、本実施の形態ではNチャネ
ル型MOSトランジスタ4,5,6の側でもカスケード
接続をすることができる。これにより、各々のトランジ
スタ1〜6のドレイン耐圧より高い電圧でICを動作さ
せることができ、見掛け上の耐圧を向上させることがで
きる。例えば、各々のトランジスタのドレイン耐圧が1
5Vである場合、3段のカスケード接続を行うことによ
り、45V近くの電圧でICを動作させることができ
る。
According to the above embodiment, by forming the fourth N well 13 on the P-type silicon substrate 11,
Type silicon substrate 11 and first to third P wells 18 to 20
And is insulated. Therefore, the cascade connection can be performed on the N-channel MOS transistors 4, 5, and 6 as well. That is, in the prior art, a P-channel type MOS
Although only the transistors 1, 2, 3 could be cascaded, in the present embodiment, the cascade connection can also be made on the N-channel MOS transistors 4, 5, 6 side. Thus, the IC can be operated at a voltage higher than the drain withstand voltage of each of the transistors 1 to 6, and the apparent withstand voltage can be improved. For example, the drain breakdown voltage of each transistor is 1
When the voltage is 5 V, the IC can be operated at a voltage close to 45 V by performing a three-stage cascade connection.

【0028】尚、本発明は上記実施の形態に限定され
ず、種々変更して実施することが可能である。
The present invention is not limited to the above embodiment, but can be implemented with various modifications.

【0029】[0029]

【発明の効果】以上説明したように本発明によれば、第
1導電型半導体基板に3つ以上の第2導電型拡散層を形
成し、そのうちの1つの第2導電型拡散層内に複数の第
1導電型拡散層を形成する。したがって、PチャネルM
OSトランジスタ及びNチャネルMOSトランジスタの
両方のドレイン耐圧より高い電圧で動作させることが可
能な半導体装置を提供することができる。
As described above, according to the present invention, three or more second conductivity type diffusion layers are formed on a first conductivity type semiconductor substrate, and a plurality of second conductivity type diffusion layers are formed in one of the second conductivity type diffusion layers. Is formed. Therefore, the P channel M
A semiconductor device which can operate at a voltage higher than the drain withstand voltage of both the OS transistor and the N-channel MOS transistor can be provided.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の形態による半導体装置を示す等
価回路図である。
FIG. 1 is an equivalent circuit diagram showing a semiconductor device according to an embodiment of the present invention.

【図2】図2は、図1に示す半導体装置の断面図であ
る。
FIG. 2 is a sectional view of the semiconductor device shown in FIG. 1;

【図3】従来の半導体装置を示す断面図である。FIG. 3 is a cross-sectional view illustrating a conventional semiconductor device.

【符号の説明】[Explanation of symbols]

1〜3 Pチャネル型MOSトランジスタ 4〜6 Nチャネル型MOSトランジスタ 8,9 配線 11 P型シリコ
ン基板 13 第4のNウエル(N型拡散層) 14〜16 第1〜第3のNウエル(N型拡散層) 18〜20 第1〜第3のPウエル(P型拡散層) 22 基板コンタクト(P型拡散層) 23 第1のP型拡散層(ウエルコンタクト) 24 第2のP型拡散層(ウエルコンタクト) 25 第3のP型拡散層(ウエルコンタクト) 26 第4のP型拡散層(ドレイン拡散層) 27 第5のP型拡散層(ソース拡散層) 28 第6のP型拡散層(ドレイン拡散層) 29 第7のP型拡散層(ソース拡散層) 30 第8のP型拡散層(ドレイン拡散層) 31 第9のP型拡散層(ソース拡散層) 35 第1のN型拡散層(ソース拡散層) 36 第2のN型拡散層(ドレイン拡散層) 37 第3のN型拡散層(ソース拡散層) 38 第4のN型拡散層(ドレイン拡散層) 39 第5のN型拡散層(ソース拡散層) 40 第6のN型拡散層(ドレイン拡散層) 42〜44 第8〜第10のN型拡散層(ウエルコンタ
クト) 51〜56 ゲート電極 61 第7のN型拡散層(ウエルコンタクト) 103 PチャネルMOSトランジスタ 104 NチャネルMOSトランジスタ 105〜109 第1〜第5のLOCOS酸化膜 111 N型シリコン基板 113 層間
絶縁膜 114 Pウエル(P型拡散層) 117 金属
配線 119 絶縁膜 123 ウエルコンタクト(P型拡散層)126 P型
のドレイン拡散層 127 P型のソース拡散層 135 N型
のソース拡散層 136 N型のドレイン拡散層 142 基板コンタクト(N型拡散層) 151,15
6 ゲート電極
1 to 3 P-channel MOS transistor 4 to 6 N-channel MOS transistor 8, 9 Wiring 11 P-type silicon substrate 13 Fourth N-well (N-type diffusion layer) 14 to 16 First to third N-well (N 18-20 First-third P-well (P-type diffusion layer) 22 Substrate contact (P-type diffusion layer) 23 First P-type diffusion layer (well contact) 24 Second P-type diffusion layer (Well contact) 25 Third P-type diffusion layer (Well contact) 26 Fourth P-type diffusion layer (Drain diffusion layer) 27 Fifth P-type diffusion layer (Source diffusion layer) 28 Sixth P-type diffusion layer (Drain diffusion layer) 29 7th P-type diffusion layer (source diffusion layer) 30 8th P-type diffusion layer (drain diffusion layer) 31 9th P-type diffusion layer (source diffusion layer) 35 1st N-type Diffusion layer (source diffusion layer) 36 Second N-type diffusion layer (drain diffusion layer) 37 Third N-type diffusion layer (source diffusion layer) 38 Fourth N-type diffusion layer (drain diffusion layer) 39 Fifth N-type diffusion layer (source diffusion layer) 40 6 N-type diffusion layer (drain diffusion layer) 42 to 44 8th to 10th N-type diffusion layer (well contact) 51 to 56 Gate electrode 61 7th N-type diffusion layer (well contact) 103 P-channel MOS transistor Reference Signs List 104 N-channel MOS transistor 105 to 109 First to fifth LOCOS oxide films 111 N-type silicon substrate 113 Interlayer insulating film 114 P-well (P-type diffusion layer) 117 Metal wiring 119 Insulating film 123 Well contact (P-type diffusion layer) 126 P-type drain diffusion layer 127 P-type source diffusion layer 135 N-type source diffusion layer 136 N-type drain diffusion layer 142 substrate Ntakuto (N-type diffusion layer) 151,15
6 Gate electrode

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 第1導電型半導体基板と、 前記第1導電型半導体基板に形成された3つ以上の第2
導電型拡散層と、 前記3つ以上の第2導電型拡散層のうちの1つの第2導
電型拡散層内に形成された複数の第1導電型拡散層と、 前記各々の第1導電型拡散層に形成された第2導電型ト
ランジスタであって、複数段にカスケード接続された第
2導電型トランジスタと、 前記3つ以上の第2導電型拡散層のうちの前記1つの第
2導電型拡散層以外の各々の第2導電型拡散層内に形成
された第1導電型トランジスタであって、複数段にカス
ケード接続された第1導電型トランジスタと、 を具備し、 前記複数段にカスケード接続された第2導電型トランジ
スタと、前記複数段にカスケード接続された第1導電型
トランジスタと、からCMOSが形成されることを特徴
とする半導体装置。
A first conductive type semiconductor substrate; and three or more second conductive types formed on the first conductive type semiconductor substrate.
A conductivity type diffusion layer; a plurality of first conductivity type diffusion layers formed in one of the three or more second conductivity type diffusion layers; and each of the first conductivity types. A second conductivity type transistor formed in the diffusion layer, the second conductivity type transistor being cascaded in a plurality of stages, and the second conductivity type of one of the three or more second conductivity type diffusion layers. A first conductivity type transistor formed in each of the second conductivity type diffusion layers other than the diffusion layer, the first conductivity type transistor being cascaded in a plurality of stages; A CMOS device is formed from the second conductive type transistor thus formed and the first conductive type transistors cascaded in a plurality of stages.
【請求項2】 複数段にカスケード接続された第1導電
型トランジスタと、複数段にカスケード接続された第2
導電型トランジスタと、を備えたCMOSであって、 第1導電型半導体基板と、 前記第1導電型半導体基板に形成された3つ以上の第2
導電型拡散層と、 前記3つ以上の第2導電型拡散層のうちの1つの第2導
電型拡散層内に形成された複数の第1導電型拡散層と、 前記各々の第1導電型拡散層内に形成された第1及び第
2の第2導電型拡散層と、 前記第1及び第2の第2導電型拡散層の相互間上にゲー
ト絶縁膜を介して形成されたゲート電極と、 前記3つ以上の第2導電型拡散層のうちの前記1つの第
2導電型拡散層以外の各々の第2導電型拡散層内に形成
された第1及び第2の第1導電型拡散層と、 前記第1及び第2の第1導電型拡散層の相互間上にゲー
ト絶縁膜を介して形成されたゲート電極と、 を具備することを特徴とする半導体装置。
2. A transistor of a first conductivity type cascaded in a plurality of stages and a second transistor cascaded in a plurality of stages.
A first conductivity type semiconductor substrate; and three or more second conductivity type transistors formed on the first conductivity type semiconductor substrate.
A conductivity type diffusion layer; a plurality of first conductivity type diffusion layers formed in one of the three or more second conductivity type diffusion layers; and each of the first conductivity types. A first and second second conductivity type diffusion layer formed in the diffusion layer; and a gate electrode formed between the first and second second conductivity type diffusion layers via a gate insulating film. And a first and second first conductivity type formed in each second conductivity type diffusion layer other than the one second conductivity type diffusion layer of the three or more second conductivity type diffusion layers. A semiconductor device comprising: a diffusion layer; and a gate electrode formed between the first and second first conductivity type diffusion layers via a gate insulating film.
JP11127306A 1999-05-07 1999-05-07 Semiconductor device Withdrawn JP2000323586A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11127306A JP2000323586A (en) 1999-05-07 1999-05-07 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11127306A JP2000323586A (en) 1999-05-07 1999-05-07 Semiconductor device

Publications (1)

Publication Number Publication Date
JP2000323586A true JP2000323586A (en) 2000-11-24

Family

ID=14956696

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11127306A Withdrawn JP2000323586A (en) 1999-05-07 1999-05-07 Semiconductor device

Country Status (1)

Country Link
JP (1) JP2000323586A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1191583A2 (en) * 2000-09-08 2002-03-27 Texas Instruments Incorporated Low voltage transistor
JP2006128499A (en) * 2004-10-29 2006-05-18 Fujitsu Ltd Semiconductor device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1191583A2 (en) * 2000-09-08 2002-03-27 Texas Instruments Incorporated Low voltage transistor
EP1191583A3 (en) * 2000-09-08 2005-01-19 Texas Instruments Incorporated Low voltage transistor
JP2006128499A (en) * 2004-10-29 2006-05-18 Fujitsu Ltd Semiconductor device

Similar Documents

Publication Publication Date Title
US6504186B2 (en) Semiconductor device having a library of standard cells and method of designing the same
JP2007299860A (en) Semiconductor device
US7703062B2 (en) Semiconductor integrated circuit and method of designing layout of the same
US5323043A (en) CMOS integrated circuit
JP5079974B2 (en) Semiconductor device
US7884424B2 (en) Structure of MTCMOS cell
JP2003258117A (en) Semiconductor device
JP2001291836A (en) Semiconductor device for protection against static electricity
JP3415401B2 (en) Semiconductor integrated circuit device and method of manufacturing the same
JPH11135799A (en) Semiconductor integrated circuit and its manufacture
JP2007019413A (en) Semiconductor device for protection circuit
US5083179A (en) CMOS semiconductor integrated circuit device
JP2000323586A (en) Semiconductor device
US6150699A (en) Tri-voltage Bi-CMOS semiconductor device
JP3379050B2 (en) Semiconductor device
KR900003940B1 (en) Complementary mos ic device
JP2000323584A (en) Semiconductor device
JP2737629B2 (en) Semiconductor device having output circuit of CMOS configuration
JP2000323585A (en) Semiconductor device
JP2953213B2 (en) CMOS integrated circuit
KR970704244A (en) CMOS interface circuit formed on an insulator silicon (SOI) substrate
US7741681B2 (en) Latchup robust array I/O using through wafer via
JP3282609B2 (en) CMOS integrated circuit
US6258722B1 (en) Method of manufacturing CMOS device
JP2004235452A (en) Semiconductor device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040715

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041124

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20041217