JP2000243917A - Semiconductor device and manufacture thereof - Google Patents

Semiconductor device and manufacture thereof

Info

Publication number
JP2000243917A
JP2000243917A JP11038622A JP3862299A JP2000243917A JP 2000243917 A JP2000243917 A JP 2000243917A JP 11038622 A JP11038622 A JP 11038622A JP 3862299 A JP3862299 A JP 3862299A JP 2000243917 A JP2000243917 A JP 2000243917A
Authority
JP
Japan
Prior art keywords
layer
electron supply
transistor
supply layer
thickness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11038622A
Other languages
Japanese (ja)
Inventor
Yutaka Yoneda
豊 米田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP11038622A priority Critical patent/JP2000243917A/en
Publication of JP2000243917A publication Critical patent/JP2000243917A/en
Pending legal-status Critical Current

Links

Landscapes

  • Junction Field-Effect Transistors (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a semiconductor device and its manufacturing method, in which an enhancement-type transistor and a depression-type transistor with good reproducible threshold voltages are formed on the same substrate. SOLUTION: A thickness (da) of an electron feeding layer 4 of an enhancement-type transistor is made smaller than a thickness (db) of an electron feeding layer 4 of the depression-type transistor. The thickness (da) of the electron feeding layer 4 of the enhancement-type transistor is 75 to 90% of the thickness (db) of the electron feeding layer 4 of the depression-type transistor.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、エンハンスメント
型トランジスタとデプレッション型トランジスタの2種
類のトランジスタが同一基板上に形成されている半導体
装置およびその製造方法に関する。
The present invention relates to a semiconductor device in which two types of transistors, an enhancement type transistor and a depletion type transistor, are formed on the same substrate, and a method of manufacturing the same.

【0002】[0002]

【従来の技術】近年、コンピュータシステムの高速化の
要求に伴い、集積回路装置の高速化,低消費電力化が要
求されている。特に、GaAsは、Siと比較して、大
きな電子移動度を有するため、小型コンピュータへの適
用が大いに期待されている。
2. Description of the Related Art In recent years, with the demand for higher speed of computer systems, higher speed and lower power consumption of integrated circuit devices are required. In particular, GaAs has a large electron mobility as compared with Si, and is therefore expected to be applied to small computers.

【0003】化合物半導体の集積回路装置を構成する場
合、基本であるインバータ回路としてDCFL(Direct
Coupled FET Logic)回路が多用されており、その場合、
エンハンスメント型FET(以下、E型FETとする)が
駆動素子,デプレッション型FET(以下、D型FET
とする)が負荷素子として用いられる。このE型とD型
のFETの閾値電圧Vthは、キャリア供給層あるいは
閾値電圧制御層の膜厚によって決定される。
When a compound semiconductor integrated circuit device is constructed, a DCFL (Direct FLASH) is used as a basic inverter circuit.
Coupled FET Logic) circuit is often used.
An enhancement type FET (hereinafter, referred to as E-type FET) is a driving element, and a depletion type FET (hereinafter, D-type FET).
Is used as a load element. The threshold voltage Vth of the E-type and D-type FETs is determined by the thickness of the carrier supply layer or the threshold voltage control layer.

【0004】特開平2−148740号には、E型とD
型のFETを同一基板上に製造する方法が開示されてい
る。すなわち、特開平2−148740号に開示されて
いる半導体装置は、図9に示すように、半絶縁性GaA
s基板201上に、チャネル層である厚さ500nmの
アンドープGaAs層203,電子供給層である厚さ3
0nmのn型AlGaAs層204,D型FETにおけ
る閾値電圧制御層となる厚さ10nmの第4のn型Ga
As層205a,第3のエッチングストッパ層である厚
さ5nmのn型AlGaAs層206a,コンタクト層
である厚さ15nmの第3のn型GaAs層205b,
第2のエッチングストッパ層である厚さ5nmのn型A
lGaAs層206b,コンタクト層である厚さ60n
mの第2のn型GaAs層207,第1のエッチングス
トッパ層である厚さ5nmのn型AlGaAs層20
8,コンタクト層である厚さ40nmの第1のn型Ga
As層209が順次形成されており、E型FETのショ
ットキーゲート電極は電子供給層であるn型AlGaA
s層204に接触し、D型FETのショットキーゲート
電極は第3のエッチングストッパ層であるn型AlGa
As層206aに接触している。
Japanese Patent Application Laid-Open No. 2-148740 discloses an E type and a D type.
A method for manufacturing a FET of the same type on the same substrate is disclosed. That is, as shown in FIG. 9, a semiconductor device disclosed in Japanese Patent Application Laid-Open No. 2-148740 has a semi-insulating GaAs.
An undoped GaAs layer 203 having a thickness of 500 nm serving as a channel layer and a thickness 3 serving as an electron supply layer
A 0 nm n-type AlGaAs layer 204, and a 10 nm thick fourth n-type Ga layer serving as a threshold voltage control layer in a D-type FET.
An As layer 205a, an n-type AlGaAs layer 206a having a thickness of 5 nm as a third etching stopper layer, a third n-type GaAs layer 205b having a thickness of 15 nm as a contact layer,
5 nm-thick n-type A serving as a second etching stopper layer
lGaAs layer 206b, contact layer thickness 60n
m second n-type GaAs layer 207, 5 nm-thick n-type AlGaAs layer 20 serving as a first etching stopper layer
8. First n-type Ga having a thickness of 40 nm as a contact layer
An As layer 209 is sequentially formed, and a Schottky gate electrode of the E-type FET is an n-type AlGaAs as an electron supply layer.
In contact with the s layer 204, the Schottky gate electrode of the D-type FET is n-type AlGa as a third etching stopper layer.
It is in contact with the As layer 206a.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、上述し
た従来の半導体装置では、エピタキシャル成長がかなり
複雑なために欠陥が生じやすく、また、製造コストの増
加につながるという問題がある。また、E型FETのn
型GaAs層207とD型FETのn型GaAs層20
9を同時に等適方的選択エッチングする場合、それぞれ
のエッチングされるn型GaAs層の厚さが大きく異な
るため、層厚の薄いD型FETはオーバーエッチング量
がより多くなり、サイドエッチング量がより多くなって
しまうという問題がある。
However, in the above-mentioned conventional semiconductor device, there is a problem that the epitaxial growth is considerably complicated, so that defects are likely to occur, and that the manufacturing cost is increased. In addition, n of the E-type FET
-Type GaAs layer 207 and n-type GaAs layer 20 of D-type FET
9 are simultaneously isotropically selectively etched, since the thicknesses of the n-type GaAs layers to be etched are greatly different, the thinner D-type FET has a larger over-etching amount and a larger side etching amount. There is a problem that it will increase.

【0006】本発明は、製造コストを増加させることな
く、エンハンスメント型トランジスタの閾値電圧Vth
とデプレッション型トランジスタの閾値電圧Vthを再
現性良く同一基板上に作製することの可能な半導体装置
およびその製造方法を提供することを目的としている。
According to the present invention, the threshold voltage Vth of an enhancement transistor is increased without increasing the manufacturing cost.
It is an object of the present invention to provide a semiconductor device capable of manufacturing a threshold voltage Vth of a depletion type transistor on the same substrate with good reproducibility and a method for manufacturing the same.

【0007】[0007]

【課題を解決するための手段】上記目的を達成するため
に、請求項1記載の発明は、半導体基板上には、チャネ
ル層,電子供給層,コンタクト層が順次に積層され、エ
ンハンスメント型トランジスタとデプレッション型トラ
ンジスタの2種類のトランジスタが同一基板上に形成さ
れている半導体装置であって、エンハンスメント型トラ
ンジスタの電子供給層の厚さがデプレッション型トラン
ジスタの電子供給層の厚さよりも薄くなっており、エン
ハンスメント型トランジスタの電子供給層の厚さがデプ
レッション型トランジスタの電子供給層の厚さの75%
乃至90%の厚さであることを特徴としている。
According to a first aspect of the present invention, a channel layer, an electron supply layer, and a contact layer are sequentially stacked on a semiconductor substrate to form an enhancement transistor. A semiconductor device in which two types of depletion type transistors are formed over the same substrate, wherein the thickness of the electron supply layer of the enhancement type transistor is smaller than the thickness of the electron supply layer of the depletion type transistor, The thickness of the electron supply layer of the enhancement transistor is 75% of the thickness of the electron supply layer of the depression transistor.
It is characterized by a thickness of about 90%.

【0008】また、請求項2記載の発明は、請求項1記
載の半導体装置において、前記半導体基板上にチャネル
層,電子供給層,コンタクト層を順次に積層する第1の
工程と、エンハンスメント型トランジスタのゲート形成
領域に開口を有するエッチングマスクを形成し、エッチ
ングマスクを通してエンハンスメント型トランジスタの
ゲート形成領域のコンタクト層を電子供給層に対し選択
的にエッチングする第2の工程と、前記電子供給層表面
に酸化層を形成する第3の工程と、デプレッション型ト
ランジスタのゲート形成領域に開口を有するエッチング
マスクを通してデプレッション型トランジスタのゲート
形成領域のコンタクト層を電子供給層に対して選択的に
エッチングする第4の工程と、前記第3の工程で形成し
た酸化層をエッチングする第5の工程とを有し、第4の
工程と第5の工程とを同時に行なうことを特徴としてい
る。
According to a second aspect of the present invention, in the semiconductor device according to the first aspect, a first step of sequentially stacking a channel layer, an electron supply layer, and a contact layer on the semiconductor substrate; A second step of forming an etching mask having an opening in the gate forming region, selectively etching the contact layer in the gate forming region of the enhancement transistor with respect to the electron supply layer through the etching mask; A third step of forming an oxide layer, and a fourth step of selectively etching the contact layer in the gate formation region of the depletion transistor with respect to the electron supply layer through an etching mask having an opening in the gate formation region of the depletion transistor. And etching the oxide layer formed in the third step. And a fifth step of grayed, are characterized by performing the fourth step and the fifth step simultaneously.

【0009】また、請求項3記載の発明は、請求項2記
載の半導体装置の製造方法において、前記エッチングマ
スクとして電子線レジストを用いることを特徴としてい
る。
According to a third aspect of the present invention, in the method of manufacturing a semiconductor device according to the second aspect, an electron beam resist is used as the etching mask.

【0010】また、請求項4記載の発明は、請求項2記
載の半導体装置の製造方法において、前記エッチングマ
スクとして絶縁膜を用いることを特徴としている。
According to a fourth aspect of the present invention, in the method of manufacturing a semiconductor device according to the second aspect, an insulating film is used as the etching mask.

【0011】[0011]

【発明の実施の形態】以下、本発明の実施形態を図面に
基づいて説明する。図1は本発明に係る半導体装置の構
成例を示す図である。図1を参照すると、この半導体装
置は、半導体基板1上に、バッファ層2,チャネル層
3,電子供給層4,コンタクト層5が順次に積層されて
いる。そして、エンハンスメント型トランジスタ(E型
FET領域)とデプレッション型トランジスタ(D型FE
T領域)とを分離するための素子分離領域6が形成され
ている。エンハンスメント型トランジスタでは、コンタ
クト層5上に、ソース電極7と、ドレイン電極8とが形
成され、また、コンタクト層5および電子供給層4に所
定の深さまで、リセス溝9が形成されて、リセス溝9に
よって開口された電子供給層4上にゲート電極10が形
成されている。また、デプレッション型トランジスタで
は、コンタクト層5上に、ソース電極11と、ドレイン
電極12とが形成され、また、コンタクト層5にリセス
溝13が形成されて、リセス溝13によって開口された
電子供給層4上にゲート電極14が形成されている。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a diagram showing a configuration example of a semiconductor device according to the present invention. Referring to FIG. 1, in this semiconductor device, a buffer layer 2, a channel layer 3, an electron supply layer 4, and a contact layer 5 are sequentially stacked on a semiconductor substrate 1. Then, the enhancement type transistor (E type FET region) and the depletion type transistor (D type FE
An element isolation region 6 for isolating the element isolation region (T region) is formed. In the enhancement type transistor, a source electrode 7 and a drain electrode 8 are formed on the contact layer 5, and a recess groove 9 is formed in the contact layer 5 and the electron supply layer 4 to a predetermined depth. The gate electrode 10 is formed on the electron supply layer 4 opened by 9. In the depletion type transistor, a source electrode 11 and a drain electrode 12 are formed on the contact layer 5, and a recess 13 is formed in the contact layer 5, and the electron supply layer opened by the recess 13 is formed. 4, a gate electrode 14 is formed.

【0012】本発明では、エンハンスメント型トランジ
スタの電子供給層4の厚さdaがデプレッション型トラ
ンジスタの電子供給層4の厚さdbよりも薄くなってお
り、この場合、エンハンスメント型トランジスタの電子
供給層4の厚さdaがデプレッション型トランジスタの
電子供給層4の厚さdbの75%から90%の厚さであ
ることを特徴としている。
In the present invention, the thickness da of the electron supply layer 4 of the enhancement transistor is smaller than the thickness db of the electron supply layer 4 of the depression transistor. In this case, the electron supply layer 4 of the enhancement transistor is formed. Is 75 to 90% of the thickness db of the electron supply layer 4 of the depletion type transistor.

【0013】より詳細に、一般に、HEMT(高移動度
電界効果トランジスタ)の閾値電圧Vthは次式で与え
られる。
More specifically, the threshold voltage Vth of a HEMT (high mobility field effect transistor) is generally given by the following equation.

【0014】[0014]

【数1】Vth=ΦΒ−ΔΦc−Φf−Vdep Vth = ΦΒ−ΔΦc−Φf−V dep

【0015】ここで、ΦΒはゲート金属(ゲート電極)と
電子供給層のショットキーバリアポテンシャルである。
例えば、ゲート電極がTi/Pt/Auであり、電子供
給層がnーAlGaAsである場合に、これらのショッ
トキーバリアポテンシャルΦΒは、約0.9Vである。
また、ΔΦcは電子供給層とチャネル層のコンダクショ
ンバンドのポテンシャル差である。例えば、電子供給層
がn−AlxGa(1-x)As(x=0.3)であり、チャネ
ル層がGaAsである場合、これらのコンダクションバ
ンドのポテンシャル差は0.3Vである。また、Φfは
チャネル層のコンダクションバンドに依存するフェルミ
ポテンシャルであり、2次元電子ガス濃度に依存し、Φ
f=Φf0+γNs2/3で表わされる。ここで、Φf0
57meVであり、γは1.39E−6であり、Nsは
2次元電子ガスのシートキャリア濃度であって、Ns=
ε/{q(d+di)}Vthで表わされる。また、V
dep=qNd2/2εである。これらの式から、閾値電
圧Vthと電子供給層の厚さの関係を求めることができ
る。図2には、電子供給層のキャリア濃度が2E18
[cm-3]の場合と1E18[cm-3]の場合の閾値電
圧Vthと電子供給層の厚さとの関係が示されている。
Here, ΦΒ is a Schottky barrier potential between the gate metal (gate electrode) and the electron supply layer.
For example, when the gate electrode is Ti / Pt / Au and the electron supply layer is n-AlGaAs, the Schottky barrier potential Φ バ リ ア is about 0.9V.
ΔΦc is the potential difference between the conduction band of the electron supply layer and the conduction band of the channel layer. For example, an electron supply layer n-Al x Ga (1- x) As (x = 0.3), when the channel layer is GaAs, the potential difference between these conduction band is 0.3V. Φf is a Fermi potential depending on the conduction band of the channel layer, and depends on the two-dimensional electron gas concentration.
f = Φf 0 + γNs 2/3 Here, Φf 0 is 57 meV, γ is 1.39E-6, Ns is the sheet carrier concentration of the two-dimensional electron gas, and Ns =
ε / {q (d + di)} Vth. Also, V
dep = qN d d 2 / 2ε. From these equations, the relationship between the threshold voltage Vth and the thickness of the electron supply layer can be obtained. FIG. 2 shows that the carrier concentration of the electron supply layer is 2E18.
Relationship between the thickness of the case of [cm -3] and 1E18 [cm -3] threshold voltage Vth and the electron supply layer in the case is shown.

【0016】図2から、エンハンスメント型トランジス
タおよびデプレッション型トランジスタを使ってDCF
L回路を構成する場合、動作電圧にもよるが、エンハン
スメント型トランジスタの電子供給層4の厚さdaはデ
プレッション型トランジスタの電子供給層4の厚さdb
の75%〜90%であるのが良い。すなわち、エンハン
スメント型トランジスタの電子供給層4の厚さdaをデ
プレッション型トランジスタ4の電子供給層の厚さdb
の75%〜90%にすることで、後述のように、製造コ
ストを増加させることなく、エンハンスメント型トラン
ジスタの閾値電圧Vthとデプレッション型トランジス
タの閾値電圧Vthを再現性良く同一基板上に作製する
ことができる。
FIG. 2 shows that the DCF is formed by using the enhancement type transistor and the depletion type transistor.
In the case of configuring the L circuit, the thickness da of the electron supply layer 4 of the enhancement transistor is equal to the thickness db of the electron supply layer 4 of the depletion transistor, depending on the operating voltage.
Is preferably 75% to 90%. That is, the thickness da of the electron supply layer 4 of the enhancement type transistor is changed to the thickness db of the electron supply layer of the depression type transistor 4.
75% to 90% of the threshold voltage Vth of the enhancement type transistor and the threshold voltage Vth of the depletion type transistor on the same substrate with high reproducibility without increasing the manufacturing cost, as described later. Can be.

【0017】図1に示す半導体装置は、次の製造工程に
よって作製できる。すなわち、半導体基板1上に、バッ
ファ層2,チャネル層3,電子供給層4,コンタクト層
5を順次に積層する第1の工程と、エンハンスメント型
トランジスタのゲート形成領域に開口を有するエッチン
グマスクを形成し、エッチングマスクを通してエンハン
スメント型トランジスタのゲート形成領域のコンタクト
層5を電子供給層4に対して選択的にエッチングする第
2の工程と、電子供給層4の表面に酸化層を形成する第
3の工程と、デプレッション型トランジスタのゲート形
成領域に開口を有するエッチングマスクを通してデプレ
ッション型トランジスタのゲート形成領域のコンタクト
層5を電子供給層4に対して選択的にエッチングする第
4の工程と、前記第3の工程で形成した酸化層をエッチ
ングする第5の工程とを有し、第4の工程と第5の工程
とを同時に行なうことによって、作製できる。
The semiconductor device shown in FIG. 1 can be manufactured by the following manufacturing steps. That is, a first step of sequentially stacking a buffer layer 2, a channel layer 3, an electron supply layer 4, and a contact layer 5 on a semiconductor substrate 1, and forming an etching mask having an opening in a gate formation region of an enhancement transistor. A second step of selectively etching the contact layer 5 in the gate formation region of the enhancement transistor with respect to the electron supply layer 4 through an etching mask; and a third step of forming an oxide layer on the surface of the electron supply layer 4. A fourth step of selectively etching the contact layer 5 in the gate formation region of the depletion type transistor with respect to the electron supply layer 4 through an etching mask having an opening in the gate formation region of the depletion type transistor; And a fifth step of etching the oxide layer formed in the step. By performing degree and the fifth step simultaneously it is produced.

【0018】上記の製造工程において、エッチングマス
クとして電子線レジストを用いることができる。エッチ
ングマスクに電子線レジストを使用する場合には、微細
なレジストパターンを形成することができ、ゲート長の
短いトランジスタを作製することができる。
In the above manufacturing process, an electron beam resist can be used as an etching mask. When an electron beam resist is used as an etching mask, a fine resist pattern can be formed, and a transistor with a short gate length can be manufactured.

【0019】また、上記の製造工程において、エッチン
グマスクとして絶縁膜を用いることもできる。エッチン
グマスクに絶縁膜を使用する場合には、基板との密着性
が向上し、ウェットエッチング工程での不良発生を防ぐ
ことができる。
In the above manufacturing process, an insulating film can be used as an etching mask. When an insulating film is used for the etching mask, the adhesion to the substrate is improved, and the occurrence of defects in the wet etching step can be prevented.

【0020】[0020]

【実施例】以下、本発明の実施例を説明する。Embodiments of the present invention will be described below.

【0021】実施例1 実施例1では、図1の半導体装置を次のようにして作製
した。すなわち、半絶縁性GaAs基板1上に、バッフ
ァ層2を100nmの膜厚のnon−GaAs層として
エピタキシャル成長させ、また、チャネル層3として1
5nmの膜厚のnon−InGaAs層をエピタキシャ
ル成長させ、また、電子供給層4として50nmの膜厚
のn−AlGaAs層(濃度は1×1018cm-3)をエピ
タキシャル成長させ、また、コンタクト層5として50
nmの膜厚のn−GaAs層(濃度は3×1018cm-3)
をエピタキシャル成長させた。
Example 1 In Example 1, the semiconductor device of FIG. 1 was manufactured as follows. That is, a buffer layer 2 is epitaxially grown on a semi-insulating GaAs substrate 1 as a non-GaAs layer having a thickness of 100 nm.
A non-InGaAs layer having a thickness of 5 nm is epitaxially grown, an n-AlGaAs layer having a thickness of 50 nm (concentration: 1 × 10 18 cm −3 ) is epitaxially grown as the electron supply layer 4, and a contact layer 5 is formed. 50
n-GaAs layer with a thickness of nm (concentration: 3 × 10 18 cm −3 )
Was epitaxially grown.

【0022】そして、エンハンスメント型トランジスタ
(E型FET領域)とデプレッション型トランジスタ(D
型FET領域)とを分離するための素子分離領域6を形
成した。
And an enhancement type transistor
(E type FET region) and depletion type transistor (D
An element isolation region 6 for isolating the element isolation region 6 is formed.

【0023】エンハンスメント型トランジスタでは、コ
ンタクト層5上に、ソース電極7と、ドレイン電極8と
を形成し、また、コンタクト層5および電子供給層4に
所定の深さまで、リセス溝9を形成し、リセス溝9によ
って開口された電子供給層4上にゲート電極10を形成
した。また、デプレッション型トランジスタでは、コン
タクト層5上に、ソース電極11と、ドレイン電極12
とを形成し、また、コンタクト層5にリセス溝13を形
成し、リセス溝13によって開口された電子供給層4上
にゲート電極14を形成した。
In the enhancement type transistor, a source electrode 7 and a drain electrode 8 are formed on the contact layer 5, and a recess groove 9 is formed in the contact layer 5 and the electron supply layer 4 to a predetermined depth. The gate electrode 10 was formed on the electron supply layer 4 opened by the recess groove 9. In the depletion type transistor, the source electrode 11 and the drain electrode 12
In addition, a recess groove 13 was formed in the contact layer 5, and a gate electrode 14 was formed on the electron supply layer 4 opened by the recess groove 13.

【0024】すなわち、エンハンスメント型トランジス
タでは、ゲート電極10はリセス溝9が形成されて高濃
度n−AlGaAs層4上に配置されている。この時の
リセス溝9の深さは、電子供給層であるn−AlGaA
s層4に10nmほど食い込んでいる。
That is, in the enhancement type transistor, the gate electrode 10 is formed on the high concentration n-AlGaAs layer 4 with the recess groove 9 formed. At this time, the depth of the recess groove 9 is n-AlGaAs as the electron supply layer.
It is about 10 nm in the s layer 4.

【0025】また、デプレッション型トランジスタで
は、エンハンスメント型トランジスタと同様に、ゲート
電極14はリセス溝13が形成されている高濃度n−A
lGaAs層4上に配置されているが、デプレッション
型トランジスタでは、リセス溝13の深さは、電子供給
層であるn−AlGaAs層4には食い込んではいな
い。
In the depletion type transistor, similarly to the enhancement type transistor, the gate electrode 14 has a high concentration n-A in which the recess groove 13 is formed.
Although arranged on the lGaAs layer 4, in the depletion type transistor, the depth of the recess groove 13 does not penetrate into the n-AlGaAs layer 4 which is an electron supply layer.

【0026】また、エンハンスメント型トランジスタお
よびデプレッション型トランジスタのソース電極7,1
1,ドレイン電極8,12は、AuGe/Ni/Auの
合金からなるオーム性接触の電極(オーミック電極)で形
成されている。また、エンハンスメント型トランジスタ
およびデプレッション型トランジスタのゲート電極1
0,14は、Ti/Auのショットキー接触の電極で形
成されている。
Further, the source electrodes 7, 1 of the enhancement type transistor and the depletion type transistor are provided.
The drain electrodes 8 and 12 are formed of ohmic contact electrodes (ohmic electrodes) made of an AuGe / Ni / Au alloy. In addition, the gate electrode 1 of the enhancement type transistor and the depletion type transistor
Reference numerals 0 and 14 are formed by electrodes of a Schottky contact of Ti / Au.

【0027】図3乃至図5は、より詳細な製造工程例を
示す図である。図3乃至図5を参照すると、半絶縁性G
aAs基板1上には、MBE法またはMOVPE法で、
バッファ層2,チャネル層3,電子供給層4,コンタク
ト層5を順次に成長させる(図3(a))。次に、リフトオ
フ法で、ソース電極7,11およびドレイン電極8,1
2を形成する(図3(b))。次に、フォトレジストで素子
領域を覆って、りん酸系のエッチング液で150nm程
度の深さのエッチングを行ない、素子分離領域6を形成
する(図3(c))。
FIGS. 3 to 5 are diagrams showing more detailed examples of the manufacturing process. Referring to FIGS. 3 to 5, semi-insulating G
On the aAs substrate 1, the MBE method or the MOVPE method is used.
A buffer layer 2, a channel layer 3, an electron supply layer 4, and a contact layer 5 are sequentially grown (FIG. 3A). Next, the source electrodes 7, 11 and the drain electrodes 8, 1 are lifted off.
2 is formed (FIG. 3B). Next, the element region is covered with a photoresist, and etched to a depth of about 150 nm with a phosphoric acid-based etchant to form an element isolation region 6 (FIG. 3C).

【0028】次に、電子線レジスト20を全面に塗布し
た後、電子ビーム露光でエンハンスメント型トランジス
タのゲート形成領域に電子線を照射する。その後、現像
を行ない、電子線レジスト20に開口21を形成し、次
に、GaAs/AlGaAsの選択エッチャントである
クエン酸系のエッチング液でゲート形成領域のコンタク
ト層5を除去し、リセス溝9を形成する(図4(d))。こ
の時、電子供給層であるAlGaAs層4が露出する。
次に、電子線レジスト20を除去するために、酸素プラ
ズマでアッシング(灰化処理)を行なう。この時の条件
は、RFパワーが200W,圧力が1Toorで、20
分間行なう。この時、AlGaAs層4の表面には、酸
素プラズマにより酸化層30が形成される(図4(e))。
Next, after an electron beam resist 20 is applied to the entire surface, an electron beam is irradiated to the gate formation region of the enhancement type transistor by electron beam exposure. Thereafter, development is performed to form an opening 21 in the electron beam resist 20. Next, the contact layer 5 in the gate formation region is removed with a citric acid-based etchant that is a selective etchant of GaAs / AlGaAs, and the recess groove 9 is formed. It is formed (FIG. 4D). At this time, the AlGaAs layer 4 serving as the electron supply layer is exposed.
Next, in order to remove the electron beam resist 20, ashing (ashing treatment) is performed with oxygen plasma. The conditions at this time are as follows: RF power is 200 W, pressure is 1 Toor, and 20
Do for a minute. At this time, an oxide layer 30 is formed on the surface of the AlGaAs layer 4 by oxygen plasma (FIG. 4E).

【0029】次に、再度、電子線レジスト31を全面に
塗布し、電子ビーム露光でデプレッション型トランジス
タのゲート形成領域およびエンハンスメント型トランジ
スタのゲート形成領域に開口32を開ける(図4(f))。
Next, an electron beam resist 31 is applied again on the entire surface, and openings 32 are opened in the gate formation region of the depletion type transistor and the gate formation region of the enhancement type transistor by electron beam exposure (FIG. 4F).

【0030】次に、薄いアルカリ溶液に数秒浸積する。
この工程で、エンハンスメント型トランジスタの酸化さ
れたAlGaAs層30は除去され、5nm程度の深さ
にn−AlGaAs層4がエッチングされる。また、デ
プレッション型トランジスタのコンタクト層5も5nm
程度の深さにエッチングされる(図5(g))。
Next, it is immersed in a thin alkaline solution for several seconds.
In this step, the oxidized AlGaAs layer 30 of the enhancement transistor is removed, and the n-AlGaAs layer 4 is etched to a depth of about 5 nm. Also, the contact layer 5 of the depletion type transistor has a thickness of 5 nm.
Etching is performed to a depth of about (FIG. 5 (g)).

【0031】次に、GaAs/AlGaAsの選択エッ
チャントであるクエン酸系のエッチング液で、デプレッ
ション型トランジスタのゲート形成領域のコンタクト層
5をエッチングし、n−AlGaAs層4を基板表面に
露出させる(図5(h))。その後、ゲート電極となるTi
/Auを全面に蒸着し、その後リフトオフすることでゲ
ート電極10,14を形成する(図5(i))。
Next, the contact layer 5 in the gate formation region of the depletion type transistor is etched with a citric acid based etchant which is a selective etchant of GaAs / AlGaAs, exposing the n-AlGaAs layer 4 on the substrate surface (FIG. 5 (h)). After that, Ti to be a gate electrode
/ Au is deposited on the entire surface and then lifted off to form gate electrodes 10 and 14 (FIG. 5 (i)).

【0032】このような製造方法で得られたゲート長
0.3μmのFETのVthおよびftは次表のように
なった。
The Vth and ft of the FET having a gate length of 0.3 μm obtained by such a manufacturing method are as shown in the following table.

【0033】[0033]

【表1】 [Table 1]

【0034】すなわち、エンハンスメント型トランジス
タの閾値電圧Vthを0.02Vにすることができ、デ
プレッション型トランジスタの閾値電圧Vthを−0.
52Vにすることができた。
That is, the threshold voltage Vth of the enhancement type transistor can be set to 0.02 V, and the threshold voltage Vth of the depletion type transistor is set to -0.0.
It could be set to 52V.

【0035】以上のように、実施例1では、エンハンス
メント型トランジスタとデプレッション型トランジスタ
をエピ構造を複雑にすることなく同一基板上に形成する
ことができた。
As described above, in Example 1, the enhancement type transistor and the depletion type transistor could be formed on the same substrate without complicating the epi structure.

【0036】実施例2 実施例2では、図6乃至図8の製造工程によって半導体
装置を作製した。図6乃至図8の工程例においても、図
3乃至図5の工程例と同様に、半絶縁性GaAs基板1
上に、エピタキシャル成長で、バッファ層2として10
0nmの厚さのnon−GaAs層、チャネル層3とし
て15nmの厚さのnon−InGaAs層、電子供給
層4として50nmの厚さのn−AlGaAs層(濃度
は1×1018cm-3)、コンタクト層5として50nm
の厚さのn−GaAs層(濃度は3×1018cm-3)を順
次に積層した。次に、リフトオフ法で、ソース電極7,
11およびドレイン電極8,12を形成する。次に、フ
ォトレジストで素子領域を覆ってりん酸系のエッチング
液で150nm程度の深さのエッチングを行ない、素子
分離領域6を形成する。次にPCVD法にSiO2膜4
0を2000Åの厚さに形成する(図3(a))。
Example 2 In Example 2, a semiconductor device was manufactured by the manufacturing steps shown in FIGS. 6 to 8, the semi-insulating GaAs substrate 1 is similar to the process example of FIGS.
On top of this, a buffer layer 2 of 10
A non-GaAs layer having a thickness of 0 nm, a non-InGaAs layer having a thickness of 15 nm as the channel layer 3, an n-AlGaAs layer having a thickness of 50 nm as the electron supply layer 4 (concentration is 1 × 10 18 cm −3 ), 50 nm as the contact layer 5
N-GaAs layers (concentration: 3 × 10 18 cm −3 ) were sequentially laminated. Next, the source electrode 7,
11 and drain electrodes 8 and 12 are formed. Next, an element isolation region 6 is formed by covering the element region with a photoresist and etching it to a depth of about 150 nm with a phosphoric acid-based etchant. Next, an SiO 2 film 4 is formed by PCVD.
0 is formed to a thickness of 2000 ° (FIG. 3A).

【0037】次に、電子線レジスト41を全面に塗布し
た後、電子ビーム露光でエンハンスメント型トランジス
タのゲート形成領域に電子線を照射し、その後現像を行
ない電子線レジスト41に開口42を形成する。次にR
IE(Reactive Ion Etching)法に
よりSiO2膜40に開口43を形成する(図6(b))。
Next, after an electron beam resist 41 is applied to the entire surface, an electron beam is irradiated to the gate forming region of the enhancement type transistor by electron beam exposure, and then development is performed to form an opening 42 in the electron beam resist 41. Then R
An opening 43 is formed in the SiO 2 film 40 by an IE (Reactive Ion Etching) method (FIG. 6B).

【0038】次に、クエン酸系のエッチング液で、エン
ハンスメント型トランジスタのゲート形成領域のコンタ
クト層5を除去し、リセス溝9を形成する。この時、A
lGaAs層4が露出する(図6(c))。次に、電子線レ
ジスト41を除去するために、酸素プラズマでアッシン
グ(灰化処理)を行なう。この時の条件は、RFパワーが
200W,圧力が1Toorで、20分間行なう。この
時、AlGaAs層4の表面には、酸素プラズマにより
酸化層50が形成される(図7(d))。
Next, the contact layer 5 in the gate formation region of the enhancement transistor is removed with a citric acid-based etchant, and a recess groove 9 is formed. At this time, A
The lGaAs layer 4 is exposed (FIG. 6C). Next, in order to remove the electron beam resist 41, ashing (ashing process) is performed with oxygen plasma. The condition at this time is that the RF power is 200 W and the pressure is 1 Toor for 20 minutes. At this time, an oxide layer 50 is formed on the surface of the AlGaAs layer 4 by oxygen plasma (FIG. 7D).

【0039】次に、再度電子線レジスト51を全面に塗
布し、電子ビーム露光でデプレッション型トランジスタ
のゲート形成領域に開口52を開けて、次に再度RIE
(Reactive Ion Etching)法により
SiO2膜40に開口53を形成する(図7(e))。次
に、電子線レジスト51を除去するために、酸素プラズ
マでアッシング(灰化処理)を行なう。この時の条件は、
RFパワーが200W,圧力が1Toorで、20分間
行なう。この時、AlGaAs層4の表面には、酸素プ
ラズマにより酸化層54が形成される(図7(f))。
Next, an electron beam resist 51 is applied again on the entire surface, an opening 52 is opened in the gate formation region of the depletion type transistor by electron beam exposure, and then RIE is performed again.
An opening 53 is formed in the SiO 2 film 40 by a (Reactive Ion Etching) method (FIG. 7E). Next, in order to remove the electron beam resist 51, ashing (ashing treatment) is performed with oxygen plasma. The condition at this time is
RF power is 200 W, pressure is 1 Toor, and it is performed for 20 minutes. At this time, an oxide layer 54 is formed on the surface of the AlGaAs layer 4 by oxygen plasma (FIG. 7F).

【0040】次に、フォトリソグラフィ法により、エン
ハンスメント型トランジスタおよびデプレッション型ト
ランジスタ両方のトランジスタのゲート形成領域に開口
60,61を有するレジストパターン62を形成する。
レジストパターン62を形成する際に、アルカリ現像液
を使用するため、エンハンスメント型トランジスタのゲ
ート形成領域の酸化されたAlGaAs層50は除去さ
れ、5nm程度の深さにn−AlGaAs層4がエッチ
ングされる(図8(g))。次に、クエン酸系のエッチング
液で、デプレッション型トランジスタのゲート形成領域
のコンタクト層5をエッチングし、n−AlGaAs層
4を基板表面に露出させる(図8(h))。その後、ゲート
電極となるTi/Auを全面に蒸着し、その後リフトオ
フすることでゲート電極10,14を形成する(図8
(i))。
Next, a resist pattern 62 having openings 60 and 61 in the gate formation regions of both the enhancement type transistor and the depletion type transistor is formed by photolithography.
When an alkaline developer is used to form the resist pattern 62, the oxidized AlGaAs layer 50 in the gate formation region of the enhancement transistor is removed, and the n-AlGaAs layer 4 is etched to a depth of about 5 nm. (FIG. 8 (g)). Next, the contact layer 5 in the gate formation region of the depletion type transistor is etched with a citric acid-based etchant to expose the n-AlGaAs layer 4 on the substrate surface (FIG. 8 (h)). Thereafter, Ti / Au serving as a gate electrode is deposited on the entire surface, and then lift-off is performed to form gate electrodes 10 and 14 (FIG. 8).
(i)).

【0041】このような製造方法で得られたゲート長
0.3μmのFETのVthおよびftは次の表のよう
になった。
The Vth and ft of the FET having a gate length of 0.3 μm obtained by such a manufacturing method are as shown in the following table.

【0042】[0042]

【表2】 [Table 2]

【0043】すなわち、エンハンスメント型トランジス
タの閾値電圧Vthを0.21Vにすることができ、デ
プレッション型トランジスタの閾値電圧Vthを−0.
35Vにすることができた。
That is, the threshold voltage Vth of the enhancement type transistor can be set to 0.21 V, and the threshold voltage Vth of the depletion type transistor is set to -0.0.
It could be 35V.

【0044】以上説明したように、実施例2では、エン
ハンスメント型トランジスタとデプレッション型トラン
ジスタをエピ構造を複雑にすることなく同一基板上に形
成することができ、ゲート構造を具備するFETを形成
できた。
As described above, in the second embodiment, the enhancement transistor and the depletion transistor can be formed on the same substrate without complicating the epi structure, and the FET having the gate structure can be formed. .

【0045】[0045]

【発明の効果】以上に説明したように、請求項1記載の
発明によれば、半導体基板上には、チャネル層,電子供
給層,コンタクト層が順次に積層され、エンハンスメン
ト型トランジスタとデプレッション型トランジスタの2
種類のトランジスタが同一基板上に形成されている半導
体装置であって、エンハンスメント型トランジスタの電
子供給層の厚さがデプレッション型トランジスタの電子
供給層の厚さよりも薄くなっており、エンハンスメント
型トランジスタの電子供給層の厚さがデプレッション型
トランジスタの電子供給層の厚さの75%乃至90%の
厚さであるので、製造コストを増加させることなく、エ
ンハンスメント型トランジスタの閾値電圧Vthとデプ
レッション型トランジスタの閾値電圧Vthを再現性良
く同一基板上に作製することできる。
As described above, according to the first aspect of the present invention, a channel layer, an electron supply layer, and a contact layer are sequentially stacked on a semiconductor substrate to form an enhancement transistor and a depletion transistor. 2
A semiconductor device in which different types of transistors are formed on the same substrate, wherein the thickness of the electron supply layer of the enhancement transistor is smaller than the thickness of the electron supply layer of the depression transistor; Since the thickness of the supply layer is 75% to 90% of the thickness of the electron supply layer of the depletion type transistor, the threshold voltage Vth of the enhancement type transistor and the threshold voltage of the depletion type transistor can be increased without increasing the manufacturing cost. The voltage Vth can be manufactured on the same substrate with good reproducibility.

【0046】また、請求項2記載の発明によれば、請求
項1記載の半導体装置において、前記半導体基板上にチ
ャネル層,電子供給層,コンタクト層を順次に積層する
第1の工程と、エンハンスメント型トランジスタのゲー
ト形成領域に開口を有するエッチングマスクを形成し、
エッチングマスクを通してエンハンスメント型トランジ
スタのゲート形成領域のコンタクト層を電子供給層に対
し選択的にエッチングする第2の工程と、前記電子供給
層表面に酸化層を形成する第3の工程と、デプレッショ
ン型トランジスタのゲート形成領域に開口を有するエッ
チングマスクを通してデプレッション型トランジスタの
ゲート形成領域のコンタクト層を電子供給層に対して選
択的にエッチングする第4の工程と、前記第3の工程で
形成した酸化層をエッチングする第5の工程とを有し、
第4の工程と第5の工程とを同時に行なうようになって
いるので、すなわち、デプレッション型トランジスタの
コンタクト層のエッチングとエンハンスメント型トラン
ジスタの電子供給層表面の酸化層のエッチングとを同時
に行なうことで、プロセスの簡略化ができる。
According to the second aspect of the present invention, in the semiconductor device according to the first aspect, a first step of sequentially laminating a channel layer, an electron supply layer, and a contact layer on the semiconductor substrate; Forming an etching mask having an opening in the gate formation region of the type transistor,
A second step of selectively etching a contact layer in a gate formation region of the enhancement transistor with respect to the electron supply layer through an etching mask, a third step of forming an oxide layer on the surface of the electron supply layer, A fourth step of selectively etching the contact layer in the gate formation area of the depletion type transistor with respect to the electron supply layer through an etching mask having an opening in the gate formation area; and an oxide layer formed in the third step. A fifth step of etching,
Since the fourth step and the fifth step are performed at the same time, that is, the etching of the contact layer of the depletion type transistor and the etching of the oxide layer on the surface of the electron supply layer of the enhancement type transistor are simultaneously performed. In addition, the process can be simplified.

【0047】また、請求項3記載の発明によれば、請求
項2記載の半導体装置の製造方法において、前記エッチ
ングマスクとして電子線レジストを用いるので、微細加
工が可能になり、高周波特性が良好となる。
According to the third aspect of the present invention, in the method of manufacturing a semiconductor device according to the second aspect, since an electron beam resist is used as the etching mask, fine processing can be performed and high-frequency characteristics can be improved. Become.

【0048】また、請求項4記載の発明によれば、請求
項2記載の半導体装置の製造方法において、前記エッチ
ングマスクとして絶縁膜を用いるので、基板との密着性
も向上させることができてウェットエッチング工程での
不良の発生を防ぐことができる。また、実施例2で示し
たようなT型ゲート構造も容易に作製できる。
According to the fourth aspect of the present invention, in the method of manufacturing a semiconductor device according to the second aspect, since an insulating film is used as the etching mask, the adhesion to the substrate can be improved and the wetness can be improved. Generation of defects in the etching step can be prevented. Further, a T-type gate structure as shown in Embodiment 2 can be easily manufactured.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係る半導体装置の構成例を示す図であ
る。
FIG. 1 is a diagram showing a configuration example of a semiconductor device according to the present invention.

【図2】HEMTのしきい値電圧と電子供給層の厚さと
の関係を示す図である。
FIG. 2 is a diagram illustrating a relationship between a threshold voltage of a HEMT and a thickness of an electron supply layer.

【図3】本発明に係る半導体装置の製造工程例を示す図
である。
FIG. 3 is a diagram illustrating an example of a manufacturing process of a semiconductor device according to the present invention.

【図4】本発明に係る半導体装置の製造工程例を示す図
である。
FIG. 4 is a diagram showing an example of a manufacturing process of the semiconductor device according to the present invention.

【図5】本発明に係る半導体装置の製造工程例を示す図
である。
FIG. 5 is a diagram showing an example of a manufacturing process of the semiconductor device according to the present invention.

【図6】本発明に係る半導体装置の他の製造工程例を示
す図である。
FIG. 6 is a diagram showing another example of the manufacturing process of the semiconductor device according to the present invention.

【図7】本発明に係る半導体装置の他の製造工程例を示
す図である。
FIG. 7 is a diagram showing another example of the manufacturing process of the semiconductor device according to the present invention.

【図8】本発明に係る半導体装置の他の製造工程例を示
す図である。
FIG. 8 is a diagram showing another example of the manufacturing process of the semiconductor device according to the present invention.

【図9】従来の半導体装置を示す図である。FIG. 9 is a diagram showing a conventional semiconductor device.

【符号の説明】[Explanation of symbols]

1 半導体基板 2 バッファ層 3 チャネル層 4 電子供給層 5 コンタクト層 7,11 ソース電極 8,12 ドレイン電極 9,13 リセス溝 10,14 ゲート電極 6 素子分離領域 DESCRIPTION OF SYMBOLS 1 Semiconductor substrate 2 Buffer layer 3 Channel layer 4 Electron supply layer 5 Contact layer 7, 11 Source electrode 8, 12 Drain electrode 9, 13 Recessed groove 10, 14 Gate electrode 6 Element isolation region

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 29/812 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat ゛ (Reference) H01L 29/812

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 半導体基板上には、チャネル層,電子供
給層,コンタクト層が順次に積層され、エンハンスメン
ト型トランジスタとデプレッション型トランジスタの2
種類のトランジスタが同一基板上に形成されている半導
体装置であって、エンハンスメント型トランジスタの電
子供給層の厚さがデプレッション型トランジスタの電子
供給層の厚さよりも薄くなっており、エンハンスメント
型トランジスタの電子供給層の厚さがデプレッション型
トランジスタの電子供給層の厚さの75%乃至90%の
厚さであることを特徴とする半導体装置。
1. A semiconductor device comprising: a semiconductor substrate having a channel layer, an electron supply layer, and a contact layer, which are sequentially stacked to form an enhancement transistor and a depletion transistor;
A semiconductor device in which different types of transistors are formed on the same substrate, wherein the thickness of the electron supply layer of the enhancement transistor is smaller than the thickness of the electron supply layer of the depression transistor; A semiconductor device, wherein the thickness of the supply layer is 75% to 90% of the thickness of the electron supply layer of the depletion type transistor.
【請求項2】 請求項1記載の半導体装置において、前
記半導体基板上にチャネル層,電子供給層,コンタクト
層を順次に積層する第1の工程と、エンハンスメント型
トランジスタのゲート形成領域に開口を有するエッチン
グマスクを形成し、エッチングマスクを通してエンハン
スメント型トランジスタのゲート形成領域のコンタクト
層を電子供給層に対し選択的にエッチングする第2の工
程と、 前記電子供給層表面に酸化層を形成する第3の工程と、 デプレッション型トランジスタのゲート形成領域に開口
を有するエッチングマスクを通してデプレッション型ト
ランジスタのゲート形成領域のコンタクト層を電子供給
層に対して選択的にエッチングする第4の工程と、 前記第3の工程で形成した酸化層をエッチングする第5
の工程とを有し、 第4の工程と第5の工程とを同時に行なうことを特徴と
する半導体装置の製造方法。
2. The semiconductor device according to claim 1, further comprising: a first step of sequentially stacking a channel layer, an electron supply layer, and a contact layer on the semiconductor substrate; and an opening in a gate formation region of the enhancement transistor. A second step of forming an etching mask and selectively etching a contact layer in a gate formation region of the enhancement transistor with respect to the electron supply layer through the etching mask; and a third step of forming an oxide layer on the surface of the electron supply layer. A fourth step of selectively etching the contact layer in the gate formation region of the depletion transistor with respect to the electron supply layer through an etching mask having an opening in the gate formation region of the depletion transistor; and the third step Fifth to etch the oxide layer formed by
And a step of performing the fourth step and the fifth step at the same time.
【請求項3】 請求項2記載の半導体装置の製造方法に
おいて、前記エッチングマスクとして電子線レジストを
用いることを特徴とする半導体装置の製造方法。
3. The method of manufacturing a semiconductor device according to claim 2, wherein an electron beam resist is used as said etching mask.
【請求項4】 請求項2記載の半導体装置の製造方法に
おいて、前記エッチングマスクとして絶縁膜を用いるこ
とを特徴とする半導体装置の製造方法。
4. The method for manufacturing a semiconductor device according to claim 2, wherein an insulating film is used as said etching mask.
JP11038622A 1999-02-17 1999-02-17 Semiconductor device and manufacture thereof Pending JP2000243917A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11038622A JP2000243917A (en) 1999-02-17 1999-02-17 Semiconductor device and manufacture thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11038622A JP2000243917A (en) 1999-02-17 1999-02-17 Semiconductor device and manufacture thereof

Publications (1)

Publication Number Publication Date
JP2000243917A true JP2000243917A (en) 2000-09-08

Family

ID=12530351

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11038622A Pending JP2000243917A (en) 1999-02-17 1999-02-17 Semiconductor device and manufacture thereof

Country Status (1)

Country Link
JP (1) JP2000243917A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004273486A (en) * 2003-03-05 2004-09-30 Mitsubishi Electric Corp Semiconductor device and its manufacturing method
JP2008004720A (en) * 2006-06-22 2008-01-10 Nippon Telegr & Teleph Corp <Ntt> Hetero-structure field effect transistor using nitride semiconductor

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004273486A (en) * 2003-03-05 2004-09-30 Mitsubishi Electric Corp Semiconductor device and its manufacturing method
JP2008004720A (en) * 2006-06-22 2008-01-10 Nippon Telegr & Teleph Corp <Ntt> Hetero-structure field effect transistor using nitride semiconductor

Similar Documents

Publication Publication Date Title
KR920010674B1 (en) Semiconductor and its manufacturing method
JP2009224801A (en) Transistor device having enhancement/depletion mode pseudomorphic high electron mobility
JP4143068B2 (en) Method of manufacturing selectively etched self-aligned double recess high electron mobility transistors
JPS59168677A (en) Manufacture of semiconductor device
KR20020029463A (en) Monolithically integrated E/D mode HEMP and method of fabricating the same
JP2008263146A (en) Semiconductor device and method of manufacturing the same
JP2008515185A (en) Enhancement-depletion type field effect transistor structure and manufacturing method thereof
US5409849A (en) Method of manufacturing a compound semiconductor device having gate electrode self-aligned to source and drain electrodes
JP3233207B2 (en) Method for manufacturing field effect transistor
JPH10199896A (en) Manufacture of semiconductor device and semiconductor device
JP3483716B2 (en) Semiconductor device
JP2630446B2 (en) Semiconductor device and manufacturing method thereof
JP2773700B2 (en) Compound semiconductor device and method of manufacturing the same
JPH1140578A (en) Semiconductor device and its manufacture
JP2000243917A (en) Semiconductor device and manufacture thereof
JP3858888B2 (en) Etching method and semiconductor device manufacturing method
JP2643849B2 (en) Method for manufacturing semiconductor integrated circuit
JP2002270821A (en) Method of manufacturing field effect semiconductor device
JPH05283439A (en) Semiconductor device
JPH05235056A (en) Semiconductor device and manufacture therof
JP2864910B2 (en) Compound semiconductor field effect transistor
JPH10270463A (en) Field effect transistor
JP2000353789A (en) Compound semiconductor device and manufacture thereof
JPH0513462A (en) Compound semiconductor structure
JP3710613B2 (en) Semiconductor device