JP2000217342A - 直流−直流変換装置 - Google Patents
直流−直流変換装置Info
- Publication number
- JP2000217342A JP2000217342A JP2000054066A JP2000054066A JP2000217342A JP 2000217342 A JP2000217342 A JP 2000217342A JP 2000054066 A JP2000054066 A JP 2000054066A JP 2000054066 A JP2000054066 A JP 2000054066A JP 2000217342 A JP2000217342 A JP 2000217342A
- Authority
- JP
- Japan
- Prior art keywords
- converter
- voltage
- signal
- switch
- synchronous rectification
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Protection Of Static Devices (AREA)
- Dc-Dc Converters (AREA)
Abstract
変換装置において、回路構成を複雑にすることなく、入
力電圧の過電圧から直流−直流変換装置を保護、又は入
力側の過電圧が発生することを防止する技術を提供する
ことを課題とする。 【解決手段】 本発明は、電源と該電源からの電力を蓄
積する蓄積手段との間に設けられた第1のスイッチ素子
と、第1のスイッチ素子及び蓄積手段の接続部分とグラ
ンドとの間に設けられた第2のスイッチ素子とを備えた
同期整流方式の直流−直流変換装置であり、電源から直
流−直流変換装置への入力電圧が所定の電圧値を超えた
ときに、第1のスイッチ素子及び第2のスイッチ素子を
接続状態にして、前記電源からの電圧を短絡させる短絡
手段と、短絡手段によって短絡された電力を利用して電
源からの入力を遮断する遮断手段とを備えている。
Description
変換装置(DC-DC CONVERTER)を過電圧から保護する技
術、特に入力電圧の過電圧から直流−直流変換装置を保
護する技術に関する。
帯型電子機器は、装置用の電源として電池を搭載してい
る。携帯型電子機器に搭載される電池は、装置の動作を
安定させるために、一定の電圧を供給することができる
ものが望ましい。
つれて電圧が低下していく特性を有している。このた
め、携帯型電子機器は、電池の出力電圧を一定化する直
流−直流変換装置を備えている。
て、電池によって有効に動作する時間(有効稼働時間)
が重要である。この有効稼働時間を長く保つためには、
携帯型電子機器の消費電力を減少させることは勿論のこ
と、直流−直流変換装置(DC-DC CONVERTER)の変換効
率を向上させることが必要になる。なぜならば、直流−
直流変換装置(DC-DC CONVERTER)の変換効率が、電池
の電力消費率に直接反映するからである。
の変換効率を向上させる方法として、同期整流方式の直
流−直流変換装置(DC-DC CONVERTER)を利用する方法
が一般的である。この同期整流方式の直流−直流変換装
置(DC-DC CONVERTER)によれば、従来型の直流−直流
変換装置(DC-DC CONVERTER)に比べて、変換効率を約
10パーセント向上させることができる。
TER)の変換効率は、直流−直流変換装置(DC-DC CONVE
RTER)のコンデンサの性能にも影響される。例えば、最
近の直流−直流変換装置(DC-DC CONVERTER)は、変換
効率の向上と装置の小型化とを図るために、高い周波数
を発信するようになっている。このような直流−直流変
換装置(DC-DC CONVERTER)は、位相誤差を少なくする
ために、出力部に平滑用のコンデンサを必要とする。
SR)を備えており、この等価直列抵抗(ESR)の抵
抗値が大きいと直流−直流変換装置(DC-DC CONVERTE
R)の変換効率が悪化する。
ERTER)の変換効率を向上させるために、等価直列抵抗
(ESR)の抵抗値が小さいコンデンサが必要になる。
等価直列抵抗(ESR)の抵抗値が小さいコンデンサと
しては、有機コンデンサがある。
を用いた場合は、直流−直流変換装置(DC-DC CONVERTE
R)の変換効率が向上するため、大電流を流しても発熱
が少なくなる。このため、有機コンデンサを用いた直流
−直流変換装置(DC-DC CONVERTER)は、3アンペア〜
5アンペア程度の大電流対応の装置に用いられるように
なっている。
を用いた直流−直流変換装置(DC-DC CONVERTER)を大
電流対応の装置に用いた場合、直流−直流変換装置(DC
-DC CONVERTER)には大電流が入力されることになり、
直流−直流変換装置(DC-DC CONVERTER)の入力部に使
用されるコンデンサも、許容リプルが大きい有機コンデ
ンサを使用することが好ましい。
うに高周波特性と温度特性とに優れるという利点を有し
ているが、過電圧によって破壊されやすく、発煙発火の
原因になるという欠点を有している。
NVERTER)に有機コンデンサを用いる場合は、過電圧か
ら有機コンデンサを保護する機構が必要になる。直流−
直流変換装置(DC-DC CONVERTER)に過電圧が発生する
要因は、直流−直流変換装置(DC-DC CONVERTER)内の
回路故障等によって出力部に過電圧が発生する場合と、
電池や充電器の故障、もしくは、不適当な電池や充電器
の使用等によって直流−直流変換装置(DC-DC CONVERTE
R)に過電圧が入力される場合とが考えられる。
TER)の出力部に過電圧が発生した場合は、直流−直流
変換装置(DC-DC CONVERTER)の出力部に設けられた平
滑用のコンデンサを保護する必要がある。
て、直流−直流変換装置(DC-DC CONVERTER)の出力部
にZENERダイオードを設ける方法がある。この方法
において、直流−直流変換装置(DC-DC CONVERTER)か
ら出力される電圧がZENERダイオードの規格電圧を
超えると、ZENERダイオードが焼損し、直流−直流
変換装置(DC-DC CONVERTER)と負荷との間が短絡され
る。
NVERTER)と負荷との間が短絡されることにより電流の
流れが停止するので、有機コンデンサに過電圧が印加さ
れるのを防止することができる。
TER)が過電圧を入力した場合は、直流−直流変換装置
(DC-DC CONVERTER)の入力部に設けられたコンデンサ
を保護する必要がある。
(DC-DC CONVERTER)の入力部に設けられたコンデンサ
の保護は重要視されていない。なぜならば、直流−直流
変換装置(DC-DC CONVERTER)は、入力した電圧の経路
を切断する機構を有しているため、直流−直流変換装置
(DC-DC CONVERTER)の出力部に設けられた回路に直接
の影響を及ぼさないためである。
ERTER)の具体例について図12に基づいて説明する。
図12には示していないが、直流−直流変換装置(DC-D
C CONVERTER)は、電池と負荷との間に設けられてい
る。この直流−直流変換装置(DC-DC CONVERTER)は、
メインスイッチングトランジスタTr1、同期整流用ト
ランジスタTr2、ダイオードD1、抵抗R1、コンデ
ンサC1、チョークコイルL1,及び制御回路CTLを
備えている。さらに、直流−直流変換装置(DC-DC CONV
ERTER)の出力部分には、ZENERダイオードD2が
設けられている。
は、電界効果トランジスタ(FET)であり、制御回路
CTLからの信号DHによってオンとオフとが切り換え
られる。
ルである。ダイオードD1は、メインスイッチングトラ
ンジスタTr1がオフ状態の間にチョークコイルL1に
蓄積されたエネルギーを出力側へ放出させるためのフリ
ーホイールダイオードである。
ードD1と同様に、メインスイッチングトランジスタT
r1がオフ状態の間にチョークコイルL1に蓄積された
エネルギーを出力側へ放出させるフリーホイール用のス
イッチ回路である。この同期制御用トランジスタTr2
は、制御回路CTLからの信号DLによってオンとオフ
とが切り替えれる電界効果トランジスタ(FET)であ
る。
は、ダイオードD1に引加される電圧が順方向のときに
オン状態となり、逆方向のときにはオフ状態になる。抵
抗R1は、直流−直流変換装置(DC-DC CONVERTER)か
ら負荷へ流れる電流値を測定するためのセンス抵抗R1
である。
力される信号の交流成分を取り除く平滑用のコンデンサ
である。ZENERダイオードD2は、コンデンサC1
によって交流成分を取り除かれた電圧が規格電圧以下で
あるか否か、すなわち、コンデンサC1によって交流成
分を取り除かれた電圧が過電圧であるか否かを監視する
保護回路である。
ンサC1によって交流成分を除去された電圧が規格電圧
を超えると、オン状態になり直流−直流変換装置(DC-D
C CONVERTER)からの出力電圧を規格電圧にクランプす
る。さらに、過電圧が大きくなると、ZENERダイオ
ードD2は、焼損して、直流−直流変換装置(DC-DCCON
VERTER)と負荷との間を短絡させる。
ンス抵抗R1に入力される電圧CS、及び、センス抵抗
R1から出力される電圧FBが入力される。さらに、制
御回路CTLには、外部からのオン指令値もしくはオフ
指令値と、目標電圧Vrefとが入力される。
入力される電圧CSとセンス抵抗R1から出力される電
圧FBとの電位差を求め、直流−直流変換装置(DC-DC
CONVERTER)から出力される電流値を測定する。
出力電圧FBと外部からの目標電圧Vrefとを比較し
て、直流−直流変換装置(DC-DC CONVERTER)の出力電
圧値が所定の電圧値となるように、メインスイッチング
トランジスタTr1及び同期整流用トランジスタTr2
のオンとオフとを切り換える。
TER)が正常に動作している場合は、直流−直流変換装
置(DC-DC CONVERTER)の出力電圧は、ZENERダイ
オードD2の規格電圧より十分低いため、ZENERダ
イオードD2はオフ状態になる。この場合、コンデンサ
C1によって交流成分を除去された電圧がそのまま負荷
に入力される。
TER)の出力電圧が過電圧になった場合、直流−直流変
換装置(DC-DC CONVERTER)の出力電圧値は、ZENE
RダイオードD2の規格電圧値より高くなる。出力電圧
が規格電圧より大きくなると、ZENERダイオードD
2がオン状態になる。この場合、直流−直流変換装置
(DC-DC CONVERTER)の出力電圧は、ZENERダイオ
ードD2の規格電圧にクランプされる。これにより、過
電圧が負荷に印加されることを防止することができる。
C CONVERTER)は、ZENERダイオードD2に流れる
電流を制限する機構を持たないので、過電圧が続くとZ
ENERダイオードD2が焼損する。この場合、直流−
直流変換装置(DC-DC CONVERTER)と負荷との間は短絡
状態になる。これにより、平滑用コンデンサC1には電
流が流れなくなり、平滑用コンデンサC1の焼損を防止
することができる。
TER)に過電圧状態が発生した場合に負荷短絡を発生さ
せる方法として、サイリスター(SCR)を利用する方
法もあるが、装置の部品点数が増加して回路の大型化を
招くと共に、生産コストの上昇を招くという問題があっ
た。
TER)に過電圧を入力した場合は、制御回路CTLは、
メインスイッチングトランジスタをオフ状態にする。こ
の場合、直流−直流変換装置(DC-DC CONVERTER)内に
は、電流が流れなくなるため、直流−直流変換装置(DC
-DC CONVERTER)の出力部の回路に影響を及ぼさないこ
とになる。このため、直流−直流変換装置(DC-DC CONV
ERTER)は、入力側の過電圧に対する保護機構を備えて
いない。
を保護するためにZENERダイオードを使用する場
合、ZENERダイオードがショートモードで故障すれ
ば保護回路としての機能を果たすが、オープンモードで
故障すると保護回路としての機能を果たさない。ZEN
ERダイオードがオープンモードで故障した場合には、
直流−直流変換装置(DC-DC CONVERTER)の出力部に設
けられた有機コンデンサが焼損して発煙もしくは発火の
原因になるという問題がある。
モードで故障するか、もしくは、ショートモードで故障
するかを特定することは不可能であるため、直流−直流
変換装置(DC-DC CONVERTER)の保護回路としてZEN
ERダイオードを利用することは不適切である。
を防止するために、高耐圧の有機コンデンサを使用する
方法も考えられるが、高耐圧の有機コンデンサは容量が
小さくなるため、所望の容量を得るためには複数の有機
コンデンサが必要になる。このため、回路が大型化して
しまうという問題がある。さらに、高耐圧の有機コンデ
ンサは等価直列抵抗(ESR)の抵抗値が大きいため、
直流−直流変換装置(DC-DC CONVERTER)の変換効率を
悪化させるという問題もある。
の焼損を防止するために、直流−直流変換装置(DC-DC
CONVERTER)に使用される有機コンデンサのそれぞれに
焼損防止用のフューズを設ける方法がある。しかし、こ
の方法では、直流−直流変換装置(DC-DC CONVERTER)
の構成部品数が増加すると同時に、直流−直流変換装置
(DC-DC CONVERTER)の生産コストが増加するという問
題がある。さらに、有機コンデンサ毎にフューズを設け
た場合、フューズの抵抗によって直流−直流変換装置
(DC-DC CONVERTER)の変換効率が低下するという問題
がある。
TER)の入力部には、有機コンデンサが使用されるよう
になってきているため、これらの有機コンデンサを保護
する必要もある。
されたものであり、同期整流方式の降圧型直流−直流変
換装置(DC-DC CONVERTER)において、回路構成を複雑
にすることなく、入力電圧の過電圧から直流−直流変換
装置(DC-DC CONVERTER)を保護する技術を提供するこ
とにより、過電圧による発煙及び発火を防止することを
図ることを課題とする。
TER)の小型化と変換効率の向上とを図ることを課題と
する。また、本発明は、同期整流方式の降圧型直流−直
流変換装置(DC-DC CONVERTER)において、簡単な回路
で入力電圧の過電圧を防止でき、しかも小型化及び信頼
性の向上を図る直流−直流変換装置の提供を課題とす
る。
決するために以下のような手段を採用した。先ず、第1
の発明は、電源から電力を蓄積する蓄積手段と、前記電
源と前記蓄積手段との間に設けられ、前記電源と前記蓄
積手段の接続と切断とを切り換える第1のスイッチ素子
と、前記第1のスイッチ素子及び前記蓄積手段の接続手
段分とグランドとの間に設けられ、グランドと前記第1
のスイッチ素子及び前記蓄積手段の接続手段分との接続
と切断とを切り換える第2のスイッチ素子と、前記第1
のスイッチ素子及び第2のスイッチ素子の接続と切断と
を制御して、前記蓄積手段からの出力電圧が一定値を保
つようにする制御手段とを備えた同期整流方式の直流−
直流変換装置であり、前記電源からの電圧を監視して前
記電源からの電圧が所定の電圧値を超えたときに信号を
出力する過電圧検出手段と、前記過電圧検出手段からの
信号を入力したときに前記第1のスイッチ素子及び第2
のスイッチ素子を接続状態にして前記電源からの電圧を
短絡させる短絡手段と、前記短絡手段によって短絡され
た電力によって前記電源からの入力を遮断する遮断手段
とを備える。
生する基準電圧発生手段と、基準電圧と電源からの電圧
とを比較して前記電源からの電圧が前記基準電圧より大
きくなったときに信号を出力する電圧比較手段とを備え
るようにしてもよい。
て短絡された電力によって溶断されるフューズを例示す
ることができる。次に、第2の発明は、電源からの電力
を蓄積する蓄積手段と、前記電源と蓄積手段の接続と切
断とを切り換える第1のスイッチと、前記第1のスイッ
チ及び前記蓄積手段の接続部分ととグランドとの間に配
置され、前記第1のスイッチ及び前記蓄積手段の接続部
分とグランドの接続と切断とを切り換える第2のスイッ
チと、前記第1及び第2のスイッチの接続と切断とを制
御して前記蓄積手段からの出力電圧が一定値を保つよう
にする制御手段と、前記電源からの電圧が所定の電圧値
を越えたことを検出する検出手段と、検出手段が過電圧
を検出したときに前記第1及び第2のスイッチを接続状
態にすることにより前記電源を短絡させる短絡手段とを
備える同期整流方式の同期整流方式の直流−直流変換装
置である。
短絡手段により短絡された電力を利用して前記電源から
の入力を遮断する遮断手段を更に備えるようにしてもよ
い。第2の発明に係る検出手段は、基準電圧を発生する
基準電圧発生手段と、基準電圧と電源からの電圧とを比
較して電源からの電圧が基準電圧より大きくなると信号
を出力する電圧比較手段とを備えるようにしてもよい。
また、遮断手段としては、フューズを例示することがで
きる。
する蓄積手段と、前記電源と前記蓄積手段との間に設け
られて前記電源と前記蓄積手段の接続と切断とを切り換
える第1のスイッチ素子と、前記第1のスイッチ素子及
び前記蓄積手段の接続部分とグランドとの間に設けられ
てグランドと前記第1のスイッチ素子及び前記蓄積手段
の接続部分との接続と切断とを切り換える第2のスイッ
チ素子と、前記第1のスイッチ素子及び第2のスイッチ
素子の接続と切断とを制御して前記蓄積手段からの出力
電圧が一定値を保つようにする制御手段とを備えた同期
整流方式の直流−直流変換装置の制御回路であり、電源
からの電圧を監視して電源からの電圧が所定の電圧値を
超えたときに信号を出力する過電圧検出手段と、前記過
電圧検出手段からの前記信号を入力したときに前記第1
のスイッチ素子及び第2のスイッチ素子を接続状態にし
て前記電源からの電圧を短絡させる短絡手段と、前記短
絡手段によって短絡された電力を利用して前記電源から
の入力を遮断する遮断手段とを備える。
圧検出手段は、基準電圧を発生する基準電圧発生手段
と、前記基準電圧と電源からの電圧とを比較して前記電
源からの電圧が前記基準電圧より大きくなったときに信
号を出力する電圧比較手段とを備えるようにしてもよ
い。
積する蓄積手段と、前記電源と蓄積手段の接続と切断と
を切り換える第1のスイッチと、前記第1のスイッチ及
び前記蓄積手段の接続部分とグランドとの間に設けられ
て、前記第1のスイッチ及び前記蓄積手段の接続部分と
グランドの接続と切断とを切り換える第2のスイッチ
と、前記第1のスイッチ及び第2のスイッチの接続と切
断とを制御して、前記蓄積手段からの出力電圧が一定値
を保つようにする制御手段と、を備えた同期整流方式の
直流−直流変換装置の制御回路であり、前記電源からの
電圧が所定の電圧値を越えたことを検出する検出手段
と、前記検出手段が過電圧を検出したときに、前記第1
のスイッチ及び第2のスイッチを接続状態にして前記電
源を短絡させる短絡手段とを備える。
基準電圧発生手段と、基準電圧と電源からの電圧とを比
較して、前記電源からの電圧が前記基準電圧より大きく
なったときに信号を出力する電圧比較手段とを備えるよ
うにしてもよい。
−直流変換装置であって、メインスイッチと、同期整流
用スイッチと、前記直流−直流変換装置の入力電圧が過
電圧であることを検出する過電圧検出手段と、前記過電
圧検出手段が過電圧を検出したときに、前記メインスイ
ッチ及び前記同期整流用スイッチをオンにするための制
御信号を出力する制御手段と、を備える。
装置において、過電圧検出手段は、直流−直流変換装置
の入力電圧が過電圧であることを検出したときに検出信
号を出力するようにしてもよい。その際、制御手段は、
過電圧検出手段から出力された検出信号を記憶するメモ
リ手段を備え、前記メモリ手段は、前記検出信号を入力
したときに、メインスイッチ及び同期整流用スイッチを
オンにするための制御信号を出力するようにするとよ
い。
−直流変換装置において、メインスイッチと、同期整流
用スイッチと、前記直流−直流変換装置の入力電圧が過
電圧であることを検出する過電圧検出手段と、前記過電
圧検出手段が過電圧を検出したときに、前記メインスイ
ッチ及び前記同期整流用スイッチをオンにする制御手段
と、を備える。
直流変換装置は、メインスイッチに接続されたインダク
ターと、前記インダクターに接続されて該インダクター
からの出力電圧を平滑するコンデンサとを更に備えるよ
うにしてもよい。
流変換装置は、電源からの入力を短絡させることにより
前記電源から前記直流−直流変換装置への入力を停止す
る遮断手段を更に備えるようにしてもよい。
流変換装置において、制御手段は、メインスイッチ及び
同期整流用スイッチをオンにしたときに発生する電流を
利用して電源から直流−直流変換装置への入力を遮断す
る遮断手段を更に備えるようにしてもよい。その際、直
流−直流変換装置は、メインスイッチ及び同期整流用ス
イッチをオンにした時点から、電源からの入力が遮断さ
れるまでの間に、前記メインスイッチ及び前記同期整流
用スイッチに駆動電力を供給する緊急電力供給手段を更
に備えるようにすることが好ましい。
流変換装置は、該直流−直流変換装置の出力電圧を一定
値に保つべく、メインスイッチ及び同期整流用スイッチ
をフィードバック制御するフィードバック手段を更に備
えるようにしてもよい。
期整流用スイッチとを備えた同期整流方式の直流−直流
変換装置を制御するための制御回路であり、直流−直流
変換装置に過電圧が入力されたことを検出する過電圧検
出手段と、前記過電圧検出手段が過電圧を検出したとき
に、前記メインスイッチ及び前記同期整流用スイッチを
オンにするための制御信号を出力するコントロール手段
と、を備える。
同期整流用スイッチと、前記メインスイッチに接続され
たインダクターと、前記インダクターに接続されて該イ
ンダクターからの出力電圧を平滑するコンデンサと、を
備えた同期整流方式の直流−直流変換装置を制御するた
めの制御回路であり、前記直流−直流変換装置に過電圧
が入力されたことを検出する過電圧検出手段と、前記過
電圧検出手段が過電圧を検出したときに、前記メインス
イッチ及び前記同期整流用スイッチをオンにするための
制御信号を出力するコントロール手段と、を備える。
期整流用スイッチとを備えた同期整流方式の直流−直流
変換装置を制御するための制御回路であり、前記直流−
直流変換装置に過電圧が入力されたことを検出する過電
圧検出手段と、前記過電圧検出手段が過電圧を検出した
ときに、前記メインスイッチ及び前記同期整流用スイッ
チをオンにする制御手段と、を備える。
と、同期整流用スイッチと、前記メインスイッチに接続
されたインダクターと、前記インダクターに接続されて
該インダクターからの出力電圧を平滑するコンデンサ
と、を備えた同期整流方式の直流−直流変換装置を制御
するための制御回路であり、前記直流−直流変換装置に
過電圧が入力されたことを検出する過電圧検出手段と、
前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
制御手段と、を備える。
インスイッチ及び同期整流用スイッチは、オンになった
ときに前記電源からの入力を短絡させるようにすること
が好ましい。
−直流変換装置は、電源からの入力を遮断する遮断手段
を更に備え、制御手段は、メインスイッチ及び同期整流
用スイッチをオンにすべく制御信号を出力することによ
り前記電源からの入力を短絡させ、更に遮断手段は、電
源からの入力が短絡された際に発生する電流を利用して
前記電源からの入力を遮断するようにしてもよい。その
際、制御回路は、メインスイッチ及び同期整流用スイッ
チをオンにした時点から前記遮断手段により前記電源か
らの入力が遮断されるまでの間に、前記メインスイッチ
及び前記同期整流用スイッチに駆動電力を供給する緊急
電力供給手段を更に備えるようにすることが好ましい。
圧検出手段は、直流−直流変換装置に過電圧が入力され
たことを検出したときに検出信号を出力するようにして
もよい。その際、制御手段は、前記過電圧検出手段から
出力される検出信号を記憶するとともに、前記検出信号
を入力した際に前記メインスイッチ及び前記同期整流用
スイッチをオンにするための制御信号を出力するメモリ
回路を更に備えるようにすることが好ましい。
は、直流−直流変換装置の出力電圧を一定値に保つべく
メインスイッチ及び同期整流用スイッチをフィードバッ
ク制御するフィードバック制御手段を更に備えるように
してもよい。
同期整流用スイッチとを備えた同期整流方式の直流−直
流変換装置を制御するための制御回路であり、前記直流
−直流変換装置の入力電圧が過電圧であることを示す信
号を受信する受信手段と、前記受信手段が前記信号を受
信したときに、前記メインスイッチ及び同期整流用スイ
ッチをオンにするための制御信号を出力する制御手段
と、を備える。
と、同期整流用スイッチと、前記メインスイッチに接続
されたインダクターと、前記インダクターに接続されて
該インダクターからの出力電圧を平滑するコンデンサ
と、を備えた同期整流方式の直流−直流変換装置を制御
するための制御回路であり、直流−直流変換装置の入力
電圧が過電圧であることを示す信号を受信する受信手段
と、受信手段が前記信号を受信したときにメインスイッ
チ及び同期整流用スイッチをオンにするための制御信号
を出力する制御手段と、を備える。
同期整流用スイッチとを備えた同期整流方式の直流−直
流変換装置を制御するための制御回路であり、直流−直
流変換装置の入力電圧が過電圧であることを示す信号を
受信する受信手段と、前記受信手段が前記信号を受信し
たときにメインスイッチ及び同期整流用スイッチをオン
する制御手段と、を備える。
と、同期整流用スイッチと、前記メインスイッチに接続
されたインダクターと、前記インダクターに接続されて
該インダクターからの出力電圧を平滑するコンデンサ
と、を備えた同期整流方式の直流−直流変換装置を制御
するための制御回路であり、直流−直流変換装置の入力
電圧が過電圧であることを示す信号を受信する受信手段
と、受信手段が前記信号を受信したときにメインスイッ
チ及び同期整流用スイッチをオンする制御手段と、を備
える。
ンスイッチ及び同期整流用スイッチは、オンになったと
きに電源からの入力を短絡させるようにすることが好ま
しい。
直流−直流変換装置は電源からの入力を遮断する遮断手
段を更に備え、制御手段は制御信号を出力してメインス
イッチ及び同期整流用スイッチをオンにすることにより
前記電源からの入力を短絡させ、更に遮断手段は、前記
電源からの入力が遮断された際に発生する電流を利用し
て前記電源からの入力を遮断するようにするようにして
もよい。その際、制御回路は、メインスイッチ及び同期
整流用スイッチをオンにした時点から、電源からの入力
が遮断されるまでの間に、メインスイッチ及び同期整流
用スイッチに駆動電力を供給する緊急電力供給手段を更
に備えることが好ましい。
路は、直流−直流変換装置の出力電圧を一定値に保つべ
く、メインスイッチ及び同期整流用スイッチをフィード
バック制御するフィードバック手段を更に備えるように
してもよい。
同期整流用スイッチとを備えた同期整流方式の直流−直
流変換装置を制御するための制御回路であり、直流−直
流変換装置の入力電圧を入力する電圧入力端子と、前記
電圧入力端子に入力された前記入力電圧が所定の値を超
えたときに検出信号を出力する過電圧検出手段と、前記
検出信号に応じて前記メインスイッチ及び前記同期整流
用スイッチをオンにする制御手段と、を備える。
に基づいて説明する。 〈実施の形態1〉図1は、本発明の直流−直流変換装置
(DC-DC CONVERTER)の第1の実施の形態を示す図であ
る。尚、同図において、従来と同一の構成要素について
は同一の名称及び符号を付加している。
は、電源としての電池と負荷との間に設けられる。 (直流−直流変換装置(DC-DC CONVERTER)の構成)本
実施の形態にかかる直流−直流変換装置(DC-DC CONVER
TER)は、制御回路CTL、メインスイッチングトラン
ジスタTr1、同期整流用トランジスタTr2、ダイオ
ードD1、チョークコイルL1、コンデンサC1、電圧
比較器IC2、及び、基準電圧e3を発生する電源e3
を備えている。
R)を構成する回路の接続形態)先ず、上記の構成要素
の接続形態について述べる。メインスイッチングトラン
ジスタTr1は信号線14を介して電池と接続される。
このメインスイッチングトランジスタTr1は、信号線
1を介してチョークコイルL1と接続されるとともに、
信号線24を介して制御回路CTLと接続される。
r1は、例えば、ソース端子、ドレイン端子、及び、ゲ
ート端子の3つの端子を有するMOS−FET(Met
alOxide Semiconductor Fie
ld Effect Transistor)である。
この場合、上記の信号線14は、メインスイッチングト
ランジスタTr1のドレイン端子に接続される。また、
上記の信号線1は、メインスイッチングトランジスタT
r1のソース端子に接続される。さらに、上記の信号線
24は、メインスイッチングトランジスタTr1のゲー
ト端子に接続される。
信号線1を介して接続されたチョークコイルL1は、さ
らに信号線15を介して抵抗R1と接続される。抵抗R
1は、信号線16を介して負荷と接続される。
が接続される。この信号線19は、制御回路CTLに接
続される。また、メインスイッチングトランジスタTr
1とチョークコイルL1とを接続する信号線1の途中に
は、2本の信号線2、3が接続される。
イッチングトランジスタTr1寄りの信号線2は、同期
整流用トランジスタTr2に接続される。この同期整流
用トランジスタTr2は、信号線25を介して制御回路
CTLと接続されるとともに、信号線26を介してグラ
ンドに接続される。
えば、ドレイン端子、ソース端子、ゲート端子の3つの
端子を有するMOS−FET(Metal Oxide
Semiconductor FET)である。この
場合、上記の信号線2は、同期整流用トランジスタTr
2のドレイン端子に接続される。上記の信号線25は、
同期整流用トランジスタTr2のゲート端子に接続され
る。上記の信号線26は、同期整流用トランジスタTr
2のソース端子に接続される。
コイルL1寄りの信号線3は、ダイオードD1のカソー
ド端子に接続される。このダイオードD1のアノード端
子は、信号線27を介してグランドに接続される。
る信号線15の途中には、1本の信号線20が接続され
る。この信号線20は、制御回路CTLと接続されてお
り、抵抗R1に入力される電圧値CSを制御回路CTL
に入力するための信号線である。
6の途中には、3本の信号線4、5、21が接続され
る。上記3本の信号線4、5、21のうち、抵抗R1寄
りの信号線4は、制御回路CTLと接続される。この信
号線4は、直流−直流変換装置(DC-DC CONVERTER)か
ら出力される電圧値FBを制御回路CTLにフィードバ
ックするための信号線である。
ん中の信号線5は、平滑用のコンデンサC1を介してグ
ランドに接続される。上記3本の信号線4、5、21の
うち、負荷寄りの信号線21は、電圧比較器IC2に接
続される。この電圧比較器IC2は、例えば、非反転入
力端子と反転入力端子と出力端子とを有する電圧比較器
である。
IC2の非反転入力端子に接続される。前記電圧比較器
IC2の反転入力端子は、信号線28を介して電源e3
に接続される。前記電圧比較器IC2の出力端子は、信
号線29を介して制御回路CTLに接続される。
R)を構成する回路の機能)次に、上記の各構成要素の
機能について述べる。 (メインスイッチングトランジスタTr1)メインスイ
ッチングトランジスタTr1は、制御回路CTLからの
制御信号DHを入力し、入力した信号DHに従って信号
線14と信号線1との間を接続または切断する。
Tr1は、ゲート端子に制御回路CTLからの電圧が印
加されるとオン状態になり、ドレイン端子とソース端子
との間を接続して、信号線14と信号線1との間を接続
する。
r1は、ゲート端子に制御回路CTLからの電圧が印加
されていなければオフ状態になり、ドレイン端子とソー
ス端子との間を切断して、信号線14と信号線1との間
を切断する。
1は、電圧変換用のコイルである。 (抵抗R1)抵抗R1は、直流−直流変換装置(DC-DC
CONVERTER)の出力電流値をセンスするセンス抵抗であ
る。
インスイッチングトランジスタTr1がオフ状態のとき
に、チョークコイルL1に蓄積されたエネルギーを出力
側へ放出させるフリーホイールダイオードである。
流用トランジスタTr2は、制御回路CTLからの信号
DLを入力し、入力した信号DLに従って信号線2と信
号線26との間を接続あるいは切断するスイッチ回路で
ある。
は、ゲート端子に制御回路CTLからの電圧が印加され
るとオン状態になり、ドレイン端子とソース端子との間
を接続して、信号線2と信号線26との間を接続する。
端子に制御回路CTLからの電圧が印可されていなけれ
ばオフ状態になり、ドレイン端子とソース端子との間を
切断して、信号線2と信号線26との間を切断する。
r2は、メインスイッチングトランジスタTr1がオフ
状態のときにチョークコイルL1に蓄積されたエネルギ
ーを出力させるフリーホイール用のスイッチ回路であ
る。
は、ダイオードD1に印加される電圧が順方向のときに
オン状態(信号線2と信号線26との間を接続した状
態)になり、ダイオードD1に印加される電圧が逆方向
のときにオフ状態(信号線2と信号線26との間を切断
した状態)になる。このとき、ダイオードD1の電圧降
下は、低減されることになる。
ョークコイルL1から出力された電圧に含まれる脈動成
分を除去する平滑用のコンデンサである。
装置(DC-DC CONVERTER)から出力される電圧の基準電
圧e3を発生する。
は、直流−直流変換装置(DC-DC CONVERTER)の出力電
圧を信号線21を介して入力すると同時に、電源e3か
らの基準電圧e3を入力する。そして、電圧比較器IC
2は、直流−直流変換装置(DC-DC CONVERTER)の出力
電圧と電源e3からの基準電圧e3とを比較し、比較し
た結果を示す信号OVを出力する。
変換装置(DC-DC CONVERTER)の出力電圧から基準電圧
e3を減算し、その減算結果が「0」以下ならばLow
レベルの信号を出力し、減算結果が正の値ならばHig
hレベルの信号を出力する。
前述した信号線19、24、25、4、20、29の他
に、外部からのオン指令値あるいはオフ指令値と、外部
からの目標電圧Vrefとが入力される。外部からの目
標電圧Vrefは、直流−直流変換装置(DC-DCCONVERT
ER)が出力すべき電圧の基準電圧である。
の信号OVと、信号線4を介して入力する電圧値FB
と、直流−直流変換装置(DC-DC CONVERTER)から出力
すべき電圧の目標電圧Vrefとに従って、メインスイ
ッチングトランジスタTr1及び同期整流用トランジス
タTr2のオン状態とオフ状態とを切り換える。
て述べる。 (制御回路CTLの構成)制御回路CTLは、図2に示
すように、パルス幅変調方式(PWM方式)を採用する
回路であり、電源7、三角波発振器8、PWM比較器
9、チャージポンプ回路12、同期整流制御回路13、
フリップフロップFF、ドライブ−1(10)、及び、
ドライブ−2(11)を備えている。さらに、制御回路
CTLは、分割抵抗R2/R3、エラーアンプERA
1、ERA2、論理積回路AND1、及び、論理和回路
OR1を備えている。
値を入力したときに、制御回路CTLを構成する回路へ
動作電力を供給する。また、電源7は、外部からのオフ
指令値を入力したときに、制御回路CTLを構成する回
路に対する動作電力の供給を停止する。
圧をパルス幅に変換するための変換用三角波を、一定の
周波数で発振する。この三角波発振器8から発振された
三角波は、PWM比較器9に入力される。
3は、信号線4と接続されており、直流−直流変換装置
(DC-DC CONVERTER)の出力電圧FBを入力するように
なっている。この分割抵抗R2/R3は、出力電圧FB
の電圧値をセンスするセンス抵抗である。
電圧値は、エラーアンプERA1に入力される。 (エラーアンプERA1)エラーアンプERA1は、分
割抵抗R2/R3によってセンスされた電圧値FBと、
外部からの目標電圧Vrefとを入力し、これら電圧値
FBと目標電圧Vrefとの誤差を増幅する誤差増幅回
路である。このエラーアンプERA1によって増幅され
た誤差は、PWM比較器9の非反転入力端子に入力され
る。
転入力端子と非反転入力端子とを有する電圧比較器であ
る。PWM比較器9の反転入力端子は、三角波発振器8
から出力された変換用三角波を入力する。PWM比較器
9の非反転入力端子は、エラーアンプERA1から出力
される信号を入力する。
入力された信号と反転入力端子に入力された信号とを比
較する。例えば、PWM比較器9は、非反転入力端子に
入力された信号から反転入力端子に入力された信号を減
算する。PWM比較器9は、減算して得られた値が負の
値を示す間(三角波発振器8から出力された信号がエラ
ーアンプERA1から出力された信号よりも大きい間)
は、Highレベルの信号を出力する。
た値が正の値を示す間(三角波発振器8から出力された
信号がエラーアンプERA1から出力された信号よりも
小さい間)は、Lowレベルの信号を出力する。
れた信号は、論理積回路AND1と同期整流制御回路1
3とに入力される。 (エラーアンプERA2)エラーアンプERA2は、直
流−直流変換装置(DC-DC CONVERTER)の出力電圧FB
を信号線4を介して入力すると同時に、抵抗R1に入力
される電圧値CSを信号線20を介して入力する。
変換装置(DC-DC CONVERTER)の出力電圧FBと電圧値
CSとの電位差を求め、直流−直流変換装置(DC-DC CO
NVERTER)から出力される電流値を測定する誤差増幅回
路である。
値は、同期整流制御回路13に入力される。 (チャージポンプ回路12)チャージポンプ回路12
は、メインスイッチングトランジスタTr1を駆動する
電圧をドライブ−1(10)に供給し、同期整流用トラ
ンジスタTr2を駆動する電圧をドライブ−2(11)
に供給する。
路13は、PWM比較器9から出力された信号とエラー
アンプERA2から出力された信号とを入力する。そし
て、同期整流制御回路13は、PWM比較器9からの信
号とエラーアンプERA2からの信号とに従って同期整
流用トランジスタTr2のオン状態とオフ状態とを切り
換えることによって、同期整流を行う回路である。
比較器8からのLowレベルの信号を入力し、且つ、エ
ラーアンプERA2からの信号が一定値以下であるとき
に限り、Highレベルの信号を出力する。
た信号は、論理和回路OR1に入力される。 (フリップフロップFF)フリップフロップFFは、セ
ット端子とリセット端子との2つの入力端子、及び、非
反転出力端子Qと反転出力端子*Qとの2つの出力端子
を有している。
電圧比較器IC2からの信号OVを入力する。このと
き、フリップフロップFFは、セット端子に入力した信
号を記憶する。
は、外部からのオン指令値もしくはオフ指令値を入力す
る。リセット端子にオン指令値あるいはオフ指令値が入
力されると、フリップフロップFFに記憶されている信
号は、Lowレベルの信号にリセットされる。
は、論理和回路OR1に接続される。この出力端子Q
は、フリップフロップFFが記憶している信号をそのま
ま出力する。
ERTER)の出力電圧FBが基準電圧e3以下である場合
は、フリップフロップFFのセット端子Sは、電圧比較
器IC2からの信号OVとしてLowレベルの信号を入
力する。この場合、フリップフロップFFがセット端子
Sに入力されたLowレベルの信号を記憶することにな
り、非反転出力端子Qは、フリップフロップFFが記憶
しているLowレベルの信号を出力することになる。
TER)の出力電圧FBが基準電圧e3を超えた場合(出
力電圧FBが過電圧になった場合)は、フリップフロッ
プFFのセット端子Sは、電圧比較器IC2からの信号
OVとしてHighレベルの信号を入力する。この場
合、フリップフロップFFがセット端子Sに入力された
Highレベルの信号を記憶することになり、非反転出
力端子Qは、フリップフロップFFが記憶しているHi
ghレベルの信号を出力することになる。
は、論理積回路AND1に接続される。この反転出力端
子*Qは、フリップフロップFFが記憶している信号値
を反転した値、つまりLowレベルとHighレベルと
を反転した信号を出力する。
ロップFFが記憶している信号OVがLowレベルの信
号ならば(直流−直流変換装置(DC-DC CONVERTER)の
出力電圧FBが基準電圧e3以下ならば)、Highレ
ベルの信号を出力することになる。また、反転出力端子
*Qは、フリップフロップFFが記憶している信号OV
がHighレベルの信号ならば(直流−直流変換装置
(DC-DC CONVERTER)の出力電圧FBが基準電圧e3を
超えているならば)、Lowレベルの信号を出力するこ
とになる。
1は、PWM比較器9から出力される信号とフリップフ
ロップFFの反転出力端子*Qから出力される信号とを
入力する。この論理積回路AND1は、PWM比較器9
からの信号とフリップフロップFFからの信号との論理
積を演算し、その演算結果を示す信号を出力する。論理
積回路AND1から出力された信号は、ドライブ−1
(10)に入力される。
ERTER)の出力電圧FBが基準電圧e3以下の場合は、
論理積回路AND1は、フリップフロップFFの反転出
力端子*QからのHighレベルの信号を入力すること
になる。この場合、論理積回路AND1は、PWM比較
器9からの信号をそのまま出力することになる。この結
果、出力電圧FBが基準電圧e3以下の場合は、ドライ
ブ−1(10)は、PWM比較器9からの信号に従って
動作することになる。
TER)の出力電圧FBが基準電圧e3より大きくなった
場合(出力電圧FBが過電圧になった場合)は、論理積
回路AND1は、フリップフロップFFの反転出力端子
*QからのLowレベルの信号を入力することになる。
この場合、論理積回路AND1は、PWM比較器9から
の信号に関わらず、Lowレベルの信号を出力すること
になる。この結果、出力電圧FBが過電圧になった場合
は、ドライブ−1(10)は、PWM比較器9からの信
号に関わらず、フリップフロップFFからのLowレベ
ルの信号に従って動作することになる。
は、同期整流制御回路13から出力される信号と、フリ
ップフロップFFの非反転出力端子Qから出力される信
号とを入力する。この論理和回路OR1は、同期整流制
御回路13からの信号とフリップフロップFFからの信
号との論理和を演算し、その演算結果を示す信号を出力
する。論理和回路OR1から出力された信号は、ドライ
ブ−2(11)に入力される。
ERTER)の出力電圧FBが基準電圧e3以下の場合は、
論理和回路OR1は、フリップフロップFFの非反転出
力端子QからのLowレベルの信号を入力することにな
る。この場合、論理和回路OR1は、同期整流制御回路
13からの信号をそのまま出力することになる。この結
果、出力電圧FBが基準電圧e3以下の場合は、ドライ
ブ−2(11)は、同期整流制御回路13からの信号に
従って動作することになる。
TER)の出力電圧FBが基準電圧e3より大きくなった
場合(出力電圧FBが過電圧になった場合)は、論理和
回路OR1は、フリップフロップFFの非反転出力端子
QからのHighレベルの信号を入力することになる。
この場合、論理和回路OR1は、同期整流制御回路13
からの信号に関わらず、Highレベルの信号を出力す
ることになる。この結果、出力電圧FBが過電圧になっ
た場合は、ドライブ−2(11)は、同期整流制御回路
13からの信号に関わらず、フリップフロップFFから
のHighレベルの信号に従って動作することになる。
(10)は、論理積回路AND1からの信号に応じて、
メインスイッチングトランジスタTr1のオン状態とオ
フ状態とを切り換える。
回路AND1からのHighレベルの信号を入力したと
きに、チャージポンプ回路12から供給された電力をメ
インスイッチングトランジスタTr1に供給して、メイ
ンスイッチングトランジスタTr1をオン状態にする。
路AND1からのLowレベルの信号を入力したとき
に、メインスイッチングトランジスタTr1に対する電
力供給を停止して、メインスイッチングトランジスタT
r1をオフ状態にする。
(11)は、論理和回路OR1からの信号に応じて、同
期整流用トランジスタTr2のオン状態とオフ状態とを
切り換える。
回路OR1からのHighレベルの信号を入力したとき
に、チャージポンプ回路12から供給された電力を同期
整流用トランジスタTr2に供給して、同期整流用トラ
ンジスタTr2をオン状態にする。
路OR1からのLowレベルの信号を入力したときに、
同期整流用トランジスタTr2に対する電力供給を停止
して、同期整流用トランジスタTr2をオフ状態にす
る。 (実施の形態1の作用・効果)以下、本実施の形態にか
かる直流−直流変換装置(DC-DC CONVERTER)の作用・
効果について述べる。
TER)が正常に動作している場合 直流−直流変換装置(DC-DC CONVERTER)が正常に動作
している場合、すなわち、直流−直流変換装置(DC-DC
CONVERTER)の出力電圧FBが正常な電圧値を示してい
る場合は、出力電圧FBが基準電圧e3よりも十分小さ
くなるので、電圧比較器IC2は、Lowレベルの信号
を出力することになる。
ベルの信号は、制御回路CTLのフリップフロップFF
のセット端子Sに入力される。そして、フリップフロッ
プFFは、入力したLowレベルの信号を記憶する。こ
のとき、フリップフロップFFの非反転出力端子Qは、
フリップフロップFFに記憶されているLowレベルの
信号を出力する。また、フリップフロップFFの反転出
力端子*Qは、Highレベルの信号を出力する。
から出力されたLowレベルの信号は、論理和回路OR
1に入力される。この場合、論理和回路OR1は、同期
整流制御回路13からの信号(Lowレベルの信号、も
しくは、Highレベルの信号)をそのまま出力する。
論理和回路OR1から出力された信号は、ドライブ−2
(11)に入力される。
1からの信号、すなわち、同期整流制御回路13からの
信号に従って同期整流用トランジスタTr2のオン状態
とオフ状態とを切り換える。この結果、ドライブ−2
(11)は、メインスイッチングトランジスタTr1が
オフ状態にあり、且つ、ダイオードD1がチョークコイ
ルL1に蓄積されたエネルギーを出力側へ放出している
期間、同期整流用トランジスタTr2をオン状態にする
ことができる。
子*Qから出力されたHighレベルの信号は、論理積
回路AND1に入力される。この場合、論理積回路AN
D1は、PWM比較器9からの信号(Lowレベルの信
号、もしくは、Highレベルの信号)をそのまま出力
する。この論理積回路AND1から出力された信号は、
ドライブ−1(10)に入力される。
D1からの信号、すなわち、PWM比較器9からの信号
に従ってメインスイッチングトランジスタTr1のオン
状態とオフ状態とを切り換える。この結果、ドライブ−
1(10)は、三角波発振器8からの三角波がエラーア
ンプERA1からの電圧値よりも高いときにはメインス
イッチングトランジスタTr1をオン状態にし、三角波
発振器8からの三角波がエラーアンプERA1からの電
圧値よりも低いときにはメインスイッチングトランジス
タTr1をオフ状態にすることができる。
−直流変換装置(DC-DC CONVERTER)の出力電圧FBを
入力することができなくなる。このとき、制御回路CT
Lの分割抵抗R2/R3には、電圧が印加されなくな
る。この結果、分割抵抗R2/R3から出力される信号
の値は目標電圧Vrefよりも小さくなる。
が目標電圧Vrefよりも小さくなると、エラーアンプ
ERA1は、負の値を示す信号値を出力する。このと
き、エラーアンプERA1から出力される値は、三角波
発振器8から発振された三角波よりも小さくなる。
波発振器8からの三角波よりも小さくなると、PWM比
較器9は、Highレベルの信号を出力する。PWM比
較器9から出力されたHighレベルの信号は、論理積
回路AND1に入力される。
TER)の出力電圧は、電源e3の基準電圧e3よりも十
分小さいので、電圧比較器IC2は、Lowレベルの信
号を出力する。
ベルの信号は、制御回路CTLのフリップフロップFF
のセット端子Sに入力される。このとき、電圧比較器I
C2の反転出力端子*Qは、Highレベルの信号を出
力する。フリップフロップFFの反転出力端子*Qから
出力されたHighレベルの信号は、論理積回路AND
1に入力される。
PWM比較器9からのHighレベルの信号とフリップ
フロップFFからのHighレベルの信号とを入力する
ことになる。このとき、論理積回路AND1は、Hig
hレベルの信号を出力する。論理積回路AND1から出
力されたHighレベルの信号は、ドライブ−1(1
0)に入力される。
−1(10)は、チャージポンプ回路12からの駆動電
力をメインスイッチングトランジスタTr1に供給し
て、メインスイッチングトランジスタTr1をオン状態
にする。
るため、制御回路CTLは、直流−直流変換装置(DC-D
C CONVERTER)の出力電圧FBを認識することができな
いまま、上記したような出力電圧FBを増加させる制御
を続けることになる。この結果、直流−直流変換装置
(DC-DC CONVERTER)の実際の出力電圧が大きくなって
いき、過電圧状態が発生する虞がある。
の出力電圧が過電圧状態に陥ると、出力電圧が基準電圧
e3よりも大きくなるため、電圧比較器IC2は、Hi
ghレベルの信号を出力することになる。電圧比較器I
C2から出力されたHighレベルの信号は、制御回路
CTLのフリップフロップFFのセット端子Sに入力さ
れる。
入力されたHighレベルの信号を記憶する。このと
き、フリップフロップFFの非反転出力端子Qは、Hi
ghレベルの信号を出力し、反転出力端子*Qは、Lo
wレベルの信号を出力する。
から出力されたHighレベルの信号は、論理和回路O
R1に入力される。このとき、論理和回路OR1は、同
期生流制御回路13からの信号にかかわらずHighレ
ベルの信号を出力することになる。論理和回路OR1か
ら出力されたHighレベルの信号は、ドライブ−2
(11)に入力される。
−2(11)は、チャージポンプ回路13からの駆動電
力を同期整流用トランジスタTr2に供給して、同期整
流用トランジスタTr2をオン状態にする。
子*Qから出力されたLowレベルの信号は、論理積回
路AND1に入力される。このとき、論理積回路AND
1は、PWM比較器9からの信号にかかわらずLowレ
ベルの信号を出力することになる。この論理積回路AN
D1から出力されたLowレベルの信号は、ドライブ−
1(10)に入力される。
1(10)は、メインスイッチングトランジスタTr1
に対する電力供給を停止して、メインスイッチングトラ
ンジスタTr1をオフ状態にする。
CONVERTER)の出力電圧が過電圧状態になると、メイン
スイッチングトランジスタTr1が強制的にオフ状態に
なると同時に、同期整流用トランジスタTr2が強制的
にオン状態になる。
ジスタTr2、信号線2、信号線1、チョークコイルL
1、信号線15、抵抗R1、及び、信号線16が接続さ
れることになり、直流−直流変換装置(DC-DC CONVERTE
R)の出力電圧は、信号線26に接続されたグランドの
電圧(0V)にクランプされる。
ERTER)の負荷に過電圧が印加されることを防止するこ
とができる。また、本実施の形態にかかる直流−直流変
換装置(DC-DC CONVERTER)によれば、平滑用のコンデ
ンサC1として高耐圧の有機コンデンサを使用する必要
がない上、焼損防止用のフューズが不要になり、構成部
品数が削減される。
ューズが不要になったことにより、直流−直流変換装置
(DC-DC CONVERTER)内の抵抗が減少し、直流−直流変
換装置(DC-DC CONVERTER)の変換効率が向上する。
r1が短絡故障を発生した場合 メインスイッチングトランジスタTr1が短絡故障を起
こした場合、信号線14と信号線1とが接続した状態に
なるため、直流−直流変換装置(DC-DC CONVERTER)の
出力電圧が過電圧状態に陥る虞がある。
短絡故障によって出力電圧が過電圧状態に陥ると、出力
電圧が基準電圧e3より大きくなるため、電圧比較器I
C2がHighレベルの信号を出力することになる。
(2)で説明したように、同期整流用トランジスタTr
2を強制的にオン状態にし、直流−直流変換装置(DC-D
C CONVERTER)の出力電圧をグランドレベルにクランプ
する。これにより、直流−直流変換装置(DC-DC CONVER
TER)の負荷に過電圧が印加されることを防止すること
ができる。
ジスタTr1とを接続する信号線14の途中にフューズ
を設けておけば、直流−直流変換装置(DC-DC CONVERTE
R)に印加された電圧は、フューズ、信号線14、メイ
ンスイッチングトランジスタTr1、信号線1、信号線
2、及び、同期整流用トランジスタTr2を介して短絡
される。このとき、フューズは、短絡電流によって溶断
される。
NVERTER)に印加される電圧が極短時間のうちに遮断さ
れることになり、直流−直流変換装置(DC-DC CONVERTE
R)の負荷に過電圧が印加されることを早期に防止する
ことができる。
変換装置(DC-DC CONVERTER)によれば、過電圧状態が
発生したときに、直流−直流変換装置(DC-DC CONVERTE
R)の回路、及び、負荷を確実に保護することができ
る。
(DC-DC CONVERTER)によれば、平滑用のコンデンサC
1として高耐圧の有機コンデンサを使用する必要がない
上、焼損防止用のフューズが不要になり、構成部品数が
削減される。
ューズが不要になったことにより、直流−直流変換装置
(DC-DC CONVERTER)内の抵抗が減少し、直流−直流変
換装置(DC-DC CONVERTER)の変換効率が向上する。
R)の他の実施態様〉前述した第1の実施の形態にかか
る直流−直流変換装置(DC-DC CONVERTER)は、制御回
路CTLとは別に電圧比較器IC2及び電源e3を備え
ているが、これら電圧比較器IC2及び電源e3を図
3、図4に示すように制御回路CTL内に内蔵するよう
にしてもよい。
に、制御回路CTLと直接接続される。制御回路CTL
は、図4に示すように、信号線21に接続される分割抵
抗R6/R7と、この分割抵抗R6/R7と接続される
電圧比較器IC2と、この電圧比較器IC2に接続され
る電源e3とを備える。
て入力した電圧をセンスする抵抗である。この分割抵抗
R6/R7によってセンスされた電圧は、電圧比較器I
C2の非反転入力端子に入力される。
線28を介して電源e3と接続される。電圧比較器IC
2の出力端子は、信号線29を介してフリップフロップ
FFのセット端子Sに接続される。
合、直流−直流変換装置(DC-DC CONVERTER)の出力電
圧が過電圧状態になると、過電圧状態の出力電圧が制御
回路CTLの分割抵抗R6/R7に入力される。
電圧値をセンスする。この分割抵抗R6/R7によって
センスされた電圧値は、電圧比較器IC2の非反転入力
端子に入力される。
からの電圧値から電源e3からの基準電圧e3を減算す
る。このとき、分割抵抗R6/R7からの電圧値が基準
電圧e3より大きくなるので、電圧比較器IC2は、H
ighレベルの信号を出力する。
レベルの信号は、フリップフロップFFのセット端子S
に入力される。この結果、制御回路CTLは、前述の第
1の実施の形態と同様の制御を行うことができる。
制御回路CTLに内蔵しても、前述の第1の実施の形態
と同様の効果を得ることができる。 〈実施の形態2〉図5は、本発明の直流−直流変換装置
(DC-DC CONVERTER)の第2の実施の形態を示す図であ
る。尚、同図において、前述の第1の実施の形態と同一
の構成要素については同一の名称及び符号を付加してい
る。
は、図示していない電源としての電池と負荷との間に設
けられ、電池からの電圧を定電圧化して負荷へ供給する
装置である。
R)の構成)本実施の形態にかかる直流−直流変換装置
(DC-DC CONVERTER)は、フューズF1、制御回路CT
L、メインスイッチングトランジスタTr1、同期整流
用トランジスタTr2、ダイオードD1、チョークコイ
ルL1、コンデンサC1、電圧比較器IC1、基準電圧
e1を発生する電源e1、コンデンサC2、及び、コン
デンサC3を備えている。
R)を構成する回路の接続形態)ここで、上記の構成要
素の接続形態について述べる。フューズF1は、電池と
メインスイッチングトランジスタTr1とを接続する信
号線14の途中に設けられる。
メインスイッチングトランジスタTr1は、信号線1を
介してチョークコイルL1と接続されるとともに、信号
線24を介して制御回路CTLと接続される。
r1は、例えば、ソース端子、ドレイン端子、及び、ゲ
ート端子の3つの端子を有するMOS−FET(Met
alOxide Semiconductor Fie
ld Effect Transistor)である。
この場合、上記の信号線14は、メインスイッチングト
ランジスタTr1のドレイン端子に接続される。また、
上記の信号線1は、メインスイッチングトランジスタT
r1のソース端子に接続される。さらに、上記の信号線
24は、メインスイッチングトランジスタTr1のゲー
ト端子に接続される。
信号線1を介して接続されたチョークコイルL1は、さ
らに信号線15を介して図示しない負荷と接続される。
上記のフューズF1とメインスイッチングトランジスタ
Tr1とを接続する信号線14の途中には、4本の信号
線31、17、18、19が接続される。
9のうちのフューズF1寄りの信号線31は、コンデン
サC3を介してグランドに接続される。上記の4本の信
号線31、17、18、19のうちの信号線17は、電
圧比較器IC1に接続される。この電圧比較器IC1
は、例えば、非反転入力端子、反転入力端子、及び、出
力端子を有する。この場合、上記の信号線17は、電圧
比較器IC1の非反転入力端子に接続される。また、電
圧比較器IC1の反転入力端子は、信号線22を介して
電源e1と接続される。さらに、電圧比較器IC1の出
力端子は、信号線23を介して制御回路CTLに接続さ
れる。
9のうちの信号線18は、制御回路CTLに接続され
る。この信号線18の途中には、信号線18aが接続さ
れている。この信号線18aは、コンデンサC2を介し
てグランドに接続される。
9のうちのメインスイッチングトランジスタTr1寄り
の信号線19は、制御回路CTLに接続される。また、
メインスイッチングトランジスタTr1とチョークコイ
ルL1とを接続する信号線1の途中には、2本の信号線
2、3が接続される。
イッチングトランジスタTr1寄りの信号線2は、同期
整流用トランジスタTr2に接続される。この同期整流
用トランジスタTr2は、信号線25を介して制御回路
CTLと接続されるとともに、信号線26を介してグラ
ンドに接続される。
例えば、ドレイン端子、ソース端子、ゲート端子の3つ
の端子を有するMOS−FET(Metal Oxid
eSemiconductor FET)である。この
場合、上記の信号線2は、同期整流用トランジスタTr
2のドレイン端子に接続される。また、上記の信号線2
5は、同期整流用トランジスタTr2のゲート端子に接
続される。さらに、上記の信号線26は、同期整流用ト
ランジスタTr2のソース端子に接続される。
コイルL1寄りの信号線3は、ダイオードD1のカソー
ド端子に接続される。このダイオードD1のアノード端
子は、信号線27を介してグランドに接続される。
号線15の途中には、2本の信号線4、5が接続され
る。上記の2本の信号線4、5のうち、チョークコイル
L1寄りの信号線4は、制御回路CTLに接続される。
この信号線4は、直流−直流変換装置(DC-DC CONVERTE
R)の出力電圧FBを制御回路CTLにフィードバック
するための信号線である。
りの信号線5は、コンデンサC1を介してグランドに接
続される。 (直流−直流変換装置(DC-DC CONVERTER)を構成する
回路の機能)次に、上記の各構成要素の機能について述
べる。
機コンデンサであり、直流−直流変換装置(DC-DC CONV
ERTER)に入力される電圧に含まれる脈動成分を除去す
る平滑用のコンデンサである。
装置(DC-DC CONVERTER)が入力すべき電圧の基準電圧
e1を発生する。
は、電池からの電圧Viと電源e1からの基準電圧e1
とを比較し、比較した結果を示す信号OVを出力する。
電圧比較器IC1から出力された信号OVは、信号線2
3を介して制御回路CTLに入力される。
Viから基準電圧e1を減算し、その減算結果が「0」
以下ならばLowレベルの信号を出力し、減算結果が正
の値ならばHighレベルの信号を出力する。
インスイッチングトランジスタTr1及び同期整流用ト
ランジスタTr2を非常時に駆動するための電力を蓄積
するものである。
1)メインスイッチングトランジスタTr1は、制御回
路CTLからの制御信号DHを入力し、入力した信号D
Hに従って信号線14と信号線1との間を接続または切
断する。
Tr1は、ゲート端子に制御回路CTLからの電圧が印
加されるとオン状態になり、ドレイン端子とソース端子
との間を接続して、信号線14と信号線1との間を接続
する。
r1は、ゲート端子に制御回路CTLからの電圧が印加
されていなければオフ状態になり、ドレイン端子とソー
ス端子との間を切断して、信号線14と信号線1との間
を切断する。
1は、電圧変換用のコイルである。(ダイオードD1)
ダイオードD1は、メインスイッチングトランジスタT
r1がオフ状態のときに、チョークコイルL1に蓄積さ
れたエネルギーを出力側へ放出させるフリーホイールダ
イオードである。
流用トランジスタTr2は、制御回路CTLからの信号
DLを入力し、入力した信号DLに従って信号線2と信
号線26との間を接続あるいは切断するスイッチ回路で
ある。
は、ゲート端子に制御回路CTLからの電圧が印加され
るとオン状態になり、ドレイン端子とソース端子との間
を接続して、信号線2と信号線26との間を接続する。
端子に制御回路CTLからの電圧が印可されていなけれ
ばオフ状態になり、ドレイン端子とソース端子との間を
切断して、信号線2と信号線26との間を切断する。
r2は、メインスイッチングトランジスタTr1がオフ
状態のときにチョークコイルL1に蓄積されたエネルギ
ーを出力させるフリーホイール用のスイッチ回路であ
る。
は、ダイオードD1に印加される電圧が順方向のときに
オン状態(信号線2と信号線26との間を接続した状
態)になり、ダイオードD1に印加される電圧が逆方向
のときにオフ状態(信号線2と信号線26との間を切断
した状態)になる。このとき、ダイオードD1の電圧降
下は、低減されることになる。
ョークコイルL1から出力された電圧に含まれる脈動成
分を除去する平滑用のコンデンサである。
前述した信号線4、19、23、18、24、25の他
に、外部からのオン指令値あるいはオフ指令値と、外部
からの目標電圧Vrefとが入力される。外部からの目
標電圧Vrefは、直流−直流変換装置(DC-DCCONVERT
ER)が出力すべき電圧の基準電圧である。
の信号OVと、信号線4を介して入力する出力電圧FB
と、外部からの目標電圧Vrefとに従って、メインス
イッチングトランジスタTr1及び同期整流用トランジ
スタTr2のオン状態とオフ状態とを切り換える。
て図6に基づいて説明する。 (制御回路CTLの構成)制御回路CTLは、図6に示
すように、パルス幅変調方式(PWM方式)を採用する
回路であり、電源7、三角波発振器8、PWM比較器
9、チャージポンプ回路12、同期整流制御回路13、
フリップフロップFF、ドライブ−1(10)、及び、
ドライブ−2(11)を備えている。さらに、制御回路
CTLは、分割抵抗R2/R3、エラーアンプERA
1、論理和回路OR1、論理和回路OR2を備えてい
る。
値を入力したときに、制御回路CTLを構成する回路へ
動作電力を供給する。また、電源7は、外部からのオフ
指令値を入力したときに、制御回路CTLを構成する回
路に対する動作電力の供給を停止する。
圧をパルス幅に変換するための変換用三角波を、一定の
周波数で発振する。この三角波発振器8から発振された
三角波は、PWM比較器9に入力される。
3は、信号線4と接続されており、直流−直流変換装置
(DC-DC CONVERTER)の出力電圧FBを入力するように
なっている。この分割抵抗R2/R3は、出力電圧FB
の電圧値をセンスするセンス抵抗である。
電圧値は、エラーアンプERA1に入力される。 (エラーアンプERA1)エラーアンプERA1は、分
割抵抗R2/R3によってセンスされた電圧値FBと、
外部からの目標電圧Vrefとを入力し、これら電圧値
FBと目標電圧Vrefとの誤差を増幅する誤差増幅回
路である。このエラーアンプERA1によって増幅され
た誤差は、PWM比較器9の非反転入力端子に入力され
る。
転入力端子と非反転入力端子とを有する電圧比較器であ
る。PWM比較器9の反転入力端子は、三角波発振器8
から出力された変換用三角波を入力する。また、PWM
比較器9の非反転入力端子は、エラーアンプERAから
出力される信号を入力する。
された信号と反転入力端子に入力された信号とを比較す
る。例えば、PWM比較器9は、非反転入力端子に入力
された信号から反転入力端子に入力された信号を減算す
る。そして、PWM比較器9は、減算して得られた値が
負の値を示す間(三角波発振器8から出力された信号が
エラーアンプERA1から出力された信号よりも大きい
間)は、Highレベルの信号を出力する。
正の値を示す間(三角波発振器8から出力された信号が
エラーアンプERA1から出力された信号よりも小さい
間)は、Lowレベルの信号を出力する。
ghレベルの信号、もしくは、Lowレベルの信号)
は、論理和回路OR2と同期整流制御回路13とに入力
される。
プ回路12は、メインスイッチングトランジスタTr1
を駆動する電圧をドライブ−1(10)に供給し、同期
整流用トランジスタTr2を駆動する電圧をドライブ−
2(11)に供給する。
路13は、PWM比較器9から出力される信号を入力す
る。同期整流制御回路13は、PWM比較器9からの信
号に従って、同期整流用トランジスタTr2のオン状態
とオフ状態とを切り換えて同期整流を行う。
比較器8からのLowレベルの信号を入力したとき、H
ighレベルの信号を出力する。一方、同期整流制御回
路13は、PWM比較器8からのHighレベルの信号
を入力したとき、Lowレベルの信号を出力する。
号は、論理和回路OR1に入力される。 (フリップフロップFF)フリップフロップFFは、セ
ット端子Sとリセット端子Rとの2つの入力端子、及
び、出力端子Qを有している。フリップフロップFFの
セット端子Sは、電圧比較器IC1から出力された信号
OVを入力する。このとき、フリップフロップFFは、
セット端子Sに入力した信号を記憶する。
は、外部からのオン指令値もしくはオフ指令値を入力す
る。リセット端子Rにオン指令値あるいはオフ指令値が
入力されると、フリップフロップFFに記憶されている
信号は、Lowレベルの信号にリセットされる。
理和回路OR1、及び、論理和回路OR2に接続され
る。この出力端子Qは、フリップフロップFFが記憶し
ている信号を出力する。
ERTER)の入力電圧Viが基準電圧e1以下である場合
は、フリップフロップFFのセット端子Sは、電圧比較
器IC1からの信号OVとしてLowレベルの信号を入
力する。この場合、フリップフロップFFがセット端子
Sに入力されたLowレベルの信号を記憶することにな
り、出力端子Qは、フリップフロップFFが記憶してい
るLowレベルの信号を出力することになる。
TER)の入力電圧Viが基準電圧e1を超えた場合(入
力電圧Viが過電圧になった場合)は、フリップフロッ
プFFのセット端子Sは、電圧比較器IC1からの信号
OVとしてHighレベルの信号を入力する。
端子Sに入力されたHighレベルの信号を記憶するこ
とになり、出力端子Qは、フリップフロップFFが記憶
しているHighレベルの信号を出力することになる。
は、PWM比較器9からの信号とフリップフロップFF
からの信号との論理和演算を行い、その演算結果を示す
信号をドライブ−1(10)に入力する。
ERTER)の入力電圧Viが基準電圧e1以下である場合
は、論理和回路OR2は、フリップフロップFFの出力
端子QからのLowレベルの信号を入力することにな
る。この場合、論理和回路OR2は、PWM比較器9か
らの信号をそのまま出力することになる。
NVERTER)の入力電圧が基準電圧e1以下の場合は、ド
ライブ−1(10)は、PWM比較器9からの信号に従
って動作することになる。
TER)の入力電圧が基準電圧e1より大きくなった場合
(入力電圧が過電圧状態になった場合)は、論理和回路
OR2は、フリップフロップFFの出力端子QからのH
ighレベルの信号を入力することになる。
較器9からの信号に関係なく、Highレベルの信号を
出力することになる。この結果、直流−直流変換装置
(DC-DC CONVERTER)の入力電圧が過電圧状態になった
場合は、ドライブ−1(10)は、PWM比較器9から
の信号に関わらず、フリップフロップFFからの信号に
従って動作することになる。
は、同期整流制御回路13から出力される信号と、フリ
ップフロップFFから出力される信号との論理和演算を
行い、その演算結果を示す信号を出力する。この論理和
回路OR1から出力された信号は、ドライブ−2(1
1)に入力される。
ERTER)の入力電圧Viが基準電圧e1以下の場合は、
論理和回路OR1は、フリップフロップFFからのLo
wレベルの信号を入力することになる。この場合、論理
和回路OR1は、同期整流制御回路13からの信号をそ
のまま出力することになる。この結果、入力電圧Viが
基準電圧e1以下の場合は、ドライブ−1(10)は、
同期整流制御回路13からの信号に従って動作すること
になる。
TER)の入力電圧Viが基準電圧e1より大きくなった
場合(入力電圧Viが過電圧になった場合)は、論理和
回路OR1は、フリップフロップFFからのHighレ
ベルの信号を入力することになる。
制御回路13からの信号に関わらず、Highレベルの
信号を出力することになる。すなわち、直流−直流変換
装置(DC-DC CONVERTER)の入力電圧が過電圧になった
場合は、ドライブ−2(11)は、同期整流制御回路1
3からの信号に関わらず、フリップフロップFFからの
Highレベルの信号に従って動作することになる。
(10)は、論理和回路OR2からの信号に応じて、メ
インスイッチングトランジスタTr1のオン状態とオフ
状態とを切り換える。
回路OR2からのHighレベルの信号を入力したとき
に、チャージポンプ回路12から供給された電力をメイ
ンスイッチングトランジスタTr1に供給して、メイン
スイッチングトランジスタTr1をオン状態にする。
路OR2からのLowレベルの信号を入力したときに、
メインスイッチングトランジスタTr1に対する電力供
給を停止して、メインスイッチングトランジスタTr1
をオフ状態にする。
(11)は、論理和回路OR1からの信号に応じて、同
期整流用トランジスタTr2のオン状態とオフ状態とを
切り換える。
回路OR1からのHighレベルの信号を入力したとき
に、チャージポンプ回路12から供給された電力を同期
整流用トランジスタTr2に供給して、同期整流用トラ
ンジスタTr2をオン状態にする。
路OR1からのLowレベルの信号を入力したときに、
同期整流用トランジスタTr2に対する電力供給を停止
して、同期整流用トランジスタTr2をオフ状態にす
る。 (実施の形態2の作用・効果)以下、本実施の形態にか
かる直流−直流変換装置(DC-DC CONVERTER)の作用・
効果について述べる。
TER)が正常に動作している場合 直流−直流変換装置(DC-DC CONVERTER)が正常に動作
している場合、すなわち、直流−直流変換装置(DC-DC
CONVERTER)の入力電圧Viが正常な電圧値を示してい
る場合は、入力電圧Viが基準電圧e1よりも十分小さ
くなるので、電圧比較器IC1からの信号OVは、Lo
wレベルを示す信号になる。
たLowレベルの信号は、制御回路CTLのフリップフ
ロップFFのセット端子Sに入力される。フリップフロ
ップFFは、入力したLowレベルの信号を記憶する。
号を記憶すると、フリップフロップFFの出力端子Qか
らLowレベルの信号が出力されることになる。フリッ
プフロップFFの出力端子Qから出力されたLowレベ
ルの信号は、制御回路CTLの論理和回路OR2と論理
和回路OR1とに入力される。
3は、信号線4を介して、直流−直流変換装置(DC-DC
CONVERTER)の出力電圧FBを入力する。分割抵抗R2
/R3は、入力した出力電圧FBをセンスし、センスし
た電圧値をエラーアンプERA1に入力する。
たエラーアンプERA1は、分割抵抗R2/R3からの
電圧値と外部からの目標電圧Vrefとの誤差を増幅し
て出力する。エラーアンプERA1から出力された誤差
は、PWM比較器9に入力される。
からの誤差を入力する一方で、三角波発振器8からの変
換用三角波を入力する。PWM比較器9は、エラーアン
プERA1からの誤差が三角波発振器8からの変換用三
角波よりも小さいと、Highレベルの信号を出力す
る。
RA1からの誤差が三角波発振器8からの変換用三角波
よりも大きいと、Lowレベルの信号を出力する。PW
M比較器9から出力された信号は、論理和回路OR2と
同期整流制御回路13とに入力される。
整流制御回路13は、PWM比較器9からの信号がHi
ghレベルの信号である場合はLowレベルの信号を出
力し、PWM比較器9からの信号がLowレベルの信号
である場合はHighレベルの信号を出力する。同期整
流制御回路13から出力された信号は、論理和回路OR
1に入力される。
リップフロップFFからのLowレベルの信号と、PW
M比較器9からの信号(Highレベルの信号、もしく
は、Lowレベルの信号)とを入力することになり、論
理和回路OR1は、フリップフロップFFからのLow
レベルの信号と、同期整流制御回路13からの信号(H
ighレベルの信号、もしくは、Lowレベルの信号)
とを入力することになる。
FからのLowレベルの信号を入力しているので、PW
M比較器9からの信号をそのまま出力することになる。
例えば、論理和回路OR2は、PWM比較器9からのH
ighレベルの信号を入力すると、Highレベルの信
号を出力する。一方、論理和回路OR2は、PWM比較
器9からのLowレベルの信号を入力すると、Lowレ
ベルの信号を出力する。論理和回路OR2から出力され
た信号は、ドライブ−1(10)に入力される。
ライブ−1(10)は、論理和回路OR2からの信号が
Lowレベルの信号であれば、メインスイッチングトラ
ンジスタTr1に対する電力供給を停止する。
タTr1はオフ状態になり、信号線14と信号線1との
間が切断されることになる。一方、ドライブ−1(1
0)は、論理和回路OR2からの信号がHighレベル
の信号であれば、チャージポンプ回路12からの電力を
メインスイッチングトランジスタTr1に供給する。
タTr1はオン状態になり、信号線14と信号線1との
間を接続する。フリップフロップFFからのLowレベ
ルの信号と同期整流制御回路13からの信号とを入力し
た論理和回路OR1は、同期整流制御回路13からの信
号(Highレベルの信号、もしくは、Lowレベルの
信号)をそのまま出力することになる。論理和回路OR
1から出力された信号は、ドライブ−2(11)に入力
される。
ライブ−2(11)は、論理和回路OR1からの信号が
Lowレベルの信号であれば、同期整流用トランジスタ
Tr2に対する電力供給を停止する。このとき、同期整
流用トランジスタTr2はオフ状態になり、信号線2と
信号線26との間が切断される。
路OR1からの信号がHighレベルの信号であれば、
チャージポンプ回路12からの電力を同期整流用トラン
ジスタTr2に供給する。このとき、同期整流用トラン
ジスタTr2はオン状態になり、信号線2と信号線26
との間が接続される。
TER)の入力電圧が過電圧状態になった場合 直流−直流変換装置(DC-DC CONVERTER)に入力される
電圧が過電圧になった場合、入力電圧Viが基準電圧e
1よりも大きくなるので、電圧比較器IC1からの信号
OVは、Highレベルを示す信号になる。
レベルの信号は、制御回路CTLのフリップフロップF
Fのセット端子Sに入力される。このとき、フリップフ
ロップFFは、セット端子Sに入力されたHighレベ
ルの信号を記憶する。そして、フリップフロップFF
は、記憶したHighレベルの信号を出力端子Qから出
力する。
ghレベルの信号は、制御回路CTLの論理和回路OR
2と論理和回路OR1とに入力される。また、制御回路
CTLの分割抵抗R2/R3は、信号線4を介して、直
流−直流変換装置(DC-DC CONVERTER)の出力電圧FB
を入力する。そして、分割抵抗R2/R3は、入力した
出力電圧FBをセンスし、センスした電圧値をエラーア
ンプERA1に入力する。
たエラーアンプERA1は、分割抵抗R2/R3からの
電圧値と外部からの目標電圧Vrefとの誤差を増幅し
て出力する。エラーアンプERA1から出力された誤差
は、PWM比較器9に入力される。
からの誤差を入力する一方で、三角波発振器8からの変
換用三角波を入力する。その際、PWM比較器9は、エ
ラーアンプERA1からの誤差が三角波発振器8からの
変換用三角波よりも小さいと、Highレベルの信号を
出力する。
RA1からの誤差が三角波発振器8からの変換用三角波
よりも大きいと、Lowレベルの信号を出力する。PW
M比較器9から出力された信号は、論理和回路OR2と
同期整流制御回路13とに入力される。
整流制御回路13は、PWM比較器9からの信号がHi
ghレベルの信号であるときLowレベルの信号を出力
する。
レベルの信号であるとき、同期整流制御回路13は、H
ighレベルの信号を出力する。この同期整流制御回路
13から出力された信号は、論理和回路OR1に入力さ
れる。
リップフロップFFからのHighレベルの信号とPW
M比較器9からの信号(Highレベルの信号、もしく
は、Lowレベルの信号)とを入力することになる。
FからのHighレベルの信号と、同期整流制御回路1
3からの信号(Highレベルの信号、もしくは、Lo
wレベルの信号)とを入力することになる。
フロップFFからのHighレベルの信号を入力してい
るので、PWM比較器9からの信号に関係なくHigh
レベルの信号を出力する。
レベルの信号は、ドライブ−1(10)に入力される。
論理和回路OR2からのHighレベルの信号を入力し
たドライブ−1(10)は、チャージポンプ回路12か
らの電力をメインスイッチングトランジスタTr1に供
給する。このとき、メインスイッチングトランジスタT
r1はオン状態になり、信号線14と信号線1との間が
接続される。
ップFFからのHighレベルの信号を入力しているの
で、同期整流制御回路13からの信号(Highレベル
の信号、もしくは、Lowレベルの信号)に関係なくH
ighレベルの信号を出力することになる。
レベルの信号は、ドライブ−2(11)に入力される。
論理和回路OR1からのHighレベルの信号を入力し
たドライブ−2(11)は、チャージポンプ回路12か
らの電力を同期整流用トランジスタTr2に供給する。
このとき、同期整流用トランジスタTr2はオン状態に
なり、信号線2と信号線26との間が接続される。
同期整流用トランジスタTr2とがオン状態になると、
電池からの電流は、フューズF1、信号線14、メイン
スイッチングトランジスタTr1、信号線1、信号線
2、同期整流用トランジスタTr2、及び、信号線26
を通ってグランドに流れる。このとき、過大な電流がフ
ューズF1を流れることになり、フューズF1が溶断さ
れる。
より、直流−直流変換装置(DC-DCCONVERTER)の構成要
素、特に、直流−直流変換装置(DC-DC CONVERTER)の
入力部に設けられたコンデンサC3に過大な電圧が印加
されることを防止することができ、コンデンサC3の焼
損を防止することができる。
換装置(DC-DC CONVERTER)は、制御回路CTLの電源
がメインスイッチングトランジスタTr1及び同期整流
用トランジスタTr2の駆動電力を発生できなくなった
場合に、コンデンサC2に蓄積された電力によってメイ
ンスイッチングトランジスタTr1と同期整流用トラン
ジスタTr2とを駆動する。これにより、直流−直流変
換装置(DC-DC CONVERTER)は、フューズF1が溶断す
るまでの間、メインスイッチングトランジスタTr1及
び同期整流用トランジスタTr2の動作を保証すること
ができる。
1及び同期整流用トランジスタTr2の駆動電源は、コ
ンデンサC2に限定されないことは勿論である。また、
本実施の形態にかかる直流−直流変換装置(DC-DC CONV
ERTER)によれば、コンデンサC3として高耐圧の有機
コンデンサを使用する必要がない上、焼損防止用のフュ
ーズが不要になり、構成部品数が削減される。
ューズが不要になったことにより、直流−直流変換装置
(DC-DC CONVERTER)内の抵抗が減少し、直流−直流変
換装置(DC-DC CONVERTER)の変換効率が向上する。
R)の他の実施態様〉前述した第2の実施の形態にかか
る直流−直流変換装置(DC-DC CONVERTER)は、電圧比
較器IC1及び電源e1を制御回路CTLとは別に設け
ているが、図7、図8に示すように、制御回路CTL内
に電圧比較器IC1及び電源e1を設けるようにしても
よい。
と直接接続されることになる。そして、制御回路CTL
において、信号線17を介して入力した電圧Viは、分
割抵抗R4/R5に入力される。
て入力した電圧Viをセンスする抵抗である。この分割
抵抗R4/R5によってセンスされた電圧Viは、電圧
比較器IC1の非反転入力端子に入力される。
は、信号線22を介して電源e1と接続される。さら
に、電圧比較器IC1の出力端子は、信号線23を介し
てフリップフロップFFのセット端子Sに接続される。
合、電池からの電圧Viが過電圧状態になると、この過
電圧状態の電圧Viが制御回路CTLの分割抵抗R4/
R5に入力される。
Viの電圧値をセンスする。この分割抵抗R4/R5に
よってセンスされた電圧値は、電圧比較器IC1の非反
転入力端子に入力される。
からの電圧値から電源e1からの基準電圧を減算する。
このとき、分割抵抗R4/R5からの電圧値が基準電圧
より大きくなるので、電圧比較器IC1は、Highレ
ベルの信号を出力する。
たHighレベルの信号は、フリップフロップFFのセ
ット端子Sに入力される。このように、電圧比較器IC
1と電源e1とを制御回路CTLに内蔵しても、前述の
第2の実施の形態と同様の効果を得ることができる。
路CTLは、目標電圧Vrefを発生する電源e2を内
蔵している。このように、図7、図8に示すような構成
を採用すれば、前述の第2の実施の形態と同様の効果が
得られるとともに、直流−直流変換装置(DC-DC CONVER
TER)の回路構成を簡略化することができる。 〈実施の形態3〉図9は、本発明にかかる直流−直流変
換装置(DC-DC CONVERTER)の第3の実施の形態を示す
図である。尚、同図において、前述の第1及び第2の実
施の形態と同一の構成要素には同一の名称及び符号を付
している。
R)の構成)直流−直流変換装置(DC-DC CONVERTER)
は、フューズF1、電圧比較器IC1、電源e1、コン
デンサC3、コンデンサC2、論理和回路OR3、制御
回路CTL、メインスイッチングトランジスタTr1、
同期整流用トランジスタTr2、ダイオードD1、チョ
ークコイルL1、抵抗R1、コンデンサC1、電圧比較
器IC2、及び、電源e3を備えている。
R)を構成する回路の接続形態)ここで、上記の構成要
素の接続形態について述べる。フューズF1は、電池と
メインスイッチングトランジスタTr1とを接続する信
号線14の途中に設けられる。
ンスイッチングトランジスタTr1は、信号線1を介し
てチョークコイルL1と接続されると同時に、信号線2
4を介して制御回路CTLと接続される。
信号線1を介して接続されたチョークコイルL1は、さ
らに信号線15を介して抵抗R1と接続される。チョー
クコイルL1と信号線15を介して接続された抵抗R1
は、信号線16を介して負荷と接続される。
チングトランジスタTr1とを接続する信号線14の途
中には、4本の信号線31、17、18、19が接続さ
れる。
9のうちのフューズF1寄りの信号線31は、コンデン
サC3を介してグランドに接続される。上記の4本の信
号線31、17、18、19のうちの信号線17は、電
圧比較器IC1に接続される。この電圧比較器IC1
は、例えば、非反転入力端子、反転入力端子、及び、出
力端子を有する。この場合、上記の信号線17は、電圧
比較器IC1の非反転入力端子に接続される。また、電
圧比較器IC1の反転入力端子は、信号線22を介して
電源e1と接続される。さらに、電圧比較器IC1の出
力端子は、信号線23を介して論理和回路OR3と接続
される。
9のうちの信号線18は、制御回路CTLに接続され
る。この信号線18の途中には、信号線18aが接続さ
れている。この信号線18aは、コンデンサC2を介し
てグランドに接続される。
9のうちのメインスイッチングトランジスタTr1寄り
の信号線19は、制御回路CTLに接続される。また、
メインスイッチングトランジスタTr1とチョークコイ
ルL1とを接続する信号線1の途中には、2本の信号線
2、3が接続される。
イッチングトランジスタTr1寄りの信号線2は、同期
整流用トランジスタTr2に接続される。この同期整流
用トランジスタTr2は、信号線25を介して制御回路
CTLと接続されると同時に、信号線26を介してグラ
ンドに接続される。
コイルL1寄りの信号線3は、ダイオードD1のカソー
ド端子に接続される。このダイオードD1のアノード端
子は、信号線27を介してグランドに接続される。
を接続する信号線15の途中には、1本の信号線20が
接続される。上記の信号線20は、制御回路CTLと接
続されており、直流−直流変換装置(DC-DC CONVERTE
R)から出力される電圧値CSを制御回路CTLに入力
するための信号線である。
16の途中には、3本の信号線4、5、21が接続され
る。上記3本の信号線4、5、21のうち、抵抗R1寄
りの信号線4は、制御回路CTLと接続される。この信
号線4は、直流−直流変換装置(DC-DC CONVERTER)か
ら出力される電圧値FBを制御回路CTLにフィードバ
ックするための信号線である。
ん中の信号線5は、平滑用のコンデンサC1を介してグ
ランドに接続される。上記3本の信号線4、5、21の
うち、負荷寄りの信号線21は、電圧比較器IC2に接
続される。この電圧比較器IC2は、例えば、非反転入
力端子と反転入力端子と出力端子とを有する電圧比較器
である。この場合、上記の信号線21は、電圧比較器I
C2の非反転入力端子に接続される。また、上記の電圧
比較器IC2の反転入力端子は、信号線28を介して電
源e3に接続される。さらに、上記の電圧比較器IC2
の出力端子は、信号線29を介して論理和回路OR3と
接続される。
うに、電圧比較器IC1と信号線23を介して接続され
ると同時に、電圧比較器IC2と信号線29を介して接
続される。この論理和回路OR3は、2つの入力端子と
1つの出力端子とを有する回路である。この場合、上記
の2つの入力端子には、上記の信号線23と信号線29
とが接続される。また、論理和回路OR3の出力端子
は、信号線30を介して制御回路CTLと接続される。
に、信号線30、18、19、24、25、20、4が
接続されていると同時に、外部からのオン指令値もしく
はオフ指令値と目標電圧Vrefとが入力されるように
なっている。
R)を構成する回路の機能)次に、上記の各構成要素の
機能について述べる。尚、前述の第1及び第2の実施の
形態で説明した構成要素については説明を省略する。
は、電圧比較器IC1から出力される信号と電圧比較器
IC2から出力される信号とを入力する。そして、論理
和回路OR3は、電圧比較器IC1と電圧比較器IC2
との少なくとも一方からのHighレベルの信号を入力
したとき、すなわち、直流−直流変換装置(DC-DC CONV
ERTER)の入力電圧が基準電圧e1より大きくなったと
き、もしくは、直流−直流変換装置(DC-DC CONVERTE
R)の出力電圧が基準電圧e3より大きくなったとき
に、過電圧状態が発生したことを示すHighレベルの
信号を出力する。
C1と電圧比較器IC2との双方の回路からLowレベ
ルの信号を入力したとき、すなわち、直流−直流変換装
置(DC-DC CONVERTER)の入力電圧が基準電圧e1以下
であり、且つ、直流−直流変換装置(DC-DC CONVERTE
R)の出力電圧が基準電圧e3以下であるときは、Lo
wレベルの信号を出力する。 (実施の形態3の作用・効果)以下、本実施の形態にか
かる直流−直流変換装置(DC-DC CONVERTER)の作用・
効果について述べる。
TER)が正常に動作している場合 直流−直流変換装置(DC-DC CONVERTER)が正常に動作
している場合、すなわち、直流−直流変換装置(DC-DC
CONVERTER)の入力電圧が基準電圧e1以下であり、且
つ、直流−直流変換装置(DC-DC CONVERTER)の出力電
圧が基準電圧e3以下である場合は、電圧比較器IC1
と電圧比較器IC2とはLowレベルの信号を出力する
ことになる。
出力されたLowレベルの信号は、論理和回路OR3に
入力される。この場合、論理和回路OR3は、Lowレ
ベルの信号を出力する。
ベルの信号は、制御回路CTLのフリップフロップFF
のセット端子Sに入力される。そして、フリップフロッ
プFFは、入力したLowレベルの信号を記憶する。こ
のとき、フリップフロップFFの出力端子Qは、フリッ
プフロップFFに記憶されているLowレベルの信号を
出力する。
力されたLowレベルの信号は、論理和回路OR1と論
理和回路OR2とに入力される。フリップフロップFF
からのLowレベルの信号を入力した論理和回路OR1
は、同期整流制御回路13からの信号(Lowレベルの
信号、もしくは、Highレベルの信号)をそのまま出
力する。論理和回路OR1から出力された信号は、ドラ
イブ−2(11)に入力される。
1からの信号、すなわち、同期整流制御回路13からの
信号に従って同期整流用トランジスタTr2のオン状態
とオフ状態とを切り換える。この結果、ドライブ−2
(11)は、メインスイッチングトランジスタTr1が
オフ状態にあり、且つ、ダイオードD1がチョークコイ
ルL1に蓄積されたエネルギーを出力側へ放出している
期間、同期整流用トランジスタTr2をオン状態にする
ことができる。
レベルの信号を入力した論理和回路OR2は、PWM比
較器9からの信号(Lowレベルの信号、もしくは、H
ighレベルの信号)をそのまま出力する。論理和回路
OR2から出力された信号は、ドライブ−1(10)に
入力される。
2からの信号、すなわわち、PWM比較器9からの信号
に従ってメインスイッチングトランジスタTr1のオン
状態とオフ状態とを切り換える。この結果、ドライブ−
1(10)は、三角波発振器8からの三角波がエラーア
ンプERA1からの電圧値よりも高いときに、メインス
イッチングトランジスタTr1をオン状態にし、三角波
発振器8からの三角波がエラーアンプERA1からの電
圧値よりも低いときにメインスイッチングトランジスタ
Tr1をオフ状態にすることができる。
TER)の入力電圧が過電圧状態に成った場合 直流−直流変換装置(DC-DC CONVERTER)に入力される
電圧が過電圧になった場合、入力電圧が基準電圧e1よ
りも大きくなるので、電圧比較器IC1から出力される
信号は、Highレベルを示す信号になる。電圧比較器
IC1から出力されたHighレベルの信号は、論理和
回路OR3に入力される。
TER)の出力電圧は、基準電圧e3よりも小さいので、
電圧比較器IC2から出力される信号は、Lowレベル
の信号になる。この電圧比較器IC2から出力されたL
owレベルの信号は、論理和回路OR3に入力される。
較器IC1からのHighレベルの信号と、電圧比較器
IC2からのLowレベルの信号とを入力することにな
る。このとき、論理和回路OR3から出力される信号O
Vは、Highレベルの信号になる。論理和回路OR3
から出力されたHighレベルの信号は、制御回路CT
LのフリップフロップFFに入力される。
信号を入力したフリップフロップFFは、入力したHi
ghレベルの信号を記憶することになる。そして、フリ
ップフロップFFの出力端子Qは、フリップフロップF
Fに記憶されているHighレベルの信号を出力する。
力されたHighレベルの信号は、論理和回路OR1及
び論理和回路OR2に入力される。フリップフロップF
FからのHighレベルの信号を入力した論理和回路O
R1は、同期整流制御回路13からの信号にかかわら
ず、Highレベルの信号を出力する。論理和回路OR
1からのHighレベルの信号を入力したドライブ−2
(11)は、チャージポンプ回路12からの電力を同期
整流用トランジスタTr2に供給する。このとき、同期
整流用トランジスタTr2は、オン状態になり、信号線
2と信号線26との間を接続する。
hレベルの信号を入力した論理和回路OR2は、PWM
比較器9からの信号に関係なくHighレベルの信号を
出力する。
レベルの信号は、ドライブ−1(10)に入力される。
論理和回路OR2からのHighレベルの信号を入力し
たドライブ−1(10)は、チャージポンプ回路12か
らの電力をメインスイッチングトランジスタTr1に供
給する。このとき、メインスイッチングトランジスタT
r1はオン状態になり、信号線14と信号線1との間を
接続する。
NVERTER)に入力される電圧は、フューズF1、信号線
14、メインスイッチングトランジスタTr1、信号線
1、信号線2、同期整流用トランジスタTr2、及び、
信号線26を通ってグランドに印加される。このとき、
過大な電流がフューズF1を流れることになり、フュー
ズF1が溶断される。
より、直流−直流変換装置(DC-DCCONVERTER)の構成要
素、特に、直流−直流変換装置(DC-DC CONVERTER)の
入力部に設けられたコンデンサC3に過大な電圧が印加
されることを防止することができ、コンデンサC3の焼
損を防止することができる。
換装置(DC-DC CONVERTER)によれば、コンデンサC3
として高耐圧の有機コンデンサを使用する必要がない
上、焼損防止用のフューズが不要になり、構成部品数が
削減される。
ューズが不要になったことにより、直流−直流変換装置
(DC-DC CONVERTER)内の抵抗が減少し、直流−直流変
換装置(DC-DC CONVERTER)の変換効率が向上する。
TER)の出力電圧が過電圧状態になった場合 直流−直流変換装置(DC-DC CONVERTER)の出力電圧が
過電圧状態になった場合、出力電圧が基準電圧e3より
も大きくなるので、電圧比較器IC2は、Highレベ
ルの信号を出力することになる。電圧比較器IC2から
出力されたHighレベルの信号は、信号線29を介し
て論理和回路OR3に入力される。
TER)の入力電圧は、基準電圧e1より小さいので、電
圧比較器IC1は、Lowレベルの信号を出力すること
になる。電圧比較器IC1から出力されたLowレベル
の信号は、信号線23を介して論理和回路OR3に入力
される。
号と電圧比較器IC3からのHighレベルの信号とを
入力した論理和回路OR3は、Highレベルの信号を
出力する。この論理和回路OR3から出力されたHig
hレベルの信号は、制御回路CTLに入力される。
(1)で説明したように、メインスイッチングトランジ
スタTr1と同期整流用トランジスタTr2とを強制的
にオン状態にし、直流−直流変換装置(DC-DC CONVERTE
R)の入力電圧を、フューズF1、信号線14、メイン
スイッチングトランジスタTr1、信号線1、信号線
2、同期整流用トランジスタTr2、及び、信号線26
を介してグランドへ導通する。このとき、過大な電流が
フューズF1を流れることになり、フューズF1が溶断
される。
NVERTER)に入力される電圧が遮断されることになり、
直流−直流変換装置(DC-DC CONVERTER)の負荷に過電
圧が印加されることを防止することができる。
変換装置(DC-DC CONVERTER)によれば、直流−直流変
換装置(DC-DC CONVERTER)の出力電圧が過電圧状態に
なった場合に、直流−直流変換装置(DC-DC CONVERTE
R)の回路、及び、負荷を確実に保護することができ
る。
換装置(DC-DC CONVERTER)によれば、平滑用のコンデ
ンサC1として高耐圧の有機コンデンサを使用する必要
がない上、焼損防止用のフューズが不要になり、構成部
品数が削減される。
止用のフューズが不要になったことにより、直流−直流
変換装置(DC-DC CONVERTER)内の抵抗が減少し、直流
−直流変換装置(DC-DC CONVERTER)の変換効率が向上
する。 〈実施の形態4〉図10は、本発明にかかる直流−直流
変換装置(DC-DC CONVERTER)の第4の実施の形態を示
す図である。尚、同図において、前述の第3の実施の形
態と同一の構成要素には同一の名称及び符号を付してい
る。
R)の構成)直流−直流変換装置(DC-DC CONVERTER)
は、フューズF1、電圧比較器IC1、電源e1、コン
デンサC3、コンデンサC2、制御回路CTL、メイン
スイッチングトランジスタTr1、同期整流用トランジ
スタTr2、ダイオードD1、チョークコイルL1、抵
抗R1、コンデンサC1、電圧比較器IC2、及び、電
源e3を備えている。
R)を構成する回路の接続形態)ここで、上記の構成要
素の接続形態について述べる。尚、ここでは、前述の第
3の実施の形態と異なる接続形態についてのみ説明す
る。
3を介して制御回路CTLと直接接続される。この場
合、電圧比較器IC1から出力される信号OV1は、信
号線23を介して制御回路CTLに入力される。
号線29を介して制御回路CTLと直接接続される。こ
の場合、電圧比較器IC2から出力される信号OV2
は、信号線29を介して制御回路CTLに入力される。
形態と同一である。 (直流−直流変換装置(DC-DC CONVERTER)を構成する
回路の機能)次に、上記の各構成要素の機能について述
べる。尚、前述の第3の実施の形態と同一の構成要素に
ついては説明を省略する。
圧比較器IC1の出力端子と信号線23を介して接続さ
れており、電圧比較器IC1から出力される信号OV1
を入力する。
2の出力端子と信号線29を介して接続されており、電
圧比較器IC2から出力される信号OV2を入力する。
この場合、制御回路CTLは、電圧比較器IC1からの
信号OV1として、直流−直流変換装置(DC-DC CONVER
TER)の入力電圧が過電圧状態にあることを示す信号
(Highレベルの信号)を入力すると、メインスイッ
チングトランジスタTr1及び同期整流用トランジスタ
Tr2を強制的にオン状態にして、フューズF1が溶断
されるようにする。
2からの信号OV2として、直流−直流変換装置(DC-D
C CONVERTER)の出力電圧が過電圧状態にあることを示
す信号(Highレベルの信号)を入力すると、メイン
スイッチングトランジスタTr1を強制的にオフ状態に
すると同時に、同期整流用トランジスタTr2を強制的
にオン状態にして、直流−直流変換装置(DC-DC CONVER
TER)の出力電圧がグランドレベルにクランプされるよ
うにする。
TLの内部構成について述べる。 (制御回路CTLの構成)制御回路CTLは、図11に
示すように、電源7、三角波発振器8、PWM比較器
9、チャージポンプ回路12、同期整流制御回路13、
フリップフロップFF1、フリップフロップFF2、ド
ライブ−1(10)、ドライブ−2(11)、分割抵抗
R2/R3、エラーアンプERA1、ERA2、論理積
回路AND1、論理和回路OR1、論理和回路OR4、
及び、論理和回路OR5を備えている (フリップフロップFF1)フリップフロップFF1
は、セット端子Sとリセット端子Rとの2つの入力端
子、及び、出力端子Qを有している。
は、電圧比較器IC1からの信号OV1を入力する。こ
のセット端子Sに信号OV1が入力されると、フリップ
フロップFF1は、入力された信号OV1を記憶する。
端子Rは、外部からのオン指令値もしくはオフ指令値を
入力する。このリセット端子Rにオン指令値あるいはオ
フ指令値が入力されると、フリップフロップFF1は、
記憶内容をリセットして、Lowレベルの信号を記憶す
る。
子Qは、論理和回路OR1、及び、論理和回路OR4と
接続される。この出力端子Qは、フリップフロップFF
1が記憶している信号を出力する。
ERTER)の入力電圧が基準電圧e1以下である場合は、
フリップフロップFF1のセット端子Sは、電圧比較器
IC1からの信号OV1としてLowレベルの信号を入
力する。この場合、フリップフロップFF1は、セット
端子Sに入力されたLowレベルの信号を記憶すること
になる。そして、フリップフロップFF1の出力端子Q
は、フリップフロップFF1に記憶されたLowレベル
の信号を出力することになる。
TER)の入力電圧が基準電圧e1を超えた場合(入力電
圧が過電圧になった場合)は、フリップフロップFF1
のセット端子Sは、電圧比較器IC1からの信号OV1
としてHighレベルの信号を入力する。この場合、フ
リップフロップFF1は、セット端子Sに入力されたH
ighレベルの信号を記憶することになる。そして、フ
リップフロップFF1の出力端子Qは、フリップフロッ
プFF1に記憶されたHighレベルの信号を出力する
ことになる。
ップFF2は、セット端子とリセット端子との2つの入
力端子、及び、非反転出力端子Qと反転出力端子*Qと
の2つの出力端子を有している。
は、電圧比較器IC2からの信号OV2を入力する。フ
リップフロップFF2のリセット端子Rは、外部からの
オン指令値もしくはオフ指令値を入力する。リセット端
子にオン指令値あるいはオフ指令値が入力されると、フ
リップフロップFF2に記憶されている信号は、Low
レベルの信号にリセットされる。
Qは、論理和回路OR5に接続される。この出力端子Q
は、フリップフロップFF2が記憶している信号をその
まま出力する。
ERTER)の出力電圧が基準電圧e3以下である場合は、
フリップフロップFF2のセット端子Sは、電圧比較器
IC2からの信号OV2としてLowレベルの信号を入
力する。この場合、フリップフロップFF2がセット端
子Sに入力されたLowレベルの信号を記憶することに
なり、非反転出力端子Qは、フリップフロップFF2が
記憶しているLowレベルの信号を出力することにな
る。
TER)の出力電圧が基準電圧e3を超えた場合(出力電
圧が過電圧になった場合)は、フリップフロップFF2
のセット端子Sは、電圧比較器IC2からの信号OV2
としてHighレベルの信号を入力する。この場合、フ
リップフロップFF2がセット端子Sに入力されたHi
ghレベルの信号を記憶することになり、非反転出力端
子Qは、フリップフロップFF2が記憶しているHig
hレベルの信号を出力することになる。
Qは、論理積回路AND1に接続される。この反転出力
端子*Qは、フリップフロップFF2が記憶している信
号値を反転した値、つまりLowレベルとHighレベ
ルとを反転した信号を出力する。
ロップFF2が記憶している信号OV2がLowレベル
の信号ならば(直流−直流変換装置(DC-DC CONVERTE
R)の出力電圧が基準電圧e3以下ならば)、High
レベルの信号を出力することになる。また、反転出力端
子*Qは、フリップフロップFF2が記憶している信号
OV2がHighレベルの信号ならば(直流−直流変換
装置(DC-DC CONVERTER)の出力電圧が基準電圧e3を
超えているならば)、Lowレベルの信号を出力するこ
とになる。
1は、PWM比較器9から出力される信号とフリップフ
ロップFF2の反転出力端子*Qから出力される信号と
を入力する。この論理積回路AND1は、PWM比較器
9からの信号とフリップフロップFF2からの信号との
論理積を演算し、その演算結果を示す信号を出力する。
論理積回路AND1から出力された信号は、論理和回路
OR4に入力される。
ERTER)の出力電圧が基準電圧e3以下の場合は、論理
積回路AND1は、PWM比較器9からの信号と、フリ
ップフロップFF2の反転出力端子*QからのHigh
レベルの信号とを入力する。この場合、論理積回路AN
D1は、PWM比較器9からの信号をそのまま出力する
ことになる。
TER)の出力電圧が基準電圧e3より大きくなった場合
(出力電圧が過電圧になった場合)は、論理積回路AN
D1は、PWM比較器9からの信号と、フリップフロッ
プFF2の反転出力端子*QからのLowレベルの信号
とを入力することになる。この場合、論理積回路AND
1は、PWM比較器9からの信号に関係なく、Lowレ
ベルの信号を出力する。
は、論理積回路AND1から出力される信号と、フリッ
プフロップFF1の出力端子Qから出力される信号とを
入力する。この論理和回路OR4は、論理積回路AND
1からの信号とフリップフロップFF1の出力端子Qか
らの信号との論理和を演算し、その演算結果を示す信号
を出力する。論理和回路OR4から出力された信号は、
ドライブ−1(10)に入力される。
ERTER)の入力電圧が基準電圧e1以下であり、且つ、
出力電圧が基準電圧e3以下である場合は、論理和回路
OR4は、論理積回路AND1からの信号(PWM比較
器9から出力された信号と同一の信号)と、フリップフ
ロップFF1の出力端子QからのLowレベルの信号と
を入力することになる。この場合、論理和回路OR4
は、論理積回路AND1からの信号、すなわち、PWM
比較器9からの信号をそのまま出力する。
の入力電圧が基準電圧e1より大きくなり、且つ、出力
電圧が基準電圧e3以下である場合は、論理和回路OR
4は、論理積回路AND1からの信号(PWM比較器9
から出力された信号と同一の信号)と、フリップフロッ
プFF1の出力端子QからのHighレベルの信号とを
入力することになる。この場合、論理和回路OR4は、
論理積回路AND1からの信号に関係なく、Highレ
ベルの信号を出力する。
の入力電圧が基準電圧e1以下であり、且つ、出力電圧
が基準電圧e3より大きくなった場合は、論理和回路O
R4は、論理積回路AND1からのLow信号と、フリ
ップフロップFF1からのLowレベルの信号とを入力
することになる。この場合、論理和回路OR4は、Lo
wレベルの信号を出力する。
は、同期整流制御回路13から出力される信号と、フリ
ップフロップFF1の出力端子Qから出力される信号と
を入力する。そして、論理和回路OR1は、同期整流制
御回路13からの信号とフリップフロップFF1からの
信号との論理和を演算し、その演算結果を示す信号を出
力する。論理和回路OR1から出力された信号は、論理
和回路OR5に入力される。
ERTER)の入力電圧が基準電圧e1以下である場合は、
論理和回路OR1は、同期整流制御回路13からの信号
と、フリップフロップFF1からのLowレベルの信号
とを入力することになる。この場合、論理和回路OR1
は、同期整流制御回路13からの信号をそのまま出力す
る。
の入力電圧が基準電圧e1よりも大きくなった場合は、
論理和回路OR1は、同期整流制御回路13からの信号
と、フリップフロップFF1からのHighレベルの信
号とを入力することになる。この場合、論理和回路OR
1は、同期整流制御回路13からの信号に関係なく、H
ighレベルの信号を出力する。
は、論理和回路OR1から出力された信号と、フリップ
フロップFF2の出力端子Qから出力された信号とを入
力する。そして、論理和回路OR5は、論理和回路OR
1からの信号と、フリップフロップFF2からの信号と
の論理和を演算し、その演算結果を出力する。この論理
和回路OR5から出力された信号は、ドライブ−2(1
1)に入力される。
ERTER)の入力電圧が基準電圧e1以下であり、且つ、
出力電圧が基準電圧e3以下である場合は、論理和回路
OR5は、論理和回路OR1からのHighレベルの信
号と、フリップフロップFF2の出力端子QからのLo
wレベルの信号とを入力することになる。この場合、論
理和回路OR5は、Highレベルの信号を出力する。
の入力電圧が基準電圧e1より大きく、且つ、出力電圧
が基準電圧e3以下である場合は、論理和回路OR5
は、論理和回路OR1からのHighレベルの信号と、
フリップフロップFF2の出力端子QからのLowレベ
ルの信号とを入力することになる。この場合、論理和回
路OR5は、Highレベルの信号を出力する。
の入力電圧が基準電圧e1以下であり、且つ、出力電圧
が基準電圧e3よりも大きくなった場合は、論理和回路
OR1からの信号(同期整流制御回路13から出力され
た信号と同一の信号)と、フリップフロップFF2から
のHighレベルの信号とを入力することになる。この
場合、論理和回路OR5は、論理和回路OR1からの信
号に関係なく、Highレベルの信号を出力する。
(10)は、論理和回路OR4からの信号に応じて、メ
インスイッチングトランジスタTr1のオン状態とオフ
状態とを切り換える。
回路OR4からのHighレベルの信号を入力したとき
に、チャージポンプ回路12から供給された電力をメイ
ンスイッチングトランジスタTr1に供給して、メイン
スイッチングトランジスタTr1をオン状態にする。
路AND1からのLowレベルの信号を入力したとき
に、メインスイッチングトランジスタTr1に対する電
力供給を停止して、メインスイッチングトランジスタT
r1をオフ状態にする。(実施の形態4の作用・効果)
以下、本実施の形態にかかる直流−直流変換装置(DC-D
C CONVERTER)の作用・効果について述べる。
TER)が正常に動作している場合 直流−直流変換装置(DC-DC CONVERTER)が正常に動作
している場合、すなわち、直流−直流変換装置(DC-DC
CONVERTER)の入力電圧が基準電圧e1以下であり、且
つ、直流−直流変換装置(DC-DC CONVERTER)の出力電
圧が基準電圧e3以下である場合は、電圧比較器IC1
と電圧比較器IC2とはLowレベルの信号を出力する
ことになる。
ベルの信号は、制御回路CTLのフリップフロップFF
1のセット端子Sに入力される。また、電圧比較器IC
2から出力されたLowレベルの信号は、制御回路CT
LのフリップフロップFF2のセット端子Sに入力され
る。
号を入力したフリップフロップFF1は、入力したLo
wレベルの信号を記憶する。そして、フリップフロップ
FF1の出力端子Qは、Lowレベルの信号を出力す
る。フリップフロップFF1の出力端子Qから出力され
たLowレベルの信号は、論理和回路OR4と論理和回
路OR1とに入力される。
ルの信号を入力したフリップフロップFF2は、入力し
たLowレベルの信号を記憶する。そして、フリップフ
ロップFF2の出力端子Qは、Lowレベルの信号を出
力し、出力端子*Qは、Highレベルの信号を出力す
る。フリップフロップFF2の出力端子Qから出力され
たLowレベルの信号は、論理和回路OR5に入力さ
れ、出力端子*Qから出力されたHighレベルの信号
は、論理積回路AND1に入力される。
FF2の出力端子*QからのHighレベルの信号を入
力する一方で、PWM比較器9からの信号を入力する。
このとき、論理積回路AND1は、PWM比較器9から
の信号をそのまま出力することになる。論理積回路AN
D1から出力された信号は、論理和回路OR4に入力さ
れる。
リップフロップFF1の出力端子QからのLowレベル
の信号と、論理積回路AND1からの信号(PWM比較
器9からの信号と同一の信号)とを入力する。この場
合、論理和回路OR4は、論理積回路AND1からの信
号、すなわち、PWM比較器9からの信号をそのまま出
力することになる。
WM比較器9から出力された信号と同一の信号)は、ド
ライブ−1(10)に入力される。この結果、ドライブ
−1(10)は、PWM比較器9からの信号に応じてメ
インスイッチングトランジスタTr1のオン状態とオフ
状態とを切り換えることができる。
QからのLowレベルの信号を入力した論理和回路OR
1は、同期整流制御回路13からの信号も入力する。こ
の場合、論理和回路OR1は、同期整流制御回路13か
らの信号をそのまま出力する。論理和回路OR1から出
力された信号(同期整流制御回路13から出力された信
号と同一の信号)は、論理和回路OR5に入力される。
理和回路OR1からの信号(同期整流制御回路13から
出力された信号と同一の信号)と、フリップフロップF
F2の出力端子QからのLowレベルの信号とを入力す
る。このとき、論理和回路OR5は、論理和回路OR1
からの信号、すなわち、同期整流制御回路13から出力
された信号と同一の信号を出力することになる。論理和
回路OR5から出力された信号(同期整流制御回路13
から出力された信号と同一の信号)は、ドライブ−2
(11)に入力される。この結果、ドライブ−2(1
1)は、同期整流制御回路13からの信号に従って、同
期整流用トランジスタTr2のオン状態とオフ状態とを
切り換えることができる。
TER)の入力電圧が過電圧状態になった場合、 直流−直流変換装置(DC-DC CONVERTER)に入力される
電圧が過電圧状態になった場合は、電圧比較器IC1
は、Highレベルの信号を出力する。また、直流−直
流変換装置(DC-DC CONVERTER)の出力電圧は基準電圧
e3以下であるから、電圧比較器IC2は、Lowレベ
ルの信号を出力する。
レベルの信号は、制御回路CTLのフリップフロップF
F1のセット端子Sに入力される。また、電圧比較器I
C2から出力されたLowレベルの信号は、制御回路C
TLのフリップフロップFF2のセット端子Sに入力さ
れる。
信号を入力したフリップフロップFF1は、入力したH
ighレベルの信号を記憶する。そして、フリップフロ
ップFF1の出力端子Qは、Highレベルの信号を出
力する。フリップフロップFF1の出力端子Qから出力
されたHighレベルの信号は、論理和回路OR4と論
理和回路OR1とに入力される。
ルの信号を入力したフリップフロップFF2は、入力し
たLowレベルの信号を記憶する。そして、フリップフ
ロップFF2の出力端子QはLowレベルの信号を出力
し、出力端子*QはHighレベルの信号を出力する。
フリップフロップFF2の出力端子Qから出力されたL
owレベルの信号は論理和回路OR5に入力され、出力
端子*Qから出力されたHighレベルの信号は論理積
回路AND1に入力される。
FF2の出力端子*QからのHighレベルの信号を入
力する一方で、PWM比較器9からの信号を入力してい
る。この場合、論理積回路AND1は、PWM比較器9
からの信号をそのまま出力することになる。この論理積
回路AND1から出力された信号(PWM比較器9から
出力された信号と同一の信号)は、論理和回路OR4に
入力される。
理積回路AND1からの信号(PWM比較器9から出力
された信号と同一の信号)と、フリップフロップFF1
の出力端子QからのHighレベルの信号とを入力す
る。この場合、論理和回路OR4は、論理積回路AND
1からの信号(PWM比較器9から出力された信号と同
一の信号)に関係なく、Highレベルの信号を出力す
ることになる。この結果、ドライブ−1(10)は、P
WM比較器9から出力される信号に関係なく、メインス
イッチングトランジスタTr1をオン状態にする。
ップFF1の出力端子QからのHighレベルの信号を
入力する一方で、同期整流制御回路13からの信号を入
力する。この場合、論理和回路OR1は、同期整流制御
回路13からの信号に関係なく、Highレベルの信号
を出力する。この論理和回路OR1から出力されたHi
ghレベルの信号は、論理和回路OR5に入力される。
リップフロップFF2の出力端子QからのLowレベル
の信号と、論理和回路OR1からのHighレベルの信
号とを入力する。このとき、論理和回路OR5は、Hi
ghレベルの信号を出力する。この結果、ドライブ−2
(11)は、同期整流制御回路13からの信号に関係な
く、同期整流用トランジスタTr2をオン状態にする。
CONVERTER)の入力電圧が過電圧状態になると、メイン
スイッチングトランジスタTr1及び同期整流用トラン
ジスタTr2は、強制的にオン状態になる。
NVERTER)に入力される電圧は、フューズF1、信号線
14、メインスイッチングトランジスタTr1、信号線
1、信号線2、同期整流用トランジスタTr2、及び、
信号線26を通ってグランドに印加される。このとき、
過大な電流がフューズF1を流れることになり、フュー
ズF1が溶断される。
より、直流−直流変換装置(DC-DCCONVERTER)の構成要
素、特に、直流−直流変換装置(DC-DC CONVERTER)の
入力部に設けられたコンデンサC3に過大な電圧が印加
されることを防止することができ、コンデンサC3の焼
損を防止することができる。
変換装置(DC-DC CONVERTER)によれば、コンデンサC
3の焼損防止用フューズが不要になり、構成部品数が削
減される。
ーズが不要になったことにより、直流−直流変換装置
(DC-DC CONVERTER)内の抵抗が減少し、直流−直流変
換装置(DC-DC CONVERTER)の変換効率が向上する。
で説明したように、直流−直流変換装置(DC-DC CONVER
TER)の出力電圧は、過電圧状態に陥る虞がある。
の出力電圧が過電圧状態に陥ると、出力電圧が基準電圧
e3よりも大きくなるため、電圧比較器IC2は、Hi
ghレベルの信号を出力することになる。
TER)の入力電圧は基準電圧e1以下であるから、電圧
比較器IC1は、Lowレベルの信号を出力する。電圧
比較器IC1から出力されたLowレベルの信号は、制
御回路CTLのフリップフロップFF1のセット端子S
に入力される。また、電圧比較器IC2から出力された
Highレベルの信号は、制御回路CTLのフリップフ
ロップFF2のセット端子Sに入力される。
号を入力したフリップフロップFF1は、入力したLo
wレベルの信号を記憶する。そして、フリップフロップ
FF1の出力端子Qは、Lowレベルの信号を出力す
る。フリップフロップFF1の出力端子Qから出力され
たLowレベルの信号は、論理和回路OR4と論理和回
路OR1とに入力される。
ベルの信号を入力したフリップフロップFF2は、入力
したHighレベルの信号を記憶する。そして、フリッ
プフロップFF2の出力端子QはHighレベルの信号
を出力し、出力端子*QはLowレベルの信号を出力す
る。フリップフロップFF2の出力端子Qから出力され
たHighレベルの信号は論理和回路OR5に入力さ
れ、出力端子*Qから出力されたLowレベルの信号は
論理積回路AND1に入力される。
FF2の出力端子*QからのLowレベルの信号を入力
する一方で、PWM比較器9からの信号を入力してい
る。この場合、論理積回路AND1は、PWM比較器9
からの信号に関係なく、Lowレベルの信号を出力する
ことになる。この論理積回路AND1から出力されたL
owレベルの信号は、論理和回路OR4に入力される。
理積回路AND1からのLowレベルの信号と、フリッ
プフロップFF1の出力端子QからのLowレベルの信
号とを入力する。この場合、論理和回路OR4は、Lo
wレベルの信号を出力することになる。この結果、ドラ
イブ−1(10)は、PWM比較器9から出力される信
号に関係なく、メインスイッチングトランジスタTr1
をオフ状態にする。
ップFF1の出力端子QからのLowレベルの信号を入
力する一方で、同期整流制御回路13からの信号を入力
する。この場合、論理和回路OR1は、同期整流制御回
路13からの信号をそのまま出力することになる。この
論理和回路OR1から出力された信号(同期整流制御回
路13から出力された信号と同一の信号)は、論理和回
路OR5に入力される。
リップフロップFF2の出力端子QからのHighレベ
ルの信号と、論理和回路OR1からの信号(同期整流制
御回路13から出力された信号と同一の信号)とを入力
する。このとき、論理和回路OR5は、論理和回路OR
1からの信号(同期整流制御回路13から出力された信
号と同一の信号)に関係なく、Highレベルの信号を
出力する。この結果、ドライブ−2(11)は、同期整
流制御回路13からの信号に関係なく、同期整流用トラ
ンジスタTr2をオン状態にする。
CONVERTER)の出力電圧が過電圧状態になると、メイン
スイッチングトランジスタTr1が強制的にオフ状態に
なると同時に、同期整流用トランジスタTr2が強制的
にオン状態になる。
ジスタTr2、信号線2、信号線1、チョークコイルL
1、信号線15、抵抗R1、及び、信号線16が接続さ
れることになり、直流−直流変換装置(DC-DC CONVERTE
R)の出力電圧は、信号線26に接続されたグランドの
電圧(0V)にクランプされる。
ERTER)の負荷に過電圧が印加されることを防止するこ
とができると同時に、直流−直流変換装置(DC-DC CONV
ERTER)の構成要素、特に、平滑用のコンデンサC1に
過電圧が印加されることを防止することができる。
換装置(DC-DC CONVERTER)によれば、平滑用のコンデ
ンサC1として高耐圧の有機コンデンサを使用する必要
がない上、焼損防止用のフューズが不要になり、構成部
品数が削減される。
ーズが不要になったことにより、直流−直流変換装置
(DC-DC CONVERTER)内の抵抗が減少し、直流−直流変
換装置(DC-DC CONVERTER)の変換効率が向上する。
r1が短絡故障を発生した場合 メインスイッチングトランジスタTr1が短絡故障を起
こした場合、信号線14と信号線1とが接続した状態に
なるため、直流−直流変換装置(DC-DC CONVERTER)の
出力電圧が過電圧状態に陥る虞がある。
短絡故障によって出力電圧が過電圧状態に陥ると、出力
電圧が基準電圧e3より大きくなるため、電圧比較器I
C2がHighレベルの信号を出力することになる。
TER)の入力電圧は基準電圧e1以下であるから、電圧
比較器IC1から出力される信号OV1はLowレベル
の信号になる。
(2)で説明したように、メインスイッチングトランジ
スタTr1を強制的にオフ状態にすると同時に同期整流
用トランジスタTr2を強制的にオン状態にする制御を
行う。但し、メインスイッチングトランジスタTr1が
短絡故障しているので、直流−直流変換装置(DC-DC CO
NVERTER)に印加された電圧は、フューズF1、信号線
14、メインスイッチングトランジスタTr1、信号線
1、信号線2、及び、同期整流用トランジスタTr2を
介して短絡される。このとき、フューズF1は、短絡電
流によって溶断される。
NVERTER)に印加される電圧が極短時間のうちに遮断さ
れることになり、直流−直流変換装置(DC-DC CONVERTE
R)の負荷に過電圧が印加されることを防止することが
できると同時に、直流−直流変換装置(DC-DC CONVERTE
R)の構成要素に過電圧が印加されることを防止するこ
とができる。
換装置(DC-DC CONVERTER)によれば、平滑用のコンデ
ンサC1として高耐圧の有機コンデンサを使用する必要
がない上、焼損防止用のフューズが不要になり、構成部
品数が削減される。
止用のフューズが不要になったことにより、直流−直流
変換装置(DC-DC CONVERTER)内の抵抗が減少し、直流
−直流変換装置(DC-DC CONVERTER)の変換効率が向上
する。
-DC CONVERTER)によれば、直流−直流変換装置の入力
電圧が過電圧状態になった場合に、第1のスイッチ素子
と第2のスイッチ素子(メインスイッチングトランジス
タと同期整流用トランジスタ)とを過電圧保護回路とし
て使用することにより、回路構成を複雑にすることな
く、直流−直流変換装置の構成要素に過電圧が印加され
ることを防止することが出来る。従って、簡単な回路で
入力電圧の過電圧を防止でき、小型化及び信頼性の向上
を図る直流−直流変換装置を提供できる。
NVERTER)の第1の実 施の形態の構成を示
す図
部構成を示す図
(DC-DC CONVERTER) の他の実施態様を示
す図
R)に対応する制御回路CTLの内部構成を示す図
NVERTER)の第2の実 施の形態の構成を示
す図
部構成を示す図
(DC-DC CONVERTER) の他の実施態様を示
す図
R)に対応する制御回路CTLの内部構成を示す図
NVERTER)の第3の実 施の形態の構成を示
す図
CONVERTER)の第4の実 施の形態の構成を
示す図
内部構成を示す図
R)の構成を示す図
Claims (40)
- 【請求項1】 電源からの電力を蓄積する蓄積手段と、 前記電源と前記蓄積手段との間に設けられて前記電源と
前記蓄積手段の接続と切断とを切り換える第1のスイッ
チ素子と、 前記第1のスイッチ素子及び前記蓄積手段の接続部分と
グランドとの間に設けられて前記第1のスイッチ素子及
び前記蓄積手段の接続部分とグランドとの接続と切断と
を切り換える第2のスイッチ素子と、 前記第1のスイッチ素子及び第2のスイッチ素子の接続
と切断とを制御して、前記蓄積手段からの出力電圧が一
定値を保つようにする制御手段と、を備えた同期整流方
式の直流−直流変換装置において、 前記電源からの電圧を監視して、前記電源からの電圧が
所定の電圧値を超えたときに信号を出力する過電圧検出
手段と、 前記過電圧検出手段からの信号を入力したときに、前記
第1のスイッチ素子及び第2のスイッチ素子を接続状態
にして、前記電源からの電圧を短絡させる短絡手段と、 前記短絡手段によって短絡された電力によって前記電源
からの入力を遮断する遮断手段と、を備える同期整流方
式の直流−直流変換装置。 - 【請求項2】 前記過電圧検出手段は、 基準電圧を発生する基準電圧発生手段と、 前記基準電圧と前記電源からの電圧とを比較して、前記
電源からの電圧が前記基準電圧より大きくなったときに
信号を出力する電圧比較手段とを備える請求項1記載の
同期整流方式の直流−直流変換装置。 - 【請求項3】 前記遮断手段は、前記短絡手段によって
短絡された電力によって溶断されるフューズである請求
項1記載の同期整流方式の直流−直流変換装置。 - 【請求項4】 電源からの電力を蓄積する蓄積手段と、 前記電源と蓄積手段の接続と切断とを切り換える第1の
スイッチと、 前記第1のスイッチ及び前記蓄積手段の接続部分とグラ
ンドとの間に設けられて前記第1のスイッチ及び前記蓄
積手段の接続部分とグランドとの接続と切断とを切り換
える第2のスイッチと、 前記第1及び第2のスイッチの接続と切断とを制御して
前記蓄積手段からの出力電圧が一定値を保つようにする
制御手段と、 前記電源からの電圧が所定の電圧値を越えたことを検出
する検出手段と、 前記検出手段が過電圧を検出したときに、前記第1のス
イッチ及び第2のスイッチを接続状態にして前記電源を
短絡させる短絡手段と、を備える同期整流方式の同期整
流方式の直流−直流変換装置。 - 【請求項5】 前記短絡手段により短絡された電力を利
用して前記電源からの入力を遮断する遮断手段を更に備
える請求項4記載の同期整流方式の直流−直流変換装
置。 - 【請求項6】 前記検出手段は、 基準電圧を発生する基準電圧発生手段と、 前記基準電圧と前記電源からの電圧とを比較し、前記電
源からの電圧が前記基準電圧より大きくなると信号を出
力する電圧比較手段と、を備える請求項4記載の同期整
流方式の直流−直流変換装置。 - 【請求項7】 前記遮断手段は、フューズである請求項
5記載の同期整流方式の直流−直流変換装置。 - 【請求項8】 前記検出手段は、 基準電圧を発生する基準電圧発生手段と、 前記基準電圧と前記電源からの電圧とを比較し、前記電
源からの電圧が前記基準電圧より大きくなったときに信
号を出力する電圧比較手段と、を備える請求項5記載の
同期整流方式の直流−直流変換装置。 - 【請求項9】 電源からの電力を蓄積する蓄積手段と、
前記電源と前記蓄積手段との間に設けられ、前記電源と
前記蓄積手段の接続と切断とを切り換える第1のスイッ
チ素子と、前記第1のスイッチ素子及び前記蓄積手段の
接続手段分とグランドとの間に設けられ、グランドと前
記第1のスイッチ素子及び前記蓄積手段の接続手段分と
の接続と切断とを切り換える第2のスイッチ素子と、前
記第1のスイッチ素子及び第2のスイッチ素子の接続と
切断とを制御して前記蓄積手段からの出力電圧が一定値
を保つようにする制御手段とを備えた同期整流方式の直
流−直流変換装置の制御回路において、 前記電源からの電圧を監視して、前記電源からの電圧が
所定の電圧値を超えたときに信号を出力する過電圧検出
手段と、 前記過電圧検出手段からの前記信号を入力したときに、
前記第1のスイッチ素子及び第2のスイッチ素子を接続
状態にして前記電源からの電圧を短絡させる短絡手段
と、 前記短絡手段によって短絡された電力を利用して前記電
源からの入力を遮断する遮断手段と、を備える制御回
路。 - 【請求項10】 前記過電圧検出手段は、 基準電圧を発生する基準電圧発生手段と、 前記基準電圧と前記電源からの電圧とを比較して、前記
電源からの電圧が前記基準電圧より大きくなったときに
信号を出力する電圧比較手段と、を備える請求項9記載
の制御回路。 - 【請求項11】 電源からの電力を蓄積する蓄積手段
と、前記電源と蓄積手段の接続と切断とを切り換える第
1のスイッチと、前記第1のスイッチ及び前記蓄積手段
の接続部分とグランドとの間に設けられて、前記第1の
スイッチ及び前記蓄積手段の接続部分とグランドとの接
続と切断とを切り換える第2のスイッチと、前記第1の
スイッチ及び第2のスイッチの接続と切断とを制御し
て、前記蓄積手段からの出力電圧が一定値を保つように
する制御手段と、を備えた同期整流方式の直流−直流変
換装置の制御回路において、 前記電源からの電圧が所定の電圧値を越えたことを検出
する検出手段と、 前記検出手段が過電圧を検出したときに、前記第1のス
イッチ及び第2のスイッチを接続状態にして前記電源を
短絡させる短絡手段と、を備える制御回路。 - 【請求項12】 前記検出手段は、 基準電圧を発生する基準電圧発生手段と、 前記基準電圧と前記電源からの電圧とを比較して、前記
電源からの電圧が前記基準電圧より大きくなったときに
信号を出力する電圧比較手段と、を備える請求項11記
載の制御回路。 - 【請求項13】 同期整流方式の直流−直流変換装置に
おいて、 メインスイッチと、 同期整流用スイッチと、 前記直流−直流変換装置の入力電圧が過電圧であること
を検出する過電圧検出手段と、 前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
ための制御信号を出力する制御手段と、を備える同期整
流方式の直流−直流変換装置。 - 【請求項14】 同期整流方式の直流−直流変換装置に
おいて、 メインスイッチと、 同期整流用スイッチと、 前記直流−直流変換装置の入力電圧が過電圧であること
を検出する過電圧検出手段と、 前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
制御手段と、を備える同期整流方式の直流−直流変換装
置。 - 【請求項15】 前記メインスイッチに接続されたイン
ダクターと、 前記インダクターに接続され該インダクターからの出力
電圧を平滑するコンデンサと、を更に備える請求項13
又は請求項14記載の同期整流方式の直流−直流変換装
置。 - 【請求項16】 前記電源からの入力を短絡させること
により前記電源から前記直流−直流変換装置への入力を
停止する遮断手段を更に備える請求項13又は請求項1
4記載の同期整流方式の直流−直流変換装置。 - 【請求項17】 前記制御手段は、前記メインスイッチ
及び前記同期整流用スイッチをオンにしたときに発生す
る電流を利用して前記電源から前記直流−直流変換装置
への入力を遮断する遮断手段を更に備える請求項13又
は請求項14記載の同期整流方式の直流−直流変換装
置。 - 【請求項18】 前記過電圧検出手段は、前記直流−直
流変換装置の入力電圧が過電圧であることを検出したと
きに、検出信号を出力する請求項13記載の同期整流方
式の直流−直流変換装置。 - 【請求項19】 前記制御手段は、前記過電圧検出手段
から出力された検出信号を記憶するメモリ手段を備え、 前記メモリ手段は、前記検出信号を入力したときに、前
記メインスイッチ及び前記同期整流用スイッチをオンに
するための制御信号を出力する請求項18記載の同期整
流方式の直流−直流変換装置。 - 【請求項20】 前記メインスイッチ及び前記同期整流
用スイッチをオンにした時点から前記電源からの入力が
遮断されるまでの間、前記メインスイッチ及び前記同期
整流用スイッチに駆動電力を供給する緊急電力供給手段
を更に備える請求項17記載の同期整流方式の直流−直
流変換装置。 - 【請求項21】 前記直流−直流変換装置の出力電圧を
一定値に保つべく、前記メインスイッチ及び前記同期整
流用スイッチをフィードバック制御するフィードバック
手段を更に備える請求項13又は請求項14記載の同期
整流方式の直流−直流変換装置。 - 【請求項22】メインスイッチと同期整流用スイッチと
を備えた同期整流方式の直流−直流変換装置を制御する
ための制御回路において、 前記直流−直流変換装置に過電圧が入力されたことを検
出する過電圧検出手段と、 前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
ための制御信号を出力するコントロール手段と、を備え
る制御回路。 - 【請求項23】 メインスイッチと、同期整流用スイッ
チと、前記メインスイッチに接続されたインダクター
と、前記インダクターに接続されて該インダクターから
の出力電圧を平滑するコンデンサと、を備えた同期整流
方式の直流−直流変換装置を制御するための制御回路に
おいて、 前記直流−直流変換装置に過電圧が入力されたことを検
出する過電圧検出手段と、 前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
ための制御信号を出力するコントロール手段と、を備え
る制御回路。 - 【請求項24】 メインスイッチと同期整流用スイッチ
とを備えた同期整流方式の直流−直流変換装置を制御す
るための制御回路において、 前記直流−直流変換装置に過電圧が入力されたことを検
出する過電圧検出手段と、 前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
制御手段と、を備える制御回路。 - 【請求項25】 メインスイッチと、同期整流用スイッ
チと、前記メインスイッチに接続されたインダクター
と、前記インダクターに接続されて該インダクターから
の出力電圧を平滑するコンデンサと、を備えた同期整流
方式の直流−直流変換装置を制御するための制御回路に
おいて、 前記直流−直流変換装置に過電圧が入力されたことを検
出する過電圧検出手段と、 前記過電圧検出手段が過電圧を検出したときに、前記メ
インスイッチ及び前記同期整流用スイッチをオンにする
制御手段と、を備える制御回路。 - 【請求項26】 前記メインスイッチ及び前記同期整流
用スイッチは、オンになったときに前記電源からの入力
を短絡させる請求項22乃至請求項25の何れか一に記
載の制御回路。 - 【請求項27】 前記直流−直流変換装置は、前記電源
からの入力を遮断する遮断手段を更に備え、 前記制御手段は、前記制御信号を出力して前記メインス
イッチ及び前記同期整流用スイッチをオンにすることに
より前記電源からの入力を短絡させ、 前記遮断手段は、前記電源からの入力が短絡された際に
発生する電流を利用して前記電源からの入力を遮断する
請求項22又は請求項23記載の制御回路。 - 【請求項28】 前記メインスイッチ及び前記同期整流
用スイッチをオンにした時点から前記遮断手段により前
記電源からの入力が遮断されるまでの間、前記メインス
イッチ及び前記同期整流用スイッチに駆動電力を供給す
る緊急電力供給手段を更に備える請求項27記載の制御
回路。 - 【請求項29】 前記過電圧検出手段は、前記直流−直
流変換装置に過電圧が入力されたことを検出したときに
検出信号を出力する請求項22又は請求項23記載の制
御回路。 - 【請求項30】 前記制御手段は、前記過電圧検出手段
から出力される検出信号を記憶するとともに、前記検出
信号を入力した際に前記メインスイッチ及び前記同期整
流用スイッチをオンにするための制御信号を出力するメ
モリ手段を更に備える請求項29記載の制御回路。 - 【請求項31】 前記直流−直流変換装置の出力電圧を
一定値に保つべく、前記メインスイッチ及び前記同期整
流用スイッチをフィードバック制御するフィードバック
制御手段を更に備える請求項22乃至請求項25の何れ
か一に記載の制御回路。 - 【請求項32】 メインスイッチと同期整流用スイッチ
とを備えた同期整流方式の直流−直流変換装置を制御す
るための制御回路において、 前記直流−直流変換装置の入力電圧が過電圧であること
を示す信号を受信する受信手段と、 前記受信手段が前記信号を受信したときに、前記メイン
スイッチ及び同期整流用スイッチをオンにするための制
御信号を出力する制御手段と、を備える制御回路。 - 【請求項33】 メインスイッチと、同期整流用スイッ
チと、前記メインスイッチに接続されたインダクター
と、前記インダクターに接続されて該インダクターから
の出力電圧を平滑するコンデンサと、を備えた同期整流
方式の直流−直流変換装置を制御するための制御回路に
おいて、 前記直流−直流変換装置の入力電圧が過電圧であること
を示す信号を受信する受信手段と、 前記受信手段が前記信号を受信したときに、前記メイン
スイッチ及び同期整流用スイッチをオンにするための制
御信号を出力する制御手段と、を備える制御回路。 - 【請求項34】 メインスイッチと同期整流用スイッチ
とを備えた同期整流方式の直流−直流変換装置を制御す
るための制御回路において、 前記直流−直流変換装置の入力電圧が過電圧であること
を示す信号を受信する受信手段と、 前記受信手段が前記信号を受信したときに、前記メイン
スイッチ及び前記同期整流用スイッチをオンする制御手
段と、を備える制御回路。 - 【請求項35】 メインスイッチと、同期整流用スイッ
チと、前記メインスイッチに接続されたインダクター
と、前記インダクターに接続されて該インダクターから
の出力電圧を平滑するコンデンサと、を備えた同期整流
方式の直流−直流変換装置を制御するための制御回路に
おいて、 直流−直流変換装置の入力電圧が過電圧であることを示
す信号を受信する受信手段と、 前記受信手段が前記信号を受信したときに、前記メイン
スイッチ及び前記同期整流用スイッチをオンする制御手
段と、を備える制御回路。 - 【請求項36】 前記メインスイッチ及び前記同期整流
用スイッチは、オンになったときに前記電源からの入力
を短絡させる請求項32乃至請求項35の何れか一に記
載の制御回路。 - 【請求項37】 前記直流−直流変換装置は前記電源か
らの入力を遮断する遮断手段を更に備え、 前記制御手段は制御信号を出力して前記メインスイッチ
及び前記同期整流用スイッチをオンにすることにより前
記電源からの入力を短絡させ、 前記遮断手段は、前記電源からの入力が遮断された際に
発生する電流を利用して前記電源からの入力を遮断する
請求項32又は請求項33記載の制御回路。 - 【請求項38】 前記メインスイッチ及び前記同期整流
用スイッチをオンにした時点から前記電源からの入力が
遮断されるまでの間、前記メインスイッチ及び前記同期
整流用スイッチに駆動電力を供給する緊急電力供給手段
を更に備える請求項37記載の制御回路。 - 【請求項39】 前記直流−直流変換装置の出力電圧を
一定値に保つべく、前記メインスイッチ及び前記同期整
流用スイッチをフィードバック制御するフィードバック
手段を更に備える請求項32乃至請求項35の何れか一
に記載の制御回路。 - 【請求項40】 メインスイッチと同期整流用スイッチ
とを備えた同期整流方式の直流−直流変換装置を制御す
るための制御回路において、 直流−直流変換装置の入力電圧を入力する電圧入力端子
と、 前記電圧入力端子に入力された前記入力電圧が所定の値
を超えたときに検出信号を出力する過電圧検出手段と、 前記検出信号に応じて前記メインスイッチ及び前記同期
整流用スイッチをオンにする制御手段と、を備える制御
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000054066A JP3401225B2 (ja) | 1995-08-11 | 2000-02-29 | 直流−直流変換装置 |
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20593995 | 1995-08-11 | ||
JP20593895 | 1995-08-11 | ||
JP7-205938 | 1995-08-11 | ||
JP7-205939 | 1995-08-11 | ||
JP2000054066A JP3401225B2 (ja) | 1995-08-11 | 2000-02-29 | 直流−直流変換装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20979296A Division JP3349897B2 (ja) | 1995-08-11 | 1996-08-08 | 直流−直流変換装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000217342A true JP2000217342A (ja) | 2000-08-04 |
JP3401225B2 JP3401225B2 (ja) | 2003-04-28 |
Family
ID=27328565
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000054066A Expired - Fee Related JP3401225B2 (ja) | 1995-08-11 | 2000-02-29 | 直流−直流変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3401225B2 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007159233A (ja) * | 2005-12-02 | 2007-06-21 | Nec Electronics Corp | 電源回路 |
EP1862348A1 (en) * | 2006-05-31 | 2007-12-05 | Hitachi, Ltd. | Motor control apparatus and on-vehicle motor drive system |
JP2009253992A (ja) * | 2008-04-01 | 2009-10-29 | Sharp Corp | スイッチング電源回路 |
EP2230753A1 (de) * | 2009-03-17 | 2010-09-22 | ABB Schweiz AG | Bauteilschutz für einen Mehrpegelgleichrichter |
KR20150081915A (ko) * | 2014-01-07 | 2015-07-15 | 엘아이지넥스원 주식회사 | 전원변환장치 |
-
2000
- 2000-02-29 JP JP2000054066A patent/JP3401225B2/ja not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007159233A (ja) * | 2005-12-02 | 2007-06-21 | Nec Electronics Corp | 電源回路 |
JP4693047B2 (ja) * | 2005-12-02 | 2011-06-01 | ルネサスエレクトロニクス株式会社 | 電源回路 |
EP1862348A1 (en) * | 2006-05-31 | 2007-12-05 | Hitachi, Ltd. | Motor control apparatus and on-vehicle motor drive system |
JP2009253992A (ja) * | 2008-04-01 | 2009-10-29 | Sharp Corp | スイッチング電源回路 |
EP2230753A1 (de) * | 2009-03-17 | 2010-09-22 | ABB Schweiz AG | Bauteilschutz für einen Mehrpegelgleichrichter |
KR20150081915A (ko) * | 2014-01-07 | 2015-07-15 | 엘아이지넥스원 주식회사 | 전원변환장치 |
KR101628945B1 (ko) * | 2014-01-07 | 2016-06-09 | 엘아이지넥스원 주식회사 | 전원변환장치 |
Also Published As
Publication number | Publication date |
---|---|
JP3401225B2 (ja) | 2003-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6046896A (en) | DC-to-DC converter capable of preventing overvoltage | |
US7649281B2 (en) | Low power loss uninterruptible power supply | |
US9667094B1 (en) | Battery backup system for uninterrupted power supply | |
US7116563B2 (en) | Dual mode over-current protection for switching mode power converter | |
US6420858B1 (en) | DC-to-DC converter circuit having a power saving mode | |
JP2001186689A (ja) | 無停電電源装置 | |
US20060274468A1 (en) | Active inrush current control using a relay for AC to DC converters | |
JPH11196541A (ja) | 電源装置 | |
JP3349897B2 (ja) | 直流−直流変換装置 | |
JP3401225B2 (ja) | 直流−直流変換装置 | |
JP2004120901A (ja) | 昇圧電源装置 | |
CN117277470A (zh) | 一种充电装置以及充电桩 | |
JP3459245B2 (ja) | 直流−直流変換装置 | |
JPH11150952A (ja) | スイッチング型直流電源装置 | |
JP3401226B2 (ja) | 直流−直流変換装置 | |
US5567996A (en) | AC power supply unit | |
JP2008035573A (ja) | 電気二重層コンデンサを用いた蓄電装置 | |
CN109217655B (zh) | 可延长断电后维持时间的电源供应器 | |
EP0740384B1 (en) | Startup protection for a switch mode power supply | |
JPH07111741A (ja) | バックアップ機能付き電源装置 | |
JP2825874B2 (ja) | 電源装置のバッテリー充放電回路 | |
JP2004320977A (ja) | 電力変換回路 | |
JPH11220873A (ja) | 電源回路 | |
JP2008289266A (ja) | Dc/dc電力変換装置 | |
CN215498723U (zh) | 一种电源电路及储能逆变器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20030204 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080221 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090221 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090221 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100221 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110221 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110221 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120221 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130221 Year of fee payment: 10 |
|
LAPS | Cancellation because of no payment of annual fees |