JP2000209073A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2000209073A5 JP2000209073A5 JP1999006594A JP659499A JP2000209073A5 JP 2000209073 A5 JP2000209073 A5 JP 2000209073A5 JP 1999006594 A JP1999006594 A JP 1999006594A JP 659499 A JP659499 A JP 659499A JP 2000209073 A5 JP2000209073 A5 JP 2000209073A5
- Authority
- JP
- Japan
- Prior art keywords
- level
- changes
- output
- change
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Description
この「H」レベルから「L」レベルの変化は、NANDゲート201に伝えられるので、図2の(D)に示すように、NANDゲート201の出力N3が「L」レベルから「H」レベルに変化する。そして、これとほぼ同時にインバータ30の出力N5が図2の(F)に示すように「H」レベルから「L」レベルに変化し、この変化後に第3ラッチ回路40の出力OUTが図2の(G)に示すように、「L」レベルから「H」レベルに変化する。
この「H」レベルから「L」レベルの変化は、NORゲート102に伝えられるので、図2の(C)に示すように、NORゲート102の出力N2が「H」レベルから「L」レベルに変化する。
さらに、NORゲート102の出力N2が「H」レベルから「L」レベルに変化すると、その時点でNORゲート101の出力N1が「L」レベルから「H」レベルに変化し、この変化がNANDゲート201に伝わるので、NANDゲート201の出力N3は「H」レベルから「L」レベルに変化する。これにより、インバータ30の出力N5が「L」レベルから「H」レベルに変化する。すると、この変化後に第3ラッチ回路40の出力OUTが図2の(G)に示すように、「H」レベルから「L」レベルに変化する。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11006594A JP2000209073A (ja) | 1999-01-13 | 1999-01-13 | シュミット・トリガ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11006594A JP2000209073A (ja) | 1999-01-13 | 1999-01-13 | シュミット・トリガ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000209073A JP2000209073A (ja) | 2000-07-28 |
JP2000209073A5 true JP2000209073A5 (ja) | 2006-01-26 |
Family
ID=11642670
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11006594A Pending JP2000209073A (ja) | 1999-01-13 | 1999-01-13 | シュミット・トリガ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2000209073A (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4851560B2 (ja) * | 2009-04-23 | 2012-01-11 | 日本電信電話株式会社 | 閾値回路 |
CN109104216B (zh) * | 2018-10-31 | 2024-05-10 | 深圳市创仁科技有限公司 | 一种m-bus中继器 |
-
1999
- 1999-01-13 JP JP11006594A patent/JP2000209073A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69110939D1 (de) | Halbleiterbauelement, dessen Ausgangscharakteristiken durch Trimmen in Funktion angepasst werden können. | |
JP2005508306A5 (ja) | ||
JPS5690483A (en) | Address buffer circuit | |
WO2005109436A3 (en) | Charge pump clock for non-volatile memories | |
JP2003520017A5 (ja) | ||
JP2003163590A5 (ja) | ||
JP2005525451A5 (ja) | ||
TW465188B (en) | Clock gate buffer circuit | |
JP2000209073A5 (ja) | ||
ATE343546T1 (de) | Stabilisierte hydroxylaminlösungen | |
JP2001514393A5 (ja) | ||
KR950015061A (ko) | 동기식 이진 카운터 | |
JP2000169695A5 (ja) | ||
JP2005094233A5 (ja) | ||
IS7609A (is) | 2,5-tvíútskipt 3-merkaptópentansýra | |
ATE275776T1 (de) | Schnelle logikfamilie | |
ATE342957T1 (de) | Waschmittelformkörper mit viskoelastischer phase | |
JP2000076868A5 (ja) | ||
FR2661277B1 (fr) | Circuit integre du type mosfet, en particulier inverseur logique. | |
SE9901290D0 (sv) | Avdelad buffert | |
JP2001167532A5 (ja) | ||
JPH08163106A (ja) | データ転送装置 | |
ATE406689T1 (de) | Selbstkonfigurierbare verstärkerschaltung | |
DE50312506D1 (de) | Klemmenkasten | |
IT1306200B1 (it) | Composizioni vulcanizzabili di fluoroelastomeri. |