IT1251296B - Circuito di compensazione di ritardo - Google Patents
Circuito di compensazione di ritardoInfo
- Publication number
- IT1251296B IT1251296B ITMI912286A ITMI912286A IT1251296B IT 1251296 B IT1251296 B IT 1251296B IT MI912286 A ITMI912286 A IT MI912286A IT MI912286 A ITMI912286 A IT MI912286A IT 1251296 B IT1251296 B IT 1251296B
- Authority
- IT
- Italy
- Prior art keywords
- transmission line
- inverter
- compensation circuit
- delay compensation
- compensate
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 abstract 5
Landscapes
- Pulse Circuits (AREA)
- Dc Digital Transmission (AREA)
Abstract
L'invenzione è prevista per compensare il ritardo del segnale tra un elemento di pilotaggio di segnale ed un ricevitore nella trasmissione di un segnale digitale attraverso una linea di trasmissione. Il circuito comprende un invertitore collegato in parallelo con la linea di trasmissione (L) per invertire i dati trasmessi attraverso la linea di trasmissione, e mezzi di caduta collegati in parallelo con l'invertitore e la linea di trasmissione per compensare il tempo di caduta dei dati trasmessi conformemente all'uscita dell'invertitore.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910007968A KR910020054A (ko) | 1990-05-21 | 1991-05-16 | 관능화 블록 중합체 |
Publications (3)
Publication Number | Publication Date |
---|---|
ITMI912286A0 ITMI912286A0 (it) | 1991-08-26 |
ITMI912286A1 ITMI912286A1 (it) | 1992-11-17 |
IT1251296B true IT1251296B (it) | 1995-05-08 |
Family
ID=19314530
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ITMI912286A IT1251296B (it) | 1991-05-16 | 1991-08-26 | Circuito di compensazione di ritardo |
Country Status (1)
Country | Link |
---|---|
IT (1) | IT1251296B (it) |
-
1991
- 1991-08-26 IT ITMI912286A patent/IT1251296B/it active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
ITMI912286A1 (it) | 1992-11-17 |
ITMI912286A0 (it) | 1991-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU7106191A (en) | Digital clock buffer circuit providing controllable delay | |
DE69028356T2 (de) | Zweirichtungssender-Empfänger für ein Hochgeschwindigkeitsdatensystem | |
EP0640854A3 (en) | Polarisation diversity section for coherent optical receiver | |
DK0730356T3 (da) | Kommunikationssystem og fremgangsmåde til transmission af forskellige typer data | |
KR920022699A (ko) | 지연 보상 회로 | |
TW351894B (en) | Digital signal link | |
JPS5617563A (en) | Facsimile storing and converting device | |
TW235392B (it) | ||
EP0621533A4 (en) | DRUM OFFSET UNIT. | |
IT1251296B (it) | Circuito di compensazione di ritardo | |
TW351875B (en) | Transistor ratio controlled CMOS transmission line equalizer | |
JPS55118268A (en) | Facsimile unit | |
JPS57190436A (en) | Adjusting method for optical transmitting line | |
ATE135863T1 (de) | Optisches sende- und empfangssystem mit optischem zirkulator | |
EP0315549A3 (en) | Protocol control circuit for data bus system | |
EP0142620A3 (en) | System for compensating signal errors in a pcm audio transmission | |
DE69117152D1 (de) | Übertragungssystem für polarisationsunempfindliche Übertragung von Signalen | |
ATE93671T1 (de) | Vorrichtung zur uebertragung von asynchronen daten ueber einen infrarotkanal. | |
HK7496A (en) | Digital signal transmitting system | |
JPS56115070A (en) | Facsimile repeating device | |
JPS574654A (en) | Facsimile simple multiple address device | |
JPS56145422A (en) | Terminal device | |
JPS6422174A (en) | Facsimile equipment | |
JPS5738041A (en) | Signal synchronizing system | |
JPS564952A (en) | Transmission system for vehicle sensing signal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
0001 | Granted | ||
TA | Fee payment date (situation as of event date), data collected since 19931001 |
Effective date: 19970826 |