HK1007366B - Broadband digital phase aligner - Google Patents

Broadband digital phase aligner Download PDF

Info

Publication number
HK1007366B
HK1007366B HK98106539.8A HK98106539A HK1007366B HK 1007366 B HK1007366 B HK 1007366B HK 98106539 A HK98106539 A HK 98106539A HK 1007366 B HK1007366 B HK 1007366B
Authority
HK
Hong Kong
Prior art keywords
data
register
phase
output
registers
Prior art date
Application number
HK98106539.8A
Other languages
English (en)
French (fr)
Chinese (zh)
Other versions
HK1007366A1 (en
Inventor
W. Lowrey Scott
A. Porter Jeffrey
Original Assignee
General Dynamics Decision Systems, Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by General Dynamics Decision Systems, Inc. filed Critical General Dynamics Decision Systems, Inc.
Publication of HK1007366B publication Critical patent/HK1007366B/en
Publication of HK1007366A1 publication Critical patent/HK1007366A1/en

Links

Claims (9)

  1. Gerät (50) zum Ausrichten der Phase digitaler Daten in Bezug auf die Phase ⌀(0) eines Taktsignals, das aufweist:
    eine Eingabeeinrichtung (18) zum Aufnehmen der digitalen Daten (D), in Bezug auf die erwünscht ist, daß sie ausgerichtet werden,
    M Verzögerungseinrichtungen (70, 78, 82), die M inkrementale Verzögerungen (D1, D2, D3) liefern,
    P Register (72, 76, 84, 86) von N Stufen, wobei jedes P = M + 1 beträgt, wobei die Daten (D) seriell über die M Verzögerungseinrichtungen (70, 78, 82) und zu den P Registem (72, 76, 84, 86) gekoppelt werden, die so angeordnet sind, daß ein erstes (72) der P Register (72, 76, 84, 86) einen Eingang besitzt, der mit einem Eingang zu einer ersten (70) der M Verzögerungseinrichtungen (70, 78, 82) gekoppelt ist,
    wobei ein zweites Register (76) seinen Eingang mit einem Eingang einer zweiten (78) der M Verzögerungseinrichtungen (70, 78, 82) gekoppelt besitzt, was fortfährt, bis ein (P - 1)tes Register (84) seinen Eingang mit einem Eingang einer Mten Verzögerungseinrichtung (82) gekoppelt besitzt und ein Ptes Register (86) seinen Eingang mit einem Ausgang der Mten Verzögerungseinrichtung (82) gekoppelt besitzt, und weiterhin aufweist:
    Einrichtungen zum Vergleichen (90, 92, 94, 96) von Signalen, die von den P Registern (72, 76, 84, 86) abgeleitet sind, in angrenzenden Paaren, die an deren Eingängen um eine der M Verzögerungseinrichtungen (70, 78, 82) separiert sind, und wobei das Pte Register (86) mit einem Signal (73') von dem ersten Register (72) verglichen wird, um ein Fehlübereinstimmungssignal (W, X, Y, Z) zu liefern, das anzeigt, während welcher der Verzögerungen (D1, D2, D3), die durch die M Verzögerungseinrichtungen (70, 78, 82) geliefert ist, ein Datenübergang (102 - 138) aufgetreten ist, und
    eine logische Einricntung (54) zum Empfangen des Fehlübereinstimmungssignals (W, X, Y, Z) und Auswählen eines von mindestens zwei Datenausgängen (D, DD), die von Ausgängen von mindestens zwei der P Register (72, 76, 84, 86) als der ausgerichtete Daten-Ausgang abgeleitet sind, DADURCH GEKENNZEICHNET, DASS ein Signal von dem Pten Register (86) mit einem Signal von dem ersten Register (72) verglichen wird, um ein Fehlübereinstimmungssignal zu liefern, das anzeigt, während welcher der Verzögerungen, die durch die M Verzögerungseinrichtungen (70, 78, 82) geliefert werden, ein Datenübergang aufgetreten ist.
  2. Gerät (50) nach Anspruch 1, wobei die mindestens zwei der P Register (72, 76, 84, 86) an deren Eingängen durch mindestens eine inkrementale Verzögerung (70, 78, 82) separiert sind.
  3. Gerät (50) nach Anspruch 1, wobei die mindestens zwei der P Register (72, 76, 84, 86) an deren Eingängen durch mindestens zwei inkrementale Verzögerungen (D1, D2, D3) separiert sind.
  4. Gerät (50) nach Anspruch 1, wobei M ≥ 2 und N ≥ 1 ist.
  5. Gerät (50) nach Anspruch 4, wobei M ≥ 3 und N ≥ 3 ist.
  6. Gerät (50) nach Anspruch 5, wobei die mindestens zwei der P Register (72, 76, 84, 86) das erste (72) und das dritte Register (84) sind.
  7. Gerät (50) nach Anspruch 1, wobei M = 3 und P = 4 ist und P Einrichtungen zum Vergleichen (90, 92, 94, 96) der Signale vorhanden sind, die von den Registern (72, 76, 84, 86) in angrenzenden Paaren abgeleitet sind, und wobei die logische Einrichtung (54) die Auswahl des einen der zwei Daten-Ausgänge (D oder DD) von einer zu der anderen basierend darauf, ob Eingänge der ersten bis vierten Einrichtung zum Vergleichen (90, 92, 94, 96) der Signale dieselben (ja) sind oder nicht (nein), ändert, wobei W, X, Y, Z binäre Ausgänge jeweils der ersten bis vierten Einrichtung zum Vergleichen (90, 92, 94, 96) darstellt, wie folgt: Vergleichs-Einrichtungen dieselben? Eingänge Welcher Ausgang D/DD momentan ausgewählt? Ändere Ausgang D/DD ja/nein? erster ja (W=0) spielt keine Rolle nein (W) nein (W=1) D ja; wähle spätere Daten aus nein (W=1) DD nein zweiter ja (X=0) spielt keine Rolle nein (X) nein (X=1) D nein nein (X=1) DD ja; wähle frühere Daten aus dritter ja (Y=0) spielt keine Rolle nein (Y) nein (Y=1) D nein nein (Y=1) DD ja, wähle spätere Daten aus vierter ja (Z=0) spielt keine Rolle nein (Z) nein (Z=1) D ja, wähle frühere Daten aus nein (Z=1) DD nein
  8. Gerät (50) nach Anspruch 1, wobei die logische Einrichtung (54) ein Auswahlsignal liefert, das als den ausgerichteten Daten-Ausgang den einen der mindestens zwei Daten-Ausgänge (D, DD) auswählt, dessen Übergang am frühesten in der Zeit von einem entsprechenden Takt-Übergang (100, 110, 120, 130) auftritt.
  9. Gerät (50) nach Anspruch 1, wobei die logische Einrichtung (54) und deren Einrichtung zum Vergleichen (90, 92, 94, 96) zum Einsetzen einer Regel beim Bestimmen dienen, welcher eine der mindestens zwei Daten-Ausgänge (D, DD) auszuwählen ist, wobei die Regel aufweist:
    (i) Bestimmung, welcher Daten-Ausgang (D, DD) momentan ausgewählt wird;
    (ii) wenn Daten von einem momentan ausgewählten Daten-Ausgang (D, DD) nicht eine Grenze eines Phasen-Raum-Sektors bilden, der einen Daten-Übergang TR enthält, nichts unternehmen; oder
    (iii) wenn Daten von dem momentan ausgewählten Daten-Ausgang (D, DD) eine Grenze eines Phasen-Raum-Sektors bilden, der einen Daten-Übergang TR enthält, dann Bestimmung, welche rotationsmäßige Richtung um einen Phasenkreis man sich bewegen muß, um von Daten von einer Stelle eines momentanen Daten-Ausgangs (D, DD) zu Daten einer Stelle von einem anderen Daten-Ausgang (D, DD) zu kommen, der keine Grenze eines Phasen-Raum-Sektors bildet, der den Daten-Übergang TR ohne Überquerung des Daten-Übergangs TR bildet; und
    (iv) wenn eine Rotation in einer ersten Richtung liegt, Auswählen früherer Daten von einem temporär gespeicherten, anderen Ausgangs-Daten-Strom zur Zuführung zu dem ausgerichteten Daten-Ausgang; oder
    (v) wenn die Rotation in einer zweiten, entgegengesetzten, drehungsmäßigen Richtung liegt, Auswählen späterer Daten von dem temporär gespeicherten anderen Ausgangs-Daten-Strom zur Zuführung zu dem ausgericheten Daten-Ausgang.
HK98106539A 1991-05-01 1998-06-25 Broadband digital phase aligner HK1007366A1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US69417591A 1991-05-01 1991-05-01
US694175 1991-05-01

Publications (2)

Publication Number Publication Date
HK1007366B true HK1007366B (en) 1999-04-09
HK1007366A1 HK1007366A1 (en) 1999-04-09

Family

ID=24787717

Family Applications (1)

Application Number Title Priority Date Filing Date
HK98106539A HK1007366A1 (en) 1991-05-01 1998-06-25 Broadband digital phase aligner

Country Status (5)

Country Link
US (1) US5278873A (de)
EP (1) EP0511836B1 (de)
JP (1) JPH05191225A (de)
DE (1) DE69218999T2 (de)
HK (1) HK1007366A1 (de)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE9300679L (sv) * 1993-03-01 1994-09-02 Ellemtel Utvecklings Ab Bitsynkroniserare
US5587675A (en) * 1993-08-12 1996-12-24 At&T Global Information Solutions Company Multiclock controller
US5533072A (en) * 1993-11-12 1996-07-02 International Business Machines Corporation Digital phase alignment and integrated multichannel transceiver employing same
KR960009536B1 (en) * 1993-12-21 1996-07-20 Korea Electronics Telecomm Apparatus for arranging frame phase
US5532632A (en) * 1994-02-01 1996-07-02 Hughes Aircraft Company Method and circuit for synchronizing an input data stream with a sample clock
US5487095A (en) * 1994-06-17 1996-01-23 International Business Machines Corporation Edge detector
JP3233801B2 (ja) * 1994-12-09 2001-12-04 沖電気工業株式会社 ビット位相同期回路
US5610548A (en) * 1995-09-08 1997-03-11 International Business Machines Corporation Split drive clock buffer
US5656963A (en) * 1995-09-08 1997-08-12 International Business Machines Corporation Clock distribution network for reducing clock skew
US5614845A (en) * 1995-09-08 1997-03-25 International Business Machines Corporation Independent clock edge regulation
US5828257A (en) * 1995-09-08 1998-10-27 International Business Machines Corporation Precision time interval division with digital phase delay lines
US5675273A (en) * 1995-09-08 1997-10-07 International Business Machines Corporation Clock regulator with precision midcycle edge timing
US5608357A (en) * 1995-09-12 1997-03-04 Vlsi Technology, Inc. High speed phase aligner with jitter removal
US5905769A (en) * 1996-05-07 1999-05-18 Silicon Image, Inc. System and method for high-speed skew-insensitive multi-channel data transmission
US5831459A (en) * 1995-11-13 1998-11-03 International Business Machines Corporation Method and system for adjusting a clock signal within electronic circuitry
KR0153952B1 (ko) * 1995-12-16 1998-11-16 양승택 고속 디지털 데이터 리타이밍 장치
US5748020A (en) * 1996-02-02 1998-05-05 Lsi Logic Corporation High speed capture latch
US5694062A (en) * 1996-02-02 1997-12-02 Lsi Logic Corporation Self-timed phase detector and method
US5633899A (en) * 1996-02-02 1997-05-27 Lsi Logic Corporation Phase locked loop for high speed data capture of a serial data stream
US5692166A (en) * 1996-04-19 1997-11-25 Motorola, Inc. Method and system for resynchronizing a phase-shifted received data stream with a master clock
US6115769A (en) * 1996-06-28 2000-09-05 Lsi Logic Corporation Method and apparatus for providing precise circuit delays
US6182237B1 (en) 1998-08-31 2001-01-30 International Business Machines Corporation System and method for detecting phase errors in asics with multiple clock frequencies
US6466626B1 (en) 1999-02-23 2002-10-15 International Business Machines Corporation Driver with in-situ variable compensation for cable attenuation
US6557066B1 (en) 1999-05-25 2003-04-29 Lsi Logic Corporation Method and apparatus for data dependent, dual level output driver
US6294937B1 (en) 1999-05-25 2001-09-25 Lsi Logic Corporation Method and apparatus for self correcting parallel I/O circuitry
US7418068B2 (en) * 2001-02-24 2008-08-26 International Business Machines Corporation Data capture technique for high speed signaling
US20020170591A1 (en) * 2001-05-15 2002-11-21 Pharmaseq, Inc. Method and apparatus for powering circuitry with on-chip solar cells within a common substrate
US20030061564A1 (en) * 2001-09-27 2003-03-27 Maddux John T. Serial data extraction using two cycles of edge information
US7092466B2 (en) * 2001-12-17 2006-08-15 Broadcom Corporation System and method for recovering and deserializing a high data rate bit stream
US6690201B1 (en) * 2002-01-28 2004-02-10 Xilinx, Inc. Method and apparatus for locating data transition regions
US7099416B2 (en) * 2002-02-06 2006-08-29 Broadcom Corporation Single ended termination of clock for dual link DVI receiver
US7308059B2 (en) * 2002-02-06 2007-12-11 Broadcom Corporation Synchronization of data links in a multiple link receiver
US7120203B2 (en) * 2002-02-12 2006-10-10 Broadcom Corporation Dual link DVI transmitter serviced by single Phase Locked Loop
JP2003333110A (ja) * 2002-05-17 2003-11-21 Mitsubishi Electric Corp シリアルデータ受信回路
US7034597B1 (en) 2004-09-03 2006-04-25 Ami Semiconductor, Inc. Dynamic phase alignment of a clock and data signal using an adjustable clock delay line
US7433442B2 (en) * 2004-09-23 2008-10-07 Standard Microsystems Corporation Linear half-rate clock and data recovery (CDR) circuit
TW200710632A (en) * 2005-09-09 2007-03-16 Via Tech Inc Timing adjustment circuit and method
US20070058766A1 (en) * 2005-09-14 2007-03-15 Tellabs Operations, Inc. Methods and apparatus for recovering serial data
EP1798887B1 (de) * 2005-12-16 2010-04-21 STMicroelectronics (Research & Development) Limited Isochrone Synchronisierungseinrichtung
US7863931B1 (en) * 2007-11-14 2011-01-04 Lattice Semiconductor Corporation Flexible delay cell architecture
US7768325B2 (en) * 2008-04-23 2010-08-03 International Business Machines Corporation Circuit and design structure for synchronizing multiple digital signals
US20160080138A1 (en) * 2014-09-17 2016-03-17 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for timing synchronization in a distributed timing system

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2567696B1 (fr) * 1984-07-13 1991-06-28 Thomas Alain Dispositif de cadrage automatique d'horloge locale par rapport a un signal de donnees et circuit d'echantillonnage en comportant application
US4756011A (en) * 1986-12-24 1988-07-05 Bell Communications Research, Inc. Digital phase aligner
US4841551A (en) * 1987-01-05 1989-06-20 Grumman Aerospace Corporation High speed data-clock synchronization processor
US4821296A (en) * 1987-08-26 1989-04-11 Bell Communications Research, Inc. Digital phase aligner with outrigger sampling
US4839907A (en) * 1988-02-26 1989-06-13 American Telephone And Telegraph Company, At&T Bell Laboratories Clock skew correction arrangement
US4949361A (en) * 1989-06-26 1990-08-14 Tektronix, Inc. Digital data transfer synchronization circuit and method

Similar Documents

Publication Publication Date Title
EP0511836B1 (de) Breitbandiger digitaler Phasenausrichter
HK1007366B (en) Broadband digital phase aligner
CA1215750A (en) Digital phase correlator
US4821296A (en) Digital phase aligner with outrigger sampling
US5777567A (en) System and method for serial to parallel data conversion using delay line
US5412698A (en) Adaptive data separator
US4756011A (en) Digital phase aligner
EP0392653B1 (de) Asynchrone Datenschnittstelle für hohe Geschwindigkeit
US5313501A (en) Method and apparatus for deskewing digital data
US20030198309A1 (en) Channel time calibration means
US4965884A (en) Data alignment method and apparatus
US5359630A (en) Method and apparatus for realignment of synchronous data
US4979190A (en) Method and apparatus for stabilized data transmission
US4811364A (en) Method and apparatus for stabilized data transmission
US5689530A (en) Data recovery circuit with large retime margin
JPH0150150B2 (de)
US7606341B2 (en) Circuit for bit alignment in high speed multichannel data transmission
US6704882B2 (en) Data bit-to-clock alignment circuit with first bit capture capability
US6907096B1 (en) Data recovery method and apparatus
US10498345B1 (en) Multiple injection lock ring-based phase interpolator
US4682343A (en) Processing circuit with asymmetry corrector and convolutional encoder for digital data
US3851101A (en) Adaptive phase synchronizer
EP0237238B1 (de) Dekoder
US4827490A (en) Method of synchronizing two binary trains
US5748123A (en) Decoding apparatus for Manchester code