FR3042928A1 - Dispositif de generation de signaux analogiques et utilisation associee - Google Patents

Dispositif de generation de signaux analogiques et utilisation associee Download PDF

Info

Publication number
FR3042928A1
FR3042928A1 FR1502229A FR1502229A FR3042928A1 FR 3042928 A1 FR3042928 A1 FR 3042928A1 FR 1502229 A FR1502229 A FR 1502229A FR 1502229 A FR1502229 A FR 1502229A FR 3042928 A1 FR3042928 A1 FR 3042928A1
Authority
FR
France
Prior art keywords
signal
generator
group
input
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1502229A
Other languages
English (en)
Other versions
FR3042928B1 (fr
Inventor
Patrick Garrec
Richard Montigny
Francois Rivet
Yann Deval
Yoan Veyrac
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Centre National de la Recherche Scientifique CNRS
Thales SA
Universite de Bordeaux
Institut Polytechnique de Bordeaux
Original Assignee
Centre National de la Recherche Scientifique CNRS
Thales SA
Universite de Bordeaux
Institut Polytechnique de Bordeaux
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to FR1502229A priority Critical patent/FR3042928B1/fr
Application filed by Centre National de la Recherche Scientifique CNRS, Thales SA, Universite de Bordeaux, Institut Polytechnique de Bordeaux filed Critical Centre National de la Recherche Scientifique CNRS
Priority to EP16778817.3A priority patent/EP3365974A1/fr
Priority to JP2018520418A priority patent/JP2018533302A/ja
Priority to KR1020187014296A priority patent/KR20180071342A/ko
Priority to CN201680060942.6A priority patent/CN108292915A/zh
Priority to US15/768,815 priority patent/US10340942B2/en
Priority to PCT/EP2016/074148 priority patent/WO2017067804A1/fr
Publication of FR3042928A1 publication Critical patent/FR3042928A1/fr
Application granted granted Critical
Publication of FR3042928B1 publication Critical patent/FR3042928B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/50Digital/analogue converters using delta-sigma modulation as an intermediate step
    • H03M3/502Details of the final digital/analogue conversion following the digital delta-sigma modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/02Generating pulses having essentially a finite slope or stepped portions having stepped portions, e.g. staircase waveform
    • H03K4/023Generating pulses having essentially a finite slope or stepped portions having stepped portions, e.g. staircase waveform by repetitive charge or discharge of a capacitor, analogue generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • H03M1/1245Details of sampling arrangements or methods
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

La présente invention a pour objet un dispositif (10) de génération de signaux analogiques comprenant une pompe de courant (12) commandée par un signal de commande (cmd) généré par un module (11) de calcul du code numérique avec mise en forme du bruit. Le module (11) de calcul reçoit en entrée un signal numérique (In) représentatif du signal analogique à générer et comprend au moins un quantificateur et un étage (115) de compensation d'une erreur de quantification. La pompe de courant (12) comprend deux groupes (G1, G2) d'au moins un générateur (51) de courant électrique et deux groupes (C1, C2) d'au moins un moyen de commutation (52), lesdits moyens de commutation étant commandés par le signal de commande et faisant transiter les courants électriques entre les générateurs de courant électrique et les entrées d'un amplificateur différentiel (55) présentant une impédance d'entrée à prédominance capacitive connecté en série entre lesdits deux groupes de moyen de commutation.

Description

DISPOSITIF DE GENERATION DE SIGNAUX ANALOGIQUES ET UTILISATION ASSOCIEE
La présente invention concerne le domaine de la génération de signaux. La présente invention concerne plus particulièrement un dispositif de génération de signaux analogiques et son utilisation associée.
Une application particulière du dispositif selon l’invention concerne l’émission de signaux analogiques dans le cadre de la radio logicielle, et plus particulièrement pour la cinquième génération des standards pour la téléphonie mobile (5G). D’une façon générale, le dispositif de génération de signaux peut trouver son application dans tous les domaines mettant en oeuvre la génération de signaux analogiques à partir d’un code numérique, comme la génération de signaux radar, de signaux de brouillage, de signaux de télécommunication, la génération de signaux imbriqués, etc.
Jusqu’à présent, les signaux radios étaient générés en bande de base dans le domaine numérique, convertis dans le domaine analogique puis portés à radiofréquence par multiplication par un signal porteur pour arriver à un amplificateur. Un inconvénient de cette méthode est qu'elle intègre la partie de montée en fréquence dans le domaine analogique, les non linéarités de l'amplificateur ne peuvent donc pas être compensées en numérique puisque le signal une fois converti en analogique est ensuite mélangé avec un autre signal analogique. Avec cette méthode, seules les erreurs en bande de base peuvent être compensées. De plus cette méthode est peu flexible et non reconfigurable.
Une autre méthode consiste à opérer la montée en fréquence dans le domaine numérique par synthèse numérique directe (ou DDS pour * Direct Digital Synthesis* selon la terminologie anglo saxone). Cette deuxième méthode manque également de flexibilité puisque l’opération de montée en fréquence met en œuvre une fréquence porteuse multiple de la fréquence de travail, ce qui limite la gamme de fréquences porteuses qu’il est possible de générer.
Il est également connu, notamment par la demande de brevet FR 13 01142, un système de génération d’un signal analogique. Cependant, ce système utilise une intégration d’ordre 0 ce qui fait que les erreurs engendrées sont importantes par rapport à une intégration d’ordre 1.
Un but de l’invention est notamment de corriger tout ou partie des inconvénients de l’art antérieur en proposant une solution reconfigurable permettant de générer des signaux analogiques quelconques à partir d’un codage numérique, limitant les perturbations et consommant peu d’énergie. A cet effet, l’invention a pour objet un dispositif de génération de signaux analogiques comprenant une pompe de courant commandée par un signal de commande généré par un module de calcul du code numérique avec mise en forme du bruit, ledit module de calcul du code numérique avec mise en forme du bruit comprenant au moins un quantificateur et recevant en entrée un signal numérique représentatif du signal analogique à générer, ledit module de calcul du code numérique avec mise en forme du bruit comprenant un étage de compensation d’une erreur de quantification, et ladite pompe de courant comprenant : - un premier et un deuxième groupes d’au moins un générateur de courant électrique, chaque générateur du premier groupe étant le complémentaire d’un générateur du deuxième groupe, deux générateurs complémentaires délivrant des courants d’amplitude opposée - un amplificateur différentiel présentant une impédance d’entrée à prédominance capacitive, - un premier et un deuxième groupes d’au moins un moyen de commutation, le premier groupe de moyen de commutation dirigeant indépendamment le courant électrique délivré par chaque générateur du premier groupe d’au moins un générateur de courant électrique soit vers la première entrée, soit vers la deuxième entrée de l’amplificateur différentiel et le deuxième groupe de moyen de commutation dirigeant indépendamment le courant électrique provenant soit de la première entrée, soit de la deuxième entrée de l’amplificateur différentiel vers chaque générateur du deuxième groupe d’au moins un générateur de courant électrique, ledit amplificateur différentiel étant connecté en série entre les deux groupes de moyen de commutation. - le premier groupe de moyen de commutation étant commandé par le signal de commande et le deuxième groupe de moyen de commutation étant commandé par le signal complémentaire dudit signal de commande.
Selon un mode de réalisation, la pompe de courant comprend un module de régulation configuré pour réguler la valeur moyenne de l’amplitude de la tension sur l’une des entrées de l’amplificateur différentiel, ledit module de régulation recevant en entrée un signal représentatif de l’amplitude de la tension à ladite entrée de l’amplificateur différentiel ainsi qu’une tension de référence d’amplitude prédéterminée et délivrant en sortie un signal de commande en direction de chaque générateur d’un des deux groupes de générateur de courant électrique, ledit signal de commande étant configuré pour modifier l’amplitude des courants de sortie des générateurs de façon à compenser l’éventuel déséquilibre entre les amplitudes de courant délivré par les générateurs complémentaires.
Selon un mode de réalisation, le dispositif de génération de signaux analogiques comprend un module de prédistortion en série entre le module de calcul du code numérique avec mise en forme du bruit et la pompe de courant, ledit module de prédistortion étant configuré pour générer un signal apte à compenser les non-linéarités de l’amplificateur différentiel.
Selon un mode de réalisation, le dispositif de génération de signaux analogiques comprend deux groupes d’au moins deux générateurs de courant électrique et deux groupes d’au moins deux moyens de commutation.
Selon un mode de réalisation, le dispositif de génération de signaux analogiques est intégré sur un même circuit intégré. L'invention a également pour objet l'utilisation du dispositif de génération de signaux analogiques précédemment décrit dans un modulateur Delta. D'autres particularités et avantages de la présente invention apparaîtront plus clairement à la lecture de la description ci-après, donnée à titre illustratif et non limitatif, et faite en référence aux dessins annexés, dans lesquels :
La figure 1 représente un exemple de mode de réalisation d’un générateur de signaux analogiques suivant l’invention ;
La figure 2 illustre le principe de la compensation d’erreurs ;
Les figures 3a et 3b sont des exemples de schémas bloc illustrant le calcul du code de Riemann ;
Les figures 4a et 4b sont des exemples de schémas bloc illustrant le principe de la mise en forme du bruit selon l’invention ;
La figure 5 représente un exemple de mode de réalisation d’une pompe de courant selon l’invention
La figure 6 illustre le principe de la construction d'un signal analogique selon l'invention ;
La figure 7 représente un exemple d'utilisation du dispositif de génération de signaux selon l'invention ;
La figure 8 représente un exemple de mode de réalisation d'un quantificateur.
La figure 1 représente un exemple de mode de réalisation d’un dispositif 10 de génération de signaux analogiques selon l’invention.
Ce dispositif 10 de génération de signaux arbitraires permet la construction de signaux analogiques quelconques grâce à un codage numérique des variations temporelles du signal souhaité. Le dispositif comporte une partie numérique (non entièrement représentée) mettant en œuvre le codage numérique du signal qui génère des trains binaires, et qui contrôle une pompe de courant 12 permettant de construire le signal analogique par intégration temporelle de courants commutés dans une charge capacitive. La partie numérique comprend un module 11 de calcul du code numérique avec mise en forme du bruit permettant de repousser une partie du bruit de quantification en dehors de la bande de fréquences du signal analogique généré, et améliore ainsi sa qualité tout en conservant un nombre de bits restreint. Ce module 11 correspond au dernier étage de ladite partie numérique. Le module 11 de calcul du code numérique avec mise en forme du bruit est connecté en série avec la pompe de courant 12 par l’intermédiaire d’un bus numérique de N bits (avec N un entier). Le module 11 de calcul du code numérique avec mise en forme du bruit reçoit en entrée un signal numérique In correspondant à une représentation numérique sur w bits (avec w un entier strictement supérieur à N) du signal analogique souhaité en sortie dudit dispositif 10 de génération de signal analogique. La fonction de ce module 11 est de calculer la dérivée discrète sur N bits du signal analogique à générer.
Le module 11 de calcul du code numérique avec mise en forme du bruit peut comprendre un ou plusieurs microprocesseurs, processeurs, ordinateurs ou tous autres moyens équivalents programmés de façon opportune.
En référence aux figures 2 à 4, le principe de la correction d’erreurs va être expliqué.
La figure 2 illustre le principe de la compensation d’erreurs dans le domaine temporel. Soit y le signal analogique que l’on souhaite générer en sortie du dispositif 10 de génération de signaux analogiques. On note ys(k) le klème échantillon du signal analogique y que l’on souhaite générer échantillonné à une fréquence fs respectant le critère de Nyquist. yR(k) représente le klème échantillon du signal du signal calculé avec la formulation de Riemann. L’erreur de quantification du k*"1® échantillon est noté eq(k) et est défini par : eq(k)= yR(k)- ys(k)
On se réfère au schéma (a) de la figure 2. Dans l’exemple présenté, au bout de la klème itération, il existe une erreur de quantification eq(k) entre la valeur de l’échantillon yR(k) du signal obtenu et la valeur de l'échantillon ys(k) du signal théorique. La valeur de yR(k) est inférieure à celle de l’échantillon cible ys(k).
Dans un code d'approximation classique l’échantillon cible à l’itération suivante serait ys(k+1). Le principe du code de mise en forme du bruit est de tenir compte de l’erreur faite à l’itération k pour calculer l’échantillon yR(k+1) à l’itération suivante k+1. Pour cela, lors du calcul de l'échantillon yR(k+1) à l'itération suivante, au lieu de viser la valeur théorique de l'échantillon ys(k+1), le code va viser une valeur corrigée ys_Corr(k+1) de cet échantillon intégrant l’erreur eq(k) de l’itération précédente et définie par : ys_corr(k+1)= ys(k+1) - eq(k)
En référence au schéma b de la figure 2, le code ajoute à la valeur de l'échantillon yR(k) l'erreur de quantification eq(k) de l'itération courante avant le calcul de l’itération suivante. Ainsi lorsque l’échantillon yR(k+1) est calculé, l’erreur moyenne entre deux échantillons est abaissée.
La figure 3 illustre, à l’aide d’un schéma bloc, le principe du calcul du code de Riemann sans compensation d'erreurs. Le signal numérique d’entrée In, échantillonné sur w bits (avec w un entier), est injecté dans un registre 30. En sortie du registre, à ce signal 305, est soustrait le signal obtenu à l’itération précédente 345 à travers un sommateur 31. Le signal résultant 315 est ensuite quantifié sur N bits (avec N un entier inférieur à w) à travers un quantificateur 32. Afin de reconstruire le signal, une partie du signal de sortie 325 correspondant à la différence entre le signal de l'itération courante et celui de l’itération précédente est additionné au signal obtenu à l’itération précédente 345 à travers un sommateur 33 puis passe au travers d’un bloc de délai 34 afin de le retarder et le synchroniser avec celui de l’itération suivante.
La figure 4 illustre, à l’aide d’un exemple de schéma bloc, le principe de la compensation d’erreur selon l’invention. Ce schéma correspond au schéma présenté précédemment dans lequel un étage 115 de compensation d’erreur de quantification a été ajouté. Cet étage 115 de compensation est configuré pour ajouter au signal reconstruit l’erreur de quantification.
Comme précédemment, le schéma bloc comprend un registre 40, un premier sommateur 41 et un quantificateur 42. Le premier sommateur 41 est configuré pour former la différence entre le signal 405 de l’itération courante obtenu en sortie du registre 40 et celui 475 de l’itération précédente après compensation. Le quantificateur 42 permet de quantifier cette différence de signaux 415 sur N bits.
Le schéma bloc comprend également une boucle 112 de reconstruction du signal de l’itération courante comprenant un sommateur 43 et un bloc de délai 44. Le sommateur 43 est configuré pour additionner à une partie du signal de sortie 425 une partie du signal 445 obtenu à l’itération précédente. Le bloc de délai 44 est configuré pour retarder le signal 435 reconstruit et ainsi le synchroniser avec celui de l’itération suivante. L’étage 115 de compensation d’erreur de quantification comprend deux sommateurs 45, 47 et un bloc de délai 46. Le premier sommateur 45 est connecté entre l’entrée et la sortie du quantificateur 42. Ce sommateur 45 est configuré pour soustraire au signal 425 de sortie dudit quantificateur 42 le signal 415 présent à son entrée afin de calculer l’erreur de quantification 455 commise par ledit quantificateur 42. Le bloc de délai 46 est configuré pour retarder le signal 455 correspondant à l’erreur de quantification de façon à le synchroniser avec le signal de l’itération suivante. Le second sommateur 47 est configuré pour additionner le signal 455 correspondant à l’erreur de quantification et le signal 445 reconstruit afin de former le signal compensé.
Comme énoncé précédemment le signal de sortie est codé sur N bits et le calcul de l'erreur est effectué sur w bits avec w un entier supérieur à N. En effet, l'erreur de quantification étant inférieure au plus petit bit significatif (ou LSB pour * Less signifiant Bit* selon la terminologie anglo saxone) codé sur N bits, le calcul de ladite erreur de quantification doit être effectuée avec une meilleur résolution donc codé sur un nombre de bit w supérieur à N. En théorie, plus la différence entre w et N est importante plus les calculs sont précis mais en pratique un ou deux bits supplémentaires suffisent.
On se réfère aux figures 3b et 4b. Dans ces schémas bloc, le quantificateur est modélisé par un bruit additionnel E(z).
Dans le code de Riemann sans compensation d'erreur, la fonction de transfert Ur par rapport au signal d'entrée X et à l'erreur de quantification E est donnée par la formule :
Ur(z)=X(z).(1-z-,)+E(z).(1-z·1)
Et après intégration, le signal de sortie Y peut s’écrire sous la forme : Y(z)=X(z).z~1+E(z).z“1
La fonction de transfert U du module de calcul du code numérique avec mise en forme du bruit 11 selon l'invention, par rapport au signal d'entrée X et à l'erreur de quantification E est donnée par la formule : U(z)=X(z).(1-z-')+E(z).(1-z-')2
Après intégration, le signal de sortie Y peut s’écrire sous la forme : Y(z)=X(z).z"1+E(z).z"1.(1-z“1)
Comme précédemment, le signal X et l'erreur de quantification E sont multipliés par z“1 donc sont retardés mais l'erreur de quantification est également multipliée par (1-z~1) ce qui correspond à un filtrage de type passe haut du premier ordre. L'ajout de l’étage 115 de compensation d'erreur de quantification dans le module de calcul du code numérique avec mise en forme du bruit 11 permet de rejeter une partie du bruit de quantification en dehors de la bande de fréquences du signal analogique généré.
Des boucles de compensation d'erreur d’ordre supérieur pourraient être mise en oeuvre afin d'améliorer les performances en réduisant le bruit de quantification, mais ce serait au détriment de la simplicité d’implémentation, de la bande passante et de la stabilité.
La figure 5 représente un exemple de mode de réalisation d’une pompe de courant 12 selon l’invention. Cette pompe de courant comprend des bloqueurs de courant d'ordre un. Ce circuit a pour rôle de construire le signal analogique souhaité à partir du code numérique ou signal numérique de commande cmd codé sur N bits et délivré par le module 11 de compensation d’erreurs précédemment décrit. Pour cela, la pompe de courant 12 comprend deux groupes G1, G2 d’au moins un générateur 51 de courant électrique, deux groupes C1, C2 d’au moins un moyen de commutation 52 et un amplificateur différentiel présentant une impédance d’entrée à prédominance capacitive.
Chaque générateur de courant électrique 51 d'un groupe G1 de générateur délivre un courant d'amplitude ajustable tandis que l'amplitude du ou des générateurs de l'autre groupe G2 est fixe.
Chaque générateur 51 de courant électrique du premier groupe G1 de générateur est le complémentaire d’un générateur 51 du deuxième groupe G2 de générateur. Deux générateurs 51 de courant électrique complémentaires délivrent des courants de même amplitude mais de signe opposé. Un premier groupe G1 de générateur 51 pousse le courant et un second groupe G2 le tire. Chaque générateur 51 de courant électrique délivre un courant d’amplitude +/-2n'1l0 dans lequel n est un entier représentant le rang du générateur de courant et variant de 1 à N et l0 la valeur d’une amplitude de courant prédéterminée.
Un premier groupe C1 de moyen de commutation 52 dirige indépendamment le courant électrique délivré par chaque générateur 51 du premier groupe G1 d’au moins un générateur 51 de courant électrique soit vers la première entrée e1, soit vers la deuxième entrée e2 de l’amplificateur différentiel 55. Un deuxième groupe C2 de moyen de commutation 52 dirige indépendamment le courant électrique provenant soit de la première entrée e1, soit de la deuxième entrée e2 de l’amplificateur différentiel 55 vers chaque générateur 51 du deuxième groupe G2 d’au moins un générateur 51 de courant électrique. Chaque moyen de commutation 52 est activé ou désactivé par le signal de commande. Les moyens de commutation du premier groupe C1 sont commandés par le signal de commande cmd et le second groupe C2 est commandé par son signal complémentaire cmd. A cet effet, un module 53 est connecté en entrée de la pompe de courant 12. Ce module 53 reçoit en entrée le signal de commande cmd et délivre en sortie ledit signal de commande cmd et son complémentaire cmd.
Chaque groupe C1, C2 de moyen de commutation 52 et chaque groupe G1, G2 de générateur 51 de courant comprennent autant de moyen de commutation que de générateur de courant électrique. Chacun des moyens de commutation 52 est connecté en série entre un générateur 51 de courant et une entrée e1, e2 de l’amplificateur différentiel 55. L’amplitude du courant transitant par chaque entrée e1, e2 de l’amplificateur différentiel 55 est donc fonction du nombre et du rang du moyen de commutation activé.
Dans les modes de réalisation dans lesquels chaque groupe G1, G2 de générateur 51 de courant électrique et chaque groupe C1, C2 de moyen de commutation 52 comprennent au moins deux éléments, les générateurs de courant électrique connectés en série avec leur moyen de commutation respectif sont connectés entre eux en parallèle. L’amplificateur différentiel 55 est connecté en série entre les deux groupes C1, C2 de moyen de commutation 52.
De façon avantageuse, l'amplificateur 55 est alimenté en différentiel ce qui permet de diminuer sa consommation par rapport à une alimentation asymétrique.
En référence à la figure 6, la construction du signal analogique à générer repose sur la décomposition de ce signal en fonctions linéaires par morceaux. Sur cette figure, y est la représentation graphique du signal analogique en fonction du temps. On considère différents instants x(0), x(1), x(2),... et les valeurs des amplitudes respectives ys(0), ys(1), ys(2) du signal y à ces instants. On considère également quatre fonctions linéaires de coefficients directeurs prédéterminés représentées par les portions de droites S(1), S(2), S(3) et S(4) correspondant aux courbes représentatives de ces fonctions sur l'intervalle ôt séparant deux instants consécutifs x(i) et x(i+1) correspondant au pas d’échantillonnage. Le coefficient directeur de chaque fonction linéaire va définir une pente différente. L'objectif est de générer une fonction linéaire par morceaux à l'aide des différentes fonctions linéaires prédéterminées, qui va approximer le signal y souhaité. Pour cela, à chaque instant x(i) une fonction linéaire va être choisie parmi l’ensemble des fonctions prédéterminées de façon à minimiser l’erreur eq(i) entre la valeur ys(i) de l’amplitude du signal y à l’instant x(i) et la valeur yr(i) de la fonction linéaire choisie à ce même instant.
En référence à la figure 5, suivant le nombre de moyens de commutation 52 activé et le rang du ou des moyens de commutation activés, le courant traversant l’impédance d’entrée de l’amplificateur différentiel 55 est plus ou moins important. Le principe de la pompe de courant 12 est basé sur l'intégration de courants constants dans l’impédance d’entrée, à prédominance capacitive, de l’amplificateur différentiel 55 afin de générer un signal analogique par morceaux. L'impédance d'entrée de l'amplificateur 55 peut être assimilée à un circuit RC (dans lequel R représente une résistance et C une capacité) qui se charge plus ou moins rapidement en fonction du courant qui le traverse et du temps pendant lequel ce courant circule. Suivant le courant généré, plusieurs fonctions linéaires prédéfinies possédant des coefficients directeur différents et donc des pentes différentes peuvent être générées afin d'approximer le signal analogique à générer. Avec deux groupes G1, G2 de N générateurs 51 de courant électrique, 2N fonctions linéaires différentes peuvent être définies.
Suivant un mode de réalisation, la pompe de courant 12 comprend un module 54 de régulation configuré pour réguler la valeur moyenne de l’amplitude de la tension sur l’une des bornes de l’amplificateur différentiel, entre une entrée e1 ou e2 de l'amplificateur différentiel 55 et la masse. Pour ce faire, le module 54 de régulation est connecté à l’un des deux groupes G1, G2 de générateur 51 de courant et reçoit en entrée un signal représentatif de l’amplitude de la tension à ladite borne ou entrée e1, e2 de l’amplificateur différentiel 55 ainsi qu’une tension de référence d’amplitude prédéterminée.
Le module 54 de régulation compare la valeur moyenne de la tension entre une entrée de l’amplificateur différentiel 55 et la masse avec le signal de référence et délivre en sortie un signal de commande en direction de chaque générateur 51 d’un des deux groupes G1, G2 de générateur 51 de courant électrique. Ce signal de commande est configuré pour modifier l’amplitude des courants de sortie des générateurs 51 de façon à compenser l’éventuel déséquilibre avec les amplitudes de courant délivré par les générateurs 51 complémentaires. Le courant délivré par les générateurs 51 de courant étant commuté de manière équilibrée soit sur l’une, soit sur l’autre des deux entrées de l’amplificateur différentiel 55, il ne s’établit pas de tension continue entre ces deux branches. On peut donc réguler le mode commun en asservissant la tension moyenne entre l’une des deux branches d’entrées de l’amplificateur différentiel et la masse.
Le module 54 de régulation a pour but d’équilibrer les deux groupes G1, G2 de générateur 51 de courant électrique afin d’éviter que la tension moyenne ne dérive en température notamment.
Suivant un mode de réalisation alternatif, le module 54 de régulation peut délivrer en sortie un signal de commande en direction de chacun des générateurs 51 des deux groupes G1, G2 de générateur 51 de courant électrique.
De façon préférentielle, pour plus de stabilité, le module 54 de régulation ne régule qu’un seul des deux groupes de générateur de courant de façon à l’équilibrer par rapport au deuxième.
Suivant un mode de réalisation, le dispositif 10 de génération de signaux peut comprendre un module de prédistortion 13 en série entre le module 11 de calcul du code numérique avec mise en forme du bruit et la pompe de courant 12. Ce module de prédistortion 13 est configuré pour générer un signal numérique apte à compenser les éventuelles non-linéarités de l’amplificateur différentiel 55.
Suivant un mode de réalisation, le dispositif 10 de génération de signaux peut être intégré sur une même puce, un circuit intégré ou un circuit intégré propre à une application (ou ASIC pour “Application Spécifie Integrated Circuit * selon la terminologie anglo saxone)
De façon avantageuse, le dispositif 10 de génération de signaux analogiques selon l'invention permet de réaliser un convertisseur numérique analogique ayant une consommation électrique bien inférieure à celle d’un convertisseur classique à la même vitesse. Le dispositif 10 permet de générer des signaux analogiques de bonne performance avec une complexité modérée. En effet le dispositif 10 ne nécessite que peu de composant ce qui en réduit le coût et surtout sa très faible consommation d'énergie minimise son impact sur l'autonomie. Ce dernier point est très avantageux pour une utilisation en téléphonie mobile, dans le domaine sans fil ou dans un drone où l'autonomie est un paramètre clé.
La figure 7 présente un exemple d'utilisation possible du dispositif 10 de génération de signaux dans un modulateur Delta. Ce modulateur Delta comprend un sommateur 71, un quantificateur 72, un module 73 de remise en forme des horloges (ou DFF pour *De/ay Flip Flop * selon la terminologie anglo saxone) et un dispositif 10 de génération de signaux analogiques tel que décrit précédemment.
Le signal d'entrée Sin du modulateur Delta est soustrait à la valeur reconstruite de ce signal après quantification par l'intermédiaire d'un sommateur 71. Le signal de sortie 715 dudit sommateur 71 est ensuite quantifié sur N niveaux à l'aide d'un quantificateur 72. Le signal de sortie 725 sur N niveaux est ensuite numérisé à travers un module 73 de remise en forme des horloges afin de synchroniser les différents niveaux par rapport à un signal d'horloge dock.
Une partie du signal 725 de sortie du quantificateur 72 est dirigé vers un dispositif 10 de génération de signaux analogiques afin de reconstruire le signal d'entrée après quantification. A titre d'illustration, la figure 8 présente un exemple de mode de réalisation d'un quantificateur 72 à l'aide de N comparateur 80. Chaque comparateur 80 compare la tension du signal 715 en sortie du sommateur 71 à une tension de référence caractéristique d'un niveau de référence.

Claims (6)

  1. REVENDICATIONS
    1. Dispositif (10) de génération de signaux analogiques comprenant une pompe de courant (12) commandée par un signal numérique de commande (cmd) généré par un module (11) de calcul du code numérique avec mise en forme du bruit, ledit module (11) de calcul du code numérique avec mise en forme du bruit comprenant au moins un quantificateur et recevant en entrée un signal numérique (In) représentatif du signal analogique à générer, ledit dispositif (10) étant caractérisé en ce que ledit module (11) de calcul du code numérique avec mise en forme du bruit comprend un étage (115) de compensation d’une erreur de quantification, et en ce que ladite pompe de courant (12) comprend : - un premier et un deuxième groupes (G1, G2) d’au moins un générateur (51) de courant électrique, chaque générateur (51) du premier groupe (G1) étant le complémentaire d’un générateur (51) du deuxième groupe (G2), deux générateurs (51) complémentaires délivrant des courants d’amplitude opposée - un amplificateur différentiel (55) présentant une impédance d’entrée à prédominance capacitive, - un premier et un deuxième groupes (C1, C2) d’au moins un moyen de commutation (52), le premier groupe (C1) de moyen de commutation (52) dirigeant indépendamment le courant électrique délivré par chaque générateur (51) du premier groupe (G1) d’au moins un générateur de courant électrique soit vers une première entrée (e1), soit vers une deuxième entrée (e2) de l’amplificateur différentiel (55) et le deuxième groupe de moyen de commutation (52) dirigeant indépendamment le courant électrique provenant soit de la première entrée (e1), soit de la deuxième entrée (e2) de l’amplificateur différentiel (55) vers chaque générateur (51) du deuxième groupe (G2) d’au moins un générateur de courant électrique, ledit amplificateur différentiel (55) étant connecté en série entre les deux groupes (C1, C2) de moyen de commutation (52). - le premier groupe (C1) de moyen de commutation (52) étant commandé par le signal de commande (cmd) et le deuxième groupe (C2) de moyen de commutation (52) étant commandé par le signal complémentaire (cmd) dudit signal de commande (cmd).
  2. 2. Dispositif selon la revendication précédente dans lequel la pompe de courant (12) comprend un module de régulation (54) configuré pour réguler la valeur moyenne de l’amplitude de la tension sur l’une des entrées (e1, e2) de l’amplificateur différentiel (55), ledit module de régulation (54) recevant en entrée un signal représentatif de l’amplitude de la tension à ladite entrée de l’amplificateur différentiel (55) ainsi qu’une tension de référence d’amplitude prédéterminée et délivrant en sortie un signal de commande en direction de chaque générateur (51) d’un des deux groupes (G1, G2) de générateur (51) de courant électrique, ledit signal de commande étant configuré pour modifier l’amplitude des courants de sortie des générateurs de façon à compenser l’éventuel déséquilibre entre les amplitudes de courant délivré par les générateurs (51) complémentaires.
  3. 3. Dispositif selon une des revendications précédentes dans lequel ledit dispositif (10) comprend un module de prédistortion (13) en série entre le module (11) de calcul du code numérique avec mise en forme du bruit et la pompe de courant (12), ledit module de prédistortion (13) étant configuré pour générer un signal apte à compenser les non-linéarités de l’amplificateur différentiel (55).
  4. 4. Dispositif selon une des revendications précédente dans lequel ledit dispositif (10) comprend deux groupes (G1, G2) d’au moins deux générateurs (51) de courant électrique et deux groupes (C1, C2) d’au moins deux moyens de commutation (52),
  5. 5. Dispositif selon une des revendications précédentes dans lequel ledit dispositif (10) est intégré sur un même circuit intégré.
  6. 6. Utilisation du dispositif (10) de génération de signaux analogiques selon une des revendications précédentes dans un modulateur Delta.
FR1502229A 2015-10-21 2015-10-21 Dispositif de generation de signaux analogiques et utilisation associee Active FR3042928B1 (fr)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FR1502229A FR3042928B1 (fr) 2015-10-21 2015-10-21 Dispositif de generation de signaux analogiques et utilisation associee
JP2018520418A JP2018533302A (ja) 2015-10-21 2016-10-10 アナログ信号発生装置および関連使用
KR1020187014296A KR20180071342A (ko) 2015-10-21 2016-10-10 아날로그 신호들을 생성하기 위한 디바이스 및 연관된 사용
CN201680060942.6A CN108292915A (zh) 2015-10-21 2016-10-10 用于生成模拟信号的设备及相关应用
EP16778817.3A EP3365974A1 (fr) 2015-10-21 2016-10-10 Dispositif de generation de signaux analogiques et utilisation associée
US15/768,815 US10340942B2 (en) 2015-10-21 2016-10-10 Device for generating analogue signals and associated use
PCT/EP2016/074148 WO2017067804A1 (fr) 2015-10-21 2016-10-10 Dispositif de generation de signaux analogiques et utilisation associee

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1502229A FR3042928B1 (fr) 2015-10-21 2015-10-21 Dispositif de generation de signaux analogiques et utilisation associee

Publications (2)

Publication Number Publication Date
FR3042928A1 true FR3042928A1 (fr) 2017-04-28
FR3042928B1 FR3042928B1 (fr) 2018-11-30

Family

ID=55542708

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1502229A Active FR3042928B1 (fr) 2015-10-21 2015-10-21 Dispositif de generation de signaux analogiques et utilisation associee

Country Status (7)

Country Link
US (1) US10340942B2 (fr)
EP (1) EP3365974A1 (fr)
JP (1) JP2018533302A (fr)
KR (1) KR20180071342A (fr)
CN (1) CN108292915A (fr)
FR (1) FR3042928B1 (fr)
WO (1) WO2017067804A1 (fr)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060145902A1 (en) * 2004-11-17 2006-07-06 Analog Devices, Inc. Method and a digital-to-analog converter for converting a time varying digital input signal

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1301142A (fr) 1961-09-08 1962-08-10 Perfectionnement aux dispositifs d'affichage et similaires
US5977899A (en) * 1997-09-25 1999-11-02 Analog Devices, Inc. Digital-to-analog converter using noise-shaped segmentation
DE10038372C2 (de) * 2000-08-07 2003-03-13 Infineon Technologies Ag Differentieller Digital/Analog-Wandler
US7421037B2 (en) * 2003-11-20 2008-09-02 Nokia Corporation Reconfigurable transmitter with direct digital to RF modulator
US7307568B1 (en) * 2004-11-19 2007-12-11 Analog Devices, Inc. Return-to-hold switching scheme for DAC output stage
EP1966894B1 (fr) * 2005-12-28 2010-02-10 Analog Devices, Inc. Architecture combinant un etage de temps continu et un etage de condensateur commute pour convertisseurs numerique vers analogique et filtres passe-bas
DE102007056732B4 (de) * 2007-11-26 2012-10-25 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Vorrichtung und Verfahren zur effizienten Analog-zu-Digital-Wandlung
US7956782B2 (en) * 2009-06-11 2011-06-07 Honeywell International Inc. Current-mode sigma-delta digital-to-analog converter
US7969340B2 (en) * 2009-07-22 2011-06-28 Mediatek Inc. Noise-shaped segmented digital-to-analog converter
CN101621298A (zh) * 2009-08-03 2010-01-06 和芯微电子(四川)有限公司 一种能提高信噪比的δ-σ调制器
US7986255B2 (en) * 2009-11-24 2011-07-26 Nxp B.V. High resolution overlapping bit segmented DAC
US8519877B1 (en) * 2012-03-28 2013-08-27 Texas Instruments Incorporated Low noise and low power arrangement for playing audio signals
FR3005815B1 (fr) 2013-05-17 2019-09-20 Thales Systeme de generation d'un signal analogique
CN104980159B (zh) * 2015-06-29 2017-11-28 清华大学深圳研究生院 一种基于电荷泵和压控振荡器的过采样模数转换器
US9397676B1 (en) * 2015-09-29 2016-07-19 Analog Devices, Inc. Low power switching techniques for digital-to-analog converters

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060145902A1 (en) * 2004-11-17 2006-07-06 Analog Devices, Inc. Method and a digital-to-analog converter for converting a time varying digital input signal

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JERRY D GIBSON: "Adaptive Prediction in Speech Differential Encoding Systems", PROCEEDINGS OF THE IEEE., vol. 68, no. 4, 1 April 1980 (1980-04-01), US, pages 488 - 525, XP055285451, ISSN: 0018-9219, DOI: 10.1109/PROC.1980.11676 *
STUART K TEWKSBURY ET AL: "Oversampled, linear predictive and noise-shaping coders of order N > 1", IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS, vol. 25, no. 7, 1 July 1978 (1978-07-01), US, pages 436 - 447, XP055286242, ISSN: 0098-4094, DOI: 10.1109/TCS.1978.1084499 *
VEYRAC YOAN ET AL: "The Riemann pump: A concurrent transmitter in GaN technology", 2014 21ST IEEE INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS AND SYSTEMS (ICECS), IEEE, 7 December 2014 (2014-12-07), pages 594 - 597, XP032740100, DOI: 10.1109/ICECS.2014.7050055 *

Also Published As

Publication number Publication date
US20180287627A1 (en) 2018-10-04
JP2018533302A (ja) 2018-11-08
EP3365974A1 (fr) 2018-08-29
FR3042928B1 (fr) 2018-11-30
CN108292915A (zh) 2018-07-17
WO2017067804A1 (fr) 2017-04-27
KR20180071342A (ko) 2018-06-27
US10340942B2 (en) 2019-07-02

Similar Documents

Publication Publication Date Title
US8742970B2 (en) Analogue-to-digital converter
US8570201B2 (en) Direct feedback for continuous-time oversampled converters
US20050062526A1 (en) High-efficiency amplifier, converter and methods
US5896101A (en) Wide dynamic range delta sigma A/D converter
JP2010526496A (ja) 積分回路への直接出力接続のある内部安定器経路を持つデルタシグマ変調を使用した信号処理システム
JPS62269423A (ja) アナログ・デイジタル変換器のデルタ・シグマ変調回路
JP2009540716A (ja) シグマデルタ変調器
EP3843277A1 (fr) Dispositif de conversion analogique-numérique comprenant deux étages cascadés de conversion analogique-numérique avec registre à approximations successives et mise en forme du bruit, et capteur électronique associé
EP0278534B1 (fr) Déphaseur large bande
FR3085240A1 (fr) Correction d'erreurs d'appariement dans un modulateur delta-sigma multi-bit
US20120280843A1 (en) Broadband delta-sigma adc modulator loop with delay compensation
US9979411B1 (en) Delta sigma ADC with output tracking for linearity
FR2791490A1 (fr) Dispositif de conversion analogique/numerique a non-linearite differentielle constante
EP2997657B1 (fr) Systeme de generation d'un signal analogique
US6927720B2 (en) Analog signal outputting circuit and multi-level delta-sigma modulator employing the analog signal outputting circuit
EP3048730B1 (fr) Dispositif de synthèse de fréquence à boucle de rétroaction
WO2016131990A1 (fr) Convertisseur sigma-delta a haute linearite
FR3042928A1 (fr) Dispositif de generation de signaux analogiques et utilisation associee
EP3276833A1 (fr) Convertisseur sigma-delta à haute linéarité
Chang et al. A 4MHz BW 69dB SNDR continuous-time delta-sigma modulator with reduced sensitivity to clock jitter
US20230421167A1 (en) Noise shaper variable quantizer
CA2343424A1 (fr) Synthetiseur fractionnaire comportant une compensation de la gigue de phase
JP7118867B2 (ja) Ad変換装置及びそれを備えたミリ波レーダシステム
FR3060912A1 (fr) Dispositif de generation d'un signal numerique module et systeme de generation d'un signal analogique module
EP3276834B1 (fr) Modulateur sigma-delta à étages de mise en forme de bruit multiples

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20170428

PLFP Fee payment

Year of fee payment: 3

PLFP Fee payment

Year of fee payment: 4

PLFP Fee payment

Year of fee payment: 5

PLFP Fee payment

Year of fee payment: 6

PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 8