FR3033411A1 - - Google Patents

Download PDF

Info

Publication number
FR3033411A1
FR3033411A1 FR1551865A FR1551865A FR3033411A1 FR 3033411 A1 FR3033411 A1 FR 3033411A1 FR 1551865 A FR1551865 A FR 1551865A FR 1551865 A FR1551865 A FR 1551865A FR 3033411 A1 FR3033411 A1 FR 3033411A1
Authority
FR
France
Prior art keywords
signal
duration
tcount
tref
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR1551865A
Other languages
English (en)
Inventor
Margaux Vigier
Bertrand Dupont
Arnaud Peizerat
Jean-Pierre Rostaing
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat a lEnergie Atomique CEA, Commissariat a lEnergie Atomique et aux Energies Alternatives CEA filed Critical Commissariat a lEnergie Atomique CEA
Priority to FR1551865A priority Critical patent/FR3033411A1/fr
Priority to EP16158796.9A priority patent/EP3065294B1/fr
Priority to US15/061,586 priority patent/US9667897B2/en
Publication of FR3033411A1 publication Critical patent/FR3033411A1/fr
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/745Circuitry for generating timing or clock signals
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/02Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
    • G01R23/10Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage by converting frequency into a train of pulses, which are then counted, i.e. converting the signal into a square wave
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/65Noise processing, e.g. detecting, correcting, reducing or removing noise applied to reset noise, e.g. KTC noise related to CMOS structures by techniques other than CDS
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • H04N5/33Transforming infrared radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

L'invention concerne un dispositif de détection comportant : un réseau de pixels, chaque pixel comprenant un capteur et générant un signal d'oscillation (S) ; et un circuit de détection de fréquence (206, 208, 210) pour détecter la fréquence du signal de sortie oscillant d'un ou plusieurs des pixels, le circuit de détection de fréquence comprenant : un circuit de génération de fenêtre (208) adapté à générer au moins un signal de sortie (WIN_SEN) indiquant les instants de début et de fin d'une première durée (TWINDOW) correspondant à une pluralité de périodes du signal de sortie oscillant ; et un ou plusieurs compteurs (210) adaptés à recevoir au moins un signal de référence (TCOUNT, TREAD) indiquant les instants de début et de fin d'une durée de référence (TREF), et à quantifier une différence entre la première durée et la durée de référence.

Description

B13391FR - DD15196ST 1 PROCEDE ET CIRCUIT POUR LA LECTURE D'UN RESEAU D'OSCILLATEURS Domaine La présente description concerne le domaine des dispositifs de détection basés sur des oscillateurs, et en particulier un procédé et un circuit pour lire un réseau d'oscillateurs. Art antérieur On a déjà proposé des oscillateurs MEMS (système micro-électromécanique) capables de fonctionner conute dispositifs de détection, la fréquence d'oscillation de l'oscillateur dépendant d'une ou plusieurs conditions de l'environnement. Un réseau d'oscillateurs MEMS de cette sorte peut être utilisé pour générer une image d'une scène, et les données provenant du réseau sont lues en détectant la fréquence d'un signal de sortie de chaque oscillateur du réseau. Une solution pour détecter la fréquence du signal de sortie d'un oscillateur MEMS serait de compter dans chaque pixel un nombre donné de périodes du signal de sortie, et de mesurer avec précision dans chaque pixel la durée de ces périodes en utilisant un autre compteur. Cependant, pour obtenir une mesure précise de la fréquence d'oscillation, le nombre de périodes devrait être relativement élevé et l'autre compteur devrait 3033411 B13391FR - DD15196ST 2 fonctionner à de nombreuse fois la fréquence du signal d'oscillation, ce qui signifie qu'un compteur relativement grand serait nécessaire dans chaque pixel, ce qui conduirait à une surface de puce élevée.
5 Une autre difficulté dans un réseau d'oscillateurs MEMS est de compenser les variations de température et la dispersion entre les pixels, ce qui peut ajouter du bruit aux données de sortie du réseau. On a donc besoin dans la technique d'un circuit et d'un 10 procédé de lecture d'un réseau d'oscillateurs apportant une amélioration par rapport aux solutions existantes en termes de surface de puce, de consommation d'énergie et/ou de qualité d'image. Résumé 15 Un objet de modes de réalisation de la présente invention est de résoudre au moins partiellement un ou plusieurs besoins de l'art intérieur. Selon un aspect, on prévoit un dispositif de détection comprenant : un réseau de pixels, chaque pixel comprenant un 20 capteur et générant un signal d'oscillation ; et un circuit de détection de fréquence pour détecter la fréquence du signal d'oscillation de sortie d'un ou plusieurs des pixels, le circuit de détection de fréquence comprenant : un circuit de génération de fenêtre adapté à générer au moins un signal de sortie indiquant les instants de début et de fin d'une première durée correspondant à une pluralité de périodes du signal de sortie oscillant ; et un ou plusieurs compteurs adaptés à recevoir au moins un signal de référence indiquant les instants de début et de fin d'une durée de référence, et à quantifier une différence entre la première durée et la durée de référence. Selon un mode de réalisation, chacun des instants de début et de fin de la première durée et de la durée de référence est indiqué par un front de signal. Selon un mode de réalisation, lesdits un ou plusieurs compteurs sont adaptés à quantifier une première différence entre 3033411 B13391R - DD15196ST 3 le début de la première durée et le début de la durée de référence et une deuxième différence entre la fin de la première durée et la fin de la durée de référence. Selon un mode de réalisation, lesdits un ou plusieurs 5 compteurs sont adaptés : à quantifier la première différence en incrémentant ou en décrémentant une valeur de compte sur la base de la position temporelle respective du début de la première durée et du début de la durée de référence ; et à quantifier la deuxième différence en incrémentant ou en décrémentant une valeur de compte 10 sur la base de la position temporelle respective de la fin de la première durée et de la fin de la durée de référence. Selon un mode de réalisation, chaque pixel est adapté à recevoir un signal de synchronisation indiquant l'instant de début de la durée de référence, l'instant de début de la première durée 15 étant déclenché par le premier front du signal d'oscillation après que le signal de synchronisation a été activé. Selon un mode de réalisation, le dispositif de détection comprend en outre un circuit de commande adapté à générer le signal de synchronisation sur la base d'un pixel de référence 20 écranté vis-à-vis de la scène image. Selon un mode de réalisation, chaque pixel comprend un premier compteur adapté à fournir une première valeur de compte représentant un intervalle de temps entre les instants de début de la durée de référence et de la première durée ; le réseau de 25 pixels comprend en outre un ou plusieurs deuxièmes compteurs adaptés à recevoir le signal de sortie provenant d'au moins l'un des pixels et à générer une deuxième valeur de compte représentant un intervalle de temps entre les instants de fin de la durée de référence et de la première durée.
30 Selon un mode de réalisation, chaque pixel comprend en outre un circuit de retard adapté à décaler la position temporelle du signal de synchronisation pour ajuster l'instant de début de la durée de référence. Selon un mode de réalisation, le circuit de retard 35 comprend une mémoire mémorisant un ou plusieurs bits de données 3033411 B13391tR - DD15196ST 4 indiquant l'ajustement à faire à l'instant de début de la durée de référence. Selon un mode de réalisation, le dispositif de détection comprend en outre un circuit de traitement adapté à traiter les 5 différences quantifiées entre la première durée et la durée de référence pour une pluralité desdits pixels, et à ajuster l'instant de début du signal de synchronisation pour la pluralité de pixels sur la base des différences quantifiées. Selon un mode de réalisation, le circuit de traitement 10 est adapté à ajuster l'instant de début du signal de synchronisation de telle sorte qu'une certaine proportion des différences quantifiées tombe dans une certaine plage. Selon un autre aspect, on prévoit un procédé de lecture d'un réseau de pixels, chaque pixel comprenant un capteur et 15 générant un signal de sortie oscillant, le procédé comprenant la détection de la fréquence du signal d'oscillation de sortie d'un ou plusieurs des pixels : en générant un premier signal indiquant les instants de début et de fin d'une première durée correspondant à une pluralité de périodes du signal de sortie oscillant ; en 20 recevant, par un ou plusieurs compteurs, au moins un signal de référence indiquant les instants de début et de fin d'une durée de référence ; et en quantifiant par lesdits un ou plusieurs compteurs une différence entre la première durée et la durée de référence.
25 Selon un mode de réalisation, le procédé comprend en outre la réception par chaque pixel d'un signal de synchronisation indiquant l'instant de début de la durée de référence. Selon un mode de réalisation, l'instant de début de la première durée est déclenché par un premier front du signal de 30 sortie oscillant après que le signal de synchronisation a été activé. Selon un mode de réalisation, lesdits un ou plusieurs compteurs sont adaptés à quantifier une première différence entre le début de la première durée et le début de la durée de référence 3033411 B13391FR - DD15196ST 5 et une deuxième différence entre la fin de la première durée et la fin de la durée de référence. Brève description des dessins Les caractéristiques et avantages susmentionnés, et 5 d'autres, apparaitront clairement avec la description détaillée suivante de modes de réalisation, donnée à titre d'illustration et non de limitation, en référence aux dessins joints dans lesquels : la figure 1 illustre schématiquement un oscillateur MEMS 10 selon un exemple de réalisation de la présente description ; la figure 2 illustre schématiquement un dispositif de détection comprenant un oscillateur MEMS selon un mode de réalisation de la présente description ; la figure 3A est un chronogramme représentant des 15 exemples de signaux dans le dispositif de détection de la figure 2 ; la figure 3B illustre schématiquement un générateur de fenêtre du dispositif de détection de la figure 2 plus en détail selon un exemple de réalisation ; 20 la figure 4 illustre schématiquement un dispositif de détection comprenant un réseau de pixels comprenant chacun un oscillateur MEMS selon un mode de réalisation de la présente invention ; la figure 5 est un organigramme représentant des étapes 25 dans un procédé de détection de la fréquence d'un signal d'oscillation selon un mode de réalisation de la présente description ; la figure 6 illustre schématiquement un dispositif de détection comprenant un réseau de pixels comprenant chacun un 30 oscillateur MEMS selon un autre mode de réalisation de la présente description ; la figure 7 est un chronogramme représentant des exemples de signaux dans le dispositif de détection de la figure 7 ; 3033411 B13391FR - DD15196ST 6 la figure 8A illustre schématiquement un circuit de compensation de température de substrat de la figure 6 plus en détail selon un exemple de réalisation ; la figure 8B est un chronogramme représentant des 5 exemples de signaux dans le circuit de la figure 8A ; la figure 9A illustre schématiquement une rangée de pixels du réseau de la figure 4 ou 6 selon un mode de réalisation de la présente description ; la figure 9B illustre un circuit de retard de la figure 10 9A plus en détail selon un mode de réalisation de la présente description ; la figure 9C est un chronogramme représentant des signaux dans les circuits des figures 9A et 9B selon un exemple de réalisation ; et 15 les figures 10A et 10B sont des histogrammes repré- sentant des exemples de la distribution de valeurs de pixels dans le dispositif de détection de la figure 6. Description détaillée Il apparaitra clairement à l'homme de l'art que les 20 procédés et circuits décrits ici pourraient être appliqués à tout type de capteur générant un signal de sortie ayant une fréquence d'oscillation qui est fonction d'une ou plusieurs conditions d'environnement, comme le niveau de rayonnement infrarouge. Dans certains modes de réalisation, le capteur est un oscillateur.
25 Cependant, dans des variantes de réalisation, un capteur dans chaque pixel peut générer un niveau de courant ou de tension en fonction de la condition d'environnement, et un autre circuit de chaque pixel peut générer le signal de sortie oscillant à une fréquence basée sur le niveau de courant ou de tension.
30 En outre, bien qu'on ait décrit ici des modes de réalisation dans lesquels les pixels du dispositif de détection ont des dimensions telles qu'elles rentrent dans la catégorie des MEMS, il apparaîtra clairement à l'homme de l'art que les procédés et circuits décrits ici pourraient être appliqués à des pixels de 3033411 B13391FR - DD15196ST 7 tailles différentes, comme les tailles NEMS (systèmes nano- électromécaniques). La figure 1 illustre schématiquement un exemple d'oscillateur MEMS 100.
5 L'oscillateur MEMS 100 comprend une poutre 102, ayant l'une de ses extrémités, ou les deux, fixées à un support. La poutre 102 a un certain degré d'élasticité, et un élément d'excitation 104 est par exemple adapté à exciter de façon électrostatique la poutre 102 afin qu'elle résonne. Un capteur 10 106 détecte le déplacement de la poutre 102. Le signal détecté par le capteur 106 est par exemple amplifié par un amplificateur (AMP) 108 pour générer un signal S. Ce signal S est aussi par exemple soumis à un déphasage par un déphaseur 110 avant d'être fourni comme signal d'entrée à l'élément d'excitation 104.
15 Comme cela est représenté par des flèches 112 en figure 1, la poutre 102 reçoit un rayonnement, conque un rayonnement infrarouge, provenant d'une scène, qui provoque par exemple une modification dans la fréquence d'oscillation de la poutre résonnante 102. Ainsi, en détectant la fréquence d'oscillation du 20 signal S, le niveau du rayonnement dans la scène peut être détecté. La figure 2 illustre un dispositif de détection 200 comprenant un oscillateur MEMS (MEMS) 202, qui est par exemple l'oscillateur 100 de la figure 1, et qui constitue par exemple un pixel d'un réseau d'oscillateurs MEMS (non illustré en figure 2).
25 Le pixel a par exemple une longueur et/ou une largeur comprises entre 5 et 50 pin, bien que d'autres dimensions soient possibles. Le dispositif de détection 200 comprend aussi un circuit de détection de fréquence pour détecter la fréquence du signal d'oscillation S de l'oscillateur MEMS 202. Le circuit de détection 30 de fréquence comprend par exemple un bloc de traitement de signal 204, un compteur (COUNTER) 206, un circuit de génération de fenêtre (WIN GEN) 208 et un circuit compteur (COUNTER) 210. Le bloc de traitement de signal 204 comprend par exemple un circuit de mise en forme pour convertir le signal de sortie 3033411 B13391FR - DD15196ST 8 oscillant S de l'oscillateur MEMS 202 en un signal PIXEL_SEN ayant la forme d'une onde carrée. Le compteur 206 reçoit le signal PIXEL SEN et un signal de synchronisation TCOUNT. Le signal TCOUNT contrôle le moment où 5 le compteur est déclenché pour démarrer le comptage de fronts du signal PIXEL_SEN. En particulier, lorsque le signal TCOUNT est activé, le compteur 206 fournit une valeur COUNT. Le compteur est capable de compter au moins N fronts significatifs, par exemple des fronts montants, du signal PIXEL_SEN. Le nombre N est par 10 exemple un entier supérieur ou égal à 2, et dans certains modes de réalisation est égal à au moins 50. Dans un mode de réalisation, N est égal à la limite de comptage du compteur 206. Dans ce mode de réalisation, le signal de synchronisation TCOUNT est connecté à une entrée de réinitialisation (RST) du compteur 206. Lorsque 15 le signal de synchronisation TCOUNT est bas, la sortie du compteur est maintenue à une valeur de réinitialisation, correspondant à un niveau bas "0", et lorsque TCOUNT est haut, la sortie du compteur fournit une valeur COUNT qui est incrémentée sur chaque nouveau front significatif du signal PIXEL_SEN.
20 Le circuit de génération de fenêtre 208 reçoit la valeur COUNT du compteur 206 et génère un signal WIN SEN indiquant une fenêtre temporelle TwINEow correspondant à la durée des N-1 périodes du signal PIXEL_SEN. En particulier, la durée TWINDOW est égale (N-1) TSEN, où TSEN est la période moyenne du signal 25 d'oscillation PIXEL SEN sur les N-1 périodes. Le circuit compteur 210 reçoit le signal WIN_SEN provenant du circuit 208, et comprend un ou plusieurs compteurs cadencés par un signal d'horloge TECH. La fréquence FECH du signal TECH, le nombre (N-1) de périodes comptées et la fréquence du 30 signal d'oscillation PIXEL SEN définissent la précision Af autour d'une fréquence moyenne f de fréquences pixel avec laquelle la fréquence du signal d'oscillation peut être détectée. Pour respecter le théorème de Shannon, la fréquence FECH vérifie par exemple la relation suivante : 2*f 2 35 FECH > (N-1)*Af 3033411 B13391FR - DD15196ST 9 Dans certains modes de réalisation, la fréquence du signal d'horloge TECH est au moins dix fois la fréquence d'oscillation moyenne des pixels du réseau à la température 5 ambiante et est par exemple dans la plage de 10 MHz à 10 GHz. Le circuit compteur 210 reçoit aussi par exemple un ou plusieurs signaux de référence REF indiquant l'instant de début et l'instant de fin d'une durée de référence TREF. Comme on va le décrire plus en détail ci-après, la durée de référence TREF peut 10 correspondre à une période de temps fixe ou peut être modifiée par un pixel de référence. Le circuit compteur 210 fournit en sortie une valeur de compte OUT en fonction de la durée TWINDOW des N-1 périodes du signal d'oscillation PIXEL SEN. Cependant, plutôt que de compter 15 pendant la durée TWINDOW, le circuit compteur 210 détermine par exemple une différence de durée entre TWINDOW et la durée de référence TREF. Dans certains modes de réalisation, comme dans le dispositif de la figure 4 décrit ci-après, le compteur 210 est 20 entièrement mis en oeuvre dans chaque pixel du réseau. Dans des variantes de réalisation, connue dans le dispositif de la figure 6 décrit ci-après, le circuit compteur 210 est partiellement mis en oeuvre à l'extérieur des pixels, par exemple au pied de chaque colonne du réseau de pixels.
25 La figure 3A est un chronogramme représentant des exemples des signaux TCOUNT, PIXEL_SEN et WIN_SEN dans le circuit de la figure 2, ainsi que des exemples des différences de temps détectées par le circuit compteur 210 afin d'évaluer la différence entre les durées TWINDOW et TREF.
30 Le signal TCOUNT est par exemple initialement bas, et fait une transition vers un état logique haut pour déclencher le compteur 206 pour démarrer le comptage de N fronts significatifs du signal PIXEL_SEN. Un exemple du signal d'onde carrée PIXEL_SEN est illustré, et la durée TWINDOW des N-1 périodes de PIXEL_SEN 35 commence par exemple au premier front montant de PIXEL_SEN après 3033411 B13391FR - DD15196ST 10 le front montant de TCOUNT, et peu après cela le signal WIN_SEN passe à l'état haut. Le signal WIN_SEN passe à l'état bas à la fin de la durée TWINDOW peu de temps après le N-ième front montant du signal PIXEL_SEN.
5 Le circuit compteur 210 quantifie par exemple deux différences de temps : une différence de temps entre les instants de début de TWINDOW et TREF ; et une différence de temps entre les instants de fin de TWINDOW et TREF. La différence de durée entre TWINDOW et TREF est supposée, dans les exemples suivants, 10 être négative si TWINDOW est plus long que TREF, et positive si TWINDOW est plus court que TREF, mais cela pourrait être l'inverse. En d'autres termes, la première différence (entre les instants de début) va être comptée de façon positive si TREF commence avant TWINDOW et comptée de façon négative si TWINDOW 15 commence avant TREF. De façon similaire, la deuxième différence (entre les instants de fin) va être comptée positivement si TREF se termine après TWINDOW et comptée négativement si TWINDOW se termine après TREF. Dans le cas, non représenté, où les première et deuxième différences sont comptées de façon différente, c'est 20 à dire l'une positivement et l'autre négativement, le compteur 210 est par exemple capable d'incrémenter et de décrémenter la valeur COUNT pour obtenir la différence de temps globale correcte entre TWINDOW et TREF. Dans un exemple 302 en figure 3A. des périodes de comptage 25 du circuit de comptage 210, un instant de début T REF START de TREF survient avant le début de TWINDOW, et pendant l'intervalle 304 le circuit compteur 210 génère par exemple une première valeur de compte positive. Un instant de fin TREF_ END de TREF survient après la fin de TWINDOW, et pendant l'intervalle 306 le circuit compteur 30 210 génère par exemple une deuxième valeur de compte positive en incrémentant la première valeur de compte positive sur chique front significatif du signal d'horloge TECH- Le circuit compteur 210 fournit par exemple la deuxième valeur de compte en tant que valeur de sortie OUT du pixel.
3033411 B13391FR - DD15196ST 11 Dans un autre exemple 308 en figure 3A des périodes de comptage du circuit de comptage 210, l'instant de début T REF START de TREF survient après le début de TWINDOW, et pendant l'intervalle 310, le circuit compteur 210 génère par exemple une 5 première valeur de compte négative. L'instant de fin T REF END de TREF survient avant à la fin de TWINDOW, et ainsi pendant l'intervalle 312 le compteur 210 génère par exemple une deuxième valeur de compte négative en décrémentant la première valeur de compte négative sur chaque front significatif du signal d'horloge 10 TECH- Le circuit compteur 210 fournit par exemple la deuxième valeur de compte en tant que valeur de sortie OUT du pixel. On notera que dans l'exemple 308, puisque la première et la deuxième valeur de compte sont toutes les deux négatives, il est possible d'utiliser un compteur classique, qui incrémente COUNT à partir 15 de 0. Plus généralement, lorsque le signe des première et deuxième valeurs de compte est toujours le même, il n'est pas nécessaire de mémoriser le signe de COUNT. La figure 3B illustre schématiquement le circuit de génération de fenêtre 208 de la figure 2 plus en détail selon un 20 mode de réalisation. Le circuit 208 comprend des blocs logiques 320 et 322, qui reçoivent le signal de comptage COUNT provenant du compteur 206. Le bloc logique 320 active un signal START sur sa sortie lorsque la valeur de compte est à 1, en d'autres termes lorsque le début du comptage a été déclenché. Le bloc logique 322 25 active un signal END sur sa sortie lorsque la valeur de compte est à N, en d'autres termes lorsque les N fronts significatifs du signal PIXEL_SEN ou PIXEL_REF se sont écoulés. Les signaux START et END sont fournis en tant qu'entrée de mise à 1 (S) et de remise à 0 (R) respectivement, à une bascule SR 424 ayant une sortie Q 30 qui sera activée à l'état haut lorsque le signal START est activé puis ramenée à l'état bas lorsque le signal END est activé. La figure 4 illustre schématiquement un dispositif de détection 400 selon un exemple dans lequel il comprend un réseau de pixels 402 agencé en J colonnes et M rangées, où J et M sont 35 des entiers positifs quelconques. Dans l'exemple de la figure 4, 3033411 B13391FR - DD15196ST 12 le réseau a un fonctionnement à obturateur en rouleau dans lequel le réseau est lu rangée par rangée. Des pixels 402 dans les rangées 1 à M reçoivent par conséquent respectivement des signaux TCOUNT _L1 à TCOUNT LM, qui sont décalés entre eux dans le temps.
5 Toutefois, il apparaîtra clairement à l'homme de l'art que dans des variantes de réalisation le réseau pourrait avoir un fonctionnement à obturateur global dans lequel tous les pixels 402 reçoivent le même signal TCOUNT. Chacun des pixels reçoit aussi par exemple le signal d'horloge TECH- En outre, les pixels 10 402 dans les rangés 1 à M respectivement reçoivent des signaux temporels de phases de lecture TREAD_Ll à TREAD_LM générés par le circuit de commande 404. Ces signaux assurent par exemple une sélection de rangée grâce par exemple à un transistor agissant comme le commutateur 211 de la figure 2 à la sortie de chaque 15 pixel. Chaque pixel 402 est par exemple identique au pixel 200 de la figure 2, excepté que le signal TCOUNT de la figure 2 est remplacé dans les pixels 402 par l'un correspondant des signaux TCOUNT _L1 à TCOUNT LM, et le signal REF de la figure 2 est fourni 20 par le signal correspondant TCOUNT_Ll à TCOUNT_LM. Le bloc de commande 404 génère par exemple les signaux TCOUNT Ll à TCOUNT LM sur la base d'un signal de synchronisation global TCOUNT. Chaque pixel 402 comprend le circuit compteur 210 de la 25 figure 2, et la sortie de ce compteur fournit la sortie de chaque pixel. Comme cela est illustré en figure 4, les lignes de sortie de chaque colonne 1 à J sont couplées, par l'intermédiaire de lignes de colonne respectives Cl à CJ, à un circuit de sortie 408 au pied des colonnes, qui fournit une image de sortie I du réseau 30 de pixels. La figure 5 est un organigramme illustrant un exemple d'étapes de procédé pour détecter la fréquence d'un signal d'oscillation dans le dispositif de détection de la figure 4. Ce procédé est par exemple mis en oeuvre par le circuit de chaque 3033411 B13391.bu - DD15196ST 13 pixel 402. En outre, dans cet exemple on considère que nous sommes dans le cas 302 décrit précédemment et illustré en figure 3A. A partir d'un point de départ 500, une opération 501 implique par exemple de déterminer si le signal TCOUNT_Li a été 5 activé, où i est la rangée correspondante 1 à M. Si oui, l'opération suivante est l'opération 502. Si non, l'opération 501 est répétée jusqu'à ce que cette condition devienne vraie. Dans l'opération 502, un compte positif est démarré, en utilisant par exemple le circuit compteur 210 de la figure 2.
10 Dans une opération suivante 503, on détermine si le signal WIN_SEN est activé. Si oui, l'opération suivante est l'opération 504. Si non, l'opération 503 est répétée jusqu'à ce que cette condition devienne vraie. Dans l'opération 504, le compte démarré dans l'opération 15 502 est stoppé, ce qui résulte par exemple du fait que le signal d'entrée WIN SEN du compteur 210 de la figure 2 passe à l'état haut. Dans une opération suivante 505, on détermine si le signal WIN_SEN est désactivé. Si oui, l'opération suivante est 20 l'opération 506. Si non, l'opération 505 est répétée jusqu'à ce que cette condition devienne vraie. Dans l'opération 506, le compte est redémarré, par exemple par le circuit compteur 210 de la figure 2 continuant à compter à partir de la valeur qu'il a atteint entre les opérations 25 502 et 504. Dans une opération suivante 507, on détermine si le signal TCOUNT_Li est désactivé. Si oui, l'opération suivante est l'opération 508. Si non, l'opération 507 est répétée jusqu'à ce que cette condition devienne vraie.
30 Dans l'opération 508, le compte est arrêté. En particulier, le circuit compteur 210 de la figure 2 est par exemple-stoppé par le fait que le signal TCOUNT_Li passe à l'état bas. La valeur de compte qui a été atteinte fournit le signal de sortie OUT du pixel.
3033411 B13391FR - DD15196ST 14 La figure 6 illustre un dispositif de détection 600 selon une variante de réalisation par rapport à celui de la figure 4. Le dispositif 600 de la figure 6 comprend un réseau de pixels 602, chaque pixel comportant un circuit similaire à celui de la 5 figure 2 décrit précédemment, excepté qu'au moins une partie du circuit compteur 210 de chaque pixel est mise en oeuvre au pied de chaque colonne. Les pixels 602 de la figure 6 sont par exemple disposés en J colonnes et M rangées, ou J et M sont des entiers quelconques.
10 Chacun des pixels 602 reçoit par exemple le signal de synchronisation TEcH. Dans l'exemple de la figure 6, le réseau fonctionne en mode obturateur à rouleau, les pixels 602 des rangés 1 à M recevant respectivement des signaux TCOUNT_Ll à TCOUNT_LM générés par un circuit de commande 604. En outre, les pixels 602 15 des rangés 1 à M reçoivent respectivement des signaux de synchronisation de phase de lecture TREAD Ll à TREAD LM aussi générés par le circuit de commande 604, permettant la sélection de rangée des lignes 1 à M. Le circuit de commande 604 génère par exemple les 20 signaux TCOUNT_Ll à TCOUNT_LM sur la base d'un signal d'horloge maître M CLK et d'un signal de synchronisation TCOUNT C. Le signal de commande 604 reçoit aussi par exemple le signal TECH- Dans le mode de réalisation de la figure 6, les signaux de synchronisation TCOUNT_Ll à TCOUNT_LM indiquent le début de la 25 durée de référence TREF pour chaque pixel 602, et chaque pixel comprend un compteur pour quantifier la différence de temps entre le début de la durée de référence TREF et le début de la durée TWINDOW correspondante. La différence entre la fin de la durée de référence TREF 30 et la fin de la durée TWINDOW est quantifiée pour chaque pixel par un circuit de sortie 606 au pied des colonnes. Par exemple, comme cela est illustré en figure 6, les pixels 602 de chaque colonne 1 à J fournissent une valeur de compte CT1 1 à CT1 J sur des bus de lignes de colonne correspondants BUS Cl à BUS CJ 35 respectivement. En outre, les pixels 602 de chaque colonne 1 à J 3033411 B13391FR - DD15196ST 15 fournissent des signaux basés sur le signal WIN_SEN de chaque pixel sur des bus de lignes de colonne correspondants BUS WS_C1 à BUS WS _CJ. Le circuit de sortie 606 comprend par exemple des 5 compteurs 608_1 à 608_J associés respectivement aux colonnes 1 à J et cadencés par le signal TEcH. Comme on va l'expliquer plus en détail ci-après, chacun des compteurs 608_1 à 608_J quantifie par exemple la différence entre le front descendant du signal WIN_SEN correspondant et la fin d'une phase de lecture associée à la 10 rangée en cours de lecture. Les valeurs de compte résultantes CT2 1 à CT2 J provenant des compteurs 608_1 à 608_J sont fournies à un circuit de traitement 610 qui fournit par exemple une image I sur la base des valeurs capturées. Le signal TCOUNT_C fourni au circuit de commande 604 est 15 par exemple généré par un circuit de compensation de température 612 sur la base d'un signal de synchronisation TCOUNT fourni par un circuit de génération de signaux de synchronisation 614. Deux modes de réalisation possibles différents du circuit de compensation de température 612 sont décrits dans la suite 20 respectivement en relation avec les figures 8A/8B et les figures 10A/10B. Le circuit de génération de signaux de synchronisation 614 génère par exemple les signaux TCOUNT et TECH sur la base du signal d'horloge maître MCLK. Un circuit de compensation de procédé de fabrication 618 25 lié au circuit de sortie 606 et au réseau de pixels 602 peut aussi être utilisé. Un mode de réalisation possible d'un tel circuit de compensation de procédé de fabrication 618 est décrit plus en détail ci-après en relation avec la figure 9B. La figure 7 est un chronogramme illustrant des exemples 30 du signal TCOUNT_Li, du signal WIN_SEN (i, j), du signal TREAD Li et du signal BUS WS _Cj, pour un pixel dans la rangée i et la colonne j du réseau de la figure 6, et du signal BUSWS_C(j+1) pour un pixel dans la rangée i et la colonne j+1 du réseau. Comme cela est illustré, le signal TCOUNT Li a par 35 exemple un front montant 702 déclenchant, peu de temps après, un 3033411 B13391FR - DD15196ST 16 front montant 704 du signal WIN_SEN (i, j). Le signal TREAD_Li passe par exemple à l'état haut pendant une période de lecture associée à la rangée i du réseau. Le signal BUS WS _CJ a par exemple un front montant déclenché par un front montant 706 du signal 5 TREAD Li, et un front descendant 708 déclenché par le front descendant du signal WIN_SEN(i, j). La durée de l'impulsion haute du signal BUS WS_Cj est ainsi fonction de la durée de TwINDow pour le pixel i, j. Le signal BUS WS_C (j+1) a par exemple un front montant 10 déclenché par le front montant 706 du signal TREAD_Li, et un front descendant 710 déclenché par un front descendant du signal WIN_SEN (i, j+1) (non illustré en figure 7). La durée de l'impulsion haute du signal BUS WS_C(j+1) est ainsi fonction de la durée de TWINDOW pour le pixel i, j+1.
15 Le signal WIN_SEN pour chaque pixel de la rangée i a un front descendant qui tombe dans la période de lecture READi associée à la rangée i du réseau, de sorte que le positionnement temporel du front descendant peut être capturé par l'un correspondant des compteurs 608_1 à 608_J en bas des colonnes.
20 La durée de référence TREF peut être définie de différente façon. Dans l'exemple précédent, on a considéré que la durée de référence TREF correspond au temps pendant lequel le signal TCOUNT Li est haut, à partir du front montant 702 jusqu'au front descendant 712, ce dernier correspondant à la fin de la 25 période de lecture READi. Dans ce cas, les compteurs 608_1 à 608_J en bas des colonnes vont compter dans le sens positif, à partir du front descendant du signal WIN_SEN(I, j) et du front descendant du signal TCOUNT_Li. Pour une rangée sélectionnée, les valeurs de compte CT2__1 à CT2_J fournies par chaque compteur 608_1 à 608_J 30 sont par exemple respectivement ajoutées aux valeurs de compte CT1 1 à CT1 J fournies par les pixels pour obtenir des valeurs de compte totales CT_1 à CT_J pour la rangée sélectionnée. Toutes les valeurs de compte totales obtenues pour toutes les rangées vont constituer une image I.
3033411 B13391FR - DD15196ST 17 Dans certains cas, la plage de temps potentielle dans laquelle la fin de la durée TwINDow tombe peut être plus longue que le créneau temporel de lecture souhaité. Dans un tel cas, le circuit de sortie 606 peut comprendre plus qu'un seul compteur 5 par colonne, de sorte que le créneau temporel de lecture pour chaque rangée du réseau de pixels peut être allongé. En plus ou à la place, une ou plusieurs des techniques qui vont maintenant être décrites en référence aux figures 8A, 8B, 9A, 9B, 9C, 10A et 10B peuvent être utilisées.
10 La figure 8A illustre un exemple du circuit de compensation de température 612 de la figure 6 destiné à générer le signal TCOUNT_C. Dans certains modes de réalisation il n'y a qu'un seul circuit 612 pour tout le réseau. En variante, pour compenser des variations de température plus locales, il pourrait 15 y avoir plusieurs circuits 612, chacun étant positionné et associé avec un bloc de pixels du réseau. Le circuit 612 comprend par exemple un oscillateur MEMS de référence (REF MEMS) 802 écranté vis à vis de la scène image. L'oscillateur MEMS de référence 802 génère un signal de sortie S, 20 qui est par exemple fourni à un bloc de traitement de signal 804 comprenant par exemple un circuit de mise en forme pour convertir le signal de sortie oscillant S de l'oscillateur 202 en un signal PIXEL REF ayant la forme d'une onde carrée. Le signal PIXEL REF est à son tour fourni, en tant qu'entrée d'horloge, à un compteur 25 (COUNTER) 806 qui reçoit aussi le signal TCOUNT_C. Un circuit de génération de fenêtre (WIN GEN) 808, qui peut par exemple être similaire au bloc 208, génère un signal WIN_REF sur la base de la valeur de compte fournie par le compteur 806. Un circuit de correction de TCOUNT (CORRECTION TCOUNT) 810 reçoit par exemple 30 le signal d'horloge maître MCLK et le signal TCOUNT. Le circuit 810 ajuste par exemple la position temporelle du front montant du signal TCOUNT_C en quantifiant la durée du signal WIN REF comme on va le décrire maintenant plus en détail en référence à la figure 8B.
3033411 B13391FR - DD15196ST 18 La figuré 8B est un chronogramme illustrant des exemples des signaux MCLK, TCOUNT, TCOUNT_C, WIN_REF, TCOUNT_Ll et TCOUNT L2 dans les circuits des figures 6 et 8A. Le signal TCOUNT a par exemple des impulsions de durée 5 constante, les impulsions étant répétées avec une même fréquence sur la base du signal d'horloge maître M_CLK. Le signal TCOUNT_C peut initialement avoir des impulsions de la même durée que les impulsions du signal TCOUNT. Toutefois, comme cela est expliqué ci-après, leur durée peut être réduite en retardant plus ou moins 10 le front montant de TCOUNT C par rapport au front montant de TCOUNT (les fronts descendants des deux signaux étant toujours retardés de la même façon). Par exemple, la durée des impulsions du signal TCOUNT est choisie de façon à être appropriée pour des durées plus longues de WIN_REF pour garantir que le signal TCOUNT 15 est encore haut à la fin de la fenêtre du signal WIN_REF (après N-1 périodes du signal PIXEL_REF comptées par le compteur 806). La fin du signal TCOUNT_C doit être telle qu'après utilisation par le circuit de commande 604, le front descendant de chaque signal TCOUNT Li corresponde à la fin de la période READi 20 associée. Si on considère que les signaux TCOUNT_Li sont générés en retardant TCOUNT_C, et étant donné que les périodes READ sont définies périodiquement conformément à l'horloge maître M CLK, alors le front descendant de TCOUNT_C doit toujours se terminer de façon similaire, périodiquement conformément à l'horloge maître 25 M CLK. Dans cet exemple, le signal TCOUNT a un front montant 812, qui dans l'exemple de la figure 8B est déclenché par un front montant de l'horloge maître M CLK. Un front montant 814 du signal TCOUNT_C est généré en retardant le front 812 du signal TCOUNT d'une ou plusieurs périodes d'horloge de l'horloge maître MCLK, 30 en fonction de la longueur mesurée WIN_REF. Initialement, le retard est par exemple sensiblement égal au retard minimum qui peut être appliqué, de sorte que la fin de WIN_REF survient avant la fin de TCOUNT quelle que soit les conditions. Par exemple, des pointillés en figure 8B représentent des instants possibles pour 35 le front montant 814, et dans un mode de réalisation, le front 3033411 B13391FR - DD15196ST 19 814 peut être retardé d'entre une et cinq périodes du signal d'horloge MOLK, et initialement il est activé avec un retard d'une période d'horloge. Le front montant 814 du signal TCOUNT_C amène le 5 compteur 806 à commencer à compter les oscillations du signal PIXEL REF (non illustré en figure 8B), et ainsi le signal WIN_REF passe à l'état haut lorsqu'un premier front montant du signal PIXEL REF est détecté. Un front descendant 816 du signal TCOUNT déclenche par 10 exemple, une période du signal d'horloge MCLK plus tard, un front descendant 818 du signal TCOUNT_C. Le signal WIN_REF a un front descendant 820 survenant à un instant qui dépend des conditions de température de l'oscillateur de référence 802. Les caractéristiques temporelles du signal TCOUNT_C sont par exemple 15 modifiées pour un cycle suivant sur la base des caractéristiques temporelles du front descendant 820 du signal WIN_REF par rapport à un front descendant 818 du signal TCOUNT_C. Par exemple, le front descendant 820 du signal WIN REF est comparé au front descendant 818 du signal TCOUNT_C, et s'il survient en dehors 20 d'une fenêtre temporelle TREAD définie avant ce front descendant, le retard du front montant suivant du signal TCOUNT_C est ajusté. Par exemple dans l'exemple de la figure 8B, le front descendant 820 du signal WIN_REF survient en avance par rapport à la fenêtre temporelle TREAD précédant le front descendant 818 du signal 25 TCOUNT_C, deux périodes de l'horloge maître MCLK avant, et ainsi le front montant suivant 822 du signal TCOUNT_C est retardé dans cet exemple de deux périodes de l'horloge maître MCLK par rapport au front montant 824 du signal TCOUNT. Le front descendant 826 du signal TCOUNT_C a encore cependant un retard d'une période par 30 rapport au front descendant 828 du signal TCOUNT. Ainsi, le front descendant 830 du signal WINREF est amené plus proche du front descendant 826 du signal TCOUNT_C, à l'intérieur de la fenêtre temporelle TREAD avant ce front descendant 826. Le signal TCOUNT_C est alors correctement ajusté.
3033411 B13391FR - DD15196ST 20 Le signal TCOUNT Ll fourni aux pixels de la première rangée du réseau correspond par exemple au signal TCOUNT_C retardé d'une période d'horloge du signal MOLK. La période de lecture de la première rangée, notée TREAD L1 en figure 8B, correspond par 5 exemple aux deux périodes d'horloge avant le front descendant du signal TCOUNT_Ll. Le signal TCOUNT_L2 fourni aux pixels de la deuxième rangée du réseau correspond au signal TCOUNT Ll retardé d'une période TREAD (ce qui correspond par exemple au signal TCOUNT C retardé de trois périodes d'horloge du signal M CLK). La 10 période de lecture de la deuxième rangée, notée TREAD_L2 en figure 8B, correspond par exemple aux deux périodes d'horloges avant le front descendant du signal TCOUNT_L2. La dispersion entre pixels dans le réseau peut provoquer des variations de la fréquence d'oscillation entre les MENS du 15 réseau pouvant aller jusqu'à 5 % dans certain cas, ce qui peut être une raison pour que des fronts descendants du signal WIN SEN tombent en dehors du créneau temporel de lecture correspondant de la rangée TREAD Li. Une telle dispersion peut être au moins partiellement corrigée en ajustant le signal de synchronisation 20 TCOUNT C dans chaque pixel, comme on va le décrire maintenant en référence aux figures 9A et 9B. La figure 9A illustre schématiquement une rangée de pixels 602 de rang i du réseau de pixels de la figure 6, i étant compris entre 1 et M. Au lieu du signal de synchronisation 25 TCOUNT_Li, chaque pixel 602 de la rangée reçoit un signal de synchronisation TCOUNT_Li [3..0] (avec plus ou moins de bits en fonction de la dispersion) fourni par un compteur 904, par exemple généré sur la base du signal TCOUNT_Li et d'un signal d'horloge CLK COUNT, qui est synchronisé avec le signal d'horloge maître 30 M CLK. Le signal d'horloge CLK COUNT est par exemple identique à l'horloge maître ou à une fréquence inférieure, en fonction de la précision nécessaire pour l'incrément de retard le plus court, comme on le comprendra à la lecture de la description suivante. Chaque pixel 602 comprend aussi un circuit de retard 902 pour 3033411 B13391FR - DD15196ST 21 générer un signal de synchronisation ayant un décalage temporel souhaité par rapport au signal TCOUNT_Ll. La figure 9B illustre plus en détail le circuit de retard 902 d'un pixel Pj d'une rangée de pixels de rang i, avec j compris 5 entre 1 et J. Le circuit de retard 902 comprend par exemple une mémoire 905 mémorisant une valeur de retard numérique. Dans l'exemple des figures 9A et 9B le signal de compte TCOUNT_Li[3..0] est une valeur de compte de quatre bits comportant des bits C3 à CO, et la valeur de retard est une valeur de 4 bits comportant 10 des bits B3 à BO. Cependant, dans des variantes de réalisation la valeur de compte et la valeur de retard pourraient avoir chacune un nombre de bits différent, par exemple deux bits ou plus. Le circuit de retard 902 comprend aussi quatre portes NON OU Exclusif (XNOR) à deux entrées 906, 908, 910, 912, chacune 15 ayant une entrée couplée à la mémoire 905 pour recevoir l'un correspondant des bits BO à B3 respectivement, et son autre entrée couplée à l'une des lignes de sortie du compteur 904 pour recevoir un bit correspondant CO à C3 du signal de compte TCOUNT_L1[3..0], qui a par exemple le même nombre de bits que la valeur de retard.
20 Les sorties des portes XNOR 906 à 912 sont couplées à une porte ET à quatre entrées 914, qui à son tour a sa sortie couplée à une bascule 916. La bascule 916 active un signal de synchronisation TCOUNT_P(i, j) du pixel lorsque la valeur de compte C3 à CO concorde avec la valeur de retard B3 à BO. Le 25 signal de synchronisation TCOUNT_P(i, j) remplace le signal TCOUNT (en figure 2) pour contrôler le compteur 206 pour commencer à compter les N fronts significatifs du signal PIXEL_SEN (i, j) du pixel de rang j de la rangée de rang i. Le fonctionnement des circuits des figures 9A. et 9B va 30 maintenant être décrit plus en détail en faisant référence au chronogramme de la figure 9C. La figure 9C montre des exemples des signaux TCOUNT_Li et TCOUNT Li[3..0], ainsi que du signal TCOUNT P(i, j) généré dans un pixel de rang j de la rangée de rang i du réseau de pixels, et 3033411 B13391FR - DD15196ST 22 du signal TCOUNT_P(i, j+1) généré dans un pixel de rang (j+1) de la rangée de rang i du réseau de pixels. Un front montant 920 du signal TCOUNT_Li amène par exemple le compteur 904 à commencer à compter, et le compte 5 s'incrémente depuis la valeur binaire "0000" jusqu'à la valeur binaire "1111" sur chaque front montant du signal d'horloge CLK COUNT, correspondant à 0 à 15 en décimal. Le pixel P(i, j) a par exemple une valeur de retard réglée à la valeur binaire "0100", et ainsi lorsque le compte atteint la valeur décimale 4, le signal 10 TCOUNT P(i, j) passe à l'état haut. Le pixel P(i, j+1) a par exemple une valeur de retard mise à la valeur binaire "1001", et ainsi lorsque le compte atteint la valeur décimale 9, le signal TCOUNT P(i, j+1) passe à l'état haut. La valeur de retard pour chaque pixel est par exemple 15 déterminée pendant une phase de lancement du dispositif de détection 600, pendant laquelle une source de type corps noir est par exemple placée dans la scène image du dispositif de détection 600, tous les pixels recevant le même signal d'environnement, par exemple le même rayonnement infrarouge. Toutes les mémoires 905 20 sont par exemple initialement mises à 0000 et une première image du réseau, avec aucun retard appliqué au signal TCOUNT_Li, est prise. Une valeur de pixel moyenne du réseau est ensuite par exemple associée à une valeur de retard de la valeur binaire "1000". Une valeur de retard pour chaque pixel est ensuite générée 25 inversement proportionnelle à la durée TWINDOW de chaque pixel. En d'autres termes, les pixels ayant les durées TWINDOW les plus longues se voient affecter des valeurs de retard relativement faibles, et les pixels ayant les durées TWINDOW les plus courtes se voient affecter des valeurs de retard relativement élevées 30 (pour garantir que chaque WIN SEN (i, j) tombe dans son créneau temporel de lecture TREADLi). La période du signal d'horloge CLK COUNT est aussi par exemple choisie afin d'assurer le réglage souhaité des instants de fin des fenêtres TWINDOW sur la base des variations de la durée TWINDOW entre les pixels du réseau.
3033411 B13391FR - DD15196ST 23 Les valeurs de retard générées sont ensuite chargées et mémorisées dans les mémoires 905 des pixels correspondants. Les mémoires 905 sont par exemple des mémoires volatiles, et les valeurs de retard sont aussi par exemple mémorisées dans une 5 mémoire non volatile à l'extérieur du réseau de pixels, par exemple la mémoire 618 décrite précédemment en relation avec la figure 6, de sorte qu'elles peuvent être chargées dans les mémoires 905 de chaque pixel à chaque fois que le dispositif de détection est mis sous tension. Il est aussi possible, pendant la 10 durée de vie du circuit, de mettre à jour les valeurs mémorisées dans la mémoire 618 pour prendre en compte les variations de caractéristiques du circuit dues au vieillissement du circuit. Un autre mode de réalisation possible du circuit de correction de variations de température de substrat 612 de la 15 figure 6 va maintenant être décrit en faisant référence aux figures 10A et 10B. Ce circuit peut être utilisé pour ajuster le signal de synchronisation TCOUNT_C pour compenser des variations de température du substrat sur la base d'une analyse des valeurs de pixels lues dans le réseau de pixels, ces valeurs de pixels 20 étant fournies au circuit 612 par le circuit de traitement 610. Les figures 10A et 10B sont des histogrammes illustrant des exemples de la distribution des valeurs de pixels. L'histogramme de la figure 10A correspond au cas d'une température ambiante du dispositif de détection 600 conduisant à une 25 distribution bien équilibrée dans laquelle le nombre de pixels ayant les diverses valeurs de pixels différentes a une distribution qui est bien centrée autour d'une valeur de pixel centrale DMID. Par contre, l'histogramme de la figure 10B correspond au cas où, avec un changement de température, le nombre 30 n de pixels ayant les diverses valeurs de pixels différentes peut être décalé de telle sorte qu'une proportion élevée de pixels soit saturée à la valeur de pixel maximum D. La position temporelle du front montant du signal TCOUNT_C est ainsi par exemple progressivement retardée jusqu'à ce que les valeurs de pixels 35 soient bien équilibrées autour dé la valeur centrale DMID. Bien 3033411 B13391FR - DD15196ST 24 sûr, dans le cas inverse où les valeurs de pixels seraient décalées de telle sorte qu'il y ait une proportion relativement élevée de pixels à la valeur de pixel minimum DMIN, la position temporelle du front montant du signal TCOUNT C pourrait être progressivement 5 avancée jusqu'à ce que les valeurs de pixels soient bien équilibrées autour de la valeur centrale DmID. Le circuit de correction de variations de température de substrat 612 peut mettre en oeuvre dynamiquement un tel procédé de régulation, en analysant les images I suivantes fournies par 10 le circuit de traitement 610. La mise à jour de correction peut être faite en prenant en compte toutes les images ou une image sur n. Le lancement de cette correction peut commencer avec un retard prédéfini entre les signaux TCOUNT et TCOUNT_C, comme par exemple un retard qui correspond à un retard attendu adapté pour 15 une température nominale de par exemple 25°C, et un circuit présentant des paramètres de procédé de fabrication nominaux. Toutefois, quelle que soit la valeur de retard choisie pour la phase d'initialisation, le processus de régulation va garantir que les valeurs de pixels sont bien équilibrées autour de la 20 valeur centrale Dmip . Bien que dans l'exemple des figures 10A et 10B, la plage de valeurs de pixels soit divisée en 11 sous-plages de valeurs de pixels afin de construire l'histogramme, dans des variantes de réalisation il serait possible d'observer seulement deux, ou plus, sous-plages de valeurs de pixels. Par exemple, 25 chaque valeur de pixel pourrait être classée conne étant supérieure ou inférieure à la valeur centrale DMID, et la position temporelle de TCOUNT _C pourrait être ajustée de telle sorte que le nombre de valeurs de pixels inférieures à DmID soit égal au nombre de valeurs de pixels supérieures à DmID, par exemple avec 30 une tolérance de plus ou moins 10%. Un avantage des modes de réalisations décrits ici est que la fréquence des signaux de sortie d'un réseau d'oscillateurs peut être détectée de manière simple, avec un circuit relativement compact.
3033411 B13391FR - DD15196ST 25 Avec la description ainsi faite d'au moins un mode de réalisation illustratif, diverses altérations, modifications et améliorations apparaîtront facilement à l'homme de l'art. Par exemple, il apparaitra à l'homme de l'art que les 5 circuits décrits ici qui répondent à des fronts montants de signaux d'entrée pourraient dans des variantes de réalisation être agencés pour répondre à des fronts descendants. En outre, il apparaitra clairement à l'homme de l'art que les divers éléments décrits en relation avec les divers modes 10 de réalisation pourraient être combinés, dans des variantes de réalisation, selon des combinaisons quelconques.

Claims (15)

  1. REVENDICATIONS1. Dispositif de détection comprenant : un réseau de pixels (402, 602), chaque pixel comprenant un capteur (100) et générant un signal d'oscillation (S) ; et un circuit de détection de fréquence (206, 208, 210) pour détecter la fréquence du signal de sortie oscillant d'un ou plusieurs des pixels, le circuit de détection de fréquence comprenant : - un circuit de génération de fenêtre (208) adapté à générer au moins un signal de sortie (WIN SEN) indiquant les instants de début et de fin d'une première durée (TWINDOW) correspondant à une pluralité de périodes du signal de sortie oscillant ; et - un ou plusieurs compteurs (210, 608_1 à 608_J) adaptés à recevoir au moins un signal de référence (TCOUNT, TREAD) indiquant les instants de début et de fin d'une durée de référence (TREF), et à quantifier une différence entre la première durée et la durée de référence.
  2. 2. Dispositif de détection selon la revendication 1, dans lequel chacun des instants de début et de fin de la première 20 durée et de la durée de référence est indiqué par un front de signal.
  3. 3. Dispositif de détection selon la revendication 1 ou 2, dans lequel lesdits un ou plusieurs compteurs (210, 608_1 à 608_J) sont adaptés à quantifier une première différence entre le 25 début de la première durée (TWINDOW) et le début (TREF START) de la durée de référence (TREF) et une deuxième différence entre la fin de la première durée (TWINDOW) et la fin (TREF END) de la durée de référence (TREF)
  4. 4. Dispositif de détection selon la revendication 3, 30 dans lequel lesdits un ou plusieurs compteurs (210, 608_1 à 608_J) sont adaptés : à quantifier la première différence en incrémentant ou en décrémentant une valeur de compte sur la base de la position 3033411 B13391FR - DD15196ST 27 temporelle respective du début de la première durée (TWINDOW) et du début (TREF START) de la durée de référence (TREF) ; et à quantifier la deuxième différence en incrémentant ou en décrémentant une valeur de compte sur la base de la position 5 temporelle respective de la fin de la première durée (TWINDOW) et de la fin (TREF END) de la durée de référence (TREF).
  5. 5. Dispositif de détection selon l'une quelconque des revendications 1 à 4, dans lequel chaque pixel (402, 602) est adapté à recevoir un signal de synchronisation (TCOUNT_Ll à 10 TCOUNT LM) indiquant l'instant de début de la durée de référence (TREF), l'instant de début de la première durée (TWINDOW) étant déclenché par le premier front du signal d'oscillation (S) après que le signal de synchronisation (TCOUNT_Ll à TCOUNT_LM) a été activé. 15
  6. 6. Dispositif de détection selon la revendication 5, comprenant en outre un circuit de commande (604, 612) adapté à générer le signal de synchronisation (TCOUNT_C) sur la base d'un pixel de référence écranté vis-à-vis de la scène image.
  7. 7. Dispositif de détection selon l'une quelconque des 20 revendications 1 à 6, dans lequel : chaque pixel (402, 602) comprend un premier compteur adapté à fournir une première valeur de compte (ONU) représentant un intervalle de temps entre les instants de début de la durée de référence (TREF) et de la première durée (TWINDOW) ; 25 le réseau de pixels comprend en outre un ou plusieurs deuxièmes compteurs (608_1 à 608_J) adaptés à recevoir le signal de sortie (WIN SEN) provenant d'au moins l'un des pixels et à générer une deuxième valeur de compte (CNT_2) représentant un intervalle de temps entre les instants de fin de la durée de 30 référence (TREF) et de la première durée (TWINDOW).
  8. 8. Dispositif de détection selon la revendication 6 ou 7, dans lequel chaque pixel (702) comprend en outre un circuit de retard (902) adapté à décaler la position temporelle du signal de synchronisation (TCOUNT_L1 à TCOUNT LM) pour ajuster l'instant de 35 début de la durée référence (TREF). 3033411 B13391FR - DD15196ST 28
  9. 9. Dispositif de détection selon la revendication 8, dans lequel le circuit de retard (902) comprend une mémoire (905) mémorisant un ou plusieurs bits de données indiquant l'ajustement à faire à l'instant de début de la durée de référence (TREF). 5
  10. 10. Dispositif de détection selon l'une quelconque des revendications 5 à 9, comprenant en outre un circuit de traitement (612) adapté à traiter les différences quantifiées entre la première durée (TWINDOW) et la durée de référence (TREF) pour une pluralité desdits pixels, et à ajuster l'instant de début du 10 signal de synchronisation (TCOUNT_C) pour la pluralité de pixels sur la base des différences quantifiées.
  11. 11. Dispositif de détection selon la revendication 10, dans lequel le circuit de traitement (612) est adapté à ajuster l'instant de début du signal de synchronisation (TCOUNT_C) de 15 telle sorte qu'une certaine proportion des différences quantifiées tombe dans une certaine plage.
  12. 12. Procédé de lecture d'un réseau de pixels (402, 602), chaque pixel comprenant un capteur (100) et générant un signal de sortie oscillant (S), le procédé comprenant la détection de la fréquence du signal de sortie oscillant d'un ou plusieurs des pixels : en générant un premier signal (WIN_SEN) indiquant les instants de début et de fin d'une première durée (TWINDOW) correspondant à une pluralité de périodes du signal de sortie 25 oscillant ; en recevant, par un ou plusieurs compteurs (210, 608_1 à 608 J), au moins un signal de référence (TCOUNT, TREAD) indiquant les instants de début et de fin d'une durée de référence (TREF) ; et 30 en quantifiant par lesdits un ou plusieurs compteurs (210, 6081 à 608_J) une différence entre la première durée (TWINDOW) et la durée de référence (TREF).
  13. 13. Procédé selon la revendication 12, comprenant en outre la réception par chaque pixel (402, 602) d'un signal de 3033411 B13391FR - DD15196ST 29 synchronisation (TCOUNT_Ll à TCOUNT_LM) indiquant l'instant de début de la durée de référence (TREF).
  14. 14. Procédé selon la revendication 13, dans lequel l'instant de début de la première durée (TWINDOW) est déclenché 5 par un premier front du signal de sortie oscillant (S) après que le signal de synchronisation (TCOUNT_41 à TCOUNT_LM) a été activé.
  15. 15. Procédé selon l'une quelconque des revendications 12 à 14, dans lequel lesdits un ou plusieurs compteurs (210, 608_1 à 608_J) sont adaptés à quantifier une première différence entre le 10 début de la première durée (TWINDOW) et le début (TREF START) de la durée de référence (TREF) et une deuxième différence entre la fin de la première durée (TWINDOW) et la fin (TREF END) de la durée de référence (TREF).
FR1551865A 2015-03-05 2015-03-05 Pending FR3033411A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR1551865A FR3033411A1 (fr) 2015-03-05 2015-03-05
EP16158796.9A EP3065294B1 (fr) 2015-03-05 2016-03-04 Procédé et circuit permettant de lire les fréquences dans un réseau d'oscillateurs
US15/061,586 US9667897B2 (en) 2015-03-05 2016-03-04 Method and circuit for reading an array of oscillators

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1551865A FR3033411A1 (fr) 2015-03-05 2015-03-05

Publications (1)

Publication Number Publication Date
FR3033411A1 true FR3033411A1 (fr) 2016-09-09

Family

ID=54260833

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1551865A Pending FR3033411A1 (fr) 2015-03-05 2015-03-05

Country Status (3)

Country Link
US (1) US9667897B2 (fr)
EP (1) EP3065294B1 (fr)
FR (1) FR3033411A1 (fr)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019024064A1 (fr) * 2017-08-04 2019-02-07 深圳市汇顶科技股份有限公司 Procédé de synchronisation, dispositif d'horloge et dispositif terminal
FR3116335B1 (fr) * 2020-11-13 2023-05-12 St Microelectronics Alps Sas Système comprenant un module esclave et un module maître

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110150031A1 (en) * 2009-12-23 2011-06-23 Abdelmoneum Mohamed A Thermal sensor using a vibrating mems resonator of a chip interconnect layer
US20130018616A1 (en) * 2011-07-15 2013-01-17 Askey Computer Corp. Frequency counter
FR2996219A1 (fr) * 2012-10-02 2014-04-04 Commissariat Energie Atomique Systeme de mesure comprenant un reseau de resonateurs de type nano-systeme electromecanique

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5900856A (en) * 1992-03-05 1999-05-04 Seiko Epson Corporation Matrix display apparatus, matrix display control apparatus, and matrix display drive apparatus

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110150031A1 (en) * 2009-12-23 2011-06-23 Abdelmoneum Mohamed A Thermal sensor using a vibrating mems resonator of a chip interconnect layer
US20130018616A1 (en) * 2011-07-15 2013-01-17 Askey Computer Corp. Frequency counter
FR2996219A1 (fr) * 2012-10-02 2014-04-04 Commissariat Energie Atomique Systeme de mesure comprenant un reseau de resonateurs de type nano-systeme electromecanique

Also Published As

Publication number Publication date
US9667897B2 (en) 2017-05-30
EP3065294A1 (fr) 2016-09-07
US20160261816A1 (en) 2016-09-08
EP3065294B1 (fr) 2017-09-13

Similar Documents

Publication Publication Date Title
EP2966454A1 (fr) Procédé de mesure d'un paramètre physique, et circuit électronique pour sa mise en oeuvre
EP3102956B1 (fr) Procédé de caractérisation du fonctionnement d'un circuit électronique numérique et circuit électronique numérique
EP1841066A1 (fr) Estimation de gigue d'un signal d'horloge
FR2898743A1 (fr) Compteur avec circuit de correction
FR3033411A1 (fr)
FR3023396A1 (fr) Generateur de nombres aleatoires
WO2010128030A1 (fr) Démodulateur et système de transmission d'informations modulées, notamment pour étiquette d'identification radiofréquence
FR2896641A1 (fr) Procede de calibrage d'un oscillateur et dispositif de calibrage correspondant
EP2327160B1 (fr) Compteur analogique et imageur incorporant un tel compteur
EP2865158B1 (fr) Procede d'authentification de paquets de donnees recus par une station d'un systeme de telecommunications numerique
WO2020002798A1 (fr) Procede et systeme d'estimation de la derive d'une horloge de datation d'echantillons de donnees sismiques
FR3017466A1 (fr) Procede de caracterisation du fonctionnement d’un circuit electronique numerique et circuit electronique numerique
EP2003834B1 (fr) Dispositif de démodulation d'un signal comportant des informations transitant par modulation de la phase d'une porteuse
FR2905040A1 (fr) Procede d'elaboration d'un mot numerique representatif d'un rapport non-entier entre les periodes respectives de deux signaux, et dispositif correspondant
EP1291817B1 (fr) Détection d'une variation de l'environnement d'un circuit intégré
FR2945868A1 (fr) Procede et dispositif d'integration d'un emulateur rf gps dans un environnement de simulation
EP4354279A1 (fr) Generation de nombres vraiment aleatoires a echantillonnage coherent en technologie fd-soi
EP3317681B1 (fr) Procédé de détermination d'une capacité d'émission de lumière d'une diode électroluminescente
FR2890465A1 (fr) Procede de generation d'un signal d'horloge
FR3017467A1 (fr) Procede de caracterisation du fonctionnement d’un circuit electronique numerique et circuit electronique numerique
EP2997661A1 (fr) Dispositif et procédé de recalage d'une fréquence d'oscillation d'un oscillateur vctcxo
EP0774188B1 (fr) Procede et dispositif de decodage d'un signal electrique multivalent et ensemble de reception comportant un tel dispositif de decodage
FR3066667A1 (fr) " procede et systeme de transmission serie de donnees "
FR3018920A1 (fr) Dispositif et procede de datation precise d'evenement utilisant un convertisseur analogique-numerique
FR2865325A1 (fr) Procede et dispositif de correction automatique de la derive d'une horloge

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20160909

PLFP Fee payment

Year of fee payment: 3