FR2908249A1 - Circuit integre specialise a controle automatique d'accord de constantes de temps - Google Patents

Circuit integre specialise a controle automatique d'accord de constantes de temps Download PDF

Info

Publication number
FR2908249A1
FR2908249A1 FR0609661A FR0609661A FR2908249A1 FR 2908249 A1 FR2908249 A1 FR 2908249A1 FR 0609661 A FR0609661 A FR 0609661A FR 0609661 A FR0609661 A FR 0609661A FR 2908249 A1 FR2908249 A1 FR 2908249A1
Authority
FR
France
Prior art keywords
time constant
combination
new
electronic components
in2p
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0609661A
Other languages
English (en)
Other versions
FR2908249B1 (fr
Inventor
Michel Suquet
Alain Ramond
Simon Didier Venzal
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vitesco Technologies GmbH
Original Assignee
Siemens VDO Automotive SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens VDO Automotive SAS filed Critical Siemens VDO Automotive SAS
Priority to FR0609661A priority Critical patent/FR2908249B1/fr
Priority to US11/935,421 priority patent/US7679359B2/en
Publication of FR2908249A1 publication Critical patent/FR2908249A1/fr
Application granted granted Critical
Publication of FR2908249B1 publication Critical patent/FR2908249B1/fr
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/0153Electrical filters; Controlling thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/30Time-delay networks

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

Un circuit intégré spécialisé (CS) comprend un premier étage analogique (E1), comportant des premiers moyens de filtrage (C11-C2M, R11-R2P) chargés d'effectuer un filtrage de type passe-haut sur un signal d'entrée (SE) pour délivrer un signal intermédiaire (SI), et un second étage numérique (E2), comportant des seconds moyens de filtrage (M2) capables d'introduire différentes premières constantes de temps en fonction de combinaisons de valeurs de coefficients et chargés de corriger une éventuelle distorsion présente dans le signal intermédiaire (SI). Les premiers moyens de filtrage comprennent un ensemble de composants électroniques montés en parallèle et/ou en série et capables d'introduire différentes deuxièmes constantes de temps selon leur combinaison. Le circuit comprend en outrei) des moyens de génération (MG) chargés de fournir un signal d'entrée de test (ST),ii) des moyens de sélection (P1, I11-I2M, IN11-IN2P) chargés d'instaurer une combinaison choisie de composants électroniques et une combinaison de valeurs de coefficients définies par au moins une commande, etiii) des moyens de traitement (MT) chargés de déterminer pour les moyens de sélection au moins une commande permettant d'induire une quasi-égalité entre une troisième constante de temps choisie et les première et deuxième constantes de temps.

Description

1 L'invention concerne le domaine des circuits intégrés spécialisés, plus
connus sous l'acronyme anglais ASIC (pour Application-Specific Integrated Circuit ), et plus précisément le contrôle de l'accord de constantes de temps au sein de tels circuits. Comme le sait l'homme de l'art, certains circuits intégrés spécialisés (ou ASICs) comprennent un premier étage analogique couplé à un second étage numérique. Le premier étage comprend notamment des premiers moyens de filtrage (analogiques) chargés d'effectuer un filtrage de type passe-haut sur le signal d'entrée qu'ils reçoivent, afin de délivrer en sortie un signal intermédiaire. Les premiers moyens de filtrage présentant une première fréquence de coupure qui se trouve généralement placée dans la bande passante du signal d'entrée, ils induisent une distorsion du signal intermédiaire délivré. Le second étage comprend des seconds moyens de filtrage (numériques) chargés de réduire autant que possible la distorsion qui est présente dans le signal intermédiaire délivré par le premier étage. Ces seconds moyens de filtrage présentent une seconde fréquence de coupure qui dépend de la combinaison de valeurs de coefficients de filtrage qui est utilisée pour les configurer. Afin que la réduction de distorsion soit optimale, les première et seconde fréquences de coupure doivent être sensiblement égales. Or cela est (très) difficile à obtenir dans la pratique.
En outre, la fréquence d'échantillonnage des seconds moyens de filtrage, et donc la fréquence de fonctionnement de l'ASIC (définie à partir d'un oscillateur), a une influence directe sur la seconde fréquence de coupure, si bien que chaque variation de la fréquence d'échantillonnage entraîne une diminution de l'efficacité du traitement de la distorsion. Afin d'éviter d'avoir une distorsion, et donc d'avoir à effectuer un accord entre les fréquences de coupure (ou entre les constantes de temps associées), une solution consiste à utiliser des premiers moyens de filtrage présentant une première fréquence de coupure en dehors de la bande passante du signal d'entrée. L'invention a pour but de proposer une solution alternative permettant de conserver l'architecture classique reposant sur un premier étage analogique dont la fréquence de coupure est comprise dans la bande passante du signal d'entrée, et un second étage numérique. Elle propose à cet effet un circuit intégré spécialisé comprenant un premier étage analogique comportant des premiers moyens de filtrage chargés d'effectuer un filtrage de type passe-haut sur un signal d'entrée pour délivrer un signal intermédiaire, et un second étage numérique comportant des seconds moyens de filtrage capables d'introduire différentes premières constantes de temps en fonction de combinaisons de valeurs de 2908249 2 coefficients de filtrage et chargés de corriger une éventuelle distorsion présente dans le signal intermédiaire. Ce circuit intégré spécialisé se caractérise par le fait : que ses premiers moyens de filtrage comprennent un ensemble de composants 5 électroniques montés en parallèle et/ou en série et agencés pour introduire différentes deuxièmes constantes de temps selon leur combinaison, et qu'il comprend : • des moyens de génération chargés de fournir un signal d'entrée de test, • des moyens de sélection couplés en série ou en parallèle aux composants 10 électroniques de l'ensemble et chargés d'instaurer une combinaison choisie de composants électroniques de cet ensemble et une combinaison de valeurs de coefficients définies par au moins une commande, et • des moyens de traitement chargés de déterminer pour les moyens de sélection au moins une commande permettant d'induire une quasi-égalité entre une troisième 15 constante de temps choisie et les première et deuxième constantes de temps. Le circuit intégré spécialisé selon l'invention peut comporter d'autres caractéristiques qui peuvent être prises séparément ou en combinaison, et notamment : ses moyens de traitement peuvent être chargés i) de comparer la deuxième constante de temps, qui est introduite par la 20 combinaison instaurée (en cours) de composants électroniques de l'ensemble, à la troisième constante de temps choisie, et, lorsque les deuxième et troisième constantes de temps diffèrent, de déterminer pour les moyens de sélection une commande permettant d'instaurer une nouvelle combinaison de composants électroniques de l'ensemble permettant d'introduire une nouvelle deuxième 25 constante de temps quasi-égale à la troisième constante de temps, et ii) de comparer la première constante de temps, qui est introduite par la combinaison de valeurs de coefficients instaurée, à la troisième constante de temps choisie, et, lorsque les première et troisième constantes de temps diffèrent, de déterminer pour les moyens de sélection une commande permettant 30 d'instaurer une nouvelle combinaison de valeurs de coefficients permettant d'introduire une nouvelle première constante de temps quasi-égale à la troisième constante de temps choisie ; en variante, ses moyens de traitement peuvent être chargés i) de comparer la deuxième constante de temps, qui est introduite par la 35 combinaison instaurée (en cours) de composants électroniques de l'ensemble, à la troisième constante de temps choisie, et, lorsque les deuxième et troisième constantes de temps diffèrent, de déterminer pour les moyens de sélection une 2908249 3 commande permettant d'instaurer une nouvelle combinaison de composants électroniques de l'ensemble permettant d'introduire une nouvelle deuxième constante de temps quasi-égale à la troisième constante de temps choisie, puis ii) de comparer la première constante de temps, qui est introduite par la 5 combinaison de valeurs de coefficients instaurée, à la nouvelle deuxième (ou à la troisième) constante de temps, et, lorsque la nouvelle deuxième (ou troisième) constante de temps et la première constante de temps diffèrent, de déterminer pour les moyens de sélection une commande permettant d'instaurer une nouvelle combinaison de valeurs de coefficients permettant d'introduire une nouvelle 10 première constante de temps quasi-égale à la nouvelle deuxième (ou troisième) constante de temps ; l'ensemble de composants électroniques peut comprendre un premier sous-ensemble de composants résistifs et un second sous-ensemble de composants capacitifs, ces premier et second sous-ensembles étant montés en parallèle ; 15 o le premier sous-ensemble peut comprendre au moins deux composants résistifs montés en parallèle et/ou en série ; ^ le premier sous-ensemble peut comprendre des composants résistifs identiques entre eux ; o le second sous-ensemble peut comprendre au moins deux composants capacitifs 20 montés en parallèle et/ou en série ; le second sousensemble peut comprendre des composants capacitifs identiques entre eux ; ses moyens de sélection peuvent comprendre des commutateurs montés en série ou en parallèle sur les composants électroniques de l'ensemble et chargés de contrôler l'accès 25 à tout ou partie des composants électroniques de cet ensemble, en fonction d'une commande déterminée par les moyens de traitement. D'autres caractéristiques et avantages de l'invention apparaîtront à l'examen de la description détaillée ci-après, et du dessin annexé, sur lequel l'unique figure illustre de façon très schématique et fonctionnelle une partie d'un exemple de réalisation d'un circuit intégré 30 spécialisé (ou ASIC) selon l'invention. Le dessin annexé pourra non seulement servir à compléter l'invention, mais aussi contribuer à sa définition, le cas échéant. L'invention a pour objet de permettre à un circuit intégré spécialisé (ou ASIC) d'accorder les constantes de temps (et donc les fréquences de coupure) de ses premier étage analogique et second étage numérique.
35 Dans ce qui suit, on considère à titre d'exemple non limitatif que le circuit intégré spécialisé (ou ASIC) est destiné à faire partie d'un capteur de pression pour une bougie de pré-chauffage automobile. Mais, l'invention n'est pas limitée à ce type d'application. Elle 2908249 4 concerne en effet tous les domaines utilisant des ASICs à bande passante étroite, et notamment le domaine automobile. Comme indiqué ci-avant et comme illustré sur l'unique figure, l'invention porte sur un circuit intégré spécialisé CS comprenant un premier étage analogique El, un second 5 étage numérique E2, un oscillateur numérique GH, un module MG dédié à la génération d'un signal d'entrée de test ST, un module de sélection P1, 11n, 12m, IN11 et IN2p, et un module de traitement MT. On entend ici par étage analogique un étage comportant des composants électroniques (ou circuit(s) intégré(s)) effectuant essentiellement un traitement de signal de 10 type analogique. Par ailleurs, on entend ici par étage numérique un étage comportant des composants électroniques (ou circuit(s) intégré(s)) effectuant essentiellement un traitement de signal de type numérique. Le premier étage El reçoit un signal d'entrée SE qu'il est chargé de filtrer au moyen d'un premier module de filtrage afin de délivrer sur une sortie un signal intermédiaire (filtré) 15 SI. Ce filtrage est de type passe-haut. Ce premier module de filtrage comprend principalement un ensemble de composants électroniques Cl n (n = 1 à N), C2m (m = 1 à M), R1l (I = 1 à L) et R2p (p = 1 à P). N, M, L et P peuvent prendre n'importe quelle valeur supérieure ou égale à un selon les besoins de l'application considérée. Comme on le verra plus loin, ces composants électroniques Cl n, C2m, R11 et R2p 20 peuvent être combinés entre eux de différentes manières afin d'introduire différentes (deuxièmes) constantes de temps CT2 et donc différentes premières fréquences de coupure Fc1, selon leur combinaison. Ces premières fréquences de coupure Fc1 sont comprises à l'intérieur de la bande passante du signal d'entrée SE à filtrer. Par exemple (et de façon non limitative), cette bande passante est comprise entre 0,1 Hz et 1 Hz.
25 Le second étage numérique E2 reçoit le signal intermédiaire SI qu'il est chargé de filtrer au moyen d'un second module de filtrage M2 pour délivrer sur une sortie un signal de sortie SS dont la distorsion (introduite par le premier module de filtrage du premier étage El) est corrigée afin d'être la plus faible possible (et de préférence quasi-nulle). Ce second module de filtrage M2 étant de type numérique, le filtrage qu'il effectue dépend de 30 l'ensemble (ou combinaison) de valeurs de coefficients de filtrage qui est choisi pour le configurer. Plusieurs ensembles (ou combinaisons) de valeurs peuvent être choisis afin d'introduire différentes (premières) constantes de temps CT1 et donc différentes deuxièmes fréquences de coupure Fc2. Le second étage E2, au moins, reçoit des signaux d'horloge numériques de 35 l'oscillateur numérique GH. II est rappelé que la fréquence d'échantillonnage du second module de filtrage M2, et donc la fréquence de fonctionnement de l'ASIC CS, sont définies par ces signaux d'horloge. Par ailleurs, comme cela est matérialisé en pointillés sur l'unique 2908249 5 figure, l'oscillateur numérique GH peut également fournir les mêmes signaux d'horloge numériques au premier étage El, et plus précisément à son premier module de filtrage lorsque certains de ses composants électroniques en ont besoin. Le module de génération MG est couplé à l'entrée du premier étage El et chargé 5 de l'alimenter avec un signal d'entrée de test ST. Ce dernier est par exemple un signal périodique en créneau de caractéristiques (période et largeur temporelle de créneau) connues précisément, notamment du module de traitement MT. Le module de sélection P1, Il n, 12m, IN11, IN2p est couplé en série ou en parallèle aux composants électroniques Cl n, C2m, R11 et R2p de l'ensemble et chargé d'instaurer 10 une combinaison choisie de composants électroniques de cet ensemble dans le premier étage El et une combinaison de valeurs de coefficients dans le second module de filtrage M2, en fonction d'au moins une commande générée par le module de traitement MT. Le module de traitement MT est chargé de déterminer chaque commande destinée au module de sélection P1. Par définition, une commande (ou instruction) est un signal 15 définissant une combinaison choisie de composants électroniques Cl n, C2m, R1 I et R2p de l'ensemble et/ou une combinaison de valeurs de coefficients de nature à induire une quasi-égalité entre une troisième constante cle temps CT3 (correspondant à une troisième fréquence de coupure Fc3) choisie et les première CT1 et deuxième CT2 constantes de temps (et donc respectivement les deuxième Fc2 et première Fc1 fréquences de coupure).
20 On entend ici par quasi-égalité une égalité à plus ou moins un faible écart près (typiquement 0,1% à 3%). En présence d'une bande passante du type de celle précitée ([0,1 Hz - 1 Hz]), la troisième fréquence de coupure Fc3 est par exemple choisie égale à 0,5 Hz. On notera que la troisième fréquence de coupure Fc3 est choisie en fonction de l'application considérée du 25 circuit spécialisé (ou ASIC) CS et compte tenu des impacts d'un filtrage. La détermination d'une ou plusieurs commandes peut se faire d'au moins deux façons. Une première façon consiste à comparer la deuxième constante de temps CT2 (correspondant à la première fréquence de coupure Fc1), introduite par le premier module 30 de filtrage du premier étage E1, et la première constante de temps CT1 (correspondant à la deuxième fréquence de coupure Fc2), introduite par le second module de filtrage M2, à la troisième constante de temps CT3 choisie, qui correspond à la troisième fréquence de coupure Fc3 choisie. Pour ce faire, le module de traitement MT est couplé, d'une part, à la sortie du 35 premier module de filtrage du premier étage El afin de déterminer à partir du signal intermédiaire SI (résultant du filtrage passe-haut du signal d'entrée de test ST) la deuxième constante de temps CT2 que sa combinaison sélectionnée de composants électroniques 2908249 6 Cl n, C2m, R1 I et R2p a introduite, et d'autre part, à la sortie du second module de filtrage M2 afin de déterminer à partir du signal de sortie SS la première constante de temps CT1 que sa combinaison de valeurs de coefficients a introduite. Ces déterminations de constante de temps se font à partir de la connaissance des 5 caractéristiques du signal d'entrée de test ST. Le module de traitement MT peut ainsi comparer, d'une part, la deuxième constante de temps CT2 déterminée à la troisième constante de temps CT3 choisie, et, d'une part, la première constante de temps CT1 déterminée à cette même troisième constante de temps CT3 choisie.
10 On notera qu'il est équivalent que le module de traitement MT détermine les première Fcl et deuxième Fc2 fréquences de coupure, puis qu'il les compare à la troisième fréquence de coupure Fc3, puisqu'une fréquence de coupure correspond à une constante de temps. Lorsque le résultat d'une comparaison indique que les deuxième CT2 et troisième 15 CT3 constantes de temps diffèrent, le module de traitement MT détermine une commande (ou une partie de commande) permettant d'instaurer dans le premier module de filtrage du premier étage El une nouvelle combinaison de composants électroniques Cl n, C2m, Ri l et R2p permettant d'introduire une nouvelle deuxième constante de temps CT2' quasi-égale à la troisième constante de temps CT3. De même, lorsque le résultat d'une comparaison 20 indique que les première CT1 et troisième CT3 constantes de temps diffèrent, le module de traitement MT détermine une commande (ou une partie de commande) permettant d'instaurer dans le second module de filtrage M2 une nouvelle combinaison de valeurs de coefficients permettant d'introduire une nouvelle première constante de temps CT1' quasi-égale à la troisième constante de temps CT3.
25 On notera que le module de traitement MT peut aussi bien adresser au module de sélection P1 une unique commande définissant à la fois une nouvelle combinaison de composants électroniques Cl n, C2m, R1 I et R2p et une nouvelle combinaison de valeurs de coefficients à instaurer, qu'une première commande définissant une nouvelle combinaison de composants électroniques Cl n, C2m, R1 I et R2p à instaurer et une seconde commande 30 définissant une nouvelle combinaison de valeurs de coefficients à instaurer. Par ailleurs, on notera que suite à une double comparaison, le module de traitement MT peut adresser au module de sélection P1 une commande définissant uniquement une nouvelle combinaison de valeurs de coefficients à instaurer. Ce cas survient lorsque seule la première constante de temps CT1 (ou la deuxième fréquence de coupure Fc2) diffère de la 35 troisième constante de temps CT3 (ou la troisième fréquence de coupure Fc3). De même, on notera que suite à une double comparaison, le module de traitement MT peut adresser au module de sélection P1 une commande définissant uniquement une nouvelle combinaison 2908249 7 de composants électroniques Cl n, C2m, R1 I et R2p à instaurer. Ce cas survient lorsque seule la deuxième constante de temps CT2 (ou la première fréquence de coupure Fcl) diffère de la troisième constante de temps CT3 (ou la troisième fréquence de coupure Fc3). A réception d'une commande, le module de sélection P1 détermine les opérations 5 correspondantes, nécessaires à l'instauration de la nouvelle combinaison de composants électroniques Cl n, C2m, R11 et R2p et/ou du nouvel ensemble de valeurs de coefficients qu'elle définit. Puis, il déclenche ces opérations. Une seconde méthode consiste à commencer par déterminer, au moyen du module de traitement MT et à partir du signal intermédiaire SI (résultant du filtrage passe-haut du 10 signal d'entrée de test ST), la deuxième constante de temps CT2 (correspondant à la première fréquence de coupure Fcl), qui est introduite par le premier module de filtrage du premier étage E1. Puis, le module de traitement MT compare la deuxième constante de temps CT2 déterminée à la troisième constante de temps CT3 choisie (correspondant à la troisième 15 fréquence de coupure Fc3 choisie). On notera qu'il est équivalent que le module de traitement MT détermine la première fréquence de coupure Fcl, puis qu'il la compare à la troisième fréquence de coupure Fc3. Lorsque le résultat de la comparaison indique que les deuxième CT2 et troisième 20 CT3 constantes de temps diffèrent, le module de traitement MT détermine une commande permettant d'instaurer dans le premier module de filtrage du premier étage El une nouvelle combinaison de composants électroniques Cl n, C2m, R1I et R2p permettant d'introduire une nouvelle deuxième constante de temps CT2' quasi-égale à la troisième constante de temps CT3.
25 A réception de cette commande, le module de sélection P1 détermine les opérations correspondantes, nécessaires à l'instauration de la nouvelle combinaison de composants électroniques Cl n, C2m, RI I et R2p. Puis, il déclenche ces opérations. On notera que lorsque le résultat de la comparaison indique que les deuxième CT2 et troisième CT3 constantes de temps sont quasi-identiques, le module de traitement MT n'a 30 pas besoin de déterminer de commande destinée à instaurer une nouvelle combinaison de composants électroniques Cl n, C2m, R11 et R2p dans le premier module de filtrage. Par conséquent, il procède directement à la seconde détermination décrite ci-dessous. Le module de traitement MT détermine ensuite à partir du signal de sortie SS (résultant du filtrage du signal intermédiaire (de test) SI obtenu avec la nouvelle combinaison 35 de composants électroniques Cl n, C2m, R11 et R2p instaurée par le module de sélection P1), la première constante de temps CT1 (correspondant à la deuxième fréquence de coupure Fc2), qui est introduite par le second module de filtrage M2.
2908249 8 Puis, le module de traitement MT compare la première constante de temps CT1 déterminée à la nouvelle deuxième constante de temps CT2' choisie (correspondant à la nouvelle première fréquence de coupure Fc1' quasi-égale à Fc3) ou bien à la troisième constante de temps CT3 (ce qui est équivalent).
5 On notera qu'il est équivalent que le module de traitement MT détermine la deuxième fréquence de coupure Fc2, puis qu'il la compare à la nouvelle première fréquence de coupure Fcl' quasi-égale à Fc3. Lorsque le résultat de la comparaison indique que les première CT1 et troisième CT3 constantes de temps diffèrent, le module de traitement MT détermine une commande 10 permettant d'instaurer dans le second module de filtrage M2 un nouvel ensemble de valeurs de coefficients permettant d'introduire une nouvelle première constante de temps CT1' quasi-égale à la nouvelle deuxième constante de temps CT2' et donc à la troisième constante de temps CT3. A réception de cette commande, le module de sélection P1 détermine les 15 opérations correspondantes, nécessaires à l'instauration du nouvel ensemble de valeurs de coefficients. Puis, il déclenche ces opérations. On notera que lorsque le résultat de la comparaison indique que les première CT1 et nouvelle deuxième CT2' (ou troisième CT3) constantes de temps sont quasi-identiques, le module de traitement MT n'a pas besoin de déterminer de commande destinée à instaurer 20 un nouvel ensemble de valeurs de coefficients dans le second module de filtrage M2. Par conséquent, son action se termine à ce stade. Plusieurs modes de réalisation peuvent être envisagés pour le module de sélection P1 et pour le premier module de filtrage du premier étage El. Dans l'exemple illustré sur l'unique figure, le premier module de filtrage est dit du 25 premier ordre. II est ici constitué d'un ensemble de composants électroniques subdivisé en un premier sous-ensemble de composants résistifs R1I et R2p et un second sous-ensemble de composants capacitifs Cl n et C2m. Ces premier et second sous-ensembles sont montés en parallèle. Le premier sous-ensemble comprend de préférence au moins deux composants 30 résistifs (par exemple des résistances) qui sont montés en parallèle et/ou en série. Plus précisément, le premier sous-ensemble comprend une résistance de base R11 et au moins une résistance R1I (I = 1 à L) montée en série avec ladite résistance de base R11 et/ou au moins une résistance R2p (p = 1 à p) montée en parallèle avec ladite résistance de base R11. Dans l'exemple illustré, le premier sous-ensemble comprend à la fois des résistances 35 RII montées en série avec la résistance de base R11 et des résistances R2p montées en parallèle avec cette résistance de base RI 1, mais cela n'est pas obligatoire. Les composants résistifs RI I et/ou R2p peuvent être identiques entre eux ou bien 2908249 9 différents les uns des autres, selon les besoins de l'application considérée. Le second sous-ensemble comprend de préférence au moins deux composants capacitifs (par exemple des condensateurs) qui sont montés en parallèle et/ou en série. Plus précisément, le second sous-ensemble comprend un condensateur de base C11 et au 5 moins un condensateur Cl n (n = 1 à N) monté en série avec le condensateur de base C11 et/ou au moins un condensateur C2m (m = 1 à m) monté en parallèle avec le condensateur de base C11. Dans l'exemple illustré, le second sous-ensemble comprend à la fois des condensateurs Cl n montés en série avec le condensateur de base C11 et des condensateurs C2m montés en parallèle avec ce condensateur de base Cl1, mais cela 10 n'est pas obligatoire. Les composants capacitifs Cl n et/ou C2m peuvent être identiques entre eux ou bien différents les uns des autres, selon les besoins de l'application considérée. Les composants électroniques R1 I, R2p, Cl n et C2m de l'ensemble sont choisis de manière à permettre l'introduction de différentes deuxièmes constantes de temps CT2 selon 15 la combinaison qui est sélectionnée par le module de sélection P1. On notera que l'ensemble peut éventuellement comporter des composants électroniques additionnels comme par exemple, un condensateur parasite et/ou une résistance d'isolement. Par ailleurs, on notera que certains composants résistifs de l'ensemble peuvent être 20 des résistances à capacité commutée qui ont besoin pour fonctionner des signaux d'horloge délivrés par l'oscillateur numérique GH. Dans l'exemple illustré sur l'unique figure, le module de sélection comprend deux parties. La première partie, référencée P1, reçoit les commandes du module de traitement MT et est chargée de les transformer en instructions ou commandes de configuration. La 25 seconde partie (P1, Il n, 12m, IN11, IN2p) est agencée sous la forme d'un module de commutation et reçoit une partie des instructions de configuration générées par la première partie P1. La première partie P1 transmet clonc des instructions de configuration, d'une part, au second module de filtrage M2 afin de lui transmettre l'ensemble de valeurs de coefficients 30 à instaurer, et d'autre part, au module de commutation (11n, 12m, IN1I, IN2p) afin de le configurer de manière à ce qu'il définisse dans le premier module de filtrage du premier étage El une combinaison de composants électroniques Cl n, C2m, R1 I et R2p à instaurer. On notera que cette première partie P1 peut faire partie intégrante du module de traitement MT ou bien être externe à celui-ci (comme illustré). Dans l'exemple illustré, le module de 35 traitement MT et la première partie P1 font partie d'un même module d'analyse MA, mais cela n'est pas une obligation. Le module de commutation MC est par exemple constitué d'un ensemble de 2908249 10 commutateurs 11n, 12m, IN11 et IN2p dont le nombre varie en fonction du nombre de composants électroniques Cl n, C2m, R11 et R2p. Cet ensemble de commutateurs est chargé de contrôler l'accès à tout ou partie des composants électroniques Cl n, C2m, R11 et R2p en fonction de la commande déterminée par le module de traitement MT et transformée 5 en instruction de configuration par la première partie P1 du module de sélection. On notera que ce module de commutation MC peut faire partie intégrante du premier étage E1 (voire de son premier module de filtrage) comme illustré. Mais, il pourrait également être externe au premier étage E1. Dans l'exemple illustré sur l'unique figure, les composants capacitifs montés en 10 parallèle C2m sont chacun accompagnés d'un commutateur 12m (m = 1 à m) monté en série qui, s'il est fermé "active" le composant capacitif C2m correspondant (ce qui a pour conséquence de placer le composant capacitif C2m concerné en parallèle du composant capacitif de base C11 et ainsi d'augmenter la valeur de la capacité globale et donc d'augmenter la valeur de la deuxième constante de temps RC CT2), et s'il est ouvert interdit 15 la prise en compte du composant capacitif C2m associé en bloquant le passage du courant. Toujours dans cet exemple illustré, les composants capacitifs montés en série Cl n sont chacun accompagnés d'un commutateur 11 n monté en parallèle qui, s'il est ouvert "active" le composant capacitif Cl n correspondant (ce qui a pour conséquence de placer le composant capacitif Cl n concerné en série du composant capacitif de base C11 et ainsi de diminuer la 20 valeur de la capacité globale et donc de diminuer la valeur de la deuxième constante de temps RC CT2), et s'il est fermé interdit la prise en compte du composant capacitif C1 n associé en le court-circuitant. Toujours dans cet exemple illustré, les composants résistifs montés en parallèle R2p sont chacun accompagnés d'un commutateur IN2p (p = 1 à p) monté en série qui, s'il 25 est fermé "active" le composant résistif R2p correspondant (ce qui a pour conséquence de placer le composant résistif R2p concerné en parallèle du composant résistif de base R11 et ainsi de diminuer la valeur de la résistance globale et doncde diminuer la valeur de la deuxième constante de temps RC CT2), et s'il est ouvert interdit la prise en compte du composant résistif R2p associé en bloquant le passage du courant. Enfin, dans cet exemple 30 illustré, les composants résistifs montés en série RII sont chacun accompagnés d'un commutateur IN11 (I = 1 à L) monté en parallèle qui, s'il est ouvert "active" le composant résistif R11 correspondant (ce qui a pour conséquence de placer le composant résistif R11 concerné en série du composant résistif de base R11 et ainsi d'augmenter la valeur de la résistance globale et donc d'augmenter la valeur de la deuxième constante de temps RC 35 CT2), et s'il est fermé interdit la prise en compte du composant résistif R11 associé en le court-circuitant. Il est ainsi possible de définir avec une grande précision de nombreuses valeurs 2908249 11 différentes de deuxième constante de temps CT2, et donc de première fréquence de coupure Fc1. Les valeurs des coefficients de filtrage pouvant être également définis avec une grande précision, il est donc désormais possible, grâce à l'invention, de contrôler automatiquement l'accord entre les constantes de temps des premier El et second E2 5 étages, et donc d'optimiser la correction de la distorsion introduite par le premier module de filtrage du premier étage E1. Bien entendu de nombreux autres exemples de composants électroniques (de l'ensemble du premier module de filtrage) peuvent être envisagés de manière à permettre la définition de valeurs différentes de deuxième constante de temps CT2.
10 Le module de traitement MT et la première partie P1 du module de sélection du circuit intégré spécialisé CS selon l'invention sont préférentiellement réalisés sous la forme de circuits électroniques. Mais, ils peuvent être également réalisés sous la forme de modules logiciels (ou informatiques), ou d'une combinaison de circuits et de logiciels. L'invention ne se limite pas aux modes de réalisation de circuit intégré spécialisé 15 (ou ASIC) décrits ci-avant, seulement à titre d'exemple, mais elle englobe toutes les variantes que pourra envisager l'homme de l'art.

Claims (10)

REVENDICATIONS
1. Circuit intégré spécialisé (CS), comprenant un premier étage analogique (E1), comportant des premiers moyens de filtrage (Cl n, C2m, R11, R2p) propres à effectuer un filtrage de type passe-haut sur un signal d'entrée (SE) pour délivrer un signal intermédiaire (SI), et un second étage numérique (E2), comportant des seconds moyens de filtrage (M2) propres à introduire différentes premières constantes de temps en fonction de combinaisons de valeurs de coefficients de filtrage et agencés pour corriger une éventuelle distorsion présente dans ledit signal intermédiaire (SI), caractérisé en ce que lesdits premiers moyens de filtrage (Cl n, C2m, R1 I, R2p) comprennent un ensemble de composants électroniques montés en parallèle et/ou en série et propres à introduire différentes deuxièmes constantes de temps selon leur combinaison, et en ce qu'il comprend i) des moyens de génération (MG) agencés pour fournir un signal d'entrée de test (ST), ii) des moyens de sélection (P1, 11n, 12m, IN11, IN2p) couplés en série ou en parallèle auxdits composants électroniques (Cl n, C2m, R1 I, R2p) et agencés pour instaurer une combinaison choisie de composants électroniques (Cl n, C2m, R11, R2p) dudit ensemble et une combinaison de valeurs de coefficients définies par au moins une commande, et iii) des moyens de traitement (MT) agencés pour déterminer pour lesdits moyens de sélection au moins une commande propre à induire une quasi-égalité entre une troisième constante de temps choisie et lesdites première et deuxième constantes de temps.
2. Circuit selon la revendication 1, caractérisé en ce que lesdits moyens de traitement (MT) sont agencés pour : i) comparer ladite deuxième constante de temps, introduite par la combinaison instaurée de composants électroniques (Cl n, C2m, R11, R2p) dudit ensemble, à ladite troisième constante de temps choisie et, en cas de différence entre lesdites deuxième et troisième constantes de temps, pour déterminer pour lesdits moyens de sélection (P1, Il n, 12m, IN11, IN2p) une commande permettant d'instaurer une nouvelle combinaison de composants électroniques (Cl n, C2m, R11, R2p) dudit ensemble propre à introduire une nouvelle deuxième constante de temps quasi-égale à ladite troisième constante de temps, et ii) comparer ladite première constante de temps, introduite par la combinaison de valeurs de coefficients instaurée, à ladite troisième constante de temps choisie et, en cas de différence entre lesdites première et troisième constantes de temps, pour déterminer pour lesdits moyens de sélection (P1, I1n, 12m, IN11, IN2p) une commande permettant d'instaurer une nouvelle combinaison de valeurs de coefficients propre à introduire une nouvelle première constante de temps quasi-égale à ladite troisième 2908249 13 constante de temps choisie.
3. Circuit selon la revendication 1, caractérisé en ce que lesdits moyens de traitement (MT) sont agencés pour : i) comparer ladite deuxième constante de temps, introduite par la combinaison 5 instaurée de composants électroniques (Cl n, C2m, R1 I, R2p) dudit ensemble, à ladite troisième constante de temps choisie et, en cas de différence entre lesdites deuxième et troisième constante de temps, pour déterminer pour lesdits moyens de sélection (P1, 11n, 12m, IN11, IN2p) une commande permettant d'instaurer une nouvelle combinaison de composants électroniques (Cl n, C2m, R11, R2p) dudit ensemble 10 propre à introduire une nouvelle deuxième constante de temps quasi-égale à ladite troisième constante de temps choisie, puis ii) comparer ladite première constante de temps, introduite par la combinaison de valeurs de coefficients instaurée, à ladite nouvelle deuxième constante de temps, et, en cas de différence entre ladite nouvelle deuxième constante de temps et ladite 15 première constante de temps, pour déterminer pour lesdits moyens de sélection (P1, Il n, 12m, IN11, IN2p) une commande permettant d'instaurer une nouvelle combinaison de valeurs de coefficients propre à introduire une nouvelle première constante de temps quasi-égale à ladite nouvelle deuxième constante de temps.
4. Circuit selon la revendication 1, caractérisé en ce que lesdits moyens de 20 traitement (MT) sont agencés pour : i) comparer ladite deuxième constante de temps, introduite par la combinaison instaurée de composants électroniques (Cl n, C2m, R11, R2p) dudit ensemble, à ladite troisième constante de temps choisie et, en cas de différence entre lesdites deuxième et troisième constante de temps, pour déterminer pour lesdits moyens de sélection 25 (P1, Il n, 12m, IN11, IN2p) une commande permettant d'instaurer une nouvelle combinaison de composants électroniques (Cl n, C2m, R11, R2p) dudit ensemble propre à introduire une nouvelle deuxième constante de temps quasi-égale à ladite troisième constante de temps choisie, puis ii) comparer ladite première constante de temps, introduite par la combinaison 30 de valeurs de coefficients instaurée, à ladite troisième constante de temps choisie et, en cas de différence entre lesdites première et troisième constantes de temps, pour déterminer pour lesdits moyens de sélection (P1, I1n, 12m, IN11, IN2p) une commande permettant d'instaurer une nouvelle combinaison de valeurs de coefficients propre à introduire une nouvelle première constante de temps quasi-égale à ladite troisième 35 constante de temps.
5. Circuit selon l'une des revendications 1 à 4, caractérisé en ce que ledit ensemble de composants électroniques (Cl n, C2m, R1 I, R2p) comprend un premier sous-ensemble 2908249 14 de composants résistifs (RI I, R2p) et un second sous-ensemble de composants capacitifs (Cl n, C2m), lesdits premier et second sous-ensembles étant montés en parallèle.
6. Circuit selon la revendication 5, caractérisé en ce que ledit premier sous-ensemble comprend au moins deux composants résistifs (R11, R2p) montés en parallèle 5 et/ou en série.
7. Circuit selon la revendication 6, caractérisé en ce que ledit premier sous-ensemble comprend des composants résistifs (R1I, R2p) identiques entre eux.
8. Circuit selon l'une des revendications 5 à 7, caractérisé en ce que ledit second sous-ensemble comprend au moins deux composants capacitifs (Cl n, C2m) montés en 10 parallèle et/ou en série.
9. Circuit selon la revendication 8, caractérisé en ce que ledit second sous-ensemble comprend des composants capacitifs (CIri, C2m) identiques entre eux.
10. Circuit selon l'une des revendications 1 à 9, caractérisé en ce que lesdits moyens de sélection (P1, 11n, 12m, IN11, IN2p) comprennent des commutateurs (11n, 12m, IN1l, IN2p) 15 montés en série ou en parallèle sur lesdits composants électroniques (Cl n, C2m, R1 I, R2p) et agencés pour contrôler l'accès à tout ou partie des composants électroniques de l'ensemble en fonction d'une commande déterminée par lesdits moyens de traitement (MT).
FR0609661A 2006-11-06 2006-11-06 Circuit integre specialise a controle automatique d'accord de constantes de temps Expired - Fee Related FR2908249B1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR0609661A FR2908249B1 (fr) 2006-11-06 2006-11-06 Circuit integre specialise a controle automatique d'accord de constantes de temps
US11/935,421 US7679359B2 (en) 2006-11-06 2007-11-06 Application-specific integrated circuit with automatic time-constant matching

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0609661A FR2908249B1 (fr) 2006-11-06 2006-11-06 Circuit integre specialise a controle automatique d'accord de constantes de temps

Publications (2)

Publication Number Publication Date
FR2908249A1 true FR2908249A1 (fr) 2008-05-09
FR2908249B1 FR2908249B1 (fr) 2008-12-19

Family

ID=38106655

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0609661A Expired - Fee Related FR2908249B1 (fr) 2006-11-06 2006-11-06 Circuit integre specialise a controle automatique d'accord de constantes de temps

Country Status (2)

Country Link
US (1) US7679359B2 (fr)
FR (1) FR2908249B1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113193853A (zh) * 2021-04-23 2021-07-30 广东电网有限责任公司电力科学研究院 基于新的近似滑动窗滤波器的滤波方法及装置、控制系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002073801A1 (fr) * 2001-03-09 2002-09-19 National Semiconductor Corporation Ajustage de filtres
EP1326336A2 (fr) * 2001-12-18 2003-07-09 Texas Instruments Incorporated Filtre accordable haute fréquence

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5625288A (en) * 1993-10-22 1997-04-29 Sandia Corporation On-clip high frequency reliability and failure test structures
US6005407A (en) * 1995-10-23 1999-12-21 Opmax Inc. Oscillation-based test method for testing an at least partially analog circuit
DE10138556C1 (de) * 2001-08-06 2003-06-05 Infineon Technologies Ag Verfahren zum Testen von Eingangs-/Ausgangstreibern einer Schaltung und entsprechende Testvorrichtung
JP4477388B2 (ja) * 2004-03-24 2010-06-09 Necエレクトロニクス株式会社 集積回路装置及びその評価方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002073801A1 (fr) * 2001-03-09 2002-09-19 National Semiconductor Corporation Ajustage de filtres
EP1326336A2 (fr) * 2001-12-18 2003-07-09 Texas Instruments Incorporated Filtre accordable haute fréquence

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
DURHAM A M ET AL: "CIRCUIT ARCHITECTURES FOR HIGH LINEARITY MONOLITHIC CONTINUOUS-TIME FILTERING", IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II: ANALOG AND DIGITAL SIGNAL PROCESSING, IEEE INC. NEW YORK, US, vol. 39, no. 9, 1 September 1992 (1992-09-01), pages 651 - 657, XP000360386, ISSN: 1057-7130 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113193853A (zh) * 2021-04-23 2021-07-30 广东电网有限责任公司电力科学研究院 基于新的近似滑动窗滤波器的滤波方法及装置、控制系统

Also Published As

Publication number Publication date
US20080297241A1 (en) 2008-12-04
FR2908249B1 (fr) 2008-12-19
US7679359B2 (en) 2010-03-16

Similar Documents

Publication Publication Date Title
EP2115296B1 (fr) Pilotage d'une pluralite de bobines bougies via un unique etage de puissance
FR2913299A1 (fr) Pilotage d'une pluralite de bobines bougies via un unique etage de puissance.
FR2988856A1 (fr) Procede et dispositif de diagnostic d'un circuit de decharge d'un systeme electrique
FR2865500A1 (fr) Montage pour charger et decharger une pluralite d'actionneurs capacitifs
EP2131494B1 (fr) Circuit à capacités commutées à consommation réduite
EP2037218B1 (fr) Circuit électronique de mesure d'un paramètre physique fournissant un signal analogique de mesure dépendant de la tension d'alimentation
EP3175528A1 (fr) Procede et dispositif de charge d'une batterie de vehicule automobile en fonction de l'impedance d'un reseau d'alimentation et vehicule automobile dote d'un tel dispositif de charge
FR2925168A1 (fr) Procede d'estimation de la resistance interne d'une batterie de vehicule automobile.
FR2908249A1 (fr) Circuit integre specialise a controle automatique d'accord de constantes de temps
EP3539145B1 (fr) Circuit d'adaptation d'impedance entre un générateur et une charge à des fréquences multiples, ensemble comportant un tel circuit et utlisation liée
FR2916914A1 (fr) Dispositif d'inferface de compensation de tension a base de stockage de l'energie sous forme capacitive et reseau electrique comprenant ce dispositif.
FR2998062A1 (fr) Circuit de mesure pour determiner la resistance d'un composant resistant de capteur
WO2009100844A1 (fr) Dispositif et procede de mesure de pression cylindrique d ' un moteur a combustion interne avec activation ou desactivation d ' un filtre selon la phase de fonctionnement du moteur
WO2009024713A9 (fr) Dispositif de generation de plasma radiofrequence
EP0783109B1 (fr) Dispositif de mesure d'une force à l'aide d'un capteur capacitif
FR2878030A1 (fr) Dispositif de filtrage d'un signal de mesure de pression
WO2021063725A1 (fr) Procédé d'estimation de la résistance d'isolement d'un circuit haute tension d'un véhicule automobile électrique ou hybride
FR2886410A1 (fr) Procede et dispositif d'estimation du courant delivre par un altenateur pour vehicule automobile
FR3018866A1 (fr) Dispositif et procede de controle d'un module de chauffage d'une pluralite d'injecteurs
FR2991451A1 (fr) Procede de traitement d'un signal issu d'un dispositif de mesure de pression au sein d'un moteur a combustion interne et dispositif associe
WO2022017840A1 (fr) Dispositif de détection automatique de couplage entre dispositifs électroniques
FR2942322A1 (fr) Procede d'identification d'un bloc de supercondensateurs
FR3043733B1 (fr) Procede et dispositif de gestion d'un ensemble de bougies a incandescence
FR2846714A1 (fr) Circuit et procede permettant la classification sequentielle de plusieurs elements activables
FR3112872A1 (fr) Dispositif de détection automatique de couplage entre dispositifs électroniques

Legal Events

Date Code Title Description
CD Change of name or company name
PLFP Fee payment

Year of fee payment: 10

PLFP Fee payment

Year of fee payment: 11

PLFP Fee payment

Year of fee payment: 12

PLFP Fee payment

Year of fee payment: 14

PLFP Fee payment

Year of fee payment: 15

TP Transmission of property

Owner name: VITESCO TECHNOLOGIES, DE

Effective date: 20210309

PLFP Fee payment

Year of fee payment: 16

CA Change of address

Effective date: 20220103

ST Notification of lapse

Effective date: 20230705