FR2739234A1 - Dispositif de compression formant table de codage pour decodeur a longueur variable - Google Patents

Dispositif de compression formant table de codage pour decodeur a longueur variable Download PDF

Info

Publication number
FR2739234A1
FR2739234A1 FR9511141A FR9511141A FR2739234A1 FR 2739234 A1 FR2739234 A1 FR 2739234A1 FR 9511141 A FR9511141 A FR 9511141A FR 9511141 A FR9511141 A FR 9511141A FR 2739234 A1 FR2739234 A1 FR 2739234A1
Authority
FR
France
Prior art keywords
code
coefficient table
input
coding table
table device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9511141A
Other languages
English (en)
Other versions
FR2739234B1 (fr
Inventor
Po Chuan Huang
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
United Microelectronics Corp
Original Assignee
United Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to NL1001171A priority Critical patent/NL1001171C2/nl
Priority to US08/527,211 priority patent/US5619200A/en
Application filed by United Microelectronics Corp filed Critical United Microelectronics Corp
Priority to FR9511141A priority patent/FR2739234B1/fr
Publication of FR2739234A1 publication Critical patent/FR2739234A1/fr
Application granted granted Critical
Publication of FR2739234B1 publication Critical patent/FR2739234B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • H03M7/40Conversion to or from variable length codes, e.g. Shannon-Fano code, Huffman code, Morse code
    • H03M7/42Conversion to or from variable length codes, e.g. Shannon-Fano code, Huffman code, Morse code using table look-up for the coding or decoding process, e.g. using read-only memory
    • H03M7/425Conversion to or from variable length codes, e.g. Shannon-Fano code, Huffman code, Morse code using table look-up for the coding or decoding process, e.g. using read-only memory for the decoding process only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/13Adaptive entropy coding, e.g. adaptive variable length coding [AVLC] or context adaptive binary arithmetic coding [CABAC]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/90Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
    • H04N19/91Entropy coding, e.g. variable length coding [VLC] or arithmetic coding

Abstract

Un dispositif formant table de codage pour un décodeur à longueur variable (VLD) est connecté à un décaleur à tambour pour obtenir un code d'entrée consistant en une partie de mot de code et un bit de signe. Le dispositif formant table de codage comprend une table de coefficients (27) destinée à générer un code de niveau et un code de longueur à partir de la partie de mot de code, et un circuit de masque (29) destiné à générer un bit de signe par une opération logique du code d'entrée et du code de longueur. La table de coefficients (27) peut décoder les codes d'entrée avec les bits de signe opposé, ce qui réduit les dimensions de la table de coefficients ainsi que du VLD. De ce fait, le retard de fonctionnement de la table de coefficients DCT (27) peut être plus court, ce qui améliore les performances du VLD.

Description

La présente invention concerne des systèmes de compression de données vidéo, et plus particulièrement un dispositif à table de codage d'un décodeur à longueur variable (VLD) dans un système de compression de données vidéo.
La principale technique utilisée dans un système de compression de données est le codage à longueur variable (VLC) qui transforme des données en codes de longueurs variables par des méthodes statistiques.
Ainsi, les données qui apparaissent le plus fréquemment sont transformées en un code plus court qui nécessite une moins grande capacité de mémoire et un temps de transmission plus court, ce qui réduit la charge de données d'un moyen de communication. Afin de décoder et de remettre les codes de longueurs variables dans leur format original, un décodeur VLD est nécessaire dans un système de compression de données. En conséquence, l'amélioration de la vitesse de fonctionnement du décodeur VLD est devenue un critère important des systèmes vidéo très performants tels que la télévision à haute définition numérisée (HDTV).
Les codes de longueurs variables d'un système vidéo sont généralement générés par une transformée de cosinus discret (DCT). En conséquence, une table de coefficients, appelée table de coefficients DCT, est nécessaire dans le décodeur VLD pour remettre les codes de longueurs variables dans leur forme originale. Par le passé, un certain nombre de structures de décodeurs
VLD ont été décrites, par exemple par les brevets américains NO 4.177.456, 5.032.838, 5.055.841 et 5.245.338. L'objet de ces brevets américains est incorporé dans le présent document pour référence, et y est exposé. L'une de ces structures de VLD, illustrée sur la figure 1 (art antérieur), comprend un registre à décalage du type "décaleur à tambour" 15, une table de coefficients DCT 17 et un multiplexeur 19.Les données en entrée du déca leur à tambour 15 sont constituées d'un flux de données de codes successifs ayant des longueurs variables. Ces codes sont décalés, séparés puis envoyés séquentiellement à la table de coefficients DCT 17 où chacun des codes est décodé en un code de niveau et un code de longueur. Le code de niveau représente le format de données original et le code de longueur représente la longueur du code d'entrée. En conséquence, le code de longueur doit être renvoyé au déca leur à tambour 15 comme donnee de référence pour la séparation et le décalage de codes.
Etant donné que chaque code d'entrée de la table de coefficients DCT 17 consiste en une partie de mot de code et un bit de signe, la table de coefficients DCT 17 d'une structure de VLD classique est généralement séparée en trois parties pour générer respectivement des niveaux de codes positifs, des niveaux de codes négatifs et les codes de longueur. Un schéma de la table de coefficients DCT 17 est représenté sur la figure 2. Par exemple, la table de coefficients DCT 17 reçoit un code d'entrée ..... .xi" du décaleur à tambour 15, dans lequel les bits de début .... .xN sont la partie de mot de code et la dernière partie "s" est le bit de signe. Le code d'entrée ..... xs" sera directement décodé en la partie de niveau positif 11 ou la partie de niveau négatif 12 de la table de coefficients DCT 17 pour générer un code de niveau, puis sorti par l'intermédiaire du choix du multiplexeur 19. Au même moment, la partie de code de longueur 13 de la table de coefficients 17 génère un code de longueur envoyé au déca leur à tambour 15 en calculant le nombre de bits du code d'entrée "xxx.. .xs".
Etant donné que la structure de VLD mentionnée cidessus génère les codes de niveau à partir de deux parties indépendantes 11 et 12 dans la table de coefficients DCT 17, la capacité de ces parties doit être très grande lorsque certains des codes ont des longueurs de mot très importantes. Par exemple, afin de satisfaire aux exigences de la norme vidéo du groupe d'experts I pour les images animées (MPEG I) ou MPEG II, le VLD nécessite une table de coefficients DCT pouvant décoder au moins 114 codes, et leur longueur de code peut aller jusqu'à 17 bits. Ainsi, la dimension du
VLD est dépendante de la table de coefficients DCT 17.
C'est-à-dire que si le VLD doit être minimalisé pour que le système vidéo puisse être aussi compact que possible, les dimensions de la table de coefficients
DCT doivent d'abord être réduites.
D'autre part, étant donné que la table de coefficients DCT 17 d'un VLD classique est fournie par un réseau logique programmable (PLA), plus la dimension du PLA est grande, plus le retard de fonctionnement est important. Etant donné que la table de coefficients DCT 17 nécessite une capacité importante, les dimensions du
PLA sont généralement trop grandes pour assurer un fonctionnement à grande vitesse. Même si certaines structures de VLD utilisent des dispositifs à mémoire morte (ROM) pour remplacer le PLA en tant que table de coefficients DCT, le grand espace occupé par les dispositifs à ROM ne permet pas une minimalisation satisfaisante du VLD. Cela signifie que l'efficacité de fonctionnement du VLD classique doit être améliorée et que ses dimensions doivent être réduites en modifiant la stratégie de décodage de la table de coefficients
DCT.
On observe également que la partie de niveau positif 11 et la partie de niveau négatif 12 de la table de coefficients DCT dans le VLD classique génèrent le même code de niveau lorsque les codes d'entrée ont les mêmes mots de code mais des bits de signe différent. C'est-à-dire que les deux parties de niveau ont des structures identiques, à l'exception du circuit qui décode le bit de signe. I1 est évident que la structure de VLD classique gaspille beaucoup d'espace dans la désignation de la table de coefficients DCT. En conséquence, si le mot de code et le bit de signe d'un code d'entrée peuvent être traités séparément, les dimensions de la table de coefficients
DCT destinée à générer le code de niveau et le code de longueur peuvent être réduites de moitié par rapport à celle d'un VLD classique.Cette stratégie de décodage de la table de coefficients DCT peut aussi grandement améliorer les performances du VLD.
En conséquence, la présente invention fournit un dispositif formant table de codage pour réduire au minimum les dimensions de la table de coefficients DCT ainsi que le VLD.
La présente invention fournit également un dispositif formant table de codage pour améliorer la vitesse de fonctionnement du VLD lorsque le PLA est utilisé dans la table de coefficients DCT.
Le dispositif formant table de codage pour le VLD suivant la présente invention est connecté à un décaleur à tambour pour obtenir un code d'entrée consistant en une partie de mot de code et un bit de signe. Le décaleur à tambour génère le code d'entrée en décalant et séparant un flux de bits d'entrée de celuici en une pluralité de codes d'entrée. Le dispositif formant table de codage comprend une table de coefficients DCT destinée à générer un code de niveau et un code de longueur à partir de la partie de mot de code, et un circuit de masque destiné à extraire le bit de signe par des opérations logiques effectuées sur le code d'entrée et le code de longueur. Le circuit de masque comprend une matrice de portes ET à double entrée et une porte OU à entrées multiples destinées à effectuer une opération logique sur le code d'entrée et le code de longueur.Plus précisément, la matrice de portes ET est destinée à effectuer une opération ET du code de longueur et du code d'entrée, et la porte OU est destinée à générer le bit de signe par une opération OU de chaque bit de sortie fourni par la porte ET à double entrée. La table de coefficients DCT décode les codes d'entrée directement en utilisant la partie de mot de code et en ignorant les bits de signe, réduisant ainsi les dimensions de la table de coefficients DCT ainsi que du VLD. En outre, étant donné que les dimensions de la table de coefficients
DCT sont réduites, le retard de fonctionnement de la table de coefficients DCT peut être raccourci, ce qui améliore les performances du VLD.
D'autres objets, caractéristiques, et avantages de la présente invention ressortiront clairement de la description détaillée suivante des modes de réalisation préférés mais non limitatifs. Cette description est faite en référence aux dessins joints, sur lesquels
la figure 1 (art antérieur) est un schéma illustrant une structure de détecteur VLD de l'art antérieur ;
la figure 2 est un schéma illustrant la table de coefficients DCT et le multiplexeur de la figure 1 (art antérieur)
la figure 3 est un schéma fonctionnel illustrant la structure VLD suivant un mode de réalisation préféré de la présente invention ; et
la figure 4 est un schéma de circuit illustrant le circuit de masque de la figure 3.
Dans la présente invention, seule la partie de mot de code d'un code d'entrée provenant du décaleur à tambour est décodée dans le dispositif formant table de codage pour générer un code de niveau. Le bit de signe sera généré dans un circuit de masque.
La figure 3 est un schéma fonctionnel illustrant la structure de VLD suivant un mode de réalisation préféré de la présente invention. En conséquence, le dispositif formant table de codage de la présente invention comprend une table de coefficients DCT 27 et un circuit de masque 29. Les données d'entrée du décaleur à tambour 25 sont un flux de bits. Le flux de bits comporte des bits, apparaissant successivement, de résultats DCT. Le décaleur à tambour 25 décale et sépare ces bits en codes de longueurs variables, puis envoie ces codes à la table de coefficients DCT 27 en tant que codes d'entrée. Les codes d'entrée, comme décrit dans l'art antérieur, consistent chacun en une partie de mot de code et un bit de signe.Dans la présente invention, le bit de signe de chaque code d'entrée est ignoré lorsque le procédé de décodage, qui est un procédé par table à consulter, est effectué dans la table de coefficients DCT 27. Cela signifie que seules les parties de mot de code des codes d'entrées sont utilisées dans la table de coefficients DCT 27 pour générer les codes de niveau et les codes de longueur. La structure de la table de coefficients DCT 27 est conçue à la fois pour les codes d'entrée positifs et négatifs, ce qui permet d'éviter la duplication d'une autre partie de code de niveau identique dans la table de coefficients DCT.
Le circuit de masque 29 extrait les bits de signe des codes d'entrée. Le circuit de masque 29 comporte deux points d'accès ou portes d'entrée, destinés à acquérir des données provenant du décaleur à tambour 25 et de la table de coefficients DCT 27. Ces deux points d'accès d'entrée reçoivent respectivement le code de longueur et le code d'entrée de la table de coefficients DCT 27 et du décaleur à tambour 25. Ces deux codes sont traités par un simple circuit logique
ET/OU dans le circuit de masque 29 pour générer le bit de signe.
Une structure de circuit préférée du circuit de masque 29 est décrite sur la figure 4, sur laquelle une matrice de portes ET 290 à double entrée et une porte
OU 291 à entrées multiples sont connectées en série.
Dans le circuit de masque 29, chaque porte ET à double entrée prend un bit du code d'entrée et un bit du code de longueur pour l'opération ET. Tous les résultats de l'opération ET, c'est-à-dire tous les résultats fournis en sortie par les portes ET à double entrée, sont envoyés à l'entrée de la porte OU 291 à entrées multiples. En conséquence, s'il y a n portes ET dans la matrice de portes ET 290, la porte OU 291 à entrées multiples doit être munie de n portes d'entrée.
Un exemple numérique réaliste va maintenant être présenté pour expliquer plus en détail le mode de réalisation préféré de la présente invention. On suppose qu'un code d'entrée "0111" est envoyé par le décaleur à tambour 25 à la table de coefficients DCT 27 et au circuit de masque 29. Ainsi qu'il est mentionné ci-dessus, le bit de poids faible du code d'entrée est le bit de signe, c'est-à-dire s="l" ; en conséquence, le mot de code du code d'entrée est "011". Dans la présente invention, bien que le code "0111" soit envoyé à la table de coefficients DCT 27, seuls les trois premiers bits sont pris en considération dans la table de coefficients DCT 27 pour générer le code de niveau et le code de longueur. Puis vient le code de longueur de "0001000...0".
Tous les bits du code de longueur sont à "0" à l'exception du bit correspondant au bit de poids faible du code d'entrée, c'est-à-dire que In n'apparait qu'au quatrième bit. Le code de longueur est envoyé au circuit de masque 29 où une opération ET avec le code d'entrée "0111" est effectuée. Par exemple, la première porte ET à double entrée prend le premier bit du code d'entrée et le premier bit du code de longueur comme les deux données d'entrée.
Etant donné que le code de longueur n'a qu'un bit à "1", à l'exception de la quatrième porte "ET", toutes les portes ET ont un résultat de "0". En ce qui concerne la quatrième porte ET, si le bit de poids faible du code d'entrée est à "l", sa sortie sera à "1", sinon, elle sera à "0". En conséquence, le résultat de la porte OU 291 sera "1" si le bit de poids faible du code d'entrée est "1", ou il sera "0". Cela signifie que les données fournies par la porte OU 291 sont identiques au bit de signe du code d'entrée.
La table de coefficients DCT mentionnée ci-dessus peut être un dispositif à mémoire morte (ROM) ou un réseau logique programmable (PLA). Lorsqu'un PLA est utilisé dans la présente invention, étant donné que les dimensions de la table de coefficients DCT sont réduites à environ une moitié de celles de l'art antérieur, le retard de fonctionnement du PLA est fortement réduit.

Claims (6)

REVENDICATIONS
1. Dispositif formant table de codage pour un décodeur en longueur variable destiné à décoder un code d'entrée comprenant une partie de mot de code et un bit de signe, le dispositif formant table de codage comportant
une table de coefficients (27) destinée à générer un code de niveau et un code de longueur à partir de la partie de mot de code du code d'entrée ; et
un circuit de masque (29) destiné à extraire le bit de signe par des opérations logiques effectuées sur le code d'entrée et le code de longueur.
2. Dispositif formant table de codage suivant la revendication 1, dans lequel la table de coefficients (27) comprend un réseau logique programmable (PLA).
3. Dispositif formant table de codage suivant la revendication 1, dans lequel la table de coefficients (27) est un dispositif à mémoire morte (ROM).
4. Dispositif formant table de codage suivant la revendication 1, dans lequel le circuit de masque (29) comprend une matrice de portes ET à double entrée (290), destinée à effectuer une opération ET du code de longueur et du code d'entrée ; et
une porte OU à entrées multiples (291), destinée à générer le bit de signe par une opération OU de chaque bit de sortie fourni par la porte ET à double entrée.
5. Dispositif formant table de codage suivant la revendication 1, dans lequel le code d'entrée est fourni par un décaleur à tambour (25).
6. Décodeur en longueur variable destiné à décoder un flux de bits, comprenant
un décaleur à tambour (25) destiné à décaler et séparer le flux de bits en une pluralité de codes d'entrée, consistant chacun en une partie de mot de code et un bit de signe ; et un dispositif formant table de codage selon l'une des revendications 1 à 4.
FR9511141A 1995-09-11 1995-09-22 Dispositif de compression formant table de codage pour decodeur a longueur variable Expired - Lifetime FR2739234B1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
NL1001171A NL1001171C2 (nl) 1995-09-11 1995-09-11 Een codetabelreductie-inrichting voor variabele lengtedecoder.
US08/527,211 US5619200A (en) 1995-09-11 1995-09-12 Code table reduction apparatus for variable length decoder
FR9511141A FR2739234B1 (fr) 1995-09-11 1995-09-22 Dispositif de compression formant table de codage pour decodeur a longueur variable

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
NL1001171A NL1001171C2 (nl) 1995-09-11 1995-09-11 Een codetabelreductie-inrichting voor variabele lengtedecoder.
US08/527,211 US5619200A (en) 1995-09-11 1995-09-12 Code table reduction apparatus for variable length decoder
FR9511141A FR2739234B1 (fr) 1995-09-11 1995-09-22 Dispositif de compression formant table de codage pour decodeur a longueur variable

Publications (2)

Publication Number Publication Date
FR2739234A1 true FR2739234A1 (fr) 1997-03-28
FR2739234B1 FR2739234B1 (fr) 1997-11-14

Family

ID=27253102

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9511141A Expired - Lifetime FR2739234B1 (fr) 1995-09-11 1995-09-22 Dispositif de compression formant table de codage pour decodeur a longueur variable

Country Status (3)

Country Link
US (1) US5619200A (fr)
FR (1) FR2739234B1 (fr)
NL (1) NL1001171C2 (fr)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980052329A (ko) * 1996-12-24 1998-09-25 구자홍 오디오 디코더의 비트 스트림 파싱장치
EP0967806A4 (fr) * 1997-03-12 2010-12-22 Panasonic Corp Procede de codage, codeur et son support d'enregistrement, procede de decodage, decodeur et son support d'enregistrement
CN105763200B (zh) * 2016-02-05 2018-10-16 大连大学 基于dna链置换的4-10译码器设计方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62150428A (ja) * 1985-12-25 1987-07-04 Fujitsu Ltd 可変語長変換回路
US4698672A (en) * 1986-10-27 1987-10-06 Compression Labs, Inc. Coding system for reducing redundancy
US5233348A (en) * 1992-03-26 1993-08-03 General Instrument Corporation Variable length code word decoder for use in digital communication systems

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4150368A (en) * 1977-07-07 1979-04-17 International Telephone And Telegraph Corporation Signal coding for compressed pulse code modulation system
US4580129A (en) * 1983-11-14 1986-04-01 Northern Telecom Limited Variable word length decoder
JP2766302B2 (ja) * 1989-04-06 1998-06-18 株式会社東芝 可変長符号並列解読方法および装置
JPH04185119A (ja) * 1990-11-20 1992-07-02 Matsushita Electric Ind Co Ltd 可変長符号化装置
US5479166A (en) * 1993-11-30 1995-12-26 Texas Instruments Incorporated Huffman decoding method, circuit and system employing conditional subtraction for conversion of negative numbers

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62150428A (ja) * 1985-12-25 1987-07-04 Fujitsu Ltd 可変語長変換回路
US4698672A (en) * 1986-10-27 1987-10-06 Compression Labs, Inc. Coding system for reducing redundancy
US5233348A (en) * 1992-03-26 1993-08-03 General Instrument Corporation Variable length code word decoder for use in digital communication systems

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 11, no. 383 (P - 646) 15 December 1987 (1987-12-15) *

Also Published As

Publication number Publication date
FR2739234B1 (fr) 1997-11-14
NL1001171C2 (nl) 1997-03-13
US5619200A (en) 1997-04-08

Similar Documents

Publication Publication Date Title
KR950002671B1 (ko) 화상데이타 처리장치
EP0248711B1 (fr) Procédé de codage par transformation pour la transmission de signaux d'image
EP0448491B1 (fr) Procédé de codage et de transmission à au moins deux niveaux de qualité d'images numériques appartenant à une séquence d'images, et dispositifs correspondants
EP0294357B1 (fr) Procédé de codage de signaux d'image
EP0349454A1 (fr) Procédé de codage de données d'assistance à la reconstruction d'une image électronique animée sous-échantillonnée
FR2648979A1 (fr) Procede de segmentation du champ de mouvement d'une image et son application au codage d'images video
EP0270405B1 (fr) Procédé et dispositif de réduction du bruit engendré par un codeur-décodeur d'images numériques opérant par blocs
FR2702914A1 (fr) Dispositif de codage de suites d'images constituées d'images de nature film et d'images de nature vidéo, et dispositif de décodage correspondant.
US6393156B1 (en) Enhanced transform compatibility for standardized data compression
FR2846828A1 (fr) Procede de tatouage d'un signal video, systeme et support de donnees pour la mise en oeuvre de ce procede, procede d'extraction du tatouage d'un signal video, systeme pour la mise en oeuvre de ce procede
FR2739234A1 (fr) Dispositif de compression formant table de codage pour decodeur a longueur variable
FR2825224A1 (fr) Procede et dispositif de compression et ou d'indexation d'images numeriques
EP0332553A1 (fr) Procédé de réallocation de choix de traitement de sous-échantillonnage, sur critère de réduction de débit d'une séquence de données d'assistance à la reconstitution d'une image électronique sous-échantillonnée
FR2630277A1 (fr) Procede de codage et de decodage d'informations, par blocs, et dispositifs de codage et de decodage, pour la mise en oeuvre de ce procede
EP0632661B1 (fr) Système de réception et de décodage de signaux numériques selon deux niveaux de définition d'image
EP0063990B1 (fr) Procédé de transmission d'une image à débit réduit; système de transmission pour la mise en oeuvre de ce procédé
EP1302078A1 (fr) Procede de codage d'un flux d'images video
EP0666652B1 (fr) Etage de décalage pour décodeur de codes numériques de longueurs variables
WO2020260412A1 (fr) Procédé de codage et de décodage d'une image d'une séquence vidéo et dispositif associé
EP0849709B1 (fr) Processeur d'image digitale pour la compression/décompression d'images animées
JP2003333347A (ja) 2値画像データの圧縮方法及び復元方法、並びに2値画像データの圧縮装置及び復元装置
FR2823338A1 (fr) Procede et dispositif de post traitement d'images numeriques
EP0666537B1 (fr) Circuit de traitement numérique comportant des registres de test
FR2735258A1 (fr) Dispositif de decodage d'un flux de donnees
EP0849708A1 (fr) Processeur d'image digitale pour la compression/décompression d'images animées