FR2629971A1 - Circuit de correction d'un courant de deviation - Google Patents

Circuit de correction d'un courant de deviation Download PDF

Info

Publication number
FR2629971A1
FR2629971A1 FR8903699A FR8903699A FR2629971A1 FR 2629971 A1 FR2629971 A1 FR 2629971A1 FR 8903699 A FR8903699 A FR 8903699A FR 8903699 A FR8903699 A FR 8903699A FR 2629971 A1 FR2629971 A1 FR 2629971A1
Authority
FR
France
Prior art keywords
control signal
synchronization
signal
elimination
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8903699A
Other languages
English (en)
Other versions
FR2629971B1 (fr
Inventor
James Albert Wilber
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Licensing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Licensing Corp filed Critical RCA Licensing Corp
Publication of FR2629971A1 publication Critical patent/FR2629971A1/fr
Application granted granted Critical
Publication of FR2629971B1 publication Critical patent/FR2629971B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Details Of Television Scanning (AREA)

Abstract

L'invention concerne un appareil de visualisation vidéo ayant une caractéristique de visualisation sur l'écran OSD. Selon l'invention, un circuit de déviation verticale 20 comprend un enroulement LV couplé à un condensateur de blocage du courant continu CV ; un amplificateur de déviation IC1 répondant à un signal en dents de scie 27 est couplé à l'enroulement vertical LV à une borne de sortie A; un générateur de tension en dents de scie 26 qui produit le signal 27 est couplé à une borne d'entrée B de l'amplificateur IC1 pour attaquer l'étage de sortie 21 à une fréquence verticale pour produire un courant de déviation en dents de scie iV dans l'enroulement LV ; le générateur 26 comprend un condensateur C1 qui, en fonctionnement normal, est chargé par une résistance R1; pendant un intervalle de transition, la fréquence du signal 27 diminue. L'invention s'applique notamment aux téléviseurs et autres appareils de visualisation vidéo.

Description

La présente invention se rapporte à un agencement d'un appareil de
télévision pour faire varier un courant de déviation en réponse à un signal de contrôle. Le signal de contrôle peut par exemple être produit quand le courant de déviation n'est pas
synchronisé sur un signal de synchronisation.
Typiquement, un signal de contrôle qui est normalement à une fréquence verticale contrôle un générateur de signaux en dents de scie d'un circuit de déviation verticale. Le signal de contrôle détermine la période d'un courant de déviation dans un enroulement de déviation verticale qui, à son tour, détermine
l'amplitude du courant de déviation verticale.
Dans un appareil de télévision qui utilise un générateur de signaux de contrôle comme, par exemple, un circuit intégré TA7777 fabriqué par Toshiba, Japon (le circuit intégré Toshiba) pour la production du signal de contrôle, la fréquence du signal de contrôle peut être plus faible pendant le fonctionnement libre ou non synchronisé du circuit de déviation verticale que pendant le fonctionnement synchronisé. Le fonctionnement libre se produit lorsqu'un signal de synchronisation verticale est découplé du générateur de signaux de contrôle qui produit le signal de contrôle ci-dessus mentionné. Le signal de synchronisation est par exemple découplé pendant un intervalle o une nouvelle chaîne est choisie. La plus basse fréquence du signal de contrôle peut forcer l'amplitude du courant de déviation verticale, si elle n'est pas corrigée, à être plus grande que pendant un
fonctionnement normal.
Lorsqu'on utilise une caractéristique de visualisation sur l'écran dans le récepteur de télévision, l'information vidéo contenant les caractères à visualiser est appliquée aux canons correspondants d'un tube à rayons cathodiques du récepteur, en synchronisme avec le signal de contrôle vertical qui a été précédemment mentionné. Par exemple, pendant un changement de chaSne et/ou pendant une autoprogrammation, le signal de synchronisation verticale est découplé du générateur de signaux de contrôle. Cela force l'amplitude du courant de déviation verticale à être plus inmportante. Le signal de synchronisation est découplé du générateur de signaux de commande afin de réduire les perturbations en rapport avec le bruit, par exemple, pendant l'intervalle de sélection de chaSne. L'amplitude accrue du courant de déviation, si elle n'est pas corrigée, peut désavantageusement avoir pour résultat un repositionnement des caractères de visualisation sur l'écran vers le sommet de l'écran. Les caractères de visualisation sur l'écran, ou OSD, proches du sommet de l'écran peuvent être partiellement ou complètement déplacés hors de la zone de visualisation de l'écran du
tube à rayons cothodiques.
Selon un aspect de l'invention, un second circuit de contrôle est prévu qui répond à un second signal de contrôle. Le second signal de controle indique la présence d'intervalles o le premier signal de contrôle est à une plus basse fréquence que pendant le fonctionnement synchronisé, ou non synchronisé sur le signal de synchronisation verticale. Le second signal de contrôle provoque une réduction de l'amplitude d'un signal en dents de scie qui est produit dans le générateur de signaux en dents de scie. Par conséquent, l'allure du changement du courant de déviation verticale est réduite pour maintenir son amplitude plus proche de celle pendant un fonctionnement normal. En conséquence, lorsque les caractères OSD sont visualisés, le courant de déviation verticale, même s'il est à une plus basse fréquence qu'en fonctionnement normal, est à un niveau qui est proche de celui obtenu pendant un fonctionnement normal. Cela a pour résultat que les caractères OSD sont présentés près de leurs positions de fonctionnement
synchronisé normal.
Selon un autre aspect de l'invention, un agencement répondant à un signal de contrôle produit un
courant de déviation dans un enroulement de déviation.
Quand le courant de déviation est synchronisé sur un signal d'entrée de synchronisation, le signal de contrôle est à un premier état. Quand le courant de déviation est libre, le signal de contrôle est à un second état. Le signal de contrôle force l'amplitude du courant de déviation à être sensiblement la même quand il est
synchronisé et quand il est libre.
L'invention sera mieux comprise, et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant un mode de réalisation de l'invention, et dans lesquels: la figure 1 illustre un circuit de déviation verticale avec agencement de correction du courant vertical selon un aspect de l'invention; et les figures 2a et 2b illustrent des formes d'onde utiles pour expliquer le fonctionnement du circuit
de la figure 1.
Dans le circuit de déviation verticale illustré de la figure 1, pour un récepteur de télévision ou un appareil de visualisation vidéo, un enroulement de déviation verticale L est couplé à un étage de sortie d'amplificateur vertical 21 à une borne de sortie A. Une résistance R8 d'échantillonnage du courant est couplée à l'enroulement de déviation LV à une borne C et un condensateur CV de blocage du courant continu et de mise en forme de S est couplé à la résistance R8 à une borne D. L'étage de sortie verticale 21 comprend un transistor amplificateur du haut Q4 qui est couplé à une alimentation en courant continu à +25V via une diode D2 et un transistor amplificateur du bas Q3 qui est couplé à un point de potentiel de référence de la masse à travers une résistance. Un étage d'attaque 22 est couplé à l'étage de sortie 21 pour attaquer l'étage de sortie à une fréquence verticale en dents de scie pour produire un courant de déviation verticale en dents de scie i
l'enroulement de déviation verticale Lv.
L'étage d'attaque 22 comprend un amplificateur inverseur, un transistor d'attaque Q2 et une source de
courant 23 qui est couplée au collecteur du transistor.
Le transistor d'attaque Q2 attaque le transistor de sortie du haut Q4 via un trransistor tampon non inverseur Q5 et attaque le transistor de sortie du bas Q3 via un étage inverseur U1 et un transistor tampon non inverseur Q6. Les étages d'attaque et de sortie peuvent être incorporés dans un circuit intégré, IC 1, tel que LA7831
fabriqué par Sanyo Corporation.
Pour produire un courant en dents de scie iv dans l'enroulement de déviation verticale Lv, un générateur de rampe verticale 26 produit une tension en rampe verticale 27 allant vers le bas, qui est couplée en courant alternatif par un condensateur C2 à la base d'un transistor amplificateur d'erreur Q1. Le transistor Q1 inverse la tension en rampe verticale 27 pour développer un tension d'entrée verticale 28 à travers une résistance de charge R1 du collecteur du transistor Q1. La tension d'entrée 28 est appliquée à une borne d'entrée B de l'étage d'attaque 22 qui est couplée à la base du transistor amplificateur inverseur Q2 via une résistance R27. La tension d'entrée verticale 28 augmente progressivement la conduction de l'étage d'attaque 22 pendant l'intervalle d'aller vertical, shuntant progressivement plus du courant Il, développé par la source de courant 23, au loin de l'amplificateur de sortie du haut Q4 et tampon Q5. Pendant la première moitié de l'aller, le transistor de sortie Q4 est conducteur, pour coupler l'alimentation à + 25V à
l'enroulement de déviation verticale LV via la diode D2.
Un courant de déviation verticale décroissant iV s'écoule dans l'enroulement de déviation LV et charge le condensateur de blocage du courant continu CV de
l'alimentation à +25V via le transistor Q4.
Pendant la seconde moitié de l'aller vertical, le transistor d'attaque Q2 a été rendu suffisamment conducteur par la tension d'entrée 28 pour mettre hors circuit le transistor de sortie du haut Q4 et mettre en circuit le transistor de circuit du bas Q3. Le condensateur Cv de blocage du courant continu se décharge vers la masse via l'enroulement de déviation verticale LV et le transistor Q3, produisant ainsi la portion en dents
de scie négative du courant de déviation verticale iv.
Pour amorcer l'intervalle de retour vertical, la tension d'entrée 28 met le transistor d'attaque Q2 hors circuit, mettant ainsi le transistor de sortie du bas Q3 hors circuit et mettant le transistor de sortie du haut Q4 en circuit. Un montage conventionnel de retour vertical, qui n'est pas représenté sur les figures,
permet le retour du courant de déviation verticale iv.
Le fonctionnement de l'étage de sortie 21, en réponse à la tension d'entrée verticale 28, développe une tensin de sortie verticale 29 à la borne de sortie A qui
est appliquée à l'enroulement de déviation verticale Lv-
Le niveau en courant continu, VO, établi à la borne de sortie A, établit également sensiblement le même niveau en courant continu aux bornes C et D. Le courant de déviation verticale iv produit une tension alternative en dents de scie entre les bornes C et D, à travers la résistance d'échantillonnage R8 et donne une composante parabolique 30 à la tension VD développée dans le
condensateur Cv de blocage du courant continu.
Une boucle de contre-réaction négative en courant continu, de la borne de sortie A à la borne d'entrée B, stabilise le niveau moyen de la tension continue de fonctionnement à la borne A. La tension continue à la borne A est couplée via la borne C à l'émetteur du transistor amplificateur d'erreur Qi pour établir la tension continue de l'émetteur au niveau de tension V0. Le niveau de tension V0 est comparé à un niveau de tension de référence Vr qui est développé à la base du transistor Q1 par les résistances de division de tension R9, R101 et R10. Le niveau de la tension d'entrée 28 est contr8lé par la conduction du transistor Q1 pour stabiliser le niveau de tension continue V0 à un niveau de fonctionnement qui est à peu près à IVbe au dessus du niveau de tension de référence V r' La contre-réaction négative en courant alternatif pour la linéarisation du balayage est obtenue par couplage de la tension alternative en dents de scie développée dans la résistance d'échantillonnage R8 à l'émetteur du transistor d'erreur Q1 via un réseau de division de tension comprenant un potentiomètre R12 et des résistances R14 et R15. La tension alternative en dents de scie à l'émetteur du trnsistor d'erreur Q1 est comparée, à la tension en rampe verticale 27 qui est couplée en courant alternatif par le condensateur C2 à la base du transistor afin de développer une composante en courant alternatif de la tension d'entrée 28. L'amplitude du courant de déviation ests ajustée en aJustant le
curseur du potentiomètre R12.
Le générateur de rampe 26, qui développe la tension en rampe 27, comprend un réseau d'intégration RC, avec un condensateur C1 et une résistance R11. Pendant un fonctionnement normal, la résistance RM a une borne qui est couplée à la masse via un agencement en série d'un transistor Q9, qui est conducteur pendant un fonctionnement normal, d'une résistance R103 et d'un transistor Q10, qui est également conducteur pendant un fonctionnement normal. Un commutateur de remise à l'état initial, le transistor Q7, est couplé aux armatures du condensateur C1. La tension VD développée dans le condensateur Cv de blocage de courant continu est appliquée au réseau d'intégration formé du condensateur C1 et de la résistance Rll. La composante en courant continu de la tension VD est intégrée par le condensateur C1 pour produire une rampe dscendante de tension à travers la résistance Rll. La composante parabolique de courant alternatif de la tension VD est intégrée par le condensateur C1 pour produire la mise en forme de S de la
tension en rampe à travers la résistance Rll.
Pour amorcer le retour vertical, le condensateur C1 est déchargé en rendant conducteur le transistor Q7 de remise à l'état initial. Une impulsion 36 de remise à l'état initial, produite par un montage de synchronisation verticale 136 comme, par exemple, le circuit intégré Toshiba ci-dessus mentionné, est appliquée à la base d'un transistor Q8, rendant le transistor non conducteur pendant le court intervalle de l'impulsion de remise à l'état initial. Le collecteur du transistor Q8 est couplé à une alimentation à +44V par une résistance R16. Le collecteur du transistor Q8 est couplé en courant continu à la base du transistor Q7
de remise à l'état initial via une résistance R18.
l'impulsion négative de remise à l'état initial 36 est inversée par le transistor Q8 et est appliquée à la base du transistor Q7, pour mettre ce transistor Q7 en conduction et décharger le condensateur C1. La forte augmentation de la tension en rampe 27 quand le transistor C1 est déchargé est appliquée à la base du transistor amplificateur d'erreur Q1 et met ce transistor hors circuit pour amorcer l'intervalle de retour vertical. Un condensateur C5 en série avec une résistance R19 à travers l'enroulement de déviation LV amortit les résonances dans l'enroulement de déviation. Une résistance R7 est couplée entre la borne de sortie A et l'émetteur du transistor amplificateur d'erreur Q1 pour compenser la fréquence horizontale captée par l'enroulement de déviation verticale Lv. Un condensateur C6 en série avec un résistance R20 est couplé entre la borne d'entrée B et la masse pour abaisser le gain aux fréquences supérieures afin d'empêcher une oscillation à
haute fréquence du circuit de déviation.
Pendant un fontionnement en mode d'entretien du récepteur de télévision, utilisé, par exemple, quand la température de couleur doit être ajustée manuellement, ou lorsqu'une démagnétisation est requise, la trame est verticalement affaissée en inhibant le circuit de déviation verticale 20. En conséquence, un circuit de commutation 50 en mode d'entretien inhibe la production du courant de déviation verticale quand ce mode d'entretien est établi. Le circuit de commutation en mode d'entretien 50 comprend un transistor de commutation en mode d'entretien Q9 dont le collecteur est couplé à une borne extrême de la résistance Rll qui est éloignée de la jonction entre les condensateurs C2 et Cl. Une résistance R100 est couplée entre la borne D du condensateur C et le collecteur du transistor Q9. L'émetteur du transistor Q9 est couplé à la masse par la résistance R103 et le
transistor Q10.
Pendant le mode normal de fonctionnement du récepteur de télévision; un signal de commutation de mode , qui peut être produit de manière conventionnelle, est à l'état haut, maintenant le transistor Q9 en conduction saturée. Par conséquent, le générateur 26 fonctionne à la
manière précédemment décrite.
Pour établir le mode d'entretien du récepteur de télévision, le signal de commutation de mode 25 est commuté à l'état bas pour couper la conduction dans le transistor 09. Avec le transistor Qg coupé, le trajet du courant via la résistance R11 pour charger le condensateur C1 est ouvert. Par conséquent, le condensateur Cl ne peut plus être chargé et l'armature du condensateur C2 qui est couplée au condensateur C1 est au niveau de la tension VD. En conséquence, la production de la tension en rampe 27 cesse. La résistance R100 empêche un courant de fuite de charger le condensateur C1 Etant donné la contre-réaction négative en courant continu qui est produite par les résistances R14, R15 et R16, la tension continue à chacune des bornes A, C et D est maintenue à peu près à +12,5V, c'est-à-dire qu'elle est à peu près égale au niveau de tension de
référence Vr plus la tension de un Vbe du transistor Q1.
Par conséquent, le condensateur C est maintenu chargé à peu près à +12,5V pendant un mode d'entretien. En conséquence, lorsqu'un mode normal de fonctionnement est repris, le courant transitoire d'alimentation via la diode D2 est avantageusement plus faible que si le
condensateur C n'était pas déjà chargé.
Un trajet de circuit en contre-réaction en courant alternatif entre l'entrée et la sortie du circuit intégré 1 comprend le condensateur C1 en parallèle avec le transistor de commutation Q7. Comme le transistor commutateur Q7 fonctionne pendant les deux modes normal et d'entretien, la caractéristique de réponse en fréquence de la boucle de contre- réaction en courant alternatif est sensiblement la même dans les deux modes de fonctionnement. Par conséquent, avantageusement, la caractéristique de réponse en fréquence, une fois optimisée pour un mode normal de fonctionnement, pourra peu probablement provoquer une instabilité de la boucle de contre-réaction en courant alternatif pendant le mode d'entretien. Lorsqu'un utilisateur amorce une commande de changement de sélection de chaîne pour un circuit d'accord 200, un générateur conventionnel de caractères 0SD, non illustré, est activé pour produire l'affichage
du numéro de la chaTne à un bord de l'écran.
Simultanément, un signal de commande ELIMINATION SYNCHRONISATION est produit par le circuit d'accord 200 qui force un commutateur S à découpler un signal de synchronisation verticale Vv d'une borne 136a de réception du signal de synchronisation d'un montage de synchronisation 136. Le découplage du signal VV est souhaitable car ce signal, pendant un intervalle de transition o la chaTne est changée, peut contenir un bruit qui peut affecter de manière néfaste les courants de déviation. En conséquence, un fonctionnement libre se produit dans le montage 136 qui force la fréquence du
signal 36 à diminuer.
Les figures 2a et 2b illustrent des formes d'onde utiles pour expliquer le fonctionnement du circuit de la figure 1. Des symboles et chiffres similaires sur les figures 1, 2a et 2b indiquent des articles ou fonctions similaires. Comme le montre la ligne en pointillé sur la figure 2b, l'intervalle entre des impulsions successives de remise à l'état initial verticale 36 est égal, par exemple, à 294H pendant un fonctionnement libre, H étant la période horizontale. Au contraire, cet intervalle est égal à 262,5H en fonctionnement normal. Pa conséquent, l'amplitude du courant de déviation iV sur la figure 1, ayant la portion d'aller qui est montrée à la figure 2a, peut devenir plus importante pendant un fonctionnement libre, si elle n'est
Z629971
ll pas corrigée (A). Sans correction, le niveau du courant de déviation verticale i au temps tl pendant le v fonctionnement libre qui se produit lorsque les caractères OSD commencent à être visualisés sera plus important que pendant le fonctionnement normal. Par conséquent, les caractères OSD qui doivent être visualisés à proximité du haut de l'écran se déplaceront vers le haut de l'écran ou même disparaîtront
complètement de l'écran.
Selon un aspect de l'invention, le signal ELIMINATION SYNCHRONISATION est couplé à la base du transistor Q10 d'un circuit de correction 60. Le signal ELIMINATION SYNCHRONISATION force le transistor Q10 à devenir non conducteur lorsqu'un fonctionnement libre se produit dans le montage 136. En conséquence, les résistances R104 et R105 du circuit de correction 60 sont interposées entre la résistance R103 et la masse. Cela a pour résultat qu'une tension VQ au collecteur du Q9 transistor Q9 augmente, par exemple, de +0,4V, se produisant pendant le fonctionnement normal, à + 2,13V, se produisant lorsque le signal ELIMINATION SYNCHRONISATION est produit. l'augmentation de la tension VQ est Q9 déterminée par les résistances ci-dessus mentionnées qui forment un diviseur de tension avec la résistance Rb, à trravers la Jonction base-émetteur du transistor Q9. la résistance Rb applique ce signal du diviseur de tension
tqui est à peu près à 5V, à la base du transistor Q9.
Sauf pendant le fonctionnement en mode d'entretien
précédemment décrit, le signal 25 est à peu près à +5V.
L'augmentation de la tension VQ9 force le taux de changement de la tension en rampe verticale 27 à diminuer. En conséquence, l'augmentation de l'amplitude du courant de déviation iv du fait de la plus basse fréquence de l'impulsion 36 de remise à l'état initial est empêchée. Cela a pour résultat qu'au temps tl de la figure 2a, qui se produit quand les caractères OSD commencent à être visualisés, le courant de déviation iv est à un niveau proche de celui pendant le fonctionnement normal (B). Par conséquent, avantageusement, le positionnement des caractères OSD reste sensiblement le même que dans le fonctionnement normal même si la fréquence du courant de déviation est plus faible. Sur la figure 2, (C) indique un fonctionnement libre avec correction.

Claims (15)

R E V E N D I C A T IONS
1. Circuit de déviation verticale d'un appareil de visualisation vidéo, du type comprenant: - un enroulement de déviation verticale; - un amplificateur répondant à un signal en dents de scie, ayant des portions d'aller et de retour dans une période donnée, et qui est couplé audit enroulement de déviation pour produire un courant de déviation dans ledit enroulement de déviation à une amplitude qui est déterminée selon une amplitude dudit signal en dents de scie; - une source d'un signal d'entrée de synchronisation à une fréquence qui est en rapport avec une fréquence de déviation verticale, caractérisé par: - une source (200) d'un premier signal de contrôle (ELIMINATION SYNCHRONISATION); - un moyen (136) répondant audit signal d'entrée (VV) et audit premier signal de contrôle (ELIMINATION SYNCHRONISATION) pour produire un second signal de contrôle (36) qui est synchronisé sur ledit signal d'entrée (VV) quand ledit premier signal de contrôle (ELIMINATION SYNCHRONISATION) est à un premier état et qui est libre quand ledit premier signal de contrôle (ELIMINATION SYNCHRONISATION) passe à son second état; et - un générateur de signaux en dents de scie (26) répondant audit second signal de contrôle (36) pour produire ledit signal en dents de scie (27) qui est synchronisé sur ledit second signal de contrôle (36), ledit générateur (26) répondant audit premier signal de contr8le (ELIMINATION SYNCHRONISATION) pour changer l'amplitude dudit signal en dents de scie (27) selon l'état dudit premier signal de contrôle (ELIMINATION SYNCHRONISATION) pour empêcher le changement de fréquence dudit signal de contrôle (36) de changer sensiblement l'amplitude dudit signal en dents de scie (27), et empêcher ainsi un changement sensible de l'amplitude du courant de déviation (iv).
2. Circuit selon la revendication 1 caractérisé en ce que le générateur de signaux en dents de scie (26) comprend une source (CV) d'une première tension (VD), un premier condensateur (C1) ayant une première borne (D) qui est couplée à ladite source (Cv) de ladite première tension (VD), un premier commutateur (Q7) répondant audit second signal de contrôle (36) et couplé audit premier condensateur (C1), ledit premier commutateur (Q7) fonctionnant à une fréquence qui est en rapport avec celle dudit second signal de contrôle (36) pour décharger ledit premier condensateur (C1) via ledit premier commutateur (Q7) pour former ladite portion de retour dudit signal en dents de scie (27) et une source réglable (Rll) de courant répondant audit premier signal de contrôle (ELIMINATION SYNCHRONISATION) et couplée à une seconde borne dudit premier condensateur (C1) pour conduire un courant qui charge ledit premier condensateur (C1) à une fréquence qui est déterminée par l'état du premier signal de contrôle (ELIMINATION SYNCHRONISATION) de manière que le taux de changement du signal en dents de scie (27) pendant sa portion de retour soit déterminé selon l'état du premier signal de contrôle (ELIMINATION
SYNCHRONISATION).
3. Circuit selon la revendication 2. caractérisé par un second commutateur (Q9) répondant à un troisième signal de contrôle (25) qui indique le moment o le mode de fonctionnement d'entretien est requis et le moment o le mode normal de fonctionnement est requis, pour découpler la source réglable de courant (R11) du premier condensateur (0)1 et empêcher la production du signal en dents de scie (27) quand le fonctionnement en mode
d'entretien est requis.
4. Circuit selon la revendication 3 caractérisé en ce que la source réglable de courant comprend une première résistance (R11) couplée en série avec le second commutateur (Q9) qui devient non conducteur dans ledit mode d'entretien pour empêcher le premier condensateur
(C1) de se charger via la première résistance (R11).
5. Circuit selon la revendication 4 caractérisé par une seconde résistance (R100) ayant une première borne qui est couplée à la première borne (D) du premier condensateur et une seconde borne qui est couplée à une jonction entre le second commutateur (Q9) et la première
résistance (R11).
6. Circuit selon la revendication 4 caractérisé par un second condensateur (C2) de blocage du courant continu ayant une première borne qui est couplée à la seconde borne du premier condensateur (CI1) et ayant une seconde borne (+) qui est couplée à une borne d'entrée
(B) de l'amplificateur (IC1).
7. Circuit selon la revendication 2 caractérisé par une résistance (R8) d'échantillonnage du courant de déviation qui est couplée à l'enroulement de déviation (Lv) et un amplificateur d'erreur (Q1) qui répond au signal en dents de scie (27) et à un signal qui est développé à travers la résistance d'échantillonnage (R8) pour produire un signal d'erreur selon la différence entre eux, lequel est couplé à la borne d'entrée (B) de
l'amplificateur (IC1).
8. Circuit selon la revendication 2 caractérisé en ce que la source de première tension (VD) comprend un condensateur (Cv) de blocage du courant continu qui est couplé en courant continu à une borne de sortie (A) de l'amplificateur (IC1) pour développer la première tension (VD) aux bornes du condensateur de blocage du courant
continu (Cv).
9. Circuit selon la revendication 2 caractérisé en ce que le premier commutateur (Q7) est couplé en parallèle avec le premier condensateur (C1) pour décharger le premier condensateur (C1) pendant une portion d'une période donnée du second signal de contr8le (36).
10. Circuit selon la revendication 2 caractérisé en ce que la source réglable de courant comprend un premier transistor (Q9) ayant une électrode de collecteur qui est couplée à une seconde borne du premier condensateur (C1) et ayant une électrode de base qui répond à un troisième signal de contr8le (25), ledit troisième signal de contr8le (25) étant à un premier niveau de tension quand un fonctionnement en mode d'entretien est requis et à un second niveau de tension quand la production du courant de déviation est requise, et une impédance réglable (QlO) couplée à une électrode d'émetteur du premier transistor (Q9) et répondant au premier signal de contr8le (ELIMINATION SYNCHRONISATION) pour changer l'impédance réglable (QO10) selon l'état du
premier signal de contr8le (ELIMINATION SYNCHRONISATION).
11. Circuit selon la revendication 1 caractérisé en ce que le premier signal de contr8le (ELIMINATION SYNCHRONISATION) est produit par un circuit d'accord
(200) à pendant une opération d'accord.
12. Circuit de déviation verticale d'un appareil de visualisation vidéo, du type comprenant: - un enroulement de déviation verticale; - une source d'un premier signal de contr8le; - une source d'un signal d'entrée de synchronisation à une fréquence qui est en rapport avec une fréquence de déviation verticale; caractérisé par: - un moyen de déviation (IC1) couplé à l'enroulement de déviation (LV) et répondant au signal d'entrée (36) et au premier signal de contrôle (EIMINATION SYNCHRONISATION) pour produire un courant de déviation (iv) dans l'enroulement de déviation (LV) qui est synchronisé sur le signal d'entrée (36) quand ledit premier signal de contr8le (ELIMINATION SYNCHRONISATION) est à un premier état et qui est libre à une fréquence différente quand le premier signal de contrôle (ELIMINATION SYNCHRONISATION) est à un second état de façon que l'amplitude du courant de déviation (iv) soit maintenue sensiblement la même quand ledit courant de déviation (iv) est synchronisé et quand ledit courant de
déviation (iv) est libre.
13. Circuit selon la revendication 12 caractérisé en ce que le premier signal de contr8le (ELIMINATION SYNCHRONISATION) est produit par un circuit
d'accord (200) pendant une opération d'accord.
14. Circuit selon la revendication 11 caractérisé par un moyen de commutation (S) répondant au premier signal de contr8le (ELIMINATION SYNCHRONISATION) pour coupler la source du signal d'entrée de synchronisation (VV) au second moyen générateur de signaux de contr8le (136) quand le circuit d'accord (200)
produit le premier état du premier signal de contr8le -
(ELIMINATION SYNCHRONISATION) et pour découpler la source du signal d'entrée de synchronisation (VV) quand le circuit d'accord (200) produit le second état du premier
signal de contr8le (ELIMINATION SYNCHRONISATION).
15. Circuit selon la revendication 13 caractérisé par un moyen de commutation (S) répondant au premier signal de contr8le (ELIMINATION SYNCHRONISATION) pour coupler la source (136) du signal d'entrée de synchronisation (36) au moyen de déviation (IC1) quand le circuit d'accord (200) produit le premier état du premier signal de contr8le (ELIMINATION SYNCHRONISATION) et pour découpler ladite source (136) dudit signal d'entrée de synchronisation (36) quand le circuit d'accord (200) produit le second état du premier signal de controle
(ELIMINATION SYNCHRONISATION).
FR8903699A 1988-04-08 1989-03-21 Circuit de correction d'un courant de deviation Expired - Fee Related FR2629971B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/179,371 US4795949A (en) 1988-04-08 1988-04-08 Deflection current correction circuit

Publications (2)

Publication Number Publication Date
FR2629971A1 true FR2629971A1 (fr) 1989-10-13
FR2629971B1 FR2629971B1 (fr) 1992-12-24

Family

ID=22656318

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8903699A Expired - Fee Related FR2629971B1 (fr) 1988-04-08 1989-03-21 Circuit de correction d'un courant de deviation

Country Status (10)

Country Link
US (1) US4795949A (fr)
JP (1) JP2829623B2 (fr)
KR (1) KR0137274B1 (fr)
CA (1) CA1300742C (fr)
DE (1) DE3911680C2 (fr)
FI (1) FI93292C (fr)
FR (1) FR2629971B1 (fr)
GB (1) GB2217960B (fr)
HK (1) HK21697A (fr)
SG (1) SG15495G (fr)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4999549A (en) * 1990-04-27 1991-03-12 Rca Licensing Corporation Switched mode vertical deflection system and control circuit
US5089755A (en) * 1991-02-19 1992-02-18 Thomson Consumer Electronics, Inc. Vertical deflection circuit
US5608425A (en) * 1993-08-31 1997-03-04 Zilog, Inc. Technique for generating on-screen display characters using software implementation
DE69329561T2 (de) * 1993-12-08 2001-02-08 Thomson Consumer Electronics Anordnung zur korrektur von rasterverzerrungen
JP3525589B2 (ja) * 1995-11-06 2004-05-10 ソニー株式会社 画像表示装置及び画像表示方法
GB2308792A (en) * 1995-12-28 1997-07-02 Thomson Multimedia Sa Vertical deflection stage
US6266099B1 (en) * 1998-08-04 2001-07-24 National Semiconductor Corporation Video on-screen display with reduced feedthrough and crosstalk

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4677484A (en) * 1985-05-10 1987-06-30 Rca Corporation Stabilizing arrangement for on-screen display
US4694226A (en) * 1986-08-29 1987-09-15 Rca Corporation Vertical deflection circuit with service mode operation

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5322204Y2 (fr) * 1973-07-28 1978-06-09
DK149879A (da) * 1978-04-12 1979-10-13 Data Recall Ltd Styreapparat til brug ved fremvisning af videosignaler
US4365270A (en) * 1979-08-23 1982-12-21 Rca Corporation Dual standard vertical deflection system
US4272777A (en) * 1980-02-08 1981-06-09 Rca Corporation Service switch apparatus
GB2094114B (en) * 1981-03-02 1984-10-24 Croma Research Ltd Scanning circuit for a television
US4544954A (en) * 1984-01-23 1985-10-01 Rca Corporation Television receiver with high voltage protection circuit
JPS60251777A (ja) * 1984-05-29 1985-12-12 Sony Corp 垂直偏向信号の振幅検出回路
JPS61108255A (ja) * 1984-10-31 1986-05-26 Canon Inc 階調記録方法
US4731564A (en) * 1986-05-12 1988-03-15 Rca Corporation Service switch for video display apparatus

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4677484A (en) * 1985-05-10 1987-06-30 Rca Corporation Stabilizing arrangement for on-screen display
US4694226A (en) * 1986-08-29 1987-09-15 Rca Corporation Vertical deflection circuit with service mode operation

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN, vol. 6, no. 170 (E-128)[1048], 3 septembre 1982; & JP-A-57 084 681 (NIPPON DENKI K.K.) 27-05-19982 *

Also Published As

Publication number Publication date
GB2217960A (en) 1989-11-01
FR2629971B1 (fr) 1992-12-24
KR890016826A (ko) 1989-11-30
CA1300742C (fr) 1992-05-12
GB2217960B (en) 1992-02-05
FI891556A (fi) 1989-10-09
DE3911680C2 (de) 2001-03-22
DE3911680A1 (de) 1989-10-19
US4795949A (en) 1989-01-03
JP2829623B2 (ja) 1998-11-25
FI93292B (fi) 1994-11-30
FI93292C (fi) 1995-03-10
KR0137274B1 (ko) 1998-04-28
HK21697A (en) 1997-02-27
FI891556A0 (fi) 1989-03-31
SG15495G (en) 1995-06-16
JPH01305667A (ja) 1989-12-08
GB8907785D0 (en) 1989-05-17

Similar Documents

Publication Publication Date Title
EP0041883B1 (fr) Dispositif d'alimentation à régulation par découpage, combiné au circuit de balayage-ligne d'un récepteur de télévision qu'il alimente
FR2546695A1 (fr) Circuit d'alimentation en courant et de deviation a plusieurs frequences de balayage et moyen de correction de distorsion de la trame
FR2629971A1 (fr) Circuit de correction d'un courant de deviation
KR100296436B1 (ko) 제어가능한톱니파발생기를포함한편향회로
FR2546696A1 (fr) Circuit de deviation a plusieurs frequences ou est incorporee une compensation du balayage
FR2530395A1 (fr) Etage d'attaque a gain pouvant etre preetabli a la main pour un tube-image dans un systeme de reglage automatique de la polarisation du tube-image
JPS63143887A (ja) 半導体レ−ザ駆動回路
FR2602943A1 (fr) Dispositif de correction de largeur horizontale pour moniteur a frequences multiples de balayage
JP2937888B2 (ja) 偏向回路
FR2538201A1 (fr) Regulateur de l'alimentation d'un televiseur repondant aux changements de courant des faisceaux
FR2588141A1 (fr) Circuit generateur de tension parabolique pour appareil de visualisation.
EP0033678B1 (fr) Procédé d'entretien pour un circuit électrique oscillant et dispositif de déviation horizontale pour tube cathodique mettant en oeuvre ce procédé
EP0331592A1 (fr) Dispositif de démarrage progressif d'une alimentation à découpage
FR2494943A1 (fr) Circuit d'effacement video avec allure controlee de deseffacement
FR2553612A1 (fr) Circuit d'interface dans un dispositif de visualisation video, pour le reglage de la frequence de l'oscillateur
EP0007866B1 (fr) Circuit d'alimentation stabilisée d'un récepteur vidéofréquence, et récepteur comportant un tel circuit
EP0625849B1 (fr) Dispositif d'ajustement du niveau du noir d'un signal vidéo
KR100296433B1 (ko) 편향장치에서선택가능한리트레이스기울기를갖는톱니파신호발생기
EP0296989B1 (fr) Dispositif de réglage des fréquences minimale et maximale d'un signal vidéo modulé en fréquence
FR2556542A1 (fr) Circuit de deviation de television avec stabilisation de la largeur de la trame
KR100296432B1 (ko) 비디오디스플레이의톱니파발생기용서비스조절장치
EP0021915B1 (fr) Circuit de commande de balayage trame en mode commuté pour récepteur vidéofréquence
US5672942A (en) Sawtooth generator controlled in a gain control feedback loop
KR900008245Y1 (ko) 화면 안정화회로
FR2520958A1 (fr) Circuit auxiliaire pour televiseur

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20071130