FR2625046A1 - Carte a puce protegee contre les decharges electrostatiques - Google Patents

Carte a puce protegee contre les decharges electrostatiques Download PDF

Info

Publication number
FR2625046A1
FR2625046A1 FR8717903A FR8717903A FR2625046A1 FR 2625046 A1 FR2625046 A1 FR 2625046A1 FR 8717903 A FR8717903 A FR 8717903A FR 8717903 A FR8717903 A FR 8717903A FR 2625046 A1 FR2625046 A1 FR 2625046A1
Authority
FR
France
Prior art keywords
card
chip
integrated circuit
terminals
protected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8717903A
Other languages
English (en)
Other versions
FR2625046B1 (fr
Inventor
Jean-Pierre Gloton
Francois Tailliet
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
SGS Thomson Microelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SGS Thomson Microelectronics SA filed Critical SGS Thomson Microelectronics SA
Priority to FR8717903A priority Critical patent/FR2625046B1/fr
Publication of FR2625046A1 publication Critical patent/FR2625046A1/fr
Application granted granted Critical
Publication of FR2625046B1 publication Critical patent/FR2625046B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07745Mounting details of integrated circuit chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/48139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Abstract

L'invention concerne les cartes à puces, et plus spécialement celles qui sont destinées à être utilisées par le public et dont les contacts électriques B0 à B5 ne sont pas protégés et peuvent donc être touchés par les utilisateurs. Pour éviter les détériorations de la puce de circuit-intégré par des décharges d'électricité statique appliquées directement sur les bornes de contact, on prévoit d'enfermer dans la carte des puces 24, 26 de diodes écrêteuses de tension, connectées entre les bornes les plus fragiles et la borne de masse. Les puces de circuit-intégré sont ainsi protégées dès leur mise en place sur un module de circuit à enfermer dans la carte et elles restent protégées ultérieurement malgré les manipulations des utilisateurs.

Description

CARTE A PUCE PROTEGEE
CONTRE LES DE CHARGES
ELECTROSTATIQUES
L'invention concerne les cartes incorporant un circuit-intégré, plus généralement connues sous l'appellation "cartes à puces" ou cartes comportant un composant, et tous systèmes analogues (clés électroniques, jetons portables) comportant ' un composant.
Les cartes considérées ici sont celles qui sont portatives et qui sont destinées a être transportées d'un lieu a un autre, et plus précisément d'un lecteur de cartes å un autre, pour exécuter une fonction électronique a un moment où on en a besoin et la où on en a besoin. La durée de leur utilisation est en pratique très faible devant la durée de non-utilisation, et, en dehors des moments d'utilisation où la carte est placée dans un lecteur, elle est stockée sans précaution particulière.
Les cartes å puces sont en effet de plus en plus destinées à des usages grand public tels que des cartes å prépaiement pour payer des communications téléphoniques å partir de cabines publiques, ou encore des cartes bancaires pour acheter des biens ou des services, ou des cartes servant de-''laissez-passer dans des lieux où une autorisation et même un code d'accès confidentiel sont nécessaires..
On comprend alors que les utilisateurs doivent transporter les cartes avec eux en permanence, dans leur portefeuille, et qu'on ne peut leur imposer des précautions et des contraintes importantes pour le stockage et l'utilisation.
Parmi les risques potentiels de destruction u d'endommagement des cartes å puce, il existe le risque de décharges électrostatiques ou de surtensions diverses.
Généralement, les lecteurs de cartes sont protégés contre ces décharges par des éléments de protection placés en série ou en parallèle avec leurs bornes d'entrée/sortie et Leurs bornes d'alimentation. Or les cartes à puces sont elles-mêmes connectées à ces bornes d'entrée/sortie du lecteur. Par conséquent, les cartes à puces sont protégées pendant leur utilisation contre les surtensions d'origines diverses, en particulier contre les décharges électrostatiques.
Les éléments de protection ainsi connectés aux bornes d'entrée/sortie des lecteurs de cartes sont notamment des écrêteurs de tension, telles que des varistances à l'oxyde de zinc ou des diodes de type "Transil" ou "Trisil". Ces diodes sont des composants semiconducteurs a deux ou plusieurs couches semiconductrices de type de conductivités alternés fonctionnant à la manière de diodes zener ou de diodes de schockley mais avec des caractéristiques courant-tension présentant des coudes beaucoup plus francs que des diodes zener.
Lorsque les cartes à puces sont enlevées des lecteurs de cartes, elles ne bénéficient plus de la protection assurée par ces composants. Pourtant, elles restent sujettes aux risques de destruction par des décharges électrostatiques car
1) leurs bornes d'accès électriques sont généralement complètement dénudées; protéger ces cartes par un capot de protection qui s'ouvrirait uniquement lors de l'introduction de la carte dans un lecteur impliquerait une complexité et un coût de fabrication élevé de la carte
2) des décharges électrostatiques pouvant aller jusqu'à 20 kilovolts sont engendrées sous l'effet des mouvements naturels du corps humain en atmosphère relativement seche; l'utilisateur risque donc d'appliquer une décharge de 20 kilovolts sur une borne d'entrée/sortie de la carte s'il touche cette borne lorsqu'il sort celle-ci de son portefeuille pour l'introduire dans un lecteur.
Les solutions adoptées jusqu'a maintenant pour éviter ces problèmes consistent å prévoir dans le circuit-intégré lui-même, entre une masse électrique et chaque plot de contact d'entrée/sortie destiné å être relié a une borne extérieure de la carte, des jonctions polarisées en inverse, ayant une tension d'avalanche de 15 å 20 volts environ et permettant des protections jusqu'à 2500 à 5000 volts. Généralement, la masse est également reliée a une borne de sortie et est au même potentiel,que la# face arrière de la puce de circuit-intégré.
Cependant, il s'avère difficile de donner . aux jonctions de protection ainsi incorporées à la puce de circuit-intégré des caractéristiques aboutissant exactement å la protection désirée, en particulier en ce qui concerne la forme des courbes de courant en fonction de la tension; la forme désirée est une forme avec un coude très franc à une valeur de tension bien déterminée1 de façon que les jonctions assurent bien une fonction d'écrêtage de tension comme on le souhaite. Les jonctions que l'on sait bien incorporer å la puce assurent surtout une protection de type zener, présentant l'inconvénient d'une réponse insuffisamment rapide aux surtensions å front de montée très raide comme le sont les décharges électrostatiques.
Pour prot#éger de la manière la plus efficace possible les cartes a puces sensibles aux décharges électrostatiques, la présente invention propose d'incorporer à la carte une ou plusieurs puces de diodes de protection séparées de la puce de circuit-intégré à protéger, ces puces ayant une première face reliée à un conducteur de masse et une deuxième face reliée à une borne a protéger. La ou les puces de protection sont enfermées dans le même matériau isolant de protection que la puce à protéger.
Plus précisément, la présente invention propose une carte à puce comportant un circuit-intégré relié à des bornes de connexion extérieures de la carte, la puce et une partie de chaque borne de connexion étant enfermées hermétiquement dans la carte, et une autre partie de chaque borne de liaison étant accessible de l'extérieur de la carte, caractérisée en ce qu'il est prévu, soudée d'un côté sur une borne de connexion et reliée électriquement de l'autre côté à un autre conducteur de connexion (en général une masse commune), au moins une puce semiconductrice de protection séparée de la puce de circuit-intégré, cette puce de protection constituant un composant d'écrêtage de tension å deux bornes enfermé hermétiquement avec la puce de circuit-intégré dans la carte.
D'autres caractéristiques et avantages de l'invention apparaîtront à la lecture de la description détaillée qui suit et qui est faite en référence aux dessins annexés dans lesquels:
- la figure 1 représente une carte à puce classique avec ses contacts extérieurs accessibles en permanence;
- la figure 2 représente un module de circuit imprimé contenant à la fois une puce de circuit-intégré et les bornes de contact de la carte, ce module étant destiné à être monté dans une carte classique;
- la figure 3 représente un module selon l'invention a monter dans la carte;
- la figure 4 représente une variante de réalisation du module destiné a être monté dans une carte selon l'invention.
A la figure 1 on a représenté schématiquement une carte å puce 10 de format classique pour des applications téléphoniques ou bancaires, destinée a être manipulée par des particuliers sans précaution spéciale bien que ses contacts extérieurs soient directement accessibles et puissent être touchés par les doigts lors de la manipulation.
La carte enferme hermétiquement un circuit -intégré non visible relié électriquement, par des conducteurs de liaison également enfermés et non visibles, aux bornes de contact extérieures de la carte.
Les bornes de contact sont des conducteurs d'un circuit imprimé et une partie de ces conducteurs est enfermée å l'intérieur de la carte tandis qu'une autre partie est accessible sur une face de la carte.
Sur la figure 1, on a représenté six bornes de contact BO à B5 dont on voit la-partie visible.
Le circuit imprimé dont les conducteurs de contact
BO a B5 forment la face avant visible sur la figure 1 porte sur sa face arrière une puce de circuit-intégré assurant les fonctions électroniques de la carte.
Pour le montage de ce circuit dans la carte, on constitue dans la matière plastique constituant le corps principal de la carte 10 une cavité permettant de loger un module préfabriqué comprenant å la fois la puce de circuit-intégré et le circuit imprimé dont les conducteurs servent de contacts pour la carte. La ligne circulaire tiretée 12 de la figure 1 représente le contour de la cavité; après mise en place du module dans la cavité, la cavité est fermée par exemple par remplissage avec une résine thermoplastique ou thermodurcissable qui solidarise le module et le reste de la carte.
Un exemple de réalisation classique de module est représenté å la figure 2.
Le module 14 comprend essentiellement une puce de circuit-intégré 16, et un circuit imprimé constitué par un substrat isolant 18 recouvert sur une face de conducteurs de cuivre 20 dont le dessin correspond au dessin désiré pour les bornes de contact de la carte.
Les conducteurs comprennent par conséquent les bornes de contact BO å B5 de la figure 1. Sur la figure 2, le module est représenté retourné avec sa face avant au dessous pour montrer la puce de circuit-intégré 16.
Le module 14 comprend encore des conducteurs de liaison entre des plots de contact de la puce et. les bornes de contact du circuit imprimé. Ces conducteurs sont de préférence des fils d'or ou d'aluminium 22, mais ils peuvent aussi être réalisés sous forme de rubans photogravés portés par un support isolant (procédé dit "TAB" pour Tape Automatic Bonding).
La figure 3 représente ce que devient le module modifié selon un premier mode de réalisation de l'invention.
La puce de circuit-intégré 16 est soudée sur un des conducteurs de contact du circuit imprimé, par exemple le conducteur correspondant å la borne BO.
Elle est encore reliée à chacun des autres conducteurs de contact, correspondant aux bornes B1 à B5.
Mais sur certains des autres conducteurs du circuit imprimé (par exemple les conducteurs B1 et B2 s'ils sont plus particulièrement d protéger contre des décharges électrostatiques), ,..on a soudé, de la même maniere qu'on a soudé la puce 16 sur le conducteur BO, une puce semiconductrice de protection (24, 26) å deux électrodes qui est un composant écrêteur de tension. La face arrière de ces puces de protec- tion constitue une première électrode reliée électriquement å la borne de contact B1 ou B2 sur laquelle elle est soudée.La face avant de chacune de ces puces est reliée par un conducteur de liaison (28 pour la puce 24, 30 pour la puce 26) a la borne BO qui dans cet exemple constitue la masse électrique générale du circuit. Le montage du conducteur de liaison entre la face supérieure de la puce de protection et la borne BO est de préférence le même que le montage des conducteurs de liaison entre les plots de contact de la puce de circuit-intégré 16 et les bornes auxquelles ils doivent être raccordés. Sur la figure 2, le montage est un montage à fils d'or ou d'aluminium.
Après soudure des puces sur les bornes et des conducteurs de liaison entre les puces et les bornes, les puces et les fils de liaison sont noyés dans une résine isolante thermoplastique servant & les protéger contre les agressions mécaniques et chimiques.
Dès ce moment, le module est en outre protégé efficacement contre les agressions de type électrostatiques grâce a la présence des puces de protection 24 et 26 entre les bornes les plus sensibles (souvent les bornes d'entrée de signaux du circuit-intégré) et la masse.
Après cet enrobage, le module peut être mis en place dans la cavité ménagée à#. cet effet dans la carte à puce. Il est rendu solidaire de la carte par exemple par chauffage de manière que la résine se colle à la matière plastique de la carte.
Les puces de protection utilisées ici sont de préférence de type Transil ou Trisil, c'est-à-dire que leur caractéristique tension-courant présente un coude très abrupt pour la tension d'écrêtage.
La figure 4 représente une variante de réalisation de la figure 3, dans laquelle, au lieu que les puces de protection des bornes å protéger (B1 et B2) soient soudées directement sur ces bornes et reliées a la masse par un fil conducteur, les puces de protection 24 et 26 sont soudées toutes les deux sur la borne de masse BO et sont reliées par des conducteurs de liaison aux bornes B1 et B2 à protéger.
Plusieurs manières de relier la puce de protection et la puce de circuit-intégré aux bornes å protéger sont possibles.
Pour la puce de protection 24, on a prévu un premier fil de liaison s'étendant entre la puce 24 et la borne Bl, et un deuxième fil de liaison s'étendant entre la puce de circuit-intégré 16 et un autre point de la borne B1.
Pour la puce 26, on a prévu un fil de liaison s'étendant entre la puce de circuit-intégré et la face supérieure de la puce de protection 26 et repartant de l & pour aller vers la borne B2.
Les modes de connexion des figures 3 et 4 peuvent bien entendu être combinés, en ce sens qu'on peut prévoir une ou plusieurs puces de protection soudées sur la borne de masse et une puce de protection soudée sur une ou plusieurs bornes a protéger.

Claims (1)

  1. REVENDICATION
    Carte à puce a contacts non protégés, comportant une puce de circuit-intégré (16) reliée & des bornes de connexion extérieures (BO à B5) de la carte, la puce et une partie de chaque borne de connexion étant enfermées hermétiquement dans la carte, et une autre partie de chaque borne de connexion étant accessible de l'extérieur de la carte, caractérisée en ce qu'il est prévu, soudée d'un côté sur une borne de connexion et reliée électriquement de l'autre côté à un autre conducteur de connexion, au moins une puce semiconductrice de protection (24, 26) séparée de la puce de circuit-intégré, cette puce de protection constituant un composant d'écrêtage de tension à deux bornes enfermé hermétiquement avec la puce de circuit-intégré dans la carte.
FR8717903A 1987-12-22 1987-12-22 Carte a puce protegee contre les decharges electrostatiques Expired - Fee Related FR2625046B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8717903A FR2625046B1 (fr) 1987-12-22 1987-12-22 Carte a puce protegee contre les decharges electrostatiques

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8717903A FR2625046B1 (fr) 1987-12-22 1987-12-22 Carte a puce protegee contre les decharges electrostatiques

Publications (2)

Publication Number Publication Date
FR2625046A1 true FR2625046A1 (fr) 1989-06-23
FR2625046B1 FR2625046B1 (fr) 1996-06-07

Family

ID=9358145

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8717903A Expired - Fee Related FR2625046B1 (fr) 1987-12-22 1987-12-22 Carte a puce protegee contre les decharges electrostatiques

Country Status (1)

Country Link
FR (1) FR2625046B1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0676716A1 (fr) * 1994-03-07 1995-10-11 Eric Bauer Support portable d'informations numériques

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0071031A2 (fr) * 1981-07-31 1983-02-09 GAO Gesellschaft für Automation und Organisation mbH Elément porteur pour un composant à circuit intégré
EP0136868A2 (fr) * 1983-09-22 1985-04-10 Fujitsu Limited Dispositif semi-conducteur comportant des éléments de protection
JPS60256886A (ja) * 1984-06-04 1985-12-18 Nippon Telegr & Teleph Corp <Ntt> 情報処理カ−ド
JPS6142085A (ja) * 1984-08-02 1986-02-28 Toppan Printing Co Ltd Icカ−ド
EP0198376A1 (fr) * 1985-04-10 1986-10-22 EM Microelectronic-Marin SA Unité électronique notamment pour carte à microcircuits et carte comprenant une telle unité

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0071031A2 (fr) * 1981-07-31 1983-02-09 GAO Gesellschaft für Automation und Organisation mbH Elément porteur pour un composant à circuit intégré
EP0136868A2 (fr) * 1983-09-22 1985-04-10 Fujitsu Limited Dispositif semi-conducteur comportant des éléments de protection
JPS60256886A (ja) * 1984-06-04 1985-12-18 Nippon Telegr & Teleph Corp <Ntt> 情報処理カ−ド
JPS6142085A (ja) * 1984-08-02 1986-02-28 Toppan Printing Co Ltd Icカ−ド
EP0198376A1 (fr) * 1985-04-10 1986-10-22 EM Microelectronic-Marin SA Unité électronique notamment pour carte à microcircuits et carte comprenant une telle unité

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN, vol. 10, no. 135 (P-457)[2192], 20 mai 1986, & JP - A - 60 256 886 (NIPPON DENSHIN DENWA KOSHA) 18-12-1985 *
PATENT ABSTRACTS OF JAPAN, vol. 10, no. 198 (P-476)[2254], 11 juillet 1986; & JP - A - 61 042 085 (TOPPAN PRINTING CO LTD) 28-02-1986 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0676716A1 (fr) * 1994-03-07 1995-10-11 Eric Bauer Support portable d'informations numériques

Also Published As

Publication number Publication date
FR2625046B1 (fr) 1996-06-07

Similar Documents

Publication Publication Date Title
EP0065437B1 (fr) Dispositif de protection des circuits électroniques tels que des circuits intégrés à l&#39;encontre des charges électrostatiques
US4563575A (en) Identification card having an embedded IC module
EP2194491B1 (fr) Carte électronique ayant des moyens de commande
FR2527039A1 (fr) Dispositif de protection d&#39;un dispositif electronique contre les tensions engendrees par un champ electromagnetique
FR2631200A1 (fr) Circuit imprime souple, notamment pour carte a microcircuits electroniques, et carte incorporant un tel circuit
EP0391790A1 (fr) Procédé de fabrication d&#39;un module électronique
US4447716A (en) Information card
FR2863748A1 (fr) Document securise a puce sans contact avec masquage des donnees
FR2533047A1 (fr) Carte a memoire avec un circuit integre incorpore
ATE222387T1 (de) Chipkartenmodul und diesen umfassende chipkarte
EP1116179B1 (fr) Carte a puce sans contact comportant des moyens d&#39;inhibition
EP0037760A1 (fr) Carte à mémoire comportant un circuit intégré et des moyens de protection contre les charges électrostatiques
EP0664564B1 (fr) Circuit intégré incorporant une protection contre les décharges électrostatistiques
EP1126358A1 (fr) Dispositif anti-intrusion
FR2600187A1 (fr) Support de memoire portatif
FR2625046A1 (fr) Carte a puce protegee contre les decharges electrostatiques
EP1053531B1 (fr) Dispositif a circuit integre securise par attenuation de signatures electriques
FR2768532A1 (fr) Carte a puce presentant des logos electroniquement actifs
EP0314543A1 (fr) Dispositif de protection électrostatique pour cartes électroniques
EP0347321B1 (fr) Carte à puce avec écran de protection
EP0996930B1 (fr) Support pour un circuit electronique, comprenant des moyens anti-arrachement
EP0359328B1 (fr) Dispositif comportant un circuit électronique monté sur un support souple, protégé contre les décharges d&#39;électricité statique, et carte souple le comprenant
FR2726941A1 (fr) Dispositif integre de protection par varistance d&#39;un composant electronique contre les effets d&#39;un champ electro-magnetique ou de charges statiques
FR2522851A1 (fr) Carte d&#39;information protegee contre un claquage electrostatique
EP1045338B1 (fr) Carte à mémoire électronique sécurisée

Legal Events

Date Code Title Description
ST Notification of lapse