FR2621174A1 - Capacite integree dans un circuit hyperfrequence - Google Patents

Capacite integree dans un circuit hyperfrequence Download PDF

Info

Publication number
FR2621174A1
FR2621174A1 FR8713286A FR8713286A FR2621174A1 FR 2621174 A1 FR2621174 A1 FR 2621174A1 FR 8713286 A FR8713286 A FR 8713286A FR 8713286 A FR8713286 A FR 8713286A FR 2621174 A1 FR2621174 A1 FR 2621174A1
Authority
FR
France
Prior art keywords
metallization
circuit
hole
metallized
face
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8713286A
Other languages
English (en)
Other versions
FR2621174B1 (fr
Inventor
Marie-Laure Joyeux
Evelyne Da Silva
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Hybrides et Microondes
Original Assignee
Thomson Hybrides et Microondes
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Hybrides et Microondes filed Critical Thomson Hybrides et Microondes
Priority to FR8713286A priority Critical patent/FR2621174B1/fr
Publication of FR2621174A1 publication Critical patent/FR2621174A1/fr
Application granted granted Critical
Publication of FR2621174B1 publication Critical patent/FR2621174B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/07Electric details
    • H05K2201/0707Shielding
    • H05K2201/0715Shielding provided by an outer layer of PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09763Printed component having superposed conductors, but integrated in one circuit layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09809Coaxial layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4076Through-connections; Vertical interconnect access [VIA] connections by thin-film techniques
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/425Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern
    • H05K3/426Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern initial plating of through-holes in substrates without metal

Abstract

L'invention concerne une capacité, réalisée à partir d'un trou métallisé dans le substrat diélectrique d'un circuit hyperfréquence. Les circuits hyperfréquences sont fréquemment réalisés sur un substrat diélectrique 1 qui comporte, sur sa face arrière, un plan de masse 4. Le circuit hyperfréquence est relié au plan de masse 4 par des trous métallisés 2+5. Une capacité est formée à partir de la pastille 6 entourant le trou métallisé 2+5 : une couche de diélectrique 7 est déposée sur cette pastille 6 puis une deuxième couche métallique 8, qui est reliée par un pont d'air 10 à une piste du circuit 12. La deuxième couche métallique 8 est continue et forme bouchon 9 au trou 2+5. Application aux circuits hyperfréquences et à leur encapsulation étanche.

Description

CAPACITE INTEGREE DANS UN CIRCUIT HYPERFREQUENCE
La présente invention concerne une capacité réalisée à partir d'un trou métallisé, traversant un substrat diélectrique dans un circuit hybride hyperfréquence. Cette capacité utilise comme pre
mière armature la face métallisée interne du trou, ainsi que la
partie de métallisation, en contact avec le trou métallisé, qui
entoure 11 orifice de ce trou sur une face du substrat diélectrique une couche de diélectrique est déposée aux alentours du trou, puis une métallisation déposée sur le diélectrique sert à la fois de
seconde armature à la capacité et de membrane pour boucher le
trou, ce qui est un avantage dans l'encapsulation de circuits hybrides hyperfréquence qui sont ainsi rendus étanches.L'invention concerne également le procédé de réalisation d'une telle capacité
On sait que les circuits hyperfréquence sont fréquemment réalisés sur des plaquettes de matériau diélectrique telles que les céramiques. On sait également que dans ce cas le substrat diélec
trique comporte sur sa face opposée à celle qui supporte le circuit
hyperfréquence une métallisation de plan de masse, et qu'en outre il est nécessaire, pour la stabilité de fonctionnement du circuit hyperfréquence, de percer à intervalles fréquents des trous à travers
le substrat diélectrique ces trous étant métallisés et réunis en
divers points du circuit hyperfréquence pour assurer une bonne
continuité de la masse, ou pour véhiculer les signaux hyper
fréquences.
L'invention consiste à mettre à profit la présence d'un trou
métallisé, qui de toute façon existe et consomme une certaine place
sur le substrat. sans autre profit que d'obtenir une con -unication de plan de masse entre les deux faces du substrat. En outre, si le
substrat diélectrique sert de base à un boîtier d'encapsulation du
circuit hyperfréquence. la présence d'au moins un trou dans ce
substrat. qu'il sûlt métallisé c nor. à l':rconvér:'er.t de faire que le boîtier n'est plus étanche, ce qui est une condition fréquemment requise par les utilisateurs de circuits hyperfréquence.La métallisation qui recouvre la face interne du trou débouche sur une première face du substrat par au moins une piste métallique qui réunit le trou métallisé à la partie de circuit hyperfréquence portée par la deuxième face du substrat. Selon l'invention une métallisation est déposée autour du trou, et un diélectrique est déposé sur cette métallisation. L'épaisseur du diélectrique règle la valeur de la capacité qui sera fabriquée. Puis, par des techniques de masquage connues de l'homme de l'art, une deuxième métallisation est déposée sur le diélectrique, et de préférence cette deuxième métallisation bouche le trou métallisé, ce qui constitue ainsi une capacité.Cette capacité a donc. par construction, une armature qui est mise à la masse. mais l'autre armature. celle qui constitue un bouchon d'obturation du trou métallisé est réunie au circuit hyperfréquence par exemple par un pont à air.
fle façon plus précise, I'i-vention consiste en une capacité intégrée dans un circuit hyperfréquence, comportant un substrat diélectrique supportant le circuit sur une première face, et au moins une métallisation sur une seconde face, le substrat étant percé d'au moins un trou dont la paroi est métallisée, cette capacité étant caractérisée en ce quelle est formée par une première métallisation qui, sur la première face du substrat, entoure le trou métallisé, par une couche de matériau diélectrique déposée sur cette métallisation et par une seconde métallisation déposée sur la couche diélectrique à l'aplomb de la première métallisation, cette capacité étant ainsi intégrée au trou métallisé qui en constitue une première armature.
L'invention sera mieux comprise par la description plus détaillée d'une capacité intégrée à un trou métallisé dans un circuit hybrIde h#erfréquence, ainsi que la description de son procédé de réalisation, celles-ci s'appuyant sur les figures jointes en annexe qui représentent
- figure I : vue en coupe. d'une capacité intégrée à un trou m éta I l.sé. se! on l'invention.
- figures 2 à 7 : les différentes étapes de réalisation d'une capacité selon le procédé de l'invention.
La figure 1 représente une capacité intégrée à un trou métallisé, selon l'invention. Un circuit hyperfréquence, qui n'est pas représenté ici sur la figure, est supporté par une plaquette diélectrique. en céramique (1), qui lui sert de substrat. il est fréquent que ces substrats soient percés d'au moins un trou 2, qui est métallisé pour mettre en contact une couche métallique 3, sur une première face du substrat, couche dans laquelle est gravée un circuit d'înterconnection pour le circuit hybride, et une deuxième couche métallique 4 qui sert par exemple de plan de masse, portée par la seconde face principale du substrat 1.Le trou métallisé 2 comporte donc une paroi latérale 5 qui est constituée à partir des métallisations 3 et 4 opérées de telle façon qu'elles débordent chacune dans le trou 2 avec conta t ohmique entre les parties de la métallisation 3 et les parties de la métallisation 4 qui ont débordé dans le trou, pour obtenir une continuité du plan de masse représenté ici par la métallisation 4. Cette structure est connue, et généralement utilisée telle que. Selon l'invention, une partie 6 de la métallisation de la face supérieure du substrat 1, entourant le trou métallisé 2, est recouverte par une couche d'un diélectr ique 7, à partir de laquelle est constituée une capacité, dont la valeur est réglée entre autres par l'ëpaisseur de la couche de d électrique 7.La partie de métallisation 6 constituant une première armature de la capacité, la seconde armature est formée par une métallisation 8 déposée sur le diélectrique 7. Cette métallisation est en forme de membrane de sorte que sa partie centrale 9 constitue un bouchon pour le trou 2, ce qui permet ainsi d'assurer l'étanchéité dans le cas d'une enca?sulation du circuit hyperfréquence. Une liaison métallique 10, formant ce que l'on appelle un pont à air, assure par l'intermédiaire d'une prise de contact 11 la continuité avec le circuit hvperfréquence dont un conducteur est représenté en 12. En raison de sa cons .tution la capacité selon l' nve^.:^~ a a -;n~atique une première armature en contact électrique avec le circuit porté par une première face du substrat et une deuxième armature au contact avec le circuit porté par une deuxième face du substrat.
Les figures 2 à 7 sont les différentes étapes de réalisation de la capacité selon l'invention. En figure 2, un substrat diélectrique 1 est percé d'un trou 2, puis reçoit deux métallisations 3 sur une première face et 4 sur une deuxième face, ces deux métallisations étant faites de telle façon que la paroi du trou 2 est métallisée de façon continue en 5. Par des techniques connues au moins l'une des métallisations, par exemple la métallisation 3 sur la face supérieure du substrat 1 est gravée pour constituer une piste de liaison du circuit hyperfréq#ence. Cette gravure doit mettre en évidence au moins une partie 6 (pastille) entourant le trou métallisé 2 et au moins une piste 12 destinée à être reliée à la seconde armature de la capacité qui reste à fabriquer.
L'étape suivante consiste à déposer sur la face supérieure du substrat métallisé une couche 14 de diélectrique, particulièrement aux environs du trou métallisé, de telle façon que le diélectrique pénètre légèrement en 15 dans le trou métallisé, ceci afin d'éviter de futurs court-circuits entre les deux métallisations de la capacité.
L'épaisseur de la couche 14 de diélectrique est l'un des éléments qui règlent la valeur de la capacité à fabriquer. Puis une résine 16 est déposée sur la face du substrat qui supporte la couche de diélectrique 14, et cette résine est gravée par des techniques connues de façon à ne conserver qu'une surface, telle que représentée en figure 3, à l'aplomb du trou métallisé 2. Cette résine constitue un masque et permet de graver la couche de diélectrique 14 en dehors de la zone qui entoure le trou 2.
Après gravure, et retralt de la résine par le solvant approprié la seule partie de la couche la de diélectrique qui subsiste est donc une surface repérée en 7 sur la figure 4.
Une résine 17 est alors répandue sur la face arrière du substrat de façon à boucher le trou 2, puis une résine8 est déposée sur la.
fcce supérieure de ce même substrat.
Par une opération de masquage, le masque 19 étant symbolisé au-dessus de la figure 4, la résine 18 est exposée et ensuite dissoute de façon sélective, le masque permettant de dégager les surfaces qui en figure 5 sont représentées en 20, c'est-à-dire partiellement la face supérieure de la pastille 7 de diélectrique 7, et en 21 c'est-à- dire la face supérieure de la piste métallique 12 qui établira ultérieurement le contact avec le circuit hyperfréquence.
La figure 5 représente donc l'état du circuit après dissolution partielle de la résine 18. Il est évident que le masque 19 tel qu'il est représenté en figure 4 est purement représentatif : selon que la résine utilisée est positive ou négative, les parties du masque 19 traversées par Se rayonnement Lumineux ou électromagnétique sont inversees.
L'opération suivante, en figure 6, consiste à déposer sur la face supérieure du substrat recouvert de différ#entes couches 3 et 18, une première métallisation fine 24, par exemple un dépôt d'or obtenu par pulvérisation. Puis cette couche 24 qui es. fine est renforcée par dépôt électrolytique 25 de façon à lui donner une épaisseur suffisante pour constituer une armature de capacité.
Etant donné que les métallisations 24 et 25 recouvrent toute la surface du substrat et des couches que celui-ci supporte il est nécessaire de les graver : c'est ce qui est fait en figure 7. Une couche 26 de résine est donc déposée par dessus la couche d'or électrolytique 25, puis elle est exposée à travers un masque 27 dont les motifs sont destinés à mettre en évidence une partie de la métallisation 24 + 25 qui correspond à l'armature de la capacité à fabriquer, ainsi que la liaison entre cette armature et au moins une piste conductrice 12. Après exposition et développement de la résine 26. à travers le m2ç~ue 27. il reste donc un motif 28 qui protège la partie de métallisation qui vient d'être définie ci-dessus.
L'opération su vante consiste donc à décaper la métallisation 24 + 25 dans toute sa partie exposée, située en dehors de la protection du masque 28 et à retirer la résine de façon à mettre en évidence l'objet de 'invention tel qJ'il est représenté dans son état fini en figure 1.
La métallisation 24 + 25 qui a été déposée à travers l'orifice 2G de la figure 5, correspond à l'armature 8 de la figure 1. Sa surface en contact avec le diélectrique 7 détermine la valeur de la capacité, en fonction de l'épaisseur du diélectrique. La partie de cette même métallisation qui a été déposée sur l'ilôt 22 de résine en figure 5 correspond à la partie 9 de la figure 1, formant couvercle ou bouchon du trou 2. La partie de ces memes métallisations déposée sur l'ilôt de résine 23 et à travers l'orifice 21 en figure 5 constitue désormais le pont à air 10 et la prise de contact 11 avec la piste 12 du circuit hyperfréquence.
il n'est pas absolument nécessaire que la métallisation 8 et 9 qui constitue la seconde armature de la capacité obture le trou 2: cependant, il est évident que ceci constitue un avantage si le circuit doit être encapsule car la membrane 9 constitue un bouchon d'obturation du trou 2.
Le procédé tel qu'il vient d'être décrit ne peut guère s'appliquer qu'à des trous de petits diamètres compris par exemple entre 100 et 500 microns, et par conséquent la capacité intégrée au trou est de faible valeur, de l'ordre de 5 à 10 pF: elle s'adresse donc plus particulièrement aux circuits hyperfréquence dans lesquels les capacités sont de très faible valeur mais convient parfaitement dans ce cas au découplage du circuit de polarisation ou du circuit hyperfréquence. En outre, le procédé d'intégration d'une capacité à trou métallisé permet d'augmenter la densité d'un circuit hyperfréquence sur son substrat, et de diminuer les longueurs des liaisons.

Claims (7)

REVENDICATIONS
1. Capacité intégrée dans un circuit hyperfréquence, comportant un substrat diélectrique (1) supportant le circuit sur une première face, et au moins une métallisation (4) sur une seconde face, le substrat (1) étant percé d'au moins un trou (2) dont la paroi est métallisée (5), cette capacité étant caractérisée en ce qu'elle est formée par une première métallisation (6) qui, sur la première face du substrat (1), entoure le trou métallisé (2 + 5), par une couche de matériau diélectrique (7) déposée sur cette métallisation (6), et par une seconde métallisation (8), déposée sur la couche diélectrique (7) à l'aplomb de la première métallisation (6). cette capacité étant ainsi intégrée au trou métallisé (2 + 5) qui en constitue une première armature (6).
2. Capacité intégrée selon la revendication 1, caractérisée en ce que la deuxième métallisation (8) est une membrane continue dont la partie centrale (9) obture le trou métallisé (2 + 5).
3. Capacité intégrée selon la revendication 1, caractérisée en ce que la deuxième métallisation (8), qui constitue sa deuxième armature, est reliée à au moins un point (12) du circuit hyper fréquence.
4. Capacité intégrée selon la revendication 1, caractérisée en ce que la deuxième métallisation (8), qui constitue sa deuxième armature, est reliée à au moins un point (12) du circuit hyperfréquence au moyen d'un pont à air 10) et d'une prise de contact (11) avec le circuit (12), ce pont à air et cette prise de contact étant gravés dans la même métallisation que la seconde armature (8).
5. Capacité intégrée selon la revendication 3, cari zrisée en ce que. en raison de son intégration avec un trou métallisé (2 l 5), elle a automatiquement une armature (8) reliée à un circuit (12) porté par la première face du substrat (1) et une armature (6) reliée à un circuit (4) porté par la seconde face du substrat (1).
6. Procédé de réalisation d'une capacité intégrée à un trou métallisé (2 + 5) dans un substrat (1) métallisé (3, 4) sur ses deux faces, pour circuit hypefréquence, caractérisé en ce qu'il comporte les étapes suivantes
a) gravure, sur au moins une première face, dans la métallisation (3), du circuit d'interconnexion (12) du circuit hyperfréquence et d'au moins une pastille (6) entourant le trou métallisé (2 + 5),
b) dépôt, sur cette même première face, d'une couche de diélectrique (14), puis d'une couche de résine de masquage ; exposition et gravure de la couche de diélectrique (14), ne laissant sous le masque qu'une pastille de diélectrique (6) entourant le trou métallisé (2 + 5),
c) dépôt, sur la seconde face, d'une couche de résine (17) pour boucher le trou (2 + 5), puis sur la première face d'une couche de résine de masquage (18), exposée à travers un masque (19) et développée en vue de mettre a nu au moins la pastille de diélectrique (7) entourant le trou (2 + 5) et un contact avec une piste du circuit (12),
d) dépôt sur toute la première face d'une deuxième couche métallisée (24) renforcée électrolytiquement (25),
e) dépôt d'une résine de masquage (26). exposée à travers un masque (27) et développée en vue de protéger (28) la deuxième couche métallisée (24, 25) à l'aplomb de la pastille de diélectrique (7),
f) gravure de la deuxième couche métallisée (24, 25) et dissolution des masques de résine (28,22,18,17).
7. Procédé de réalisation d'une capacité intégrée à un trou métallisé, selon la revendication 6, caractérisé en ce que, à l'étape e), le masque de résine (26) protège en outre un pont à air (10) et une prise de contact (11) avec une piste du circuit (12), I'interconnexion de la capacité avec le circuit hyperfréquence étant ainsi réalisée er même temps que la gravure à l'étape f).
FR8713286A 1987-09-25 1987-09-25 Capacite integree dans un circuit hyperfrequence Expired - Fee Related FR2621174B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8713286A FR2621174B1 (fr) 1987-09-25 1987-09-25 Capacite integree dans un circuit hyperfrequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8713286A FR2621174B1 (fr) 1987-09-25 1987-09-25 Capacite integree dans un circuit hyperfrequence

Publications (2)

Publication Number Publication Date
FR2621174A1 true FR2621174A1 (fr) 1989-03-31
FR2621174B1 FR2621174B1 (fr) 1991-06-14

Family

ID=9355228

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8713286A Expired - Fee Related FR2621174B1 (fr) 1987-09-25 1987-09-25 Capacite integree dans un circuit hyperfrequence

Country Status (1)

Country Link
FR (1) FR2621174B1 (fr)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0421404A2 (fr) * 1989-10-05 1991-04-10 Sumitomo Electric Industries, Ltd. Dispositif semi-conducteur
US5164800A (en) * 1990-08-30 1992-11-17 Sumitomo Electric Industries, Ltd. Semiconductor device
WO2000025378A1 (fr) * 1998-10-22 2000-05-04 Ramot University Authority For Applied Research & Industrial Development Ltd. Piles miniaturisees d'accumulation d'energie electrochimique
EP1001464A1 (fr) * 1998-11-09 2000-05-17 Robert Bosch Gmbh Circuit intégré monolithique comprenant une pluralité de condensateurs
WO2004042816A2 (fr) * 2002-05-31 2004-05-21 Motorola, Inc. Condensateur a pont monolithique
US9123954B2 (en) 2010-06-06 2015-09-01 Ramot At Tel-Aviv University Ltd. Three-dimensional microbattery having a porous silicon anode
US10826126B2 (en) 2015-09-30 2020-11-03 Ramot At Tel-Aviv University Ltd. 3D micro-battery on 3D-printed substrate

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3227657A1 (de) * 1981-07-24 1983-02-17 Hitachi, Ltd., Tokyo Vielschicht-schaltungsplatte und verfahren zu ihrer herstellung
GB2118371A (en) * 1982-03-31 1983-10-26 Philips Nv High-frequency circuit comprising an integrated capacitor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3227657A1 (de) * 1981-07-24 1983-02-17 Hitachi, Ltd., Tokyo Vielschicht-schaltungsplatte und verfahren zu ihrer herstellung
GB2118371A (en) * 1982-03-31 1983-10-26 Philips Nv High-frequency circuit comprising an integrated capacitor

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
24TH ELECTRONIC COMPONENTS CONFERENCE, Washington, G.C., 13-15 mai 1974, pages 87-93; D.J.BACHER et al.: "Thick film temperature-compensating capacitor dielectrics" *
IEEE TRANSACTIONS ON MICROWAVE THEORY AND TECHNIQUES, vol. MTT-29, no. 6, juin 1981, pages 513-534, IEEE, New York, US; R.A.PUCEL: "Design considerations for monolithic microwave circuits" *

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0421404A2 (fr) * 1989-10-05 1991-04-10 Sumitomo Electric Industries, Ltd. Dispositif semi-conducteur
EP0421404A3 (en) * 1989-10-05 1992-12-02 Sumitomo Electric Industries, Ltd. Semiconductor device
US5164800A (en) * 1990-08-30 1992-11-17 Sumitomo Electric Industries, Ltd. Semiconductor device
USRE41578E1 (en) 1998-10-22 2010-08-24 Ramot At Tel-Aviv University Ltd. Micro electrochemical energy storage cells
US6197450B1 (en) 1998-10-22 2001-03-06 Ramot University Authority For Applied Research & Industrial Development Ltd. Micro electrochemical energy storage cells
WO2000025378A1 (fr) * 1998-10-22 2000-05-04 Ramot University Authority For Applied Research & Industrial Development Ltd. Piles miniaturisees d'accumulation d'energie electrochimique
USRE42273E1 (en) 1998-10-22 2011-04-05 Ramot At Tel-Aviv University Ltd. Micro electrochemical energy storage cells
EP1001464A1 (fr) * 1998-11-09 2000-05-17 Robert Bosch Gmbh Circuit intégré monolithique comprenant une pluralité de condensateurs
US6469331B2 (en) 1998-11-09 2002-10-22 Robert Bosch Gmbh Monolithic integrated circuit with several capacitors forming bypass to ground
WO2004042816A2 (fr) * 2002-05-31 2004-05-21 Motorola, Inc. Condensateur a pont monolithique
WO2004042816A3 (fr) * 2002-05-31 2004-12-09 Motorola Inc Condensateur a pont monolithique
US9123954B2 (en) 2010-06-06 2015-09-01 Ramot At Tel-Aviv University Ltd. Three-dimensional microbattery having a porous silicon anode
US10826126B2 (en) 2015-09-30 2020-11-03 Ramot At Tel-Aviv University Ltd. 3D micro-battery on 3D-printed substrate

Also Published As

Publication number Publication date
FR2621174B1 (fr) 1991-06-14

Similar Documents

Publication Publication Date Title
EP1053592B1 (fr) Composant a ondes de surface encapsule et procede de fabrication collective
EP0638933B1 (fr) Procédé d'interconnexion de pastilles semi-conductrices en trois dimensions, et composant en résultant
EP1636130B1 (fr) Circuit integre sur puce de hautes performances
FR2923081A1 (fr) Procede d'interconnexion verticale de modules electroniques 3d par des vias.
FR2992467A1 (fr) Procede de realisation d'un composant a contact electrique traversant et composant obtenu
EP0325068B1 (fr) Structure microélectronique hybride modulaire à haute densité d'intégration
WO1992017905A1 (fr) Procede de realisation de connexions coaxiales pour composant electronique, et boitier de composant comportant de telles connexions
EP0693777A1 (fr) Boîtier BGA à moulage par injection
FR2689314A1 (fr) Circuit intégré comprenant un film isolant intercouche et procédé pour sa production.
EP1011133A1 (fr) Composant microélectronique CMS enrobé, notamment pour un dispositif médical implantable actif, et son procédé de fabrication
EP0751556B1 (fr) Procédé de réalisation d'un substrat d'interconnexion permettant de connecter une puce sur un substrat de réception
FR2830683A1 (fr) Realisation d'inductance et de via dans un circuit monolithique
EP0694965A1 (fr) Boîtier BGA de circuit intégré et procédé de réalisation d'un tel boîtier
FR2767223A1 (fr) Procede d'interconnexion a travers un materiau semi-conducteur, et dispositif obtenu
EP0098671A1 (fr) Procédé d'isolement par oxydation anodique de portions métalliques entre elles et dispositif obtenu par ce procédé
FR2621174A1 (fr) Capacite integree dans un circuit hyperfrequence
EP1458095A2 (fr) Procédé de réalisation d'un microrésonateur piézoélectrique accordable
EP0114133B1 (fr) Procédé de fabrication de conducteurs pour circuits intégrés, en technologie planar
US20200163215A1 (en) Carrier structure and manufacturing method thereof
FR2822338A1 (fr) Procede pour connecter electriquement des plots de contact d'un composant microelectronique directement a des pistes de circuits imprimes, et plaque a circuits imprimes ainsi constituee
FR2965659A1 (fr) Procédé de fabrication d'un circuit intégré
EP0858252A1 (fr) Procédé de réalisation de circuits imprimés à double épargne
KR100449026B1 (ko) 트렌치를 이용한 금속구조물 제조방법
FR2823377A1 (fr) Ligne conductrice haute frequence sur un circuit integre
EP2498287B1 (fr) Procédé de réalisation d'interconnexions verticales à travers des couches structurées.

Legal Events

Date Code Title Description
ST Notification of lapse