FR2588112A1 - Panneau d'affichage a matrice de diodes electroluminescentes - Google Patents

Panneau d'affichage a matrice de diodes electroluminescentes Download PDF

Info

Publication number
FR2588112A1
FR2588112A1 FR8514475A FR8514475A FR2588112A1 FR 2588112 A1 FR2588112 A1 FR 2588112A1 FR 8514475 A FR8514475 A FR 8514475A FR 8514475 A FR8514475 A FR 8514475A FR 2588112 A1 FR2588112 A1 FR 2588112A1
Authority
FR
France
Prior art keywords
memories
display panel
clock
diodes
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8514475A
Other languages
English (en)
Other versions
FR2588112B1 (fr
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to FR8514475A priority Critical patent/FR2588112B1/fr
Priority to DE8686401754T priority patent/DE3684556D1/de
Priority to EP86401754A priority patent/EP0221786B1/fr
Priority to AT86401754T priority patent/ATE74225T1/de
Priority to US06/895,337 priority patent/US4982182A/en
Priority to NO863528A priority patent/NO863528L/no
Publication of FR2588112A1 publication Critical patent/FR2588112A1/fr
Application granted granted Critical
Publication of FR2588112B1 publication Critical patent/FR2588112B1/fr
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/06Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources
    • G09G3/12Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources using electroluminescent elements
    • G09G3/14Semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Illuminated Signs And Luminous Advertising (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electric Clocks (AREA)

Abstract

PANNEAU D'AFFICHAGE A DIODES ELECTROLUMINESCENTES POUR LA FORMATION D'UN JOURNAL LUMINEUX. SELON L'INVENTION, LES DIODES ELECTROLUMINESCENTES 11 QUI SONT DISPOSEES EN UNE MATRICE, SONT PILOTEES PAR L'INTERMEDIAIRE DE BASCULES FORMANT MEMOIRE 12 EN TECHNOLOGIE CMOS RAPIDE SUSCEPTIBLE DE LEUR DELIVRER UN COURANT D'INTENSITE SUFFISANTE; LES DIODES SONT DIRECTEMENT RELIEES AUX SORTIES DE CES MEMOIRES ET LE COURANT QUI LES TRAVERSE EST DETERMINE PAR LA TENSION D'ALIMENTATION DES MEMOIRES 12. LES MEMOIRES SONT CHARGEES PAR UN REGISTRE A DECALAGE 13 DE TYPE SERIE.

Description

-a.L 2588112
PANNEAU D'AFFICHAGE A MATRICE DE DIODES ELECTROLUMINESCENTES
L'invention se rapporte à un panneau d'affichage à matrice de diodes électroluminescentes, formant typiquement un journal lumineux et
elle concerne plus particulièrement un tel panneau à la fois plus écono-
mique et plus lumineux que les systèmes analogues connus, tout en permet-
tant un affichage plus rapide. Un journal lumineux classique se compose d'une matrice de diodes électroluminescentes, d'un nombre correspondant de mémoires (typiquement des bascules bi-stables) intercalées entre lesdites diodes et un registre à décalage dans lequel circulent les informations représentatives d'une image à afficher. Ces informations sont délivrées au rythme d'une horloge par une unité de commande associée à une mémoire programme. L'unité de commande et la mémoire programme sont généralement situées dans un boîtier
séparé du panneau et reliées à ce dernier par un toron de fils conducteurs.
Cet agencement est avantageux lorsque le panneau de diodes est destiné à
être placé à l'extérieur et soumis aux intempéries. Dans ce cas, les com-
posants les plus fragiles, contenus dans l'unité de commande, peuvent être
placés dans un endroit abrité et plus facilement accessibles pour la modi-
fication ou l'actualisation des messages à reproduire. Jusqu'à présent,
il a été assez difficile d'adapter les caractéristiques des mémoires à cel-
les des diodes électroluminescentes. On a ainsi cherché à alimenter les
diodes à travers des résistances de charge, mais ce type de circuit a l'in-
convénient d'une consommation de puissance dans les résistances, non di-
rectement utile pour l'affichage. Le prix de revient est par ailleurs élevé, non seulement en raison du nombre de résistances nécessaire, mais aussi du coût de main-d'oeuvre pour leur câblage. On a tenté d'alimenter les diodes électroluminescentes directement par le courant délivré par les
mémoires, mais cela aboutit généralement à faire travailler lesdites mé-
moires hors des caractéristiques prévues par le constructeur de ces circuits intégrés. Un tel mode de réalisation est, à la limite, concevable pour l'affichage de messages défilants, car les diodes ne sont utilisées que
pendant une faible partie du temps. Ceci devient plus difficile à envisa-
ger pour l'affichage de messages fixes, notamment des graphismes, o cer-
taines diodes peuvent être allumées en permanence pendant des intervalles de temps relativement longs, d'o des conditionsde fonctionnement beaucoup
plusdéfavorables pour les mémoires qui les alimentent.
L'invention permet notamment de résoudre ce problème. Le principe de base de l'invention résulte de la recherche d'une meilleure adaptation entre les circuits intégrés disponibles, constituant les mémoires et les
diodes électroluminescentes habituellement utilisées pour une telle appli-
cation. En analysant les caractéristiques de circuits intégrés récents de la technologie CMOS rapide, on a ainsi constaté que les constructeurs de ces circuits intégrés conçus pour des applications de calcul numérique
à grande vitesse, avaient été amenés à en abaisser la tension d'alimenta-
tion, tout en admettant un courant plus important, pour que les circuits
puissent être pilotés à une fréquence horloge plus élevée. L'une des par-
ticularités de l'invention est de proposer une nouvelle application de ce \
type de composants, pour alimenter directement une diode électrolumines-
cente.
Dans cet esprit, l'invention concerne donc essentiellement un pan-
neau d'affichage à matrice de diodes électroluminescentes, par exemple du type journal lumineux, chaque diode étant alimentée par l'intermédiaire
d'une mémoire, caractérisé en ce que les mémoires sont réalisées en tech-
nologie CMOS rapide, en ce que les diodes sont directement connectées aux
sorties de leurs-mémoires-respectives, et en ce que la tension d'alimen-
tation desdites mémoires est choisie pour fixer la valeur du courant dans
lesdites diodes.
Un autre problème résolu par l'invention est lié à la structure même des panneaux d'affichage. Il s'agit de transmettre efficacement
l'horloge haute-fréquence à tous les circuits, malgré les dimensions im-
portantes de la matrice de diodes. En effet, il n'est pas possible de prévoir une horloge commune à tous les circuits intégrés. Les capacités
parasites qui en résulteraient ne permettraient pas le transfert des in-
foimations à la fréquence choisie, c'est-à-dire de l'ordre de 2 MHz. On est donc amené à prévoir, de proche en proche, des moyens d'amplification ou de régénération du signal d'horloge, lesquels peuvent désynchroniser les différents circuits du registre à décalage. Selon un autre aspect de
l'invention, on prévoit des moyens pour que le registre à décalage fonction-
ne correctement sans que le signal d'horloge soit réellement synchronisé
en tous les points du registre.
Dans ce but, le panneau d'affichage défini ci-dessus est aussi ca-
ractérisé en ce que les étages du registre à décalage sont agencés en grou-
pes d'étages adjacents les uns des autres, en ce qu'un moyen d'amplifica-
tion:et de remise en forme est intercalé dans la liaison d'horloge entre deux groupes adjacents quelconques et en ce qu'un moyen retardateur est intercalé entre la sortie de données et la sortie de données de ces mêmes
groupes adjacents.
Une autre particularité de l'invention consiste à alimenter le panneau d'affichage avec une horloge de fréquence réduite et à régénérer l'horloge de fréquence élevée dans le panneau d'affichage même, ce qui permet de disposer d'une longueur de câble conducteur plus importante en- tre l'unité de commande et l'horloge haute-fréquence proprement dite, et
le panneau d'affichage.
L'invention apparaîtra plus clairement à la lumière de la descrip-
tion qui va suivre, donnée uniquement à titre d'exemple et faite en réfé\ rence au dessin annexé, dans lequel: - la figure 1 illustre partiellement un schéma de principe de l'ensemble des mémoires et du registre à décalage associé aux diodes électroluminescentes; - la figure 2 est un schéma de branchement possible entre une diode électroluminescente et sa mémoire; - la figure 3 est une variante de branchement;
- la figure 4 présente le schéma d'un circuit réducteur de fré-
quence d'horloge; et - la figure 5 représente le schéma d'un circuit multiplicateur de
fréquence d'horloge.
En se reportant au dessin, on a représenté une partie d'un panneau d'affichage de diodes électroluminescentes 11, respectivement connectées à
des mémoires 12 réalisées en technologie CMOS rapide, aujourd'hui commer-
cialisées sous la référence HCMOS par la plupart des constructeurs de semi-
conducteurs. Chaque mémoire est composée d'une bascule bi-stable et, selon l'invention, la diode 11 correspondante est directement connectée à sa sortie, c'est-à-dire notamment sans résistance série. Il existe deux possibilités de branchement de la diode par rapport à la bascule, soit en
utilisant le transistor du canal N, la diode étant branchée entre la sor-
tie de la mémoire et la masse (fig. 2), soit en utilisant le transistor du canal P, la diode étant raccordée, cette fois, à la borne d'alimentation
(fig. 3).
En se reportant à nouveau à la figure 1, on voit que les mémoires
12 sont connectées pour être chargées par les sorties d'un registre à dé-
calage de type série, c'est-à-dire à entrées de données série et sorties
parallèles, ces dernières étant reliées aux entrées de chargement des mé-
moires 12. La progression des informations dans le registre se fait au rythme d'une horloge haute-fréquence, appliqué par une liaison d'horloge
14. Le transfert des informations des entrées vers les sorties des mémoi-
res 12 est commandé lorsque le train d'informations correspondant à une image complète est parvenu jusqu'au dernier étage du registre à décalage
13. A ce moment, un signal de commande est appliqué sur un BUS de charge-
ment 15 commun à toutes les mémoires 12. Pratiquement, on réalisera avan-
tageusement le système de pilotage de la matrice de diodes Il par un mon-
tage en cascade d'un nombre convenable de circuits intégrés du type 74 HC 4094 B incorporant à la fois des étages 13a du registre à décalage et un nombre correspondant (huit dans l'exemple) de mémoires 12 reliées aux sorties de ces étages de registre. Les sorties accessibles desdites mémoires 12 sont reliées directement à des diodes électroluminescentes 11,
respectivement; selon le montage de la figure 2 ou celui de la figure 3.
La sortie du dernier étage du registre d'un circuit intégré donné est re-
lié à l'entrée du premier étage d'un autre circuit intégré du même type, situé à proximité. Le courant de chaque bascule formant mémoire 12 est suffisant pour alimenter de façon optimale la diode électroluminescente, laquelle nécessite typiquement un courant de l'ordre de 25 mA. En effet, ce circuit intégré admet d'être alimenté sous une tension plus faible que les autres circuits de type MOS et celle-ci peut varier dans des limites assez larges. On met donc à profit cette particularité pour régler ou déterminer le courant circulant dans les diodes, en choisissant la tension
d'alimentation en conséquence. Typiquement, avec le type de circuit in-
tégré mentionné plus haut, la tension est choisie aux environs de 4 V, pour
obtenir un courant de l'ordre de 25 mA dans chaque diode. Pour cette va-
leur de courant, la tension aux bornes de la diode est voisine de 1,8 V. La puissance dissipée dans chaque mémoire est donc de l'ordre de 0,062 W. Comme chaque circuit intégré contient huit mémoires, la puissance maximum dissipée par ledit circuit intégré (correspondant à huit diodes allumées) est de 0,5 W, ce qui correspond à la puissance admissible par ce type de circuit intégré. Si on admet un taux d'utilisation des diodes de l'ordre de 35 %, la puissance moyenne dissipée par chaque circuit n'est donc en fait que de 0,175 W. Selon une autre caractéristique importante de l'invention, les
étages 13a du registre à décalage sont agencés en groupes d'étages adja-
cents les uns des autres (c'est-à-dire topologiquement voisins sur le panneau d'affichage) et un moyen d'amplification et de remise en forme 18 est intercalé dans la liaison d'horloge entre deux tels groupes adjacents quelconques, tandis qu'un moyen retardateur 19 est intercalé entre la
2588 1 12
sortie de données et l'entrée de données de ces mêmes groupes adjacents.
Ainsi, le signal d'horloge haute-fréquence est toujours exploitable d'une extrémité à l'autre du panneau d'affichage, malgré les capacités parasites réparties sur toute la distance, grâce aux moyens 18 disposés de proche en proche. La désynchronisation qui en résulte est sans conséquence grâce au retard apporté simultanément dans le transfert des informations, de groupe en groupe. Le retard entre deux groupes devra être supérieur
au retard de l'horloge entre ces mêmes groupes. Pratiquement, chaque am-
plificateur pourra être réalisé par deux inverseurs en cascade, par exem-
ple disponibles dans des circuits intégrés de la même catégorie, portant
la référence 74 HCU 04. Des moyens retardateurs 19 sont en outre disponi-
bles dans chaque circuit intégré de type 74 HC 4094 B renfermant les re-
gistres et les mémoires. Dans l'exemple de la figure 1, on a représenté par souci de simplification un amplificateur 18 et un moyen retardateur 19 associé à chaque circuit intégré, c'est-à-dire pour huit diodes. En fait, on pourra les "espacer" beaucoup plus, le nombre d'étage de chaque groupe pouvant être compris entre dix et quarante et de préférence voisin de trente. Enfin, comme mentionné précédemment, on prévoit de transmettre
le signal d'horloge sous une fréquence réduite dans le toron de fils con-
ducteurs reliant le panneau d'affichage et son unité de commande renfer-
mant le générateur d'horloge haute-fréquence, non représenté. Ainsi, le dispositif de la figure 4 connecté à la sortie du générateur d'horloge haute-fréquence, donc à distance du panneau, fournit un signal dont la fréquence est réduite de moitié. Il se compose d'une bascule 20 rebouclée sur son entrée par un inverseur 21 dont le signal de sortie est amplifiant
22 avant d'être appliqué à la ligne d'horloge. Le dispositif de la figu-
re 5 est un multiplicateur de fréquence conçu pour doubler la fréquence du signal qu'il reçoit. Il se compose d'un amplificateur 24 distribuant son
signal de sortie à deux monostables 25, 26, montés en parallèles et dé-
phases par un inverseur 27. Les sorties des deux monostables sont reliées aux deux entrées d'une porte OU 28 dont la sortie restitue la fréquence originale. Le système qui vient d'être décrit permet l'affichage d'images
successives à très grande vitesse, jusqu'à mille images par seconde.
Ces performances peuvent être mises à profit pour l'affichage en continu d'une image fixe comportant des diodes allumées avec des niveaux lumineux différents, obtenus par allumage et extinction rapide et successive de ces diodes. A titre d'exemple, pour une fréquence minimale de vingt images
par seconde, on peut obtenir jusqu'à cinquante niveaux lumineux différents.

Claims (6)

REVENDICATIONS
1. Panneau d'affichage à matrice de diodes électroluminescentes (11), par exemple du type journal lumineux, chaque diode étant alimentée par l'intermédiaire d'une mémoire (12), caractérisé en ce que les mémoires sont réalisées en technologie CMOS rapide, en ce que les diodes (11) sont directement connectées aux sorties de leurs mémoires respectives et en ce que la tension d'alimentation desdites mémoires est choisie pour fixer la
valeur du courant dans lesdites diodes.
2. Panneau d'affichage selon la revendication 1, caractérisé en ce que lesdites mémoires (12) sont réalisées à partir de circuits intégrés de la série HCMOS, de préférence à partir de circuits du type 74 HC 4094 B.
3. Panneau d'affichage selon la revendication 1 ou 2, caractéri-
sé en ce que chaque mémoire (12) est connectée pour être chargée par un étage (13a) correspondant d'un registre à décalage (13) de type série, recevant pour chaque image une succession d'informations générées par une unité de commande au rythme d'une horloge, une liaison de chargement (15)
étant commune à toutes les mémoires.
4. Panneau d'affichage selon la revendication 3, caractérisé en ce que les étages (13a) du registre à décalage sont agencés en groupes d'étages adjacents les uns des autres, en ce qu'un moyen d'amplification et de remise en forme (18) est intercalé dans la liaison d'horloge entre deux groupes adjacents quelconques et en ce qu'un moyen retardateur (19) est intercalé entre la sortie de données et l'entrée de données de ces
mêmes groupes adjacents.
5. Panneau d'affichage selon la revendication 4, caractérisé en
ce que le nombre d'étages de chaque groupe est compris entre dix et qua-
rante, de préférence voisin de trente.
6. Panneau d'affichage selon l'une des revendications 3 à 5, dans
lequel l'horloge précitée est située à distance et reliée à la matrice de diodes par une liaison d'une certaine longueur, caractérisé en ce que ladite horloge est associée à un circuit réducteur de fréquence (figure 4) pour émettre un signal d'horloge de fréquence réduite et en ce que ladite matrice de diodes électroluminescentes est associée à un multiplicateur
de fréquence (figure 4) recevant ledit signal d'horloge de fréquence ré-
duite et susceptible de régénérer un signal d'horloge haute-fréquence.
FR8514475A 1985-09-30 1985-09-30 Panneau d'affichage a matrice de diodes electroluminescentes Expired FR2588112B1 (fr)

Priority Applications (6)

Application Number Priority Date Filing Date Title
FR8514475A FR2588112B1 (fr) 1985-09-30 1985-09-30 Panneau d'affichage a matrice de diodes electroluminescentes
DE8686401754T DE3684556D1 (de) 1985-09-30 1986-08-05 Anzeigetafel mit leuchtdioden.
EP86401754A EP0221786B1 (fr) 1985-09-30 1986-08-05 Panneau d'affichage à matrice de diodes électroluminescentes
AT86401754T ATE74225T1 (de) 1985-09-30 1986-08-05 Anzeigetafel mit leuchtdioden.
US06/895,337 US4982182A (en) 1985-09-30 1986-08-11 Directly driven light emitting diode array
NO863528A NO863528L (no) 1985-09-30 1986-09-03 Fremvisningspanel.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8514475A FR2588112B1 (fr) 1985-09-30 1985-09-30 Panneau d'affichage a matrice de diodes electroluminescentes

Publications (2)

Publication Number Publication Date
FR2588112A1 true FR2588112A1 (fr) 1987-04-03
FR2588112B1 FR2588112B1 (fr) 1989-12-29

Family

ID=9323389

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8514475A Expired FR2588112B1 (fr) 1985-09-30 1985-09-30 Panneau d'affichage a matrice de diodes electroluminescentes

Country Status (6)

Country Link
US (1) US4982182A (fr)
EP (1) EP0221786B1 (fr)
AT (1) ATE74225T1 (fr)
DE (1) DE3684556D1 (fr)
FR (1) FR2588112B1 (fr)
NO (1) NO863528L (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4117889C5 (de) * 1991-05-31 2006-06-22 Diehl Stiftung & Co.Kg Ansteuerschaltung für eine digitale Anzeigeeinheit
US5459479A (en) * 1993-10-15 1995-10-17 Marcum Enterprises Incorporated Solid state depth locator having liquid crystal display
EP0755041A1 (fr) * 1995-07-17 1997-01-22 Siemens Integra Verkehrstechnik Ag Dispositif de signalisation
GB0110802D0 (en) * 2001-05-02 2001-06-27 Microemissive Displays Ltd Pixel circuit and operating method
CN107226016A (zh) * 2017-07-05 2017-10-03 上海小糸车灯有限公司 基于通讯控制的汽车尾灯电路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2277389A1 (fr) * 1974-07-01 1976-01-30 Ibm Panneau d'affichage de caracteres mobiles a decalage de phase optique

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3541543A (en) * 1966-07-25 1970-11-17 Texas Instruments Inc Binary decoder
US4014013A (en) * 1975-04-07 1977-03-22 Texas Instruments Incorporated Direct drive display system for mos integrated circuits using segment scanning
US4247925A (en) * 1978-07-13 1981-01-27 Joseph Meshi Game microcomputer
US4426766A (en) * 1981-10-21 1984-01-24 Hughes Aircraft Company Method of fabricating high density high breakdown voltage CMOS devices
JPS59111197A (ja) * 1982-12-17 1984-06-27 シチズン時計株式会社 マトリクス型表示装置の駆動回路
US4656469A (en) * 1983-11-17 1987-04-07 Oliver Earl H Activated work and method of forming same
US4682162A (en) * 1984-09-14 1987-07-21 Trans-Lux Corporation Electronic display unit
US4669424A (en) * 1985-06-07 1987-06-02 Bianco Frank J Apparatus for and method of repelling pests such as fleas and ticks
US4689504A (en) * 1985-12-20 1987-08-25 Motorola, Inc. High voltage decoder
US4725993A (en) * 1987-03-20 1988-02-16 Elexis Corporation Device including battery-activated oscillator

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2277389A1 (fr) * 1974-07-01 1976-01-30 Ibm Panneau d'affichage de caracteres mobiles a decalage de phase optique

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE ELECTRO, vol. 7, mai 1982, pages 1-11, New York, US; R. BROOMFIELD et al.: "ISO-CMOS technology in the microprocessor interface" *

Also Published As

Publication number Publication date
EP0221786A3 (en) 1989-03-22
EP0221786A2 (fr) 1987-05-13
FR2588112B1 (fr) 1989-12-29
NO863528L (no) 1987-03-31
DE3684556D1 (de) 1992-04-30
US4982182A (en) 1991-01-01
EP0221786B1 (fr) 1992-03-25
ATE74225T1 (de) 1992-04-15
NO863528D0 (no) 1986-09-03

Similar Documents

Publication Publication Date Title
EP0506567B1 (fr) Dispositif rapidement réconfigurable de multiplexage en longueur d'onde
FR2829977A1 (fr) Projecteur d'eclairage ou de signalisation a controleur integre pour vehicule et systeme d'eclairage ou de signalisation equipe d'au moins un tel projecteur
FR2588112A1 (fr) Panneau d'affichage a matrice de diodes electroluminescentes
EP0194177B1 (fr) Circuit d'interface de ligne d'abonné téléphonique avec mode de veille à puissance réduite
FR2774536A1 (fr) Procede de detection d'un ou plusieurs canaux libres dans un multiplex temporel optique, un dispositif de mise en oeuvre et une application du dispositif
FR2646227A1 (fr) Dispositif d'illumination d'un faisceau de fibres optiques
BE1029291B1 (fr) Procédé et système d'affichage digital pour publicité extérieure
FR2517144A1 (fr) Circuit de translation pour signaux de visualisation de signes graphiques sur l'ecran d'un televiseur
FR2792474A1 (fr) Circuit de sortie de signal numerique
EP0961207B1 (fr) Dispositif de communication entre un réseau neuronal et un système utilisateur par l'intermédiaire d'un bus
EP0778670A1 (fr) Circuit de commutation de courant dans une charge principalement inductive
EP0277665A1 (fr) Circuit réalisant la fonction OU-EXCLUSIF
FR2534752A1 (fr) Circuit convertisseur de niveaux de signaux entre une logique de type saturee et une logique de type non saturee
EP0505541A1 (fr) Circuit de gestion de sorties pour automate programmable.
EP0251868B1 (fr) Dispositif d'indentification des sources connectées à une grille de commutation, et grille associée à un tel dispositif
CA2466666A1 (fr) Systeme de commande a architecture distribuee pour convertisseurs statiques de puissance
EP0838895B1 (fr) Commande d'un moteur électrique pas à pas de véhicule automobile, notamment d'un moteur pas à pas pour la correction d'un projecteur
FR2669499A1 (fr) Installation a jeux de lumiere, et organes emetteur et recepteur pour une telle installation.
EP0427137A1 (fr) Etage de sortie sur un lien série synchrone, en particulier pour carte d'interface numérique équipant un central téléphonique, et central télÀ©phonique équipé de telles cartes d'interface
EP0383666B1 (fr) Circuit modulaire d'interface et régie d'abonné pour réseau numérique
EP0849659B1 (fr) Dispositif numérique d'initialisation d'un circuit intégré
WO2004051446A1 (fr) Circuit integre comportant des sous-ensembles connectes en serie
EP0514247B1 (fr) Dispositif de commande de feux réglant la circulation
FR3115916A1 (fr) Système d’eclairage pour vehicule automobile a compression de donnees
FR2773895A1 (fr) Dispositif logique perfectionne de gestion centralisee

Legal Events

Date Code Title Description
TP Transmission of property
CL Concession to grant licences
TP Transmission of property
ST Notification of lapse