FR2582431A1 - Dispositif d'affichage - Google Patents
Dispositif d'affichage Download PDFInfo
- Publication number
- FR2582431A1 FR2582431A1 FR8607220A FR8607220A FR2582431A1 FR 2582431 A1 FR2582431 A1 FR 2582431A1 FR 8607220 A FR8607220 A FR 8607220A FR 8607220 A FR8607220 A FR 8607220A FR 2582431 A1 FR2582431 A1 FR 2582431A1
- Authority
- FR
- France
- Prior art keywords
- electrode
- display
- transmission lines
- data transmission
- transistors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13624—Active matrix addressed cells having more than one switching element per pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
- G02F1/136268—Switch defects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Liquid Crystal (AREA)
- Computer Hardware Design (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal Display Device Control (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
Ce dispositif d'affichage comporte des lignes 20, 21, 22 de transmission d'adresses et des lignes 30, 31 de transmission de données disposées sous la forme d'une matrice et plusieurs électrodes d'affichage 40, 41, 42 raccordées à des lignes voisines de transmission d'adresses et à l'une des deux lignes voisines de transmission de données, au moyen de premiers et seconds transistors 10A, 11A, 12A; 10B, 11B, 12B. Application notamment aux dispositifs d'affichage du type à matrices d'éléments actifs.
Description
Dispositif d'affichage
La présente invention concerne un dispositif d1af- fichage du type formé dune matrice d'éléments actifs. Plus particulièrement elle concerne un dispositif d'affichage du type dans lequel un defaut d'éléments d'image provoqué par le defaut de l'un des éléments actifs disposés sous la forme d'une matrice est compensé de manière à fournir une image possédant une haute qualité.
La présente invention concerne un dispositif d1af- fichage du type formé dune matrice d'éléments actifs. Plus particulièrement elle concerne un dispositif d'affichage du type dans lequel un defaut d'éléments d'image provoqué par le defaut de l'un des éléments actifs disposés sous la forme d'une matrice est compensé de manière à fournir une image possédant une haute qualité.
En tant que technique visant à améliorer la ré- solution d'un dispositif d'affichage, on connaît un dispositif d'affichage du type à matrice d'éléments actifs. Dans un tel dispositif d'affichage, un matériau prévu pour l'affichage est interposé entre deux plaques de base, et un certain nombre d'éléments de commutation sont disposés dans l'une des plaques de base, sous la forme d'une matrice. Un élément de commutation est disposé au niveau de chaque point d'intersection de lignes respectives constituées par des lignes verticales et des lignes horizontales.Lorsque l'on sélectionne une ligne verticale et une ligne horizontale, on obtient la sélection d'un élément de commutation situé au niveau du point d'intersection des lignes verticale et horizontale sélectionnées, ce qui a pour effet qu'un élément d'image correspondant à l'élément de commutation est sélectionné. Dans le dispositif d'affichage du type à matrice d'éléments actifs, on peut obtenir une image présentant une faible diaphonie et un bon contraste. Cependant il se pose un problème consistant en ce qu'un défaut présent dans un élément actif entraîne le défaut de l'élément d'image correspondant.
Afin d'éviter d'obtenir le défaut de l'élément d'image par suite d'un défaut dans l'élément actif, on connaît une technique selon laquelle un élément d'image est constitué par une combinaison d'une électrode d'affichage et d'une pluralité d'élements de commutation. La figure 4, annexée à la présente demande, représente un schéma mon trant une technique classique pour compenser le défaut de l'élément d'image.
Sur la figure 4, qui montre une structure de la plaque de base d'un élément d'image, les références 10A, 10B, 10C et 10D désignent respectivement des éléments de commutation (transistors), les références 20A et 20B désignent respectivement des lignes de transmission d'adresses, les références 30A et 30B désignent respectivement des lignes de transmission de données et les références 40A, 40B, 40C et 40D désignent respectivement des électrodes d'affichage, dont chacune correspond à chacun des éléments de commutation. Un élément d'image est formé par les quatre électrodes d'affichage.
Dans la structure représentée sur la figure 4, si l'élément de commutation l0A devient défectueux, llélé- ment d'image comprenant l'électrode d'affichage raccordée à l'élément de commutation 10A est activée en tant qu'élément d'image possédant une étendue en surface égale à trois quatre fois l'étendue en surface d'un élément d'image normal, dans le cas où les autres éléments de commutation lOB lOD fonctionnent normalement, ce qui a pour effet que le défaut de cet élément d'image n'est pas apparent.
Cependant la technique classique présente comme inconvénient le fait que le nombre des lignes de transmission d'adresses et des lignes de transmission de données doit être double, comme cela ressort de la figure 4. En effet la technique telle que représentée sur la figure 4 requiert, de façon désavantageuse, un nombre de circuits de commande, double de celui requis à l'origine. En outre il est nécessaire de prévoir un espace pour séparer les lignes de transmission d'adresses, les lignes de transmission de données et l'électrode d'affichage, ce qui a pour effet que l'étendue en surface efficace pour l'élément d'image est réduite. Les inconvénients mentionnés ci-dessus affectent la caractéristique résidant dans une compensation de l'élément qui est défectueux. C'est pourquoi le procédé indiqué cidessus pour compenser un élément d'image défectueux ne peut pas être mis en oeuvre.
Un but de la présente invention est de supprimer les inconvénients mentionnés ci-dessus et de fournir un dispositif d'affichage du type à matrice d'éléments actifs possédant une structure simple et permettant de compenser un élément d'image défectueux.
Les buts indiqués précédemment ainsi que d'autres buts de la présente invention sont atteints grâce à la réalisation d'un dispositif d'affichage activé par des combinaisons de signaux d'adresses et de signaux de données et qui comprend une pluralité de lignes de transmission d'adresses et de lignes de transmission de données disposées sous la forme d'une matrice,et une pluralité d'électrodes d'affichage, dont chacune est raccordée à deux lignes voisines de transmission d'adresses, faisant partie de la pluralité des lignes de transmission d'adresses, et à une ou à l'ensemble de deux lignes voisines de transmission de données faisant partie de la pluralité de lignes de transmission de données par l'intermédiaire d'un premier et d'un second transistors.
D'autres caractéristiques et avantages de la présente invention ressortiront de la description donnée ciaprès prise en référence aux dessins annexés, sur lesquels:
- la figure 1 est un schéma montrant la première forme de réalisation de la présente invention
- la figure 2 est un schéma montrant la seconde forme de réalisation de la présente invention
- la figure 3a est une vue en plan à plus grande échelle montrant dans le détail un transistor utilisé dans la seconde forme de réalisation
- la figure 3b est une vue en coupe transversale à plus grande échelle du transistor représenté sur la figure 3a ; et
- la figure 4, dont il a déjà été fait mention, est un schéma représentant un dispositif d'affichage classique.
- la figure 1 est un schéma montrant la première forme de réalisation de la présente invention
- la figure 2 est un schéma montrant la seconde forme de réalisation de la présente invention
- la figure 3a est une vue en plan à plus grande échelle montrant dans le détail un transistor utilisé dans la seconde forme de réalisation
- la figure 3b est une vue en coupe transversale à plus grande échelle du transistor représenté sur la figure 3a ; et
- la figure 4, dont il a déjà été fait mention, est un schéma représentant un dispositif d'affichage classique.
Ci-après on va donner une description détaillée des formes de réalisation préférées de la présente invention en référence aux dessins.
La figure 1 est un schéma montrant l'agencement d'un dispositif d'affichage conforme à la première forme de réalisation de la présente invention.
Sur la figure 1 les références 10A, lIA et 12A désignent les transistors constituant des premiers éléments de commutation, les références 10B, llB et 12B désignent des transistors constituant des seconds éléments de commutation, les références 20, 21 et 22 désignent respectivement la(k-j-ème, la k-ème et la(k+X-ème lignes de transmission d'adresses, les références 30 et 31 désignent respectivement la i-ème et la (i+ -ème lignes de transmission de données et les références 40, 41 et 42 désignent respectivement des électrodes d'affichage pour le (i,k-1)-ème, le (i, k)-ème et le (i, k+1)-ème éléments d'image.L'électrode d'affichage 40 est raccordée a la fois aux transistors 10A et lOB. De même les électrodes d'affichage 41, 42 sont également raccordées à deux transistors.
Dans le dispositif d'affichage comportant la structure mentionnée ci-dessus, même si l'un des transistors devient défaillant, un signal d'image est appliqué par l'intermédiaire de l'autre transistor à l'électrode d'affichage de l'élément d'image de manière à compenser le défaut du transistor. On va donner une description détaillée de la compensation du transistor défectueux.
Les lignes de transmission d'adresses font l'objet d'une exploration depuis la ligne du haut jusqu'à la ligne du bas, dans cet ordre. Lorsque la ligne 20 de transmission d'adresses est sélectionnée, les transistors 10B et llA sont placés à 11 état conducteur. Dans ce cas, si un si gnal d'image S (i, k-1) est envoyé à la ligne 30 de transmission de données, le signal d'image est appliqué aux deux électrodes d'affichage 40 et 41. On va donner ltexplication concernant uniquement l'électrode d'affichage 41.Lorsque la ligne 21 de transmission d'adresses est sélectionnée après que la ligne 20 de transmission d'adresses a été sélectionnée, le signal d'image S (i, k) envoyé à la ligne 30 de transmission de données est appliqué à l'électrode d'affichage 41 par l'intermédiaire du transistor 11B. Par conséquent le signal d'image S (i, k-1), qui a été envoyé à l'électrode d'affichage 41 lorsque la ligne 20 de transmission d'adresses a été sélectionnée, est immédiatement réenregistré . La tension du signal d'image S (i, k) est maintenue par l'élément d'image lui-même jusqu'a ce que l'exploration des lignes de transmission d'adresses se répète et que la ligne 20 de transmission d'adresses soit sélectionnée.Par conséquent on considère que seul le signal d'image S (i, k) est appliqué à l'électrode d'affichage 41 et que l'on peut obtenir un affichage correct.
Lorsque le transistor 11B devient défectueux, il ne se produit aucune opération de réenregistrement à l'instant de sélection de la ligne 21 de transmission d'adresses. Par conséquent l'affichage d'une image est exécuté par l'électrode d'affichage 41 étant donné qu'elle maintient le signal d'image S (i, k-l). C'est pourquoi l'élément d'image n'apparaît pas en tant qu'élément d'image défectueux. En outre un élément d'image est formé par un grand nombre d'éléments d'image, pour lesquels il existe une corrélation relativement élevée des signaux d'images entre les éléments d'image voisins, et on peut obtenir l'affichage essentiellement de la même image que celle fournie par le signal correct, grâce à l'envoi d'un signal à l'élément d'image voisin. C'est pourquoi un tel défaut est presque négligeable dans le cas de l'utilisation pratique.
Il est évident que l'on peut obtenir un afficha ge normal tant que le transistor 11B est normal, même si le transistor 11A est défectueux. Le risque que les transistors 11A et 11B soient simultanément défectueux est très faible.
C'est pourquoi il n'est pas nécessaire d'établir de telles mesures.
L'explication mentionnée ci-dessus est applicable aux électrodes d'affichage 40, 42. C'est pourquoi, dans la forme de réalisation mentionnée ci-dessus, le défaut de l'élément d'image peut être compensé sans accroissement du nombre des lignes de transmission d'adresses ou des lignes de transmission de données, grâce à la mise en place des transistors pour chacune des électrodes d'affichage.
Lorsque l'une des lignes voisines de transmission d'adresses est interrompue, l'élément d'image corres pondant à la ligne est apte à afficher un signal de la ligne voisine, ce qui a pour effet que le défaut de la ligne de transmission d'adresses interrompue n'est pas visible.
Dans la forme de réalisation représentée sur la figure 1, l'électrode d'affichage est raccordée à la ligne de transmission de donnée sur le côté gauche sur le dessin, par l'intermédiaire des transistors. Cependant l'électrode d'affichage peut être raccordée à la ligne de transmission de données du côté droit, sur le dessin.
On va décrire la seconde forme de réalisation de la présente invention en référence à la figure 2.
La figure 2 est un schéma montrant la structure du dispositif d'affichage conforme à la seconde forme de réalisation de la présente invention. Les figures 3a et 3b sont représentées respectivement selon une vue en plan à plus grande échelle et selon une vue en coupe transversale montrant un exemple du transistor représenté sur la figure 2.
Sur la figure 2, les références 10A, 11A et 12A désignent des transistors servant de premiers éléments de commutation et les références 10C, lîC et 12C désignent les transistors constituant des seconds éléments de commutation. La structure de la seconde forme de réalisation de la présente invention est la même que celle de la premiere forme de réalisation, pourvu que les transistors constituant les seconds éléments de commutation soient placés respectivement sur une diagonale par rapport à l'électrode d'affichage.
Avec la structure représentée sur la figure 2, un signal d'image est envoyé à un élément d'image même si l'un des transistors est défectueux, ce qui permet de compenser le défaut de l'un ou l'autre des transistors.
Les lignes de transmission d'adresses sont soumises à une exploration depuis la ligne du haut jusqu'à la ligne du bas, dans cet ordre. Lorsque la ligne 20 de transmission d'adresses est sélectionnée, les transistors lIA et 10C sont placés à l'état conducteur. A cet instant le signal d'image S (i, k-l), qui a été envoyé à la ligne 30 de transmission de données, est appliqué à l'électrode d'affichage 41 et, simultanément, le signal d'image (ifs, k1), qui a été envoyé à la ligne 31 de transmission de données, est également appliqué à l'électrode d'affichage 40.
On va donner la description uniquement en ce qui concerne l'électrode d'affichage 41. Lorsque la ligne 21 de transmission d'adresse est sélectionnée après que la ligne 20 de transmission d'adresses a été sélectionnée, le signal d'image S (i+1, k), qui a été envoyé à la ligne de transmission de données 31,est appliqué à l'électrode d'affichage par l'intermédiaire du transistor llC. Par conséquent le signal d'image (i, k-l) envoyé à l'électrode d'affichage lorsque la ligne 20 de transmission d'adresses a été sélec tonnées, est immédiatement réenregistré. La tension du signal d'image S (i+l, k) est maintenue par l'élément d'image lui-même formé par l'électrode d'affichage jusqu'à ce que l'exploration des lignes de transmission d'adresses soit répétée et que la ligne 20 de transmission d'adresses soit sélectionnée.C'est pourquoi on considère que seul le signal d'image S (i+l, k) est envoyé à l'électrode d'affichage 41, ce qui permet d'obtenir un affichage correct.
Si le transistor llC devient défectueux, il ne se produit aucun réenregistrement du signal d'image lorsque la ligne 21 de transmission d'adresses est sélectionnée. Par conséquent l'électrode d'affichage 41 maintient le signal d'image S (i, k-l) de manière qu'il agisse en remplacement du signal d'image S. Par conséquent l'électrode d'affichage 41 n'est pas amenée dans un état ne fournissant pas d'affichage et ne se manifeste pas en tant qu'élément d'image défectueux. Une image est formée par un grand nombre d'éléments d'image, dans lesquels la corrélation du signal d'image entre les éléments d'image voisins est relativement élevée. C'est pourquoi il est difficile d'observer un élément d'image défectueux dans le cas de l'utilisation pratique, par suite de l'affichage du signal dans l'élément d'image voisin.
Il est évident qu'un affichage normal peut être obtenu tant que le transistor lîC est normal, même si le transistor lIA est défectueux.
L'explication fournie ci-dessus est applicable aux électrodes .40, 42 de manière à compenser le défaut de l'élément d'image.
Le défaut dû a l'interruption de la ligne peut être également compensé. En effet un débranchement de la ligne de transmission d'adresses peut être compensé de la même manière que dans la première forme de réalisation. En outre s'il se produit un débranchement d'une ligne de transmission de données, l'élément d'image appartenant à la même ligne de transmission de données affiche un signal d'image de la ligne voisine de transmission de données. Par conséquent le défaut lié au débranchement de la ligne de transmission de données n'est pas visible.
Dans la forme de réalisation représentée sur la figure 2, les transistors sont disposés sur une diagonale qui s'étend depuis le coin supérieur gauche de l'électrode d'affichage jusqu'au coin inférieur droit de cette électrode. Cependant il est possible d'utiliser un agencement des transistors sur la diagonale s'étendant depuis le coin supérieur droit au coin inférieur gauche sur le dessin.
Cette forme de réalisation présente un avantage important en ce qui concerne la formation des transistors sur la plaque de base.
Les figures 3a et 3b représentent une structure de transistors à couches minces, correspondant à la seconde forme de réalisation.
Sur les figures 3a et 3b, la référence 2 désigne une ligne de transmission d'adresses, qui fonctionne à la manière d'une électrode de grille pour chacun des transistors, la référence 3 désigne des lignes de transmission de données, qui fonctionnent à la manière d'une source pour chacun des transistors, la référence 4 désigne une électrode d'affichage qui comporte deux parties saillantes 4a et 4c situées sur une diagonale de l'électrode d'affichage.
Les références 5A et 5C désignent respectivement une couche semiconductrice constituée en un matériau tel que du silicium amorphe et servant à former un canal pour chacun des transistors, la référence 6 désigne une couche d'isolant de grille et la référence 7 désigne une plaque de base.
Lors de la formation du dispositif d'affichage possédant la structure décrite ci-dessus, on peut réaliser, d'une manière' aussi claire que cela est représenté sur la figure 3b, le premier transistor 10A comprenant la grille 2, la source 3 et la partie saillante 4A de l'électrode d'affichage et le second transistor 10C comportant la grille 2, la source 3 et la partie saillante 4C de l'électrode d'affichage. Dans l'agencement mentionné ci-dessus, les lignes de transmission d'adresses, les lignes de transmis sion de données et les transistors sont dans la disposition relative représentée sur la figure 2, ce qui permet de compenser le défaut de l'élément d'image. En outre la structure telle que représentée sur les figures 3a et 3b ne requiert pas un espace important pour la mise en place de deux transistors pour chacune des électrodes d'affichage.Par conséquent l'étendue en surface de l'électrode d'affichage peut être élargie à l'intérieur de l'étendue en surface entourée par les lignes de transmission d'adresses et par les lignes de transmission de données.
Dans la forme de réalisation représentée sur la figure 3, il est évident que la source et le drain du transistor peuvent être raccordés de façon inverse, eu egard ala symétrie du transistor.
Comme cela a été décrit ci-dessus, le dispositif d'affichage du type à matrice formée d'éléments actifs conformes à la présente invention est agencé de telle sorte qu'une pluralité d'éléments actifs sont prévus pour l'électrode unique d'affichage et que le premier élément actif peut être sélectionné au moyen de l'une ou l'autre des lignes de transmission d'adresses, situées des deux côtés de l'électrode d'affichage, tandis que le second élément actif est sélectionné au moyen de l'autre ligne de transmission d'adresse, ce qui permet de compenser le défaut de l'élément d'image sans accroître le nombre des lignes de transmission d'adresses et les lignes de transmission de données.
Claims (8)
1. Dispositif d'affichage activé dans des combinaisons de signaux d'adresses et de signaux de données, caractérisé en ce qu'il comporte une pluralité de lignes (20, 21, 22) de transmission d'adresses et de lignes (30, 31) de transmission de données, disposées sous la forme d'une matrice,et une pluralité d'électrodes d'affichage (40, 41, 42), dont chacune est raccordée à deux lignes voisines de transmission d'adresses faisant partie de ladite pluralité de lignes de transmission d'adresses et à une ou aux deux lignes voisines de transmission de données appartenant à ladite pluralité de lignes de transmission de données, par l'intermédiaire d'un premier et d'un second transistors (10A, 11A, 12A ; 10B, llB, 12B ; 10C, llC, 12C).
2. Dispositif d'affichage selon la revendication 1, caractérisé en ce que ledit premier transistor (lOA, llA, 12A) raccordé entre une première desdites deux lignes voisines de transmission de données (20, 21, 22) et ladite électrode d'affichage (40, 41, 42) comporte une première électrode raccordée à ladite première ligne de transmission d'adresses, une seconde électrode raccordee à ladite électrode d'affichage et une troisième électrode raccordée à une première ligne de transmission de donnees, et que ledit second transistor (10B, llB, 12B) raccorde entre la seconde desdites deux lignes voisines de transmission d'adresses et de ladite électrode affichage comporte une première electrode raccordée à ladite seconde ligne de transmission d'adresses, une seconde électrode raccordée à ladite électrode d'affichage et une troisième électrode raccordee à ladite première ligne de transmission de données, à laquelle ladite troisième électrode du premier transistor est raccordée.
3. Dispositif d'affichage selon la revendication 2, caractérisé en ce que lesdites première, seconde et troisième électrodes desdits premier et second transistors sont respectivement une grille, un drain et une source.
4. Dispositif d'affichage selon la revendication 1, caractérisé en ce que ledit premier transistor (lOA, llA, 12A) raccordé entre la première desdites deux lignes voisines de transmission d'adresses et ladite électrode d'affichage comporte une première électrode raccordée à ladite première ligne de transmission d'adresses, une seconde électrode raccordée à ladite électrode d'affichage et une troisième électrode raccordée à ladite première ligne de transmission de données desdites deux lignes voisines de transmission de données, et que ledit second transistor (1OC, llC, 12C) raccordé entre la seconde desdites deux lignes voisines de transmission de données et ladite électrode d'affichage comprend- une première électrode raccordée à ladite seconde ligne de transmission d'adresses, une seconde électrode raccordée a ladite électrode d'affichage et une troi sième électrode raccordée à la seconde ligne de transmis sion. de données, qui est voisine de la ligne de transmission de données à laquelle est raccordée ladite troisième électrode du premier transistor
5. Dispositif d'affichage selon la revendication 4, caractérisé en ce que lesdites première, seconde et troisième électrodes desdits premier et second transistors sont respectivement une grille, un drain et une source.
6. Dispositif d'affichage activé par des combinaisons de signaux d'adresses et de signaux de données, caractérisé en ce qu'il comporte une pluralité de transistors à couches minces (1qu, lOC), dont chacun possède une pre mièvre électrode et une seconde électrode, un certain nombre de lignes de transmission d'adresses (2) et un certain nombre de lignes de transmission de données (3), disposées sous la forme d'une matrice, dans laquelle lesdites premier re et seconde électrodes de chacun desdits transistors s'intersectent réciproquement, et une pluralité d'électrodes d'affichage (4), dont chacune est placée dans une zone en tourée par deux lignes voisines de transmission d'adresses faisant partie de ladite pluralité des lignes de transmission d'adresses, par deux lignes voisines de transmission de données faisant partie de la pluralité des lignes de transmission de données, et est raccordée par chaque troi sième électrode desdits premier et second transistors (1ou, lOC), qui sont placés respectivement sur une diagonale dans ladite zone entourée par les deux lignes voisines de transmission d'adresses et par les deux lignes voisines de transmission de données.
7. Dispositif d'affichage selon la revendication 6, caractérisé en ce que lesdites première, seconde et troi sieme électrodes (2, 4A-4C, 3) desdits premier et second transistors sont respectivement une grille, un drain et une source.
8. Dispositif d'affichage selon la revendication 6, caractérisé en ce que ladite électrode d'affichage (4) est munie de parties saillantes (4A, 4C) situées sur ladite diagonale et constituant lesdites troisièmes électrodes dudit premier et second transistors.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60110938A JPS61267782A (ja) | 1985-05-23 | 1985-05-23 | 表示素子 |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2582431A1 true FR2582431A1 (fr) | 1986-11-28 |
Family
ID=14548384
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8607220A Pending FR2582431A1 (fr) | 1985-05-23 | 1986-05-21 | Dispositif d'affichage |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPS61267782A (fr) |
FR (1) | FR2582431A1 (fr) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0276853A2 (fr) * | 1987-01-28 | 1988-08-03 | Nec Corporation | Panneau d'affichage en couleurs à cristal liquide possédant un agencement d'éléments d'image triangulaires |
EP0318224A2 (fr) * | 1987-11-19 | 1989-05-31 | Sharp Kabushiki Kaisha | Substrat pour une matrice active pour un dispositif d'affichage à cristal liquide |
EP0411928A2 (fr) * | 1989-08-04 | 1991-02-06 | Hitachi, Ltd. | Système d'affichage |
FR2700050A1 (fr) * | 1992-12-30 | 1994-07-01 | Gold Star Co | Matrice active pour affichages à cristaux liquides. |
FR2700051A1 (fr) * | 1992-12-30 | 1994-07-01 | Gold Star Co | Matrice active pour affichages à cristaux liquides. |
EP0949603A1 (fr) * | 1997-08-28 | 1999-10-13 | Seiko Epson Corporation | Dispositif d'affichage |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6437585A (en) * | 1987-08-04 | 1989-02-08 | Nippon Telegraph & Telephone | Active matrix type display device |
JPH02232626A (ja) * | 1989-03-06 | 1990-09-14 | Nec Corp | アクティブマトリクス基板 |
US5715025A (en) * | 1993-02-22 | 1998-02-03 | Goldstar Co., Ltd. | Active matrix for liquid crystal displays in which a data bus consists of two data subbuses and each data subbus is separated from an adjacent data bus by one display electrode |
DE102009001310A1 (de) * | 2009-03-03 | 2010-09-09 | Seereal Technologies S.A. | Anzeigedisplay mit einer Aktivmatrix von Elektrobenetzungszellen |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0031143A2 (fr) * | 1979-12-20 | 1981-07-01 | Kabushiki Kaisha Toshiba | Dispositif de mémoire |
FR2554622A1 (fr) * | 1983-11-03 | 1985-05-10 | Commissariat Energie Atomique | Procede de fabrication d'une matrice de composants electroniques |
FR2571913A1 (fr) * | 1984-10-17 | 1986-04-18 | Richard Joseph | Ecran d'affichage a matrice active a double transistor d'adressage |
EP0182645A1 (fr) * | 1984-11-16 | 1986-05-28 | Matsushita Electric Industrial Co., Ltd. | Circuit de matrice active pour affichage à cristaux liquides |
-
1985
- 1985-05-23 JP JP60110938A patent/JPS61267782A/ja active Pending
-
1986
- 1986-05-21 FR FR8607220A patent/FR2582431A1/fr active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0031143A2 (fr) * | 1979-12-20 | 1981-07-01 | Kabushiki Kaisha Toshiba | Dispositif de mémoire |
FR2554622A1 (fr) * | 1983-11-03 | 1985-05-10 | Commissariat Energie Atomique | Procede de fabrication d'une matrice de composants electroniques |
FR2571913A1 (fr) * | 1984-10-17 | 1986-04-18 | Richard Joseph | Ecran d'affichage a matrice active a double transistor d'adressage |
EP0182645A1 (fr) * | 1984-11-16 | 1986-05-28 | Matsushita Electric Industrial Co., Ltd. | Circuit de matrice active pour affichage à cristaux liquides |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0276853A2 (fr) * | 1987-01-28 | 1988-08-03 | Nec Corporation | Panneau d'affichage en couleurs à cristal liquide possédant un agencement d'éléments d'image triangulaires |
EP0276853A3 (en) * | 1987-01-28 | 1990-02-07 | Nec Corporation | An active-matrix liquid crystal color display panel having a triangular pixel arrangement |
EP0318224A2 (fr) * | 1987-11-19 | 1989-05-31 | Sharp Kabushiki Kaisha | Substrat pour une matrice active pour un dispositif d'affichage à cristal liquide |
EP0318224A3 (en) * | 1987-11-19 | 1990-04-25 | Sharp Kabushiki Kaisha | An active matrix substrate for liquid crystal display |
EP0411928A2 (fr) * | 1989-08-04 | 1991-02-06 | Hitachi, Ltd. | Système d'affichage |
EP0411928A3 (en) * | 1989-08-04 | 1992-09-30 | Hitachi, Ltd. | Display system |
FR2700050A1 (fr) * | 1992-12-30 | 1994-07-01 | Gold Star Co | Matrice active pour affichages à cristaux liquides. |
FR2700051A1 (fr) * | 1992-12-30 | 1994-07-01 | Gold Star Co | Matrice active pour affichages à cristaux liquides. |
DE4344808A1 (de) * | 1992-12-30 | 1994-07-07 | Gold Star Co | Aktive Matrix für Flüssigkristallanzeigen |
DE4344807A1 (de) * | 1992-12-30 | 1994-07-07 | Gold Star Co | Aktive Matrix für Flüssigkristallanzeigen |
EP0949603A1 (fr) * | 1997-08-28 | 1999-10-13 | Seiko Epson Corporation | Dispositif d'affichage |
EP0949603A4 (fr) * | 1997-08-28 | 2000-12-06 | Seiko Epson Corp | Dispositif d'affichage |
US6518941B1 (en) | 1997-08-28 | 2003-02-11 | Seiko Epson Corporation | Display device |
US7236164B2 (en) | 1997-08-28 | 2007-06-26 | Seiko Epson Corporation | Display device |
Also Published As
Publication number | Publication date |
---|---|
JPS61267782A (ja) | 1986-11-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0143039B1 (fr) | Procédé de fabrication d'une matrice de composants électroniques | |
FR2582431A1 (fr) | Dispositif d'affichage | |
FR2542119A1 (fr) | Procede pour commander un ecran d'affichage matriciel a cristaux liquides | |
EP0145520B1 (fr) | Ecran d'affichage à matrice active sans croisement des lignes et des colonnes d'adressage | |
FR2543341A1 (fr) | Recepteur de television utilisant un ecran de visualisation matriciel a cristaux liquides | |
FR2505115A1 (fr) | Capteur d'image a dispositif a transfert de charge | |
FR2571526A1 (fr) | Panneau d'affichage et son procede de commande | |
FR2561020A1 (fr) | Dispositif d'affichage a cristal liquide de type matriciel a couches multiples | |
FR2611987A1 (fr) | Detecteur d'image du type a dispositifs a couplage de charge | |
FR2481553A1 (fr) | Dispositif photosensible lu par transfert de charges et camera de television comportant un tel dispositif | |
FR2805917A1 (fr) | Dispositif d'affichage a cristaux liquides | |
FR2549997A1 (fr) | Dispositif a circuits integres a semiconducteurs, en particulier " memoires ram ou rom " | |
EP0228317B1 (fr) | Ecran de visualisation électrooptique à transistors de commande | |
EP0055153B1 (fr) | Dispositif de commande d'un écran de visualisation et écran de visualisation commandé par ce dispositif | |
EP0506528A1 (fr) | Structure de commande matricielle pour écran de visualisation | |
FR2578670A1 (fr) | Dispositif et procede de modulation optique | |
EP0564337A1 (fr) | Ecran d'affichage à masque optique et procédé de réalisation de cet écran | |
CA2892450A1 (fr) | Ecran d'affichage a diodes electroluminescentes organiques | |
FR2956753A1 (fr) | Afficheur a matrice active a structure integree de reparation de lignes ouvertes. | |
FR2693305A1 (fr) | Dispositif de visualisation à cristaux liquides, à matrice active. | |
EP0217844B1 (fr) | Procede de fabrication d'un ecran d'affichage a cristaux liquides et a reseau de diodes | |
FR2885732A1 (fr) | Matrice de transistors en couche mince | |
FR2848011A1 (fr) | Structure de matrice active pour ecran de visualisation et ecran comportant une telle matrice | |
FR2702074A1 (fr) | Matrice active pour affichages à cristaux liquides. | |
FR2555788A1 (fr) | Procede de commande d'un dispositif de visualisation a acces matriciel et dispositif de visualisation utilisant ce procede |