FR2571577A1 - Systeme de controle de surcharge de chrominance - Google Patents

Systeme de controle de surcharge de chrominance Download PDF

Info

Publication number
FR2571577A1
FR2571577A1 FR8514958A FR8514958A FR2571577A1 FR 2571577 A1 FR2571577 A1 FR 2571577A1 FR 8514958 A FR8514958 A FR 8514958A FR 8514958 A FR8514958 A FR 8514958A FR 2571577 A1 FR2571577 A1 FR 2571577A1
Authority
FR
France
Prior art keywords
signal
output
chrominance
overload
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8514958A
Other languages
English (en)
Other versions
FR2571577B1 (fr
Inventor
Robert Andrew Wargo
Leopold Albert Harwood
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of FR2571577A1 publication Critical patent/FR2571577A1/fr
Application granted granted Critical
Publication of FR2571577B1 publication Critical patent/FR2571577B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

L'INVENTION CONCERNE UN SYSTEME DE CONTROLE DE SURCHARGE DE CHROMINANCE. SELON L'INVENTION, IL COMPREND UN MOYEN 34 REPONDANT AU SIGNAL DE SORTIE DEVELOPPE PAR UN MOYEN DE TRAITEMENT DE SIGNAUX DE CHROMINANCE POUR DETERMINER SA TENEUR EN ENERGIE DE BRUIT ET PRODUIRE UN SIGNAL DE CONTROLE DU BRUIT; UN MOYEN DE CONTROLE 35 REPONDANT AU SIGNAL DE SORTIE DEVELOPPE PAR LE MOYEN DE TRAITEMENT DE LA COMPOSANTE DE CHROMINANCE, POUR PRODUIRE UNE VALEUR DE CONTROLE DE SURCHARGE DE CHROMINANCE CORRESPONDANT A LA VALEUR MOYENNE DES GRANDEURS DU SIGNAL DE SORTIE QUI DEPASSENT CONTINUELLEMENT UNE VALEUR DE GRANDEUR PREDETERMINEE PENDANT UN INTERVALLE DE TEMPS D'UNE LARGEUR SUJETTE AU CONTROLE PAR LE SIGNAL DE CONTROLE DU BRUIT; ET UN MOYEN 36 REPONDANT A LA SORTIE DU MOYEN DE CONTROLE POUR DEVELOPPER UN SIGNAL DE CONTROLE DE SURCHARGE QUI EST SENSIBLEMENT REPRESENTATIF DE LA MOYENNE DES VALEURS DE CONTROLE DE SURCHARGE DE CHROMINANCE PRODUITES PENDANT UNE PERIODE DE TEMPS D'UNE LONGUEUR PREDETERMINEE. L'INVENTION S'APPLIQUE NOTAMMENT A LA TELEVISION EN COULEUR.

Description

La présente invention se rapporte à un système de contrôle, à utiliser
dans un téléviseur couleur, pour réduire des surcharges dues à des manifestations des signaux de sortie du canal de chrominance de grandeurs excessives. La composante de chrominance de signaux vidéo diffusés conventionnels comprend, en format séquentiel, un signal de référence de salve couleur de synchronisation suivi d'une information d'image couleur. L'amplitude de la salve couleur et le rapport de l'amplitude de la salve couleur à l'amplitude de l'information d'image sont généralement fixes par convention. Il n'est pas rare que la grandeur de la salve couleur (et de l'information d'image) du signal reçu s'écarte du niveau souhaité du
fait d'un équipement de diffusion ou du milieu de trans-
mission défectueux, etco Pour compenser ces écarts et restaurer le signal de chrominance à des niveaux nominaux, dans les téléviseurs conventionnels sont incorporés des circuits de réglage automatique de la chrominance (ACC)o Les circuits ACC détectent des variations non souhaitées de la grandeur de la salve pour développer une information de réglage à utiliser pour régler le gain du signal de chrominance de manière à maintenir constante l'amplitude
du signal de salve à un niveau souhaité.
Malgré la présence de circuits ACC appropriés, certaines conditions néfastes peuvent avoir pour résultat des apparitions de grandeurs excessives du signal dans le canal de signal de chrominance du récepteur, avec des conséquences d'un surentraînement du tube-image couleur, conduisant à des effets de "flou de l'image" pouvant détériorer la résolution de l'image. Par exemple, comme cela est décrit dans le brevet US N 3 740 462 au nom de Harwood, pendant la réception de signaux bruyants, le système ACC, employant typiquement des techniques de détection de l'amplitude de la salve qui sont relativement insensibles au bruit, détermine un ajustement du gain approprié au traitement de la composante réelle du signal de chrominance sans considérer les composantes de bruit l'accompagnant. Cependant, la composante du signal de chrominance dont le gain est ajusté, et les composantes à haut niveau de bruit l'accompagnant, lorsqu'elles présentent des relations de phase se renforçant, peuvent se combiner pour former un signal résultant de sortie du canal de chrominance d'une grandeur excessive tendant à provoquer l'introduction des effets de "flou de l'image" non souhaitables ci-dessus mentionnés dans des régions de l'image visualisée. Une autre cause de telles grandeurs
excessives peut être l'emploi d'un rapport non convention-
nel d' amplitude salve/chrominance par le diffuseur.
Dans le brevet de Harwood ci-dessus mentionné, les problèmes ci-dessus notés sont traités en complétant le système ACC du récepteur d'un système supplémentaire de réduction des surcharges de chrominance. Dans le système qui y est révélé, à la suite du traitement ACC, le signal du canal de chrominance est appliqué à un amplificateur supplémentaire à gain réglé; le réglage de ce dernier est déterminé par la sortie filtrée d'un détecteur de crête répondant à des excursions de la sortie de l'amplificateur supplémentaire qui dépassent
un seuil préétabli approprié.
Un système de contrôle de surcharge de chrominance selon les principes de la présente invention emploie un moyen de contrôle, répondant au signal de sortie développé par un processeur de composante du signal de chrominance, pour produire une valeur de contrôle de surcharge de
chrominance correspondant à la valeur moyenne des gran-
deurs du signal de sortie qui dépassent continuellement une valeur de grandeur prédéterminée pendant un intervalle de temps d'une largeur choisie. Des moyens supplémentaires, répondant à la sortie du moyen de contrôle, sont prévus pour développer un signal de contrôle de surcharge qui est sensiblement représentatif de la moyenne des valeurs de contrôle de surcharge qui sont produites par le moyen de contrôle sur une période étendue de temps d'une longueur prédéterminée (comme un intervalle de trame
ou d'image).
La condition de l'agencement ci-dessus décrit pour répondre à un seuil de durée avant qu'une grandeur excessive ne soit permise pour contribuer à la détermina- tion de la valeur de contrôle de surcharge assure, par
exemple, que la présence uniquement de surcharges transi-
toires isolées et relativement peu perturbatrices, d'une durée insignifiante,ne forcera pas une réduction non
souhaitée de la saturation dans une image couleur visua-
lisée par ailleurs de manière satisfaisante. Cependant, il faut reconnaître qu'il est souhaitable que la largeur de l'intervalle de surcharge (utilisé dans les buts de seuil ci-dessus mentionnés) soit sujette à un contrôle selon le niveau de bruit déterminé comme accompagnant la composante réelle du signal de chrominance à la sortie du processeur de chrominance. En conditions de faible bruit, essentiellement la composante du signal de chrominance elle-même est présente pour contribber aux conditions de surcharge. En présence de niveaux élevés de bruit cependant, la sortie du processeur de chrominance est le résultat de la combinaison de la composante réelle du signal de chrominance avec les composantes de bruit
de grande amplitude. Du fait de la statisticité des para-
mètres des composantes de bruit, la contribution-du bruit importante abaissera de manière statistique (et augmentera également de manière statistique) la grandeur de ce résultat. Pour s'assurer que des conditions gênantes de surcharge ne seront pas négligées lorsque la contribution du bruit à la grandeur résultante est relativement importante, il est prudent de réduire relativement la largeur de l'intervalle de grandeur excessive entretenue requis pour l'identification de la surcharge tandis que
le niveau du bruit d'accompagnement augmente. En consé-
quence, un système de contrôle de surcharge de chrominance selon la présente invention contient de plus de manière souhaitable un moyen, répondant au signal à la sortie du processeur de chrominance, pour déterminer son contenu d'énergie de bruit et produire un signal de contrôle du bruit en réponse, avec la largeur de l'intervalle de temps associée à la production de la valeur de contrôle de surcharge sujette à un contrôle par ledit signal de
contrôle de bruit.
Le signal de contrôle de surcharge, qui est développé comme étant sensiblement représentatif de la moyenne des valeurs- respectives de contrôle de surcharge sur la période prédéterminée étendue de temps, peut, si on le souhaite, servir de seul déterminant de l'action
de réglage du gain dans le système de contrôle de sur-
charge. Dans ce cas, la réduction du gain du signal de chrominance pour une grandeur excessive donnée sera indépendante de la durée utile de la surcharge. Dans un agencement préféré cependant, une.-graduation du signal de contrôle de surcharge est entreprise selon une mesure de densité relative de surcharge, déterminée, par exemple, par un moyen pour détecter le nombre de temps séparés pendant la période étendue de temps o une valeur de contrôle de surcharge de chrominance est produite par-le moyen de contrôle ci-dessus. A titre d'ex'emple, la graduation est telle que la réduction de gain pour une grandeur excessive donnée soit supérieure dans le cas d'une haute densité des surcharges que dans le cas d'une faible densité des surcharges. Cela est compatible avec des observations subjectives selon lesquelles moins qu'un plein allégement d'une surcharge dans le cas d'une zone isolée de surcharge de surface modérée est préférable à l'effet de désaturation totale résultant d'un allégement complet dans ce cas, tandis qu'un allégement essentiellement complet de la surcharge est souhaitable si les incidents
de surcharge occupent une grande surface de l'image.
L'invention sera mieux comprise, et d'autres -
buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre faite en référence aux-dessins schématiques annexés donnés uniquement à titre d'exemple illustrant plusieurs modes de réalisation de l'invention et dans lesquels: - la figure 1 donne un schéma-bloc illustrant une partie d'un téléviseur numérique comprenant un circuit de contrôle de surcharge de chrominance; - la figure 2(a) est un schéma-bloc d'un détecteur de surcharge de chrominance selon la présente invention, à utiliser dans le récepteur de la figure 1; - la figure 2(b) donne un schéma-bloc d'un autre mode de réalisation d'une partie de production du signal de contrôle du circuit de la figure 2(a); - la figure 3 donne un schéma-bloc d'un moyen faisant la moyenne d'un signal à utiliser dans le circuit de la figure 2(a); et - la figure 4 donne un schéma-bloc d'un générateur à constante de temps à utiliser dans le circuit de la
figure 2(a).
La figure 1 montre un système de réduction de la surcharge de la chrominance appliqué à un téléviseur numérique. Sur la figure, un signal vidéo composite sur bande de base numérique/binaire est appliqué au bus 10
par exemple par un convertisseur analogique-numérique.
Les échantillons numériques sont traités dans le circuit 11 de séparation de chrominance/luminance qui sépare la
composante de luminance, Y, et la composante de chromi-
nance, C, du signal vidéo composite. La composante de luminance est traitée de manière appropriée dans le processeur 12. Le signal traité de luminance est appliqué au circuit de matrice 17 o il est combiné à un signal de chrominance traité de manière appropriée pour produire des signaux de couleur RGB pour attaquer un tube de
visualisation (non représenté).
Le signal de chrominance du circuit 11 est filtré dans le circuit 13 formant filtre passe-bande pour retirer le signal qui est en dehors de la bande des
fréquences de la composante du signal de chrominance.
Le signal de chrominance dont la bande passante est filtréeest appliqué au processeur 14 de signaux de chrominance. A titre d'exemple, le traitement dans le
processeur 14 peut comprendre un traitement ACC conven-
tionnel. La chrominance traitée à la sortie de l'élément 14 est appliquée à un système de réduction de surcharge de chrominance consistant en un détecteur de surcharge 16 et un atténuateur ou amplificateur de signaux 15. Le signal du système de réduction de surcharge est appliqué à un autre circuit de traitement de chrominance 14'
puis à une matrice 17.
La figure 2a montre des détails du détecteur 16 de surcharge de chrominance du système de la figure 1, mis en oeuvre selon un mode de réalisation de la présente invention. Le signal de chrominance, par exemple, du processeur 14 est appliqué au détecteur de grandeur 22 par un bus 20. A titre d'exemple, le signal au bus 20 peut être formé de séquences d'échantillons de différence de couleurs (R-Y) et (B-Y) ou d'échantillons de I et Q. Les amplitudes de ces signaux sont sensibles à la phase d'échantillonnage. Le détecteur 22 dérive la grandeur du signal des échantillons d'une manière connue. Par exemple, si les échantillons se présentent à quatre fois la fréquence de la spus-porteuse, la grandeur du signal peut être calculée à partir de la racine carrée de la
somme des carrés de paires d'échantillons successifs.
Selon l'architecture du téléviseur particulier, des échantillons de grandeur peuvent être disponibles au processeur 14 de chrominance, évitant la nécessité d'un
élément séparé 22.
Les valeurs absolues sont verrouillées dans l'élément 26. La largeur de bande de l'information du signal de chrominance est au plus de 1,5 MHz. Pour satisfaire au critère d'échantillonnage de Nyquist, il est nécessaire d'échantillonner le signal à une fréquence au moins égale au double de la largeur de bande de l'information. La fréquence de sous- porteuse couleur (fsc)
257'1577
est de 3,58 MHz. Cependant, dans un circuit de détection de surcharge, il n'est pas nécessaire de retenir toute l'information du signal, ainsi l'élément 26 peut être déclenché pour verrouiller, par exemple, l'un sur quatre
ou un sur huit échantillons du détecteur de grandeur 22.
Les échantillons de grandeur de l'élément 26 sont appliqués à l'orifice d'entrée de diminuteur du soustracteur 28 et à l'orifice d'entrée de signaux du circuit porte 32. Une valeur de référence, correspondant à la grandeur maximum souhaitable du signal de chrominance, de la source de référence 30, est appliquée à l'orifice
d'entrée de diminuende du soustracteur 28. -
Le signal de polarité ou de bit de signe à la sortie du soustracteur 28 est appliqué à la borne d'entrée de commande du circuit porte 32. Un "un" logique se présentant à la sortie du bit de signe conditionne le circuit porte 32 pour qu'il laisse passer l'échantillon
de grandeur présent à son orifice d'entrée de signaux.
Un "un" logique se produira sur le bit de signe de sortie pour toutes les valeurs de grandeur de l'élément 26' dépassant la valeur de référence de la source 30. Ainsi, le circuit porte 32 ne laisse passer que les échantillons de grandeur de chrominance présentant une condition de surcharge. Les échantillons de surcharge du circuit porte 32 sont appliqués à un circuit 34 formant la moyenne du signal qui produit les valeurs moyennes de groupes de N échantillons successifs. Le nombre, N, d'échantillons de chaque groupe, est contrôlé par un signal d'une mémoire morte 52, lequel signal de contrôle ou de commande est en rapport avec le bruit dans le canal de chrominance de
l'image ou trame précédente.
Les échantillons du circuit formant la moyenne 34 sont appliqués au générateur 35 de signaux de contrôle de surcharge consistant en un élément 36 désigné par générateur à constante de temps, un compteur 38 et une mémoire morte 42. Le générateur 36 a tendance à intégrer les moyennes de l'élément 34 et sera décrit en plus de détail en se référant à la figure 3. Pour le moment, il est suffisant de noter que le générateur à constante de temps 36 a une constante de temps d'attaque plus rapide que sa constante de temps de dégradation. Toutes les présences des conditions de surcharge sont comptées dans le compteur 38 pour une période de trame/image et le compte est stocké dans le verrouillage pour une utilisation pendant la période suivante de
trame/image.
La valeur de compte développée par le compteur 38, ou une partie de celleci, comme les trois ou quatre bits de poids fort (MSB) du nombre binaire à la sortie du compteur 38, est combinée avec les valeurs de l'élément 36 en tant que mots codés d'adresse à la mémoire morte 42. Les bits du verrouillage 40 peuvent être agencés en tant que MSB du mot codé d'adresse et les bits de signal de l'élément 36 agencés en tant que
bit de poids faible ou LSB du mot codé d'adresse.
La mémoire morte 42 est programmée pour produire le signal approprié de contrôle de surcharge pour la condition de surcharge du signal courant. Le compte stocké à la sortie du compteur 38 est incorporé dans les mots codés d'adresse de façon qu'une graduation du signal de contrôle de surcharge selon le nombre de présences de la surcharge s'effectue dans les buts précédemment décrits. Par suite de la graduation, la réduction du gain à effectuer par la sortie de la mémoire morte 42 en réponse à une valeur donnée de sortie développée par l'élément 36 sera plus importante dans le cas d'un compte de présence élevée fourni du verrouillage 40 que dans le cas
d'uncompte de présence faible.
Sur la figure 2a, le compteur 38, le verrouillage et la mémoire 42 sont échantillonnés par une horloge de remise à l'état initial. L'horloge de remise à l'état initial qui peut être temporisée de façon à coïncider avec l'impulsion de synchronisation verticale force le verrouillage 40 à maintenir le compte présent au compteur 32 à la fin d'un intervalle de trame et à remettre le compteur 38 à zéro. L'impulsion de remise à l'état initial est retardée avant application à la mémoire morte 42 pour permettre l'établissement de la nouvelle valeur d'adresse du verrouillage 40 puis conditionne la mémoire 42 pour émettre la valeur de
contrôle de surcharge nouvellement adressée.
La figure 2b montre un autre générateur 35' de signaux de contrôle de surcharge pour répondre aux
moyennes de-la surcharge de chrominance de l'élément 34.
Sur la figure 2b, des éléments désignés par les mêmes chiffres de référence que les éléments de la figure 2a accomplissent des fonctions identiques. Des grandeurs de moyenne de l'élément 34 sont appliquées à un orifice d'entrée de l'additionneur 60. Le second orifice d'entrée de l'additionneur 60 est couplé à l'orifice de sortie du verrouillage 61 qui stocke la somme précédente produite par l'additionneur 60. Chaque échantillon de l'élément 34 est ajouté à la somme des échantillons précédents de l'élément 34. Le nombre total d'échantillons qui sont
additionnés par l'additionneur 60 est le nombre d'échantil-
lons de surcharge se présentant entre des impulsions de
remise à l'état initial.
La somme totale est stockée dans le verrouillage 62 sous le contrôle de l'impulsion de remise à l'état initial. La somme totale est alors appliquée en tant que
dividende au diviseur 63.
L'élément 34 produit, à la connexion 37, une
impulsion pour chaque présence d'un échantillon de sur-
charge. Le nombre d'échantillons qui sont additionnés est compté dans le compteur 38, lequel nombre est appliqué au diviseur 63 pour diviser la somme totale pour produire une moyenne des moyennes de surcharge de chrominance de l'élément 34. La sortie du diviseur 63 est combinée au compte de l'élément 38 (par le verrouillage 40) pour former des mots codés d'adresse à fournir à la mémoire morte 42'
qui produit le signal de contrôle de surcharge.
En se référant de nouveau à la figure 2a, les échantillons du détecteur de grandeur 22 sont appliqués à l'orifice d'entrée de signaux du circuit porte 48. Le circuit 46 répondant par exemple à l'impulsion d'effacement vertical et à l'impulsion de synchronisation horizontale produit un signal de déclenchement pendant la période
d'effacement vertical. Ce signal de déclenchement condi-
tionne le circuit porte 48 pour laisser passer les échantillons pendant une durée, par exemple, d'une période d'une ligne horizontale. Le.signal de déclenchement se produit pendant un ou plusieurs intervalles de ligne lorsqu'aucune information d'image, VIR, etc.., n'est présente. Les grandeurs des échantillons passant par le circuit 48
indiqueront par conséquent l'amplitude du bruit..
Les échantillons de bruit sont intégrés dans l'élément 50 qui peut comprendre un agencement de circuit semblable aux éléments 60, 61 et 20 de la figure 2B. La valeur totale de bruit sur la période d'intégration du bruit indique l'énergie relative du bruit dans le signal de chrominance. On notera que le nombre produit par l'élément 50 peut être très important et nécessite un grand nombre de bits pour représenter le nombre. Pour alléger les contraintes sur le matériel qui peuvent être imposées par des nombres totaux importants de bruit sur le système, il peut être souhaitable de n'incorporer que les bits de poids fort des échantillons de bruit dans l'intégration ou alternativement de n'utiliser que les
bits de poids fort du total courant de la valeur de bruit.
I1 n'est pas pratique de développer des signaux de contrôle de bruit à haute résolution pour le moyen 34 de formation de la moyenne de la surcharge. Au contraire, le signal de contrôle de bruit doit indiquer des gammes d'énergie de bruit pour produire un ajustement relativement grossier du moyen 34 de formation de la moyenne de la surcharge. Par exemple, le signal de contrôle de bruit peut ne comprendre que 16 valeurs différentes représentant 16 gammes de bruit. La mémoire morte 52 ayant un orifice d'entrée d'adresse couplé à l'orifice de sortie
de l'intégrateur 50 du bruit est programmée pour trans-
former les valeurs intégrées de bruit en signaux de-
contrôle représentatifs de la gamme de bruit qui sont
appliqués au moyen 34 formant la moyenne de la surcharge.
La mémoire morte 52 peut être programmée pour produire une valeur de signal de contrôle de N=8 pour la gamme la plus élevée de valeurs intégrées de bruit et une valeur de N=32 pour la gamme la plus faible de valeurs intégrées de bruit avec des valeurs entre 8 et 32 pour les gammes intermédiaires. (Il faut noter que le moyen d'intégration 50 est remis à l'état initial au début
de l'intervalle d'effacement vertical).
La figure 3 montre un exemple d'un circuit à utiliser pour l'élément 34 de la figure 2a. Ce mode de réalisation de l'élément 34 produit un échantillon de sortie de surcharge pour N échantillons consécutifs présentant une condition de surcharge. Le signal de sortie est la moyenne de N échantillons consécutifs exclusifs. Le nombre N est déterminé par le signal de
contrôle des éléments 50 et 52 de mesure du bruit.
Sur la figure 3, le verrouillage 71 et la porte ET 72 sont agencés pour indiquer le moment o une condition de surcharge est présentée par des échantillons consécutifs. Le verrouillage 71 produit une période de retard d'un échantillon. Le signal de bit de signe du soustracteur 28 est appliqué au verrouillage 71 et à une borne d'entrée de la porte ET 72 Les bits de signe retardés d'une période d'échantillon dans le verrouillage 71 sont appliqués à une seconde borne d'entrée de la porte ET 72. Lorsque des échantillons successifs présentent la condition de surcharge, les deux bornes d'entrée de la porte ET 72 sont à un niveau logique haut et la porte
ET 72 émet un niveau logique haut.
La borne de sortie de la porte ET 72 est couplée par le verrouillage 81 à l'entrée programme/validation d'un compteur programmable 79 et la borne d'entrée de remise à l'état initial du verrouillage 75. Lorsque le signal de sortie de la porte ET 72 (et du verrouillage 81) est bas, le verrouillage 75 est maintenu en condition de remise à l'état initial et le compteur 79 est placé en mode de programme, c'est-à-dire que l'opération de compte est arrêtée et que le compteur est conditionné
pour recevoir les valeurs de programme de la ROM 52.
Lorsque le signal à la sortie de la porte ET 72 (et du verrouillage 81) est à un niveau logique haut, le verrouillage 75 est conditionné pour fonctionner en mode d'horloge et le compteur 79 est validé pour compter les impulsions d'horloge (l'horloge est en synchronisme à et égale à la fréquence d'échantillonnage produite dans le verrouillage 26). Il faut noter que le verrouillage 81 est interposé entre la porte ET 72 et les éléments 75 et 79 pour empêcher une remise à l'état initial parasite de ces éléments lorsque les échantillons sont déclenchés à travers le système, c'est-à-dire pendant les périodes o
l'état logique du bit de signe est déterminé.
Le compteur 79 produit une impulsion de sortie pour N impulsions d'horloge s'il est en mode de validation pendant au moins N périodes d'horloge. Si N échantillons consécutifs ne présentent pas de surcharge, la porte ET 72 force le compteur 79 à se reprogrammer et à recommencer à compter lorsque d'autres échantillons consécutifs présentent une surcharge. Si N échantillons consécutifs présentent une surcharge et que le compteur 79 produit une impulsion de sortie, l'impulsion de sortie est appliquée par la porte OU 80 pour remettre le verrouillage 75 à l'état initial et est appliquéeau verrouillage 77 pour y
charger la sortie de l'additionneur 74.
L'additionneur 74, ayant un orifice d'entrée 73 couplé pour recevoir les valeurs de grandeur de la porte 32, et le verrouillage 75 ayant des orifices d'entrée et de sortie respectivement couplés aux orifices de sortie et d'entrée de l'additionneur 74 forment un intégrateur numérique. Les signaux de remise à l'état initial couplés au verrouillage 75 empêchent l'additionneur 74 de produire la somme de plus de N échantillons de surcharge. Uniquement lorsque la somme des N échantillons de surcharge est produite, la valeur est stockée dans le verrouillage 77. Les contenus du verrouillage 77 sont appliqués en tant que valeurs de dividende au diviseur 78 qui est conditionné par des valeurs de la ROM 52 pour diviser les contenus du verrouillage 77 par la valeur N et, ainsi, pour produire la moyenne des échantillons de
surcharge sur N échantillons.
Ceux qui sont compétents en la technique de la conception de circuits numériquesnoteront que la valeur nécessaire pour programmer le compteur 79 pour qu'il compte N impulsions d'horloge peut en fait ne pas être la valeur N. De même, si le diviseur 78 est par exemple un circuit de graduation du type à décalage et addition, la valeur appliquée au diviseur 78 par la mémoire morte 52 peut également être différente de la valeur N. En résumé, le circuit de la figure 3 produit des échantillons de moyenne de grandeursde surcharge uniquement lorsque N échantillons consécutifs présentent une surcharge et le compteur 79 produit une impulsion de sortie à chaque fois qu'une nouvelle moyenne de grandeurs
de surcharge est produite.
La figure 4 est un exemple d'un mode de réalisa-
tion du générateur à constante de temps 36 de la figure 2. La sortie du générateur est le compte produit par le compteur/décompteur 105 qui est stocké dans le verrouillage 106 à la fin d'une période d'image/trame par exemple par le signal de synchronisation verticale. La sortie du compteur 105 est également appliquée à un orifice d'entrée du soustracteur 100. Les moyennes de grandeur de surcharge de l'élément 34 sont appliquées à l'autre orifice d'entrée du soustracteur 100. Si la valeur de moyenne de grandeur de surcharge dépasse le compte dans le compteur 105, le bit de signe du soustracteur 100 conditionne le compteur pour qu'il compte vers le haut. Alternativement, si la valeur de surcharge est inférieure au compte dans le compteur 105, le bit de signe du soustracteur 100 conditionne le compteur 105 pour qu'il compte à rebours. Que le compteur compte couramment ou décompte, lorsque la valeur du compteur devient égale à la valeur présente de surcharge, le compteur est conditionné pour compter à rebours au moins jusqu'à ce que la valeur de surcharge suivante soit
appliquée au soustracteur 100.
L'allure de compte vers le haut (c'est-à-dire fsc/164) est plus rapide que l'allure de compte à rebours (c'est-à-dire fs c/2460), ce qui rend le temps d'attaque
du compteur plus rapide que son temps de dégradation.
Dans le temps, le compte produit par le compteur est proportionnel à la moyenne des valeurs respectives
de surcharge fournies par l'élément 34.
Le fonctionnement du compteur-décompteur 105 est contrôlé comme suit. Un signal d'horloge vers le haut et un signal d'horloge à rebours sont appliqués aux bornes respectives d'entrée de signaux du multiplexeur 104. La borne de sortie du multiplexeur 104 est reliée à la borne d'entrée d'horloge du compteur 105. La borne de commande de compte/décompte (u/p) du compteur et la borne d'entrée de commande du multiplexeur sont connectées à la borne de sortie de la porte ET 110. La porte ET 110 est normalement conditionnée pour laisser passer le bit de signe du soustracteur 100 au multiplexeur 104 et au compteur 105.
Un un logique à la sortie de la porte ET 110 conditionne le compteur 105 en mode de compte et conditionne le multiplexeur 104 pour appliquer l'horloge vers le haut au compteur 105. Inversement, un zéro logique à la borne de sortie de la porte ET 110 conditionne le compteur 105 en mode de compte à rebours et conditionne le multiplexeur
104 pour coupler l'horloge à rebours au compteur 105.
Le circuit 102 à l'exclusion de la porte ET 110 détecte des changements des valeurs du bit de signe du soustracteur 100. Lorsque le bit de signe passe d'un un logique à un zéro logique ou inversement, la bascule ou flip-flop du type D 111 inhibe la porte ET 110, la forçant à produire un zéro logique à sa sortie. La bascule 111 inhibe la porte ET 110 et rend également le circuit 102 insensible aux changements successifs du bit de signe jusqu'à ce que la bascule 111 soit remise à l'état initial par une impulsion à la connexion 37 qui se produit lorsqu'une nouvelle moyenne de surcharge est produite par l'élément 34. A ce moment,la porte ET 110 est de nouveau conditionnée pour laisser passer le bit de signe du soustracteur 100 pour mettre le compteur 105 en mode
de compte approprié.
Si les échantillons de chrominance appliqués au bus d'entrée 20 sont des échantillons à huit bits à signe, les grandeurs d'échantillon produites par l'élément 34 seront des valeurs à-sept bits. Le compteur 105 est par conséquent choisi pour produire un compte de sortie à sept bits. Le compte produit par le compteur 105 ne peut
dépasser la moyenne maximum de surcharge de l'élément 34.
Cependant, lorsque la porte ET 110 est inhibée et que le compteur 105 est conditionné pour compter à rebours, il est possible de compter jusqu'à la valeur minimum que le compteur peut présenter et au delà, c'est-à-dire que le compte de sortie se repliera à la valeur maximum et continuera à décompter à partir-de cette valeur. Pour empêcher cela, le compte à la sortie du compteur 105 est appliqué au décodeur 107 agencé pour détecter la présence de la valeur de compte minimum de sortie. Le signal à la sortie du décodeur 107 commande la porte ET 108 qui relie l'horloge à rebours au multiplexeur 104. Lorsque le compte minimum est détecté,la porte ET 108 est inhibée donc le compte à rebours est découplé du compteur, pour
ainsi empêcher la sortie du compteur de se replier.
Sur la figure 2a, comme on l'a précédemment décrit, chacune des surcharges identifiées sur la ligne 37 est comptée dans le compteur 38 pendant une période de
257'1577
trame/image et le compte est stocké dans le verrouillage pour une utilisation pendant la période suivante de trame/image. Dans un autre agencement de comptage, le compteur 38 peut être configuré pour incrémenter son compte uniquement pour R impulsions consécutives à la
connexion 37, indiquant des blocs d'un signal continuel-
lement surchargé. Afin de compter les incréments de R impulsions consécutives, le compteur 38 peut comprendre deux compteurs en cascade. Le premier compteur peut à titre d'exemple être configuré d'une manière semblable aux éléments 71, 72, 81 et 79 décrits en se référant à la figure 3 pour ne produire une impulsion que pour
la présence de R impulsions consécutives à la connexion 37.
Le second compteur sera agencé pour compter les impulsions
de sortie développées par ce premier compteur.

Claims (8)

-R E V E N D I C A T I 0 N S
1.- Système de contrôle de surcharge de chrominance dans un téléviseur couleur comprenant un moyen pour traiter la composante du signal de chrominance d'un signal vidéo couleur, caractérisé en ce qu'il comprend: un moyen (34) répondant au signal de sortie développé par ledit moyen (14) de traitement de signaux de chrominance pour déterminer son contenu en énergie de bruit et produire un signal de contrôle de bruit en réponse; un moyen de contrôle (35), répondant audit signal de sortie développé par ledit moyen de traitement de la composante du signal de chrominance, pour produire une valeur de contrôle de surcharge de chrominance correspondant à la valeur moyenne des grandeurs du signal de sortie qui dépassent continuellement une valeur de grandeur prédéterminée pendant un intervalle de temps d'une largeur sujette à un contrôle par ledit signal de contrôle de bruit; et un moyen (36) répondant à la sortie dudit moyen de contrôle pour développer un signal de contrôle de surcharge qui est sensiblement représentatif de la moyenne desdites valeurs de contrôle de surcharge de chrominance produites pendant une période de temps d'une
longueur prédéterminée.
2.- Système selon la revendication 1, caractérisé en ce que le sens du contrôle de la largeur par le signal de contrôle de bruit est tel que cela rétrécit la largeur de l'intervalle de temps en réponse à une augmentation
du contenu d'énergie de bruit.
3.- Système selon la revendication 2, caractérisé en ce qu'il comprend également: un moyen (38) pour détecter le nombre de temps séparés pendant la période de temps o une valeur de contrôle de surcharge de chrominance est produite par ledit moyen de contrôle; et un moyen (40) répondant à la sortie dudit moyen de détection pour graduer le signal de contrôle de
surcharge à la sortie du moyen de développement.
4.- Système selon la revendication 3, caractérisé en ce que la composante du signal de chrominance est en format de donnée échantillonnée et en ce que le moyen de contrôle comprend: un comparateur, répondant au signal à la sortie
du moyen de traitement et à la valeur de grandeur pré-
déterminée, pour produire un signal de contrôle lorsque la grandeur du signal de sortie dépasse la valeur de grandeur prédéterminée; un moyen répondant au signal de contrôle et au signal de contrôle de bruit pour identifier la présence de N échantillons consécutifs de la grandeur du signal de sortie dépassant la valeur de grandeur prédéterminée, o N est un nombre entier déterminé par le signal de contrôle de bruit; et un moyen répondant au signal de contrôle de bruit et à la sortie du moyen d'identification pour produire la
moyenne desdits N échantillons consécutifs.
5.- Système selon la revendication 3, caractérisé en ce que le moyen de détection comprend: un moyen, répondant à la sortie du moyen d'identification pour produire une indication du nombre de présences ainsi identifiées pendant la période de
temps précitée.
6.- Système selon la revendication 1, caractérisé en ce que le moyen développant un signal de contrôle de surcharge comprend: un compteur réversible (105) pour compter les impulsions appliquées à une entrée d'horloge et ayant un orifice de sortie de compte auquel est disponible la valeur courante du compte; un comparateur (100) ayant un premier orifice d'entrée répondant à la sortie du moyen formant la moyenne de l'échantillon, et un second orifice d'entrée répondant au compte à la sortie du compteur, pour produire un signal de contrôle à deux niveaux ayant un premier étatquand la grandeur du signal audit premier orifice d'entrée dépasse la grandeur du signal audit second orifice d'entrée et un second état ouand la grandeur du signal audit second orifice d'entrée dépasse la grandeur du-signal audit premier orifice d'entrée; une source de premiers signaux d'horloge à une première fréquence de récurrence; une source de second signaux d'horloge à une seconde fréquence de récurrence, plus faible que ladite première fréquence; et un moyen (110) répondant auxdits signaux d'horloge
et audit signal de contrôle à deux niveaux pour condition-
ner ledit compteur réversible pour qu'il compte par incréments ledit premier signal d'horloge lorsque ledit signal de contrôle à deux niveaux a son premier état et pour conditionner ledit compteur réversible pour compter à rebours ledit second signal d'horloge lorsque le signal
de contrôle à deux niveaux est à son second état.
7.- Système selon la revendication 4, caractérisé en ce que le moyen précité développant un signal de contrôle de surcharge comprend: un moyen pour accumuler la somme des valeurs de contrôle de surcharge de chrominance produites pendant la période de temps; et un moyen pour diviser la somme accumulée par le moyen d'accumulation par la sortie dudit moyen générateur
d'indication.
8.- Système selon l'une quelconque des
revendications 5 ou 6, caractérisé en ce que le signal
vidéo précité comprend des composantes de synchronisation, o la composante du signal de chrominance comprend des intervalles o l'information vidéo est absente et o le moyen déterminant le contenu de bruit comprend: un moyen formant porte (32), répondant aux composantes de synchronisation, pour coupler la sortie du moyen de traitement de la composante du signal de chrominance à son orifice de sortie pendant des intervalles o l'information vidéo est absente; et un moyen d'intégration de signaux (74,75i couplé à
l'orifice de sortie dudit moyen formant porte.
FR8514958A 1984-10-10 1985-10-09 Systeme de controle de surcharge de chrominance Expired FR2571577B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/659,452 US4630102A (en) 1984-10-10 1984-10-10 Digital chroma overload system

Publications (2)

Publication Number Publication Date
FR2571577A1 true FR2571577A1 (fr) 1986-04-11
FR2571577B1 FR2571577B1 (fr) 1988-10-28

Family

ID=24645459

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8514958A Expired FR2571577B1 (fr) 1984-10-10 1985-10-09 Systeme de controle de surcharge de chrominance

Country Status (10)

Country Link
US (1) US4630102A (fr)
JP (1) JPS6194486A (fr)
KR (1) KR930011970B1 (fr)
CN (1) CN1003624B (fr)
AU (1) AU587205B2 (fr)
CA (1) CA1230674A (fr)
DE (1) DE3536211C2 (fr)
FR (1) FR2571577B1 (fr)
GB (1) GB2165418B (fr)
HK (1) HK55593A (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4962417A (en) * 1988-05-12 1990-10-09 Rca Licensing Corporation Chroma overload detector using a differential amplifier
US5008739A (en) * 1989-02-13 1991-04-16 Eastman Kodak Company Real-time digital processor for producing full resolution color signals from a multi-color image sensor
US6177962B1 (en) 1999-06-30 2001-01-23 Thomson Licensing S.A. Apparatus and method for preventing oversaturation of chrominance signals
EP1833215A1 (fr) * 2006-03-10 2007-09-12 Harris Broadcast Systems Europe Détection de puissance excédentaire
US9680496B2 (en) * 2015-06-25 2017-06-13 Intel Corporation Apparatus for overload recovery of an integrator in a sigma-delta modulator

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0051075A1 (fr) * 1980-10-30 1982-05-12 Deutsche ITT Industries GmbH Récepteur de télévision en couleur comportant au moins un circuit intégré pour traiter le signal complet en couleur
EP0074682A2 (fr) * 1981-09-12 1983-03-23 Philips Patentverwaltung GmbH Circuit pour ajuster l'amplitude du signal de couleur

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1944378B1 (de) * 1969-09-02 1970-12-03 Fernseh Gmbh Verfahren und Schaltungsanordnung zur Regelung der Amplitude des Farbsynchronsignals von Farbfernsehsignalen,welche von einem Aufzeichnungstraeger abgenommen werden
US3740462A (en) * 1972-04-10 1973-06-19 Rca Corp Automatic chroma gain control system
US3764734A (en) * 1972-06-07 1973-10-09 Gte Sylvania Inc Automatic peak color control
JPS5527755B2 (fr) * 1973-03-20 1980-07-23
US3962723A (en) * 1973-10-25 1976-06-08 Gte Sylvania Incorporated Automatic peak color control circuit
US3943560A (en) * 1974-05-10 1976-03-09 General Electric Company Picture level control with compatible automatic chroma control
US4054905A (en) * 1976-10-28 1977-10-18 Rca Corporation Automatic chrominance gain control system
US4106054A (en) * 1977-01-19 1978-08-08 Zenith Radio Corporation Automatic chroma level system
US4106055A (en) * 1977-07-05 1978-08-08 Gte Sylvania Incorporated Automatic color level control system with threshold tracking
US4183047A (en) * 1977-12-08 1980-01-08 General Electric Company Chroma level stabilizer
GB2102236B (en) * 1978-03-08 1983-06-08 Tokyo Broadcasting Syst Noise reduction system for colour television signal
EP0004728B1 (fr) * 1978-04-03 1982-04-28 British Broadcasting Corporation Réduction du bruit dans des signaux électriques
JPS56128084A (en) * 1980-03-12 1981-10-07 Hitachi Ltd Color signal gain control circuit
GB2073534B (en) * 1980-04-02 1984-04-04 Sony Corp Error concealment in digital television signals
US4376952A (en) * 1981-07-30 1983-03-15 Rca Corporation Noise responsive automatic peaking control apparatus
US4434439A (en) * 1982-02-22 1984-02-28 Rca Corporation Digital television AGC arrangement
US4447826A (en) * 1982-03-18 1984-05-08 Rca Corporation Digital television receiver automatic chroma control system
DE3266503D1 (en) * 1982-05-27 1985-10-31 Itt Ind Gmbh Deutsche Integrated digital chrominance channel-circuit with controlled amplification

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0051075A1 (fr) * 1980-10-30 1982-05-12 Deutsche ITT Industries GmbH Récepteur de télévision en couleur comportant au moins un circuit intégré pour traiter le signal complet en couleur
EP0074682A2 (fr) * 1981-09-12 1983-03-23 Philips Patentverwaltung GmbH Circuit pour ajuster l'amplitude du signal de couleur

Also Published As

Publication number Publication date
GB8524824D0 (en) 1985-11-13
KR930011970B1 (ko) 1993-12-23
GB2165418B (en) 1988-05-18
AU587205B2 (en) 1989-08-10
AU4834885A (en) 1986-04-17
JPH0573114B2 (fr) 1993-10-13
CN1003624B (zh) 1989-03-15
JPS6194486A (ja) 1986-05-13
HK55593A (en) 1993-06-18
KR860003739A (ko) 1986-05-28
DE3536211C2 (de) 1994-04-07
GB2165418A (en) 1986-04-09
DE3536211A1 (de) 1986-04-17
CN85107959A (zh) 1986-04-10
CA1230674A (fr) 1987-12-22
US4630102A (en) 1986-12-16
FR2571577B1 (fr) 1988-10-28

Similar Documents

Publication Publication Date Title
FR2522233A1 (fr) Agencement numerique de reglage automatique du gain pour television
FR2536620A1 (fr) Televiseur numerique avec convertisseur analogique-numerique ayant un gain multiplexe dans le temps
FR2628280A1 (fr) Appareil de traitement adaptif pour l'etalement d'un signal video
EP0162514B1 (fr) Demodulateur de frequence a largeur de bande ajustable
FR2532504A1 (fr) Dispositif pour ameliorer le rapport signal-bruit du canal de couleur dans un recepteur de television numerique
EP0115234A1 (fr) Procédé et circuit d'asservissement en fréquence et en phase d'un oscillateur local en télévision
FR2515458A1 (fr) Systeme detecteur de signaux fantomes avec reglage de la phase de la composante de synchronisation de sous-porteuse de chrominance
FR2571577A1 (fr) Systeme de controle de surcharge de chrominance
FR2689342A1 (fr) Boucle à verrouillage de fréquence.
FR2577092A1 (fr) Appareil de detection de signaux video non standards
FR2534102A1 (fr) Reglage automatique de la grandeur de la salve de chrominance pour un televiseur numerique
FR2514221A1 (fr) Circuit de synchronisation servant a deduire et a traiter un signal de synchronisation present dans un signal video incident
FR2562366A1 (fr) Reglage du gain dans un dispositif de traitement de signaux video numeriques
FR2523793A1 (fr) Systeme de reglage automatique de la chrominance dans un televiseur numerique
FR2577735A1 (fr) Circuit d'accentuation de signaux video
FR2563068A1 (fr) Dispositif de reglage de l'amplitude d'un signal numerique
EP0355919A1 (fr) Dispositif de sychronisation sur des paquets de données numériques et lecteur le comprenant
FR2552232A1 (fr) Dispositif de mesure de la phase d'un signal numerique, notamment pour une boucle verrouillee en phase
FR2716765A1 (fr) Procédé de reconnaisance de standard vidéo, et circuit mettant en Óoeuvre ce procédé.
FR2572236A1 (fr) Appareil de reglage de l'amplitude d'un signal de chrominance
CH625377A5 (fr)
FR2652473A1 (fr) Equipement de reception de signaux video.
EP0959630B1 (fr) Dispositif de régulation de l'amplitude du signal chrominance
FR2488760A1 (fr) Systeme d'annulation d'image fantome de television
FR2462832A1 (fr) Circuit de commande automatique du niveau de chrominance

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse