FR2488760A1 - Systeme d'annulation d'image fantome de television - Google Patents

Systeme d'annulation d'image fantome de television Download PDF

Info

Publication number
FR2488760A1
FR2488760A1 FR8115698A FR8115698A FR2488760A1 FR 2488760 A1 FR2488760 A1 FR 2488760A1 FR 8115698 A FR8115698 A FR 8115698A FR 8115698 A FR8115698 A FR 8115698A FR 2488760 A1 FR2488760 A1 FR 2488760A1
Authority
FR
France
Prior art keywords
signal
video signals
phantom
delayed
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8115698A
Other languages
English (en)
Other versions
FR2488760B1 (fr
Inventor
David Dunlap Holmes
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of FR2488760A1 publication Critical patent/FR2488760A1/fr
Application granted granted Critical
Publication of FR2488760B1 publication Critical patent/FR2488760B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • H04N5/211Ghost signal cancellation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

L'INVENTION CONCERNE UN SYSTEME D'ANNULATION D'IMAGE FANTOME DANS UN TELEVISEUR QUI COMPORTE UNE SOURCE DE SIGNAUX VIDEO POUVANT ETRE CONTAMINES D'UN SIGNAL FANTOME, CES SIGNAUX VIDEO CONTENANT UNE COMPOSANTE SOUMISE A UNE UTILISATION EN TANT QUE SIGNAL D'ENTRAINEMENT. SELON L'INVENTION, ON PREVOIT UNE PORTE 54 DE LA LIGNE DIX, UNE LIGNE A RETARD 52, UN AMPLIFICATEUR 46, UN COMPARATEUR D'AMPLITUDE 42, UN CIRCUIT D'ECHANTILLONNAGE ET DE MAINTIEN 44 ET UN CIRCUIT DE COMBINAISON 50 QUI COMBINENT LES SIGNAUX VIDEO A DES SIGNAUX VIDEO RETARDES ET MODIFIES POUR PRODUIRE DES SIGNAUX VIDEO SANS FANTOME. L'INVENTION S'APPLIQUE NOTAMMENT A LA TELEVISION.

Description

I La présente invention se rapporte à des systèmes d'annulation d'image
fantôme de télévision et, en particulier-, à un système développant unsignal pseudo-fantôme pour combinaison à un signal de télévision afin d'annuler un signal fantôme du signal de télévision. Dans la demande de brevet US n0 228.594 intitulée "TELEVISION SIGNAL GHOST DETECTOR", déposée le 26 janvier 1981, est déc&it un système détecteur de signal fantôme qui détermine l'existence et l'emplacement, dans le temps,
d'une composante de signal fantôme par rapport à sa compo-
sante de signal principal correspondante. Quand une composan-
te de signal fantôme a été détectée, ce système continue à
suivre le fantôme d'une grille de télévision à une autre.
Le détecteur de signal fantôme produit deux types de signaux d'indication. Le premier est un signal de mode qui indique si un fantôme a été localisé. QUand aucun signal fantôme n'a été détecté, ce premier signal indique un mode de "recherche". Quand un signal fantôme a été trouvé, le premier signal change pour indiquer que le détecteur est dans son mode de réglabe automatique de phase ou "APC"
pendant lequel le signal fantôme sera suivi.
Le second type de signal produit par le détecteur d'image fantôme est un signal donnant une information concernant l'emplacement, dans le temps, de la composante détectée du signal fantôme. Dans les modes de réalisation représentés dans la demande ci-dessus mentionnée, ce signal est un signal oscillant développé par un oscillateur réglé en tension. La fréquence du signal oscillant est la fréquence requise pour attaquer une ligne à ret.ard connue afin que le signal principal apparaisse à la sortie de la ligne à retard en même temps que sa composante de signal fantôme apparaît à son entrée. Le signal oscillant est ainsi une mesure précise du retard de la composante de signal fantôme par rapport à la composante correspondante du signal principal quand le premier signal d'indication est en mode APC.
Il est souhaitable de prévoir un système d'annula-
tion d'image fantôme utilisant l'information des signaux d'indication de mode et oscillant du système détecteur de
signaux fantômes ci-dessus pour annuler le signal fantôme.
Seloniles principes de la présente invention, un tel système est produit, qui comprend une ligne à retard d'horloge qui, dans le mode de réalisation préféré, se compose d'un nombre identique d'étages que la ligne à retard du détecteur de fantôme. Cette ligne à retard peut être attaquée par le signal oscillant du détecteur d'image de signaux fantômes. Quand un signal fantôme a été détecté, la ligne à retard impartit, à un signal vidéo appliqué, un retard de façon que le signal principal apparaisse à la sortie de la ligne à retard en
même temps que le signal-fantôme est appliqué à son entrée.
Le signal principal retardé à la sortie de la ligne à retard est appliqué à un amplificateur qui est relié en boucle de contre-réaction avec un comparateur d'amplitude et un circuit d'échantillonnage et de maintien. Le comparateur d'amplitude compare le signal principal retardé au signalfantôme à
l'entrée de la ligne à retard quand ces deux signaux coînci-
dent dans le temps à ces entrées. Le comparateur d'amplitude
produit un signal d(.erreur indiquant les différences d'ampli-
tude et de polarité entre les deux signaux. Le signal d'erreur est stocké par le circuit d'échantillonnage et
de maintien et il est utilisé pour contrôler la caractéris-
tique de transfert de l'amplificateur. Sur un certain nombre d'intervalles d'échantillonnage, le signald 'erreur s'approche
d'une valeur à l'état stable pour un signal fantôme donné.
L'amplificateur peut ainsi produire un signal pseudo-fantôme précis. Le signal pseudo-fantôme est de la même amplitude mais d'une polarité opposée au signal fantôme et il est en coïncidence dans le temps avec ce signal fantôme. Le signal pseudo-fantôme est combiné au signal principal pour
retirer le signal fantôme du signal principal de télévision.
La présente invention sera mieux comprise et d'autres détails caractéristiques et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre, faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple, illustrant un mode de réalisation de l'invention et dans lesquels: -L a figure 1 montre sous forme de schéma-bloc, un système d'annulation d'image fantôme de télévision construit selon les principes de la présente invention - La figure 2 illustré, partiellement sous forme de schéma-bloc et partiellement sous forme schématique, un mode de réalisation détaillé d'un système d'annulation d'image fantôme selon l'invention; - Les figures 3 et 4 montrent des formes d'ondes utiles pour expliquer le fonctionnement du système de la
figure 2.
En se téférant à la figure 1, on peut y voir un système d'annulation d'image fantôme. Lir. signal vidéo est appliqué aux entrées d'une ligne à retard 52, d'une porte
54 de la ligne dix et d'un circuit de combinaison 50.
La ligne à retard 52 applique un retard au signal vidéo, qui est sensiblement égal àu retard d'une composante de signal fantôme du signal vidéo par rapport au signal vidéo principal. Avec ce retard, une composante du signal principal apparaitra.à la sortie de la ligne à retard au moment correspondant à l'application de la composante du signal fantôme aux entrées de la ligne à retard 52, de la
porte 54 de la ligne dix et du circuit de combinaison 50.
Le signal retardé à la sortie de la ligne à retard est appliqué à l'entrée d'un amplificateur de contrôle ou de commande 46. Le signal retardé passe par l'amplificatèur et est appliqué aux entrées d'un comparateur d'amplitude 40 et du circuit de combinaison 50. Le circuit de combinaison a une sortie o est produit un signal vidéo
sans fantôme.
La porte 54 de la ligne dix n 'est fermée que quand elle est validée pendant la ligne dix de chaque grille vidéo. Sa sortie est reliée à une seconde entrée du comparateur d'amplitude 42. La sortie du comparateur
d'amplitude 42 est relié à l'entrée du circuit d'échantil-
lonnage et de maintien 44, dont la sortie est reliée à une entrée de commande de l'amplificateur 46. L'applificateur
46, le comparateur d'amplitude 42 et le circuit d'échantil-
lonnage et de mEintien 44 sont reliés pour former une boucle de contreréaction 40, qui peut être utilisé pour modifier le signal pseudo-fantôme pendant le temps o la porte de
la ligne 10 laisse passer un signal vidéo.
Le système d'annulation de fantôme de ce mode de réalisation utilise un signal d'entraînement, le signal de synchronisation de la ligne dixdu signal de télévision, pour développer un signal de commande pour l'amplificateur 46.Quand le retard de la ligne 52 est correct, un signal de synchronisation de la lignedix qui est retardé passe par 1' amplificateur et est appliqué à une entrée de copparateur d'amplitude 42 en même temps que le fantôme du signal de
synchronisation de la ligne djx est appliqué à l'autre entrée.
Le comparateur d'amplitude 42 produit un s4gnal d'erreur indiquant les polarités et les amplitudes relatives des deux signaux. Le signal d'erreur est échantillonné et maintenu par le circuit 44 d'échantillonnage et de maintien, qui développe un signal de commande pour l'amplificateur 46. Une annulation satisfaisante d'image de signaux fantômes de produira quand le signal de synchronisation de la ligne dix qui est retardé à l'entrée du comparateur 42 aura une amplitude égale et une polarité opposée au signal fantôme. Par conséquent, si le comparateur d'amplitude trouve que les deux signaux sont de la même polarité, le
signal de cortrande pour l'amplificateur force cet amplifica-
teur à inverser le signal retardé. Si le signal retardé de synchronisation est plus important que le signal fantôme, l'amplificateur atténue le signal retardé; si le signal retardé de synchronisation est plus faible que le signal fantôme, l'amplificateur amplifie le signal retardé. Ainsi, l'amplificateur peut inverser, amplifier ou atténuer le signal vidéo retardé selon ce qui est reqLis pour produire le
signal pseudo-fantôme souhaité.
Selon les constantes de temps de la boucle de contre-réaction 40, plusieurs intervalles de la ligne de plusieurs grilles de télévision peuvent être requis pour un échantillonnage par la boucle avant que le signal d'erreur et le signal de commande ne se stabilisent aux valeurs souhaitées. Comme signal de commande s'est stabilisé le signal retardé qui est combiné au signal non retardé par le circuit de ccmbinaison 50 peut annuler avec précision le signal fantôme dans le signal de télévision qui-n'est
pas retardé.
Pendant les lignes restantes d'une grille de télévision, la porte de lailigne dixest ouverte, et n'applique aucune information au comparateur d'amplitude 42. Un signal d'erreur ne sera par conséquent pas produit
à ce moment, et le signal de commande appliqué à l'ampli-
ficateur ne variera pas entre les intervalles de la ligne 10. L'amplificateur continuera à amplifier ou atténuer et à inverser ou ne pas inverser l'information vidéo à ce moment. L!amplificateur appliquera par conséquent continuellement ur signal pseudo-fantôme au circuit de combinaison 50 pour annuler le fantôme visible dans l'image
de télévision.
La figure 2 montre un mode de réalisation plus détaillé d'un système d'annulation de signaux ou images fantômes construit selon les principes de la présente invention. Les éléments de la figure 2 qui sont représentés suI la figure 1 portent les mêmes repères, et leur
description sera omise. La sortie de la ligne à retard
52 est reliée à l'entrée d'un amplificateur à gain variable 80, dont la sortie est reliée aux entrées d'un amplificateur inversé 84 et d'un amplificateur non inverseur 82. Les sorties de l'amplificateur 82 et 84 sont reliées au circuit de combinaison 50 par un commutateur 86, et sont également reliées à une résistance 32 d'un point diviseur de tension 30. Le commutateur 86 est commandé par le signal de réglage automatique de phase qui est produit par le détecteur de signaux fantômes. Le signal à la sortie de la ligne à retard 52 est également appliqué à la base d'un transistor 10 d'un amplificateur différentiel 6, par deux
transistors couplés en émetteur-suiveur.
La porte 54 de la lignedix est validée pendant la ligne vidéodix par un signal de validation de la ligne dix. Le signal de validation de la ligne dLX est également
appliqué à la base d'un transistor 36 relié en émetteur-
suiveur. L'émetteur du transistor 36 est relié à la base d'un transistor 8 de l'amplificateur différentiel 6. Une tension de référence VT est développée par une source de tension de référence 38, qui applique une tension de référence Vref à un diviseur de tension, qui comprend une diode 60 et une résistance 62. La tension de référence VT est appliquée à la base du transistor 8. Les émetteurs des transistors 8 et 10 sont reliés l'un à l'autre et à;un point de potentiel de référence (masse> par une source de courant 4. Le collecteur du transistor 8 est relié à une source de tension d'alimentation (B+) et le collecteur du transistor 10 est relié aux émetteurs joints des transistors
12 et 14 d'un amplificateur différentiel 13.
La sortie de la porte 54 de la ligne 10 est
reliée à une résistance 34 du pont diviseur de tension 30.
La jonction des résistances 32 et 34 est reliée à la base
du transistor 12 par un transistor couplé en émetteur-
suiveur. La tension de référence Vref est appliquée à la base du transistor 14 vers un autre transistor couplé à un émetteur suiveur. Le collecteur du transistor 12 est
relié aux émetteurs joints de transistors reliés différen-
tiellement 18 et 20. Le collecteur du transistor 14 est
relié aux émetteurs joints de transistors reliés différen-
tiellement 22 et 24.
Les transistors 18,20,22 et 24 forment un circuit de direction dé courant 21 pour les courants de
collecteur des transistors 12 et 14. Les bases des transis-
tors 18 et 24 sont reliées à la sortie de la porte 54 de la lignedlix. Les bases des transistors 20 et 22 sont reliées pour recevoir la tension de référence V ref. Les collecteurs 24887g0 des transistors 18 et 22 sont reliés 1'un à.ll'autre et à:un
miroir de courant 26. Les courants de collecteur du transis-
tor 18 et 22 sont reproduits par le courant de collecteur du transistbr 28 du miroir de courant. Les collecteurs du transistor 20 et 24 sont reliés l'un à l'autre, aux collec-
teurs du transistor 28 et à l'entrée de commande de l'ampli-
ficateur à gain variable 80.Un condensateur de filtrage 16 est relié entre l'entrée de commande de l'amplificateur
et la masse.
Les émetteurs des transistors 27 et 28 du miroir de courant sont reliés l'un à l'autre par des résistances respectives d'émetteur et à la cathode d'une diode 72 ainsi qu'à la base d'un transistor 76. L'anode de la diode
72 est reliée à l'émetteur du transistor 76 et à l'alimenta-
tion B+ pour former un miroir de courant 70. Le collecteur du transistor 76 est relié à la masse par une résistance 74. Quand le miroir de courant 70 est conducteur, un signal de sortie appelé enoe2dexwr d'inveràmnde pcarité est développé dans la résistance 374. Ce signal est appliqué à l'entrée d'horloge C d'une bascule ou flip-flop du type D 78,
appelée flip-flop ou Bascule d'Inversion de Polarité.
L'entrée de données D de la bascule 78_est reliée à la sortie de la porte 54 de la ligne dix La sortie Q de la bascule est reliée pour appliquer un signal de validation à l'amplificateur inverseur 84, et la sortie Q de la
bascule applique un signal de validation à l'amplifica-
teur-noniinverseur 82.
Le système de la figure 2 peut avantageusement fonctionner en conjonction avec le système détecteur d'image fantôme de la demande de brevet US n0 228 594 ci-dessus mentionnée. Quand les deux systèmes fonctionnent ensemble, les système détecteur d'image fantôme produit le signal d'horloge pour la ligne à retard 52 et un signal de commande de réglage automatique de gain pour le commutateur 86. Quand le détecteur d'image fantôme cherche un signal fantôme, le signal de réglage automatique de gain maintient le commutateur 86 à sa position ouverte pour empêcher toute application de signaux parasites aux circuits de combinaison 50. Quand un signal fantôme a été localisé, le signal de réglage automatique de phase ferme
le commutateur 86.
Quand le détecteur détecte un fantôme, la ligne à retard 52 est déclenchée à une allure qui établit un retard tel que le signal principal apparaît sur la sortie de la ligne à retard en même temps que son fantôme est appliqué à son entrée. La figure 3 montre dés formes d'ondes
l typiques pour cette condition. La figure 3a montre une impul-
sion de synchronisation 100 de la lignedix suivie d'un signal fantôme 102. La ligne 11 du signal vidéo contient de même une impulsion de synchronisation 104 suivie de son signal fantôme 106. La figure 3c illustre les signaux à la sortie de la ligne à retard 52 quand le signal d'entrée de la figure 3a est appliqué à la ligne à retard. Avec le retard bien établi, l'impulsion de synchronisation 110 de la lignedix qui est retardée est en coïncidence dans le temps avec le signal fantôme 102. Le signal de sortie de la ligne à retard contient également un signal fantôme retardé 112 et une
impulsion retardée 114 de synchronisation de la ligne 11.
Pendant la lignedix de chaque grille vidéo, le signal de validation 108 de la ligneedj de la figure 3b est appliqué à la porte 54 de la lignecUx pour fermer la porte, et à la base du transistor 36. Le transistor 36 est ouvert par le signal de validation de la lignedC et
seule la tension de référence VT est appliquée au transis-
tor 8 de l'amplificateur différentiel par le diviseur de tension 60,62. L'impulsion-de synchronisation 110 de la ligne dix qui est retardée est appliquée par la ligne 52 à la base du transistor dix par les deux transistors en émetteurs-suiveurs. Les transistors couplés en émetteurs suiveurs appliquent le signal vidéo retardé à la base du transistor 10 à un niveau tel que l'amplitude de l'impulsion retardée de synchronisation 110 dépasse le niveau de tension VT, et les impulsions de fantôme dans l'intervalle de la ligne dix sont en dessous du niveau de tension VT' Comme l'impulsion de synchronisation de lalligne diXqui est retardée à la base du transistor 10 dépasse le niveau de référence VT, le transistor 10 est rendu conducteur pour conduire le courant entre l'alimentation B+ au sommet du miroir de courant 70 et la source de courant 4. Quand le transistor 10 commence à être conducteur de courant à travers les amplificateurs différentiels et les miroirs de courant empilés sur la figure 2, le courant conduit par la diode 72 est reproduit par le transistor 76,
développant ainsi un signal d'enclenchement d iwr1on de l pla-
rité dans la résistance 74, qui-est représentée par une
impulsion 116 sur la figure 3d. Le signal d'enclenchement d'inver-
sion de polarité déclenche la bascule 78 d'inversion de polarité, ce qui établit ou rétablit la bascule selon la polarité du signal fantôme 112. Dans l'exemple de la figure 3, l'impulsion fantôme 102 est positive.par rapport au niveau deiréfêrence Vrf de la figure 3. La bascule d'inversion de polarité est par conséquent établie, sa sortie Q étant haute et sa sortie Q basse. Ces signaux de sortie valident l'amplificateur inverseur 84 et inhibent l'amplificateur
non inverseur 82, respectivement. Le signal aux sorties.
jointes des amplificateurs 82 et 84 est ainsi inversé par rapport au signal à la sortie de la ligne à retard,comme le montre la figure 3e. Ce signal inversé est appliqué à
la résistance 32 du diviseur de tension 30.
Pendant l'intervalle Tl-T2 du signal fantôme de la figure 3, la porte 54 de la lignedix laisse passer le signal fantôme 102 à la sortie de la porte. Le signal 102 est appliqué à la résistance 34 du diviseur de tension 30.Avec les valeurs des résistances du diviseur de tension égales, la tension au centre du diviseur 30 est à un niveau moyen entre le niveau de l'impulsion de synchronisation
inversée et retardée 120 et le niveau du signal fantôme 102.
Dans l'exemple représenté sur la figure 3, ce niveau est inférieur à V comme le montre la ligne en pointillés VDde la figure 3e. Comme VD est en dessous de "ref' le transistor 12 est rendu moins conducteur que le transistor - 14 de l'amplificateur différentiel 13. Le courant de collecteur du transiter 14 dépasse par conséquent celui
du transistor 12.
L'impulsion fantôme 102 de la figure 3 a été également appliquée au circuit de direction de courant 21. Comme le niveau V de l'impulsion 102 est au-dessus du niveau de référence Vref' les transistors 18 et 24 sont
rendus plus conducteurs que les transistors 20 et 22.
Le courant de collecteur du transistor 14 est par conséquent conduitiprincipalement par le transistor 24. Le plus faible courant de transistor 12est conduit principalement par le transistor 18 et est reproduit en tant que courant de collecteur du transistor 28. Cbmme le courant conduit par le transistor 24 est supérieur au courant fourni par le transistor 28, le condensateur de filtrage 16 se décharge d'un niveau V16 à un niveau plus faible V16,, comme le montre la figure 3f. Le signal diminué de commande stocké dans le condensateur de filtrage 16 force l'amplificateur à ajin variable à atténuer les signaux retardés qu'ils
laissent passer.
A la fin de l'intervalle Tl-T2, l'impulsion de synchronisation retardée 110 à la base du transistor 10 chute en dessous dunniveau de référence VIT. L'amplificateur
différentiel 6 commute et le transistor 10 passe à l'ouver-
ture. Le fonctionnement de l'amplificateur différentiel et les miroirs de courant en cascade cessent, et le niveau de tension V16, est stocké par le condensateur de filtrage 16. Comme on l'a précédemment mentionné, les impulsions fantômes retardées dans le restant dp l'intervalle de ligne ont une amplitude insuffisante par rapport à VIT pour rendre le transistor 10 conducteur. A la fin de l'intervalle de la lignedîx, le signal de validation 108 de la figure
3b passe à l'état haut, rendant le transistor 36 conducteur.
Cela applique un signal positif à la base du transistor 8, maintenant celui-ci conducteur et le transistor 10 non
conducteur jusqu'à l'intervalle de la ligne djx suivante.
Pendant l'intervalle de la ligne dix suivante 1l
(c'est-à-dire une grille plus tard), l'amplificateur inver-
seur 84 applique une forme d'onde inversée ou retardée
au diviseur de tension 30, comme le montre la figure 3g.
On peut voir que l'amplitude de l'impulsion de synchronisa-
tion retardée est inférieure à l'amplitude de l'impulsion de synchronisation 120 de la ligne dix précédente du fait de l'atténuation du signal par l'amplificateur à gain variable 80. L'impulsion de synchronisation retardée 130 est de nouveau comparée àl'amplitude du signal fantôme par le diviseur de tension 30, et un niveau de tension V, que l'on peut voir sur la figure 3g, est appliquée au transistor 12. Comme il y a une plus faible disparité entre les niveaux Vref et VD que ce qui(.existait pendant la ligne diXprécédente, le courant de collecteur du transistor 14 dépasse le courant de collecteur du transistor 12 d'une valeur plus faible qu'auparavant. Les courants de collecteur sont de nouveau dirigés par le circuit 21 de direction de courant et le miroir de courant 26, avec pour résultat une légère décharge du condensateur de filtrage 16 de son niveau précédent
V161 à un nouveau niveau V16,,, comme le montre la figure 3h.
L'atténuation produite par l'amplificateur à gain variable
estzen conséquence accrue.
Pendant 1' intervalle de la ligne dix qui suit (c'est-à-dire la troisième grille), la forme d'onde de la figure 3i est appliquée au diviseur de tension 30. Dans cet exemple, on suppose que les constantes de temps du système sont telles que le niveau du signal de commande V16", ait pour résultat l'atténuation souhaitée du signal retardé. La forme d'onde à la sortie de l'amplificateur inverseur 84 est le signal pseudo-fantôme luimême, parce que l'amplitude de l'impulsion de synchronisation retardée est égale, en grandeur, mais opposée en polarité, au signal fantôme 102. Le niveau VD du diviseur de tension
est égal au niveau de référence V f' forçant les transis-
tors 12 et 14 à être conducteurs de courants égaux de collecteur. Le courant de collecteur du transistor 28 est égal au courant de collecteur du transistor 24 et il n'y a pas de charge ou de décharge nette du condensateur de
filtrage 16, qui continue à être chargé au niveau de V1611-
Le signal pseudo-fantôme de la figure 3i passe par le commutateur 86. L'impulsion 140 est combinée au signal fantôme 102 du signal vidéo principal et non retardé par le circuit de combinaison 50, éliminant ainsi le signal fantôme 102 du signal principal Entre les intervalles de la ligne 10, le signal vidéo contient une information d'image pendant les intervalles de balayage. Cette information est continuellement appliquée à la ligne à retard 52, atténuée par l'amplificateur à gain variable 80 et inversée par l'amplificateur inverseur 84 pour développer un signal pseudo-fantôme. Le signal pseudo-fantôme est combiné au signal non retardé par le circuit de combinaison 50 pour retirer l'image fantôme de
l'image de télévision.
On suppose maintenant que le signal fantôme 102 de la figure 3h change en amplitude et en polarité pour produire un nouveau signal fantôme 152, représenté sur la figure 4a. A titre d'exemple, on va supposer que le retard duunouveau signal fantôme 152 par rapport au signal principal 100 est le même que celui du signal fantôme précédent 102, ainsi le retard de la ligne 52 est correct aussi bien pour le signal fantôme précédent que pour le
nouveau signal fantôme.
Le signal de la ligne dix de la figure 4a,-qui contient le nouveau signal fantôme 152 est retardé par la ligne à retard, atténué par l'amplificateur à gain variable 80, et inversé par l'amplificateur inverseur 84 pour produire un signal de sortie tel qu'illustré sur la figure 4c. On peut voir que l'impulsion de synchronisation retardée, atténuée et inversée a une amplitude et une polarité incorrectes pour annuler le signal fantôme coïncidant 152 dans le circuit de combinaison. L'impulsion de synchronisation- retardée force de nouveau le transistor à être rendu conducteur, et le courant s'écoule à travers le miroir de courant 70 pour produire un signal 114 d'm2c3nditentdtlnroesionde polarité que l'on peut voir sur la figure 4d. Le signal 114 déclenche la bascule 78 d'inversion de polarité à l'état du signal fantôme à l'entrée D. Comme le signal fantôme 152 est négatif par rapport au niveau Vref' la bascule est déclenchée à une condition de rétablissement. Le signal à la sortie Q passe à l'état bas et le signal à la sortie b passe à l'état haut, inhibant
ainsi l'amplificateur inverseur 84 et validant l'amplifica-
teur non inverseur 82. Le signal appliqué à la résistance 32 du diviseur de tension 30 est alors non inversé, comme le montre la forme d'onde de la figure 4. Le diviseur de tension compare le niveau V du signal fantôme 152 au niveau de l'impulsion de synchronisation retardée 140, pour produire un niveau V D à la jonction des résistances 32 et 34, comme on peut le voir sur la figure 4e. Comme le niveau de VD est plus faible que le niveau de V ref' le courant de collecteur du transistor 14 est!supérieur au courant de collecteur du
transistor 12.
Le signal fantôme 152 est également appliqué aux transistors de.direction de courant 18 et 24. Comme le niveau du signal fantôme V est plus faible que V ref' les transistors 20 et 22 passent à la fermeture et les transistors 18 et 24 passent à l'ouverture. Le courant relativement important de collecteur du transistor 14 est dirigé vers le miroir de courant 26 par le transistor 22, pour être reproduit en tant que courant de collecteur du transistor 28. Le courant de collecteur relativement plus faible du transistor 12 est conduit par le transistor 20. Le résultat net du courant relativement plus important du transistor 28 et du courant relativement plus faible du transistor 20est un courant de charge pour le condensateur de filtrage 16. Le condensateur 16 est chargé à partir de son niveau précédent de V16,, jusqu'à un niveau de V16,,, que l'on peut voir sur la figure 4f. Ce niveau plus élevé du signal de commande dimunue l'atténuation produite par
l'amplificateur à gain variable 80.
Dans cet exemple, le niveau du signal de commande V" est suffisant pour produire le signal pseudo-fantôme souhaité. Pendan-t l'intervalle de la ligne diX suivante,
le signal vidéo est retardé, atténué et passe par l'ampli-
ficateur non inverseur 82 pour produire la forme d'onde pseudo-fantôme de la figure 4g. La différence entre l'ampli- tude VY du signal fantôme et l'amplitude de l'impulsion de synchronisation retardée 180 est VD' qui estégale au niveau V f. Le système ne modifie pas le niveau de tension V16,, du condensateur de filtrage 16 parce que l'amplificateur différentiel 13 est équilibré. On peut voir que le signal pseudo-fantôme 180 a la bonne amplitude et a la bonne polarité pour annuler le signal fantôme 152 du signal vidéo non retardé. L'annulation du signal fantôme se passera continuellement, comme on l'a décrit ci-dessus,
pendant l'intervalle de balayage du signal vidéo.

Claims (2)

REVENDICATIONS
1. Système d'annulation d'image fantôme dans un téléviseur, comprenant une source de signaux vidéo pouvant être contaminés d'un signal fantôme, lesdits signaux vidéo contenant une composante soumise à une utilisation en tant que signal d'entraînement, caractérisé par: un moyen (54) sensible auxdits signaux vidéo et ayant une sortie pour laisser passer une partie desdits
signaux vidéo qui contient un fantôme dudit signal d'entraî-
nement quand un signal fantôme est présent; une ligne à retard (52) ayant une entrée reliée pour recevoir lesdits signaux vidéo et une sortie o sont produits des signaux vidéo retardés, et qui présentent un retard qui est sensiblement égal au retard du signal fantôme dudit signal d'entraînement par rapport audit signal d'entraînement quand un signal fantôme est présent un:1moyen de commande (46) ayant une entrée reliée à la sortie de ladite ligne à retard etuunersortie o sont produits des signaux vidéo retardés et mddifiés contenant ledit signal d'entraînement, et qui est sensible à un signal de commande pour modifier de façon réglable l'amplitude et/ou la polarité des signaux vidéo retardés afin de produire lesdits signaux vidéo modifiés et retardés un comparateur d'amplitude (42) ayant une première entrée reliée à la sortie du moyen laissant passer la partie de signaux vidéo et une seconde entrée reliée à la sortie du moyen modifiant le signal vidéo retardé, et ayant une
sortie o est produit un signal d'erreur qui est représenta-
tif de la différence d'amplitude et de polarité entre le signal fantôme du signal d'entraînement et le signal d'entraînement retardé et modifié; un circuit d'échantillonnage et de maintien (44)
ayant une entrée reliée à la sortie du comparateur d'ampli-
tude et une sortie reliée au moyen de modification, pour échantillonner le signal d'erreur afin de développer un signal de commande pour le moyen de modification pour produire un signal d'entraînement retardé et modifié qui est sensiblement 'égal en amplitude mais de polarité opposée au signal fantôme du signal d'entraînement; un circuit de combinaison (50) ayant une première entrée reliée- à la source de signaux vidéo et une seconde entrée reliée à la sortie du moyen de modification pour combiner les signaux vidéo aux signaux vidéo modifiés et
retardés afin cbproduire des signaux vidéo sans fantôme.
2. Système selon la revendication 1, caractérisé par un détecteur d'image fantôme (21) pour produire un signal d'horloge représentatif du retard du fantôme du
signal d'entraînement par rapport audit signal d'entraîne-
ment, et en ce que la ligne à retard (52)précitée, comprend une ligne à retard à charge couplée ayant une entrée de commande sensible au signal d'horloge produit par ledit
détecteur.
FR8115698A 1980-08-14 1981-08-13 Systeme d'annulation d'image fantome de television Expired FR2488760B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB8026515 1980-08-14
US06/228,593 US4359760A (en) 1980-08-14 1981-01-26 Television ghost cancellation system

Publications (2)

Publication Number Publication Date
FR2488760A1 true FR2488760A1 (fr) 1982-02-19
FR2488760B1 FR2488760B1 (fr) 1986-05-16

Family

ID=26276556

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8115698A Expired FR2488760B1 (fr) 1980-08-14 1981-08-13 Systeme d'annulation d'image fantome de television

Country Status (10)

Country Link
US (1) US4359760A (fr)
JP (1) JPS5755674A (fr)
AT (1) AT382751B (fr)
AU (1) AU545231B2 (fr)
DE (1) DE3132253C2 (fr)
ES (1) ES504628A0 (fr)
FI (1) FI73562C (fr)
FR (1) FR2488760B1 (fr)
GB (1) GB2082423B (fr)
IT (1) IT1137829B (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4364092A (en) * 1980-08-14 1982-12-14 Rca Corporation Television signal ghost detector
US4393397A (en) * 1981-10-05 1983-07-12 Rca Corporation Television ghost signal detector with color burst phase delay control
US4542408A (en) * 1983-08-31 1985-09-17 Rca Corporation Digital deghosting system
JPS63260878A (ja) * 1987-04-17 1988-10-27 株式会社イナックス セメント製品の製造方法
JPH0625018B2 (ja) * 1987-04-17 1994-04-06 株式会社イナックス 網状補強体入りセメント製品の製造法
JPH0363548U (fr) * 1989-10-17 1991-06-20
US5260972A (en) * 1990-03-13 1993-11-09 At&T Bell Laboratories Technique for determining signal dispersion characteristics in communications systems
US6697610B1 (en) * 2000-06-15 2004-02-24 Zenith Electronics Corporation Smart antenna for RF receivers

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4128848A (en) * 1976-10-22 1978-12-05 Hitachi, Ltd. Automatic ghost-suppression system
US4152657A (en) * 1976-06-25 1979-05-01 U.S. Philips Corporation Echo suppression circuit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1429802A (en) * 1972-03-16 1976-03-31 Matsushita Electric Ind Co Ltd Ghost signal cancellation system
US4053932A (en) * 1974-06-10 1977-10-11 Matsushita Electric Industrial Co., Ltd. Ghost signal eliminating system
JPS5120714U (fr) * 1974-08-01 1976-02-16
JPS5134618A (en) * 1974-09-19 1976-03-24 Hitachi Ltd Terebijonjushinki no goosutoshingoyokuatsusochi
US3956585A (en) * 1974-12-23 1976-05-11 General Electric Company Bucket-brigade ghost canceller
DE2647929C3 (de) * 1976-10-22 1979-10-31 Hitachi, Ltd., Tokio Automatischer Geisterbild-Unterdriicker
JPS55142071U (fr) * 1979-03-29 1980-10-11
US4364092A (en) * 1980-08-14 1982-12-14 Rca Corporation Television signal ghost detector
US4371266A (en) * 1980-08-14 1983-02-01 Rca Corporation Television ghost detector system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4152657A (en) * 1976-06-25 1979-05-01 U.S. Philips Corporation Echo suppression circuit
US4128848A (en) * 1976-10-22 1978-12-05 Hitachi, Ltd. Automatic ghost-suppression system

Also Published As

Publication number Publication date
GB2082423A (en) 1982-03-03
FI73562B (fi) 1987-06-30
FR2488760B1 (fr) 1986-05-16
ES8204901A1 (es) 1982-05-01
AT382751B (de) 1987-04-10
AU7390981A (en) 1982-02-18
AU545231B2 (en) 1985-07-04
ATA356981A (de) 1986-08-15
FI73562C (fi) 1987-10-09
IT1137829B (it) 1986-09-10
FI812460L (fi) 1982-02-15
US4359760A (en) 1982-11-16
DE3132253A1 (de) 1982-06-09
GB2082423B (en) 1984-03-28
DE3132253C2 (de) 1986-03-27
IT8123417A0 (it) 1981-08-06
ES504628A0 (es) 1982-05-01
JPH0255989B2 (fr) 1990-11-28
JPS5755674A (en) 1982-04-02

Similar Documents

Publication Publication Date Title
EP0515565A1 (fr) Dispositif d'augmentation de dynamique d'une camera
FR2490896A1 (fr) Amplificateur d'echantillonnage lineaire a gain eleve
FR2479614A1 (fr) Procede de surveillance du taux d'erreurs sur les bits
EP0115234B1 (fr) Procédé et circuit d'asservissement en fréquence et en phase d'un oscillateur local en télévision
FR2488760A1 (fr) Systeme d'annulation d'image fantome de television
FR2515458A1 (fr) Systeme detecteur de signaux fantomes avec reglage de la phase de la composante de synchronisation de sous-porteuse de chrominance
FR2472308A1 (fr) Generateur d'impulsions pour systeme de deviation horizontale
FR2535565A1 (fr) Systeme de reglage automatique de la polarisation d'un tube-image avec processeur de signaux selectivement inhibe
EP0329576A1 (fr) Circuit de reconnaissance de synchronisation ligne
FR2587863A1 (fr) Recepteur de television avec signaux selectionnables d'entree video
FR2494880A1 (fr) Affichage alphanumerique sur l'ecran d'un televiseur
EP0302562B1 (fr) Synthétiseur de fréquences présentant un dispositif indicateur d'accord
FR2512305A1 (fr) Generateur d'horloge pour un recepteur de signaux numeriques de television couleur
FR2605162A1 (fr) Procede et dispositif d'aide a l'acquisition d'une boucle a verrouillage de phase
FR2481036A1 (fr) Dispositif, dans un televiseur, pour empecher que le fonctionnement du circuit de reglage du niveau d'effacement declenche ne soit gene par le bruit
FR2516252A1 (fr) Dispositif de focalisation automatique
FR2593658A1 (fr) Recepteur de television repondant a plusieurs signaux video.
FR2462832A1 (fr) Circuit de commande automatique du niveau de chrominance
FR2474788A1 (fr) Circuit repeteur de courant dans un amplificateur differentiel
FR2512301A1 (fr) Reglage du gain d'un signal avec compensation en courant continu
FR2519209A1 (fr) Filtre a boucle numerique
EP0526359A1 (fr) Procédé et dispositif de synchronisation d'un signal
EP0625849B1 (fr) Dispositif d'ajustement du niveau du noir d'un signal vidéo
FR2461418A1 (fr) Procede d'elaboration et de correction automatiques de la tension de blocage d'un canon a electrons et dispositif pour la mise en oeuvre de ce procede
FR2488762A1 (fr) Detecteur de signal fantome de television

Legal Events

Date Code Title Description
ST Notification of lapse