FR2536226A1 - Circuit a boucle verrouillee en phase - Google Patents

Circuit a boucle verrouillee en phase Download PDF

Info

Publication number
FR2536226A1
FR2536226A1 FR8317935A FR8317935A FR2536226A1 FR 2536226 A1 FR2536226 A1 FR 2536226A1 FR 8317935 A FR8317935 A FR 8317935A FR 8317935 A FR8317935 A FR 8317935A FR 2536226 A1 FR2536226 A1 FR 2536226A1
Authority
FR
France
Prior art keywords
signal
voltage
frequency
output
oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8317935A
Other languages
English (en)
Other versions
FR2536226B1 (fr
Inventor
Hiroyuki Sugiyama
Yoshiaki Amano
Yuichi Koseki
Mitsuyoshi Yamashita
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Publication of FR2536226A1 publication Critical patent/FR2536226A1/fr
Application granted granted Critical
Publication of FR2536226B1 publication Critical patent/FR2536226B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/113Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using frequency discriminator

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

L'INVENTION CONCERNE UN CIRCUIT A BOUCLE VERROUILLEE EN PHASE POUR LE TRAITEMENT D'UN SIGNAL NUMERIQUE REPRODUIT. SELON L'INVENTION, IL COMPREND UN COMPARATEUR DE PHASE 12 PRODUISANT UN SIGNAL DE DIFFERENCE; UN FILTRE PASSE-BAS 14 LE CONVERTISSANT EN UN SIGNAL DE TENSION CONTINUE; UN OSCILLATEUR REGLE EN TENSION 16 PRODUISANT UN SIGNAL DE SORTIE DONT LA FREQUENCE DES OSCILLATIONS CORRESPOND AU SIGNAL DE TENSION CONTINUE ET QUI EST APPLIQUE AU DETECTEUR 12 POUR UNE COMPARAISON DE SA PHASE A CELLE DU SIGNAL NUMERIQUE REPRODUIT; ET UN MOYEN DE REGLAGE 20, 22 DU NIVEAU DU SIGNAL DE TENSION CONTINUE APPLIQUE A L'OSCILLATEUR DE FACON QUE, LORSQUE L'OSCILLATEUR EST EN CONDITION AUTONOME, LA FREQUENCE DES OSCILLATIONS DE SON SIGNAL DE SORTIE SOIT MAINTENUE ENTRE DES LIMITES SUPERIEURE ET INFERIEURE PREDETERMINEES DE FREQUENCE. L'INVENTION S'APPLIQUE NOTAMMENT A UN APPAREIL A UTILISER AVEC UN SYSTEME AUDIO ET VIDEO NUMERIQUE.

Description

25362 N 6
La présente invention se rapporte à un appareil de traitement d'un signal numérique reproduit pour une
utilisation avec un système audio et vidéo numérique.
Plus particulièrement, la présente invention se rapporte à un circuit perfectionné à boucle verrouillée en phase (PLL) utilisable pour la lecture et la reproduction de signaux audio et vidéo numériques qui sont enregistrés
sous forme de petits trous dans un disque -
On a proposé un système pour soumettre un signal vidéo analogique à une modulation par impulsions numériques pour produire un signal vidéo numérique sous forme de
données d'éléments d'image qui correspondent individuelle-
ment à des éléments d'une image agencés sous une forme
de matrice, le signal vidéo étant écrit sur un disque.
Dans ce système, le signal vidéo numérique pour représenter une série d'images immobiles ou photos dans la reproduction est écrit en plus du signal audio numérique sur la même
piste du disque sous forme d'un train de trous.
Le train de trous sur le disque est détecté par exemple sous la forme d'une variation de la capacité électrostatique pour lire le signal enregistré et le restituer Le signal vidéo reproduit est démodulé en modulation de fréquence par un démodulateur FM, verrouillé en phase par un circuit PLL puis il subit une démodulation
MFM (modulation de fréquence modifiée), Dans le verrouil-
lage de phase avec un circuit PLL, il est habituel d'appliquer un signal d'entrée à un détecteur de phase,
d'appliquer la sortie du détecteur de phase à un oscilla-
teur réglé en tension par un filtre passe-bas et de contrôler la fréquence des oscillations à la sortie de l'oscillateur de façon que la phase à la sortie de l'oscillateur coïncide toujours avec celle du signal appliqué Un tel circuit PLL pose un problème par le fait que, quand le signal d'entrée est perdu pendant un certain temps du fait d'une chute hors limites du signal ou analogue, la fréquence des oscillations à la sortie de l'oscillateur s'écarte et tombe hors d'une plage prédéterminée de fréquences Cela force l'oscillateur à nécessiter un temps important pour ramener la fréquence déviée des oscillations de sortie dans la plage prédéterminée quand
le signal d'entrée est restauré.
La présente invention a par conséquent pour objet un circuit PLL perfectionné maintenant la fréquence des oscillations à la sortie de l'oscillateur réglé en tension dans une certaine plage de fréquences pendant l'absence d'un signal d'entrée du fait d'une chute hors limites ou analogue, de façon à pouvoir rapidement la confiner dans la plageprédéterminée en réponse à la
restauration du signal d'entrée.
Un circuit à boucle verrouillée en phase pour le traitement d'un signal numérique reproduit de la présente invention comprend un détecteur de phase répondant au signal numérique reproduit pour produire un signal de différence, un filtre passe-bas pour convertir le signal de différence en un signal de tension continue, un oscillateur réglé en tension pour produire un signal de sortie ayant une fréquence d'oscillation qui correspond au signal de tension continue, le signal de sortie étant appliqué au détecteur de phase et comparé en phase au signal numérique reproduit, et un circuit de réglage pour régler le niveau du signal en tension continue appliqué à l'oscillateur réglé en tension de façon que, quand l'oscillateur réglé en tension est en condition automone, la fréquence des oscillations du signal à sa sortie soit
maintenue entre une fréquence limite supérieure prédéter-
minée et une fréquence limite inférieure prédéterminée.
L'invention sera mieux comprise, et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant un mode de réalisation de l'invention et dans lesquels: la figure 1 donne un schémabloc d'un circuit z 536226 PLL selon l'invention; la figure 2 est un schéma d'un exemple d'une partie essentielle du circuit PLL de la figuré 1; et la figure 3 est un schéma montrant des formes d'onde apparaissant dans diverses parties du
circuit de la figure 2.
Tandis que le circuit PLL de la présente invention peut présenter de nombreux modes de réalisation physiques, selon l'environnement et les conditions d'utilisation, un nombre sensible d'appareils du mode de réalisation
illustré et décrit ici ont été produits, testés et utili-
sés, et tous ont fonctionné d'une façon-éminemment satisfaisante. En se référant à la figure 1, un circuit PLL selon la présente invention a une borne d'entrée 10 à laquelle est appliquée une composante de synchronisation SIN (dont la fréquence centrale est de 5,733 M Hz) dérivée d'un signal vidéo numérique De la borne d'entrée 10, la composante SIN est appliquée à un détecteur de phase 12 dont la sortie est appliquée à un filtre passe-bas 14 pour être ainsi convertie en un signal de tension continue SDCV qui est alors appliqué à un oscillateur réglé en tension (VCO) 16 Un signal SOSC dont la fréquence correspond au signal SDCV apparaît à une borne de sortie du VCO 16 La fréquence des oscillations à la sortie du VCO 16 est présélectionnée pour être égale à plusieurs fois la fréquence du signal d'entrée La sortie du VCO SOSC est appliquée au détecteur de phase 12 La fréquence des oscillations à la sortie du VCO 16 est réglée de façon que le signal VSô à la sortie du VCO 16 coïncide,
en phase, avec le signal d'entrée SIN.
Une caractéristique de la présente invention réside dans des détecteurs de fréquence unique 20 et 22 qui sont habituellement alimentés par un signal de sortie
50 SC du VCO 16 pour détecter la fréquence de ses oscilla-
tions de sortie La fréquence f 1 que le détecteur de fréquence 20 est capable de détecter est prédéterminée pour être supérieure à la limite supérieure de la fréquence des oscillations à la sortie du VCO qui est sensible à des composantes de tremblotement éventuellement introduites dans le signal d'entrée pendant la restitution, comme 5,915 M Hz La fréquence f 2 assignée à l'autre détecteur de fréquence 22 est prédéterminée pour être plus faible que la limite inférieure de la fréquence des oscillations à la sortie du VCO, c'est-à-dire 5,551 M Hz, Quand le signal d'entrée SIN a été perdu pendant un temps donné du fait d'une chute hors limites ou analogue, le VCO 16 est mis à l'état autonome Si la sortie du VCO à ce moment est plus forte que la fréquence f 1, cela est détecté par le détecteur de fréquence 20 et le signal de sortie résultant SULF est appliqué à une source de courant 24 réglée en tension pour forcer le potentiel à
une jonction A à augmenter Si la fréquence des oscilla-
tions à la sortie du VCO est plus faible que la fréquence f 2, cela est détecté par l'autre détecteur de fréquence 22 et le signal à la sortie SLLF du détecteur 22 est appliqué à une source de courant réglée en tension 26 pour provoquer un abaissement du potentiel à la jonction A La source de courant réglée en tension 24 ou 26 est d'un type convertisseur tension-courant qui produit un courant de
sortie en réponse à une tension d'entrée appliquée.
Chacun des détecteurs de fréquence 20 et 22 reçoit des impulsions d'horloge (fréquence d'échantillonnage) CK 1 d'un générateur principal de signaux d'horloge 28 La fréquence des impulsions d'horloge peut être de 44,1 k Hz, par exemple Par conséquent, les détecteurs de fréquence et 22 comptent individuellement les impulsions à la sortie du VCO 16 en réponse à chaque impulsion d'horloge CK,, afin de détecter ainsi la fréquence des oscillations à la sortie du VCOQ Le contrôle du potentiel à la jonction A qui est accompli à la façon ci-dessus décrite permet à la fréquence des oscillations à la sortie du VCO 16 de rester dans la plage des fréquences de f 1-f 2 même si le signal d'entrée est perdu pendant un certain temps A la restauration du signal d'entrée, le VCO 16 reprend le développement d'un signal de sortie dont la fréquence correspond à la tension d'entrée. En se référant aux figures 2 et 3, on décrira en détail un exemple pratique de la coopération des détecteurs de fréquence 20 et 22 La sortie SOSC du VCO 16 (dont la fréquence centrale est de 5,733 M Hz) est appliquée aux bornes d'horloge de compteurs préréglables à 8 bits et 32 ainsi qu'aux bornes d'horloge de bascules ou flip-flops 34 et 36 du type D Les impulsions d'horloge CK 1 du générateur de signaux d'horloge 28 (ayant une fréquence de récurrence de 44,1 k Hz et un coefficient d'utilisation de 63) sont appliquées à une borne D de la bascule 34 La sortie SOSC du VCO 16, qui est appliquée à la borne d'horloge de la bascule 34 comme on l'a décrit, échantillonne les impulsions-d'horloge CK 1 de façon qu'un signal a apparaisse à une borne de sortie Q de la bascule 34, ayant une forme d'onde qui est sensiblement identique à celle du signal d'horloge CK 1, comme le montre la figure 3 A une borne de sortie Q de la bascule 36, qui est connectée en série à la bascule 34, apparaît un signal b préparé par inversion d'un signal qui est retardé d'une période du signal SSOC par rapport au signal a Par conséquent, le signal c à la sortie d'une porte NON-ET 38 passe à un niveau bas uniquement lorsque
les deux signaux a et b sont à un niveau haut, c'est-à-
dire pendant une accumulation du signal a, tout en restant à un niveau haut pendant le restant du temps,
comme le montre la figure 3.
Le signal c est appliqué aux bornes de charge LD
des compteurs 30 et 32 pour les mettre en-mode de fonc-
tionnement de chargement pendant sa période au niveau bas.
En mode de chargement, les compteurs 30 et 32 prédéfinis-
sent respectivement les données à leurs bornes d'entrée de données A-H (en binaire " 10111111 " et " 11000011 " ou en décimal " 191 " et" 195 ") en réponse aux impulsions d'horloge SOSC qui arrivent pendant ce temps Dès que ces données d'entrée sont chargées, le signal c aux bornes de charge LD passe au niveau haut pour faire passer le mode de fonctionnement des compteurs 30 et 32 en un mode de compte A ce moment, comme le signal a appliqué aux bornes de validation EN des compteurs 30 et 32 par des portes ET 40 et 42 est déjà passé à un niveau haut, les compteurs 30 et 32 commencent individuellement à compter les impulsions 50 SC à partir de celle suivant
celle utilisée dans des buts de chargement Le fonctionne-
ment des compteurs 30 et 32 continue jusqu'à ce que leur contenu atteigne la valeur maximum (décimale " 259 ') ou
jusqu'à ce que le signal a passe au niveau bas.
Quand les compteurs 30 et 32 ont individuellement atteint le compte maximum tandis que le signal a est à un niveau haut, des signaux à un niveau haut se développent à leurs bornes de sortie de report CA pour faire passer les bornes de validation EN à un niveau bas respectivement par les portes ET 40 et 42 Cela désactive les compteurs et 32 tout en maintenant la valeur maximum dans les compteurs 30 et 32 et par conséquent cela maintient les
bornes de sortie de report CA à un niveau haut.
La borne de sortie de report CA de chacun des compteurs 30 et 32 passe à un niveau haut ou à un niveau bas respectivement selon que le compteur associé a atteint ou non le maximum " 255 ", c'est-à-dire selon qu'au moins
255 191 + 1 = 65 impulsions ou 266 195 + 1 = 61 impul-
sions sont arrivées ou non au compteur ("+ 1 " indiquant l'impulsion utilisée pour le chargement) Un tel état du compteur 30 ou 32 est respectivement verrouillé par une bascule ou flip-flop 48 ou 50 du type D qui répond à un
signal a, que l'on décrira.
Les impulsions d'horloge CK 1 du générateur 28 sont également appliquées à une borne D d'une bascule 52 du type D Echantillonnées par des impulsions d'horloge CK 2 ayant une fréquence constante de 6,174 M Hz, les impulsions d'horloge CK 1 apparaissent sous forme d'un signal d à une borne de sortie Q de la bascule 52 dont la forme d'onde est sensiblement identique à celle des impulsions d'horloge CK 1, comme le montre la figure 3 La version inversée e du signal d se développe à une borne de sortie U de la bascule 52 A une borne de sortie Q d'une bascule ou flip- flop 54 du type D apparaît un signal f qui est retardé d'une période de 6, 174 M Hz par rapport au signal do Par suite, une porte ET 56 produit, à sa borne de sortie, un signal y qui passe à un niveau bas quand les deux signaux e et f sont à un niveau haut, c'est-à-dire au flanc arrière du signal d Le signal & est appliqué aux
bascules 48 et 50 sous forme d'un signal de verrouillage.
Si 65 impulsions 50 SC ou plus sont comptées à la sortie du VC O 16 tandis que le signal a est à un niveau haut, c'est-à-dire pendant une période de 63 Il l I (parce que le coefficient d'utili= + 67 44,1 k Hz sation est de -63) la borne de sortie
33 67-
de report CA du compteur 30 passe à un niveau haut, Cet état de la borne CA est verrouillé par la bascule 48 puis sort sous forme d'un signal SULF par sa borne de sortie Q La limite de fréquence supérieure f 1 est produite comme suit
63
f 1 63 + 67 + 44,1 k Hz par conséquent,
f = 5,915 M Hz.
En ce qui concerne le compteur 32, sa borne de sortie CA reste à un niveau bas à moins que 61 impulsions SC ne soient comptées tandis que le signal a est à un niveau haut Cela est verrouillé par la bascule 50 Par suite, un signal SLLF à un niveau haut se développe à une sortie Q de la bascule 500 La limite de fréqeunce inférieure f 2 est produite comme suit
61 63 1
f 2 63 + 44,1 k Hz par conséquent
f 2 = 5,551 M Hz.
Tandis que les compteurs 30 et 32 ont été illustrés et décrits comme comprenant des compteurs à 8 bits préréglables, on peut utiliser une connexion en série de deux compteurs ordinaires à 4 bits d'utilisation générale. En résumé, on peut voir que la présente invention
produit un circuit PLL qui confine une fréquence d'oscilla-
tion à la sortie d'un VCO entre des limites supérieure et inférieure prédéterminées de fréquence, malgré l'absence d'un signal d'entrée du fait d'une chute hors limites ou analogue Cela ramène la fréquence des oscillations à la sortie du VCO à la valeur prédéterminée en une courte
période de temps dès que le signal d'entrée est restauré.
Le fonctionnement est exempt de l'influence de la fluctuation de la fréquence des oscillations à la sortie
du VCO pouvant résulter de variations de la température.
Tous ces avantages, ainsi que d'autres peuvent être atteints en détectant une augmentation de la fréquence des oscillations à la sortie du VCO audelà de la limite supérieure ou bien sa diminution au-delà de la limite inférieure en condition autonome du VCO, et en réglant le niveau de la tension à l'entrée du VCO par la sortie de détection pour maintenir la fréquence des oscillations à la sortie du VCO dans la plage entre les limites
supérieure et inférieure en condition autonome.

Claims (5)

R E V E N D I C A T I 0 N S
1. Circuit à boucle verrouillée en phase pour le traitement d'un signal numérique reproduit, caractérisé en ce qu'il comprend: un détecteur de phase ( 12) répondant au signal numérique reproduit pour produire un signal de différence; un filtre passe-bas ( 14) pour convertir le signal de différence en un signal de tension continue; un oscillateur réglé en tension ( 16) pour produire un signal de sortie ayant une fréquence d'oscillations qui correspond au signal de tension continue, ledit signal de sortie étant appliqué au détecteur de phase et comparé, en phase, au signal numérique reproduit; et un moyen de réglage ( 2, 22) pour régler le
niveau du signal en tension continue appliqué à l'oscilla-
teur réglé en tension de façon que, tandis que l'oscilla-
teur réglé en tension est en condition autonome, la fréquence d'oscillationsde son signal de sortie soit
maintenue entre une fréquence limite supérieure pré-
déterminée et une fréquence limite inférieure prédéterminée.
2. Circuit selon la revendication 1, caractérisé en ce que le moyen de réglage précité comprend un premier détecteur de fréquence ( 20) pour produire un signal de détection de fréquence limite supérieure à la détection d'une augmentation de la fréquence des oscillations à la sortie de l'oscillateur réglé en tension au-delà de la fréquence limite supérieure tandis que ledit oscillateur réglé en tension est en condition autonome, et un second détecteur de fréquence ( 22) pour produire un signal de détection de fréquence limite inférieure à la détection d'une diminution de la fréquence des oscillationsà la sortie de l'oscillateur réglé en tension au-delà de la fréquence limite inférieure tandis que l'oscillateur
réglé en tension est en condition autonome.
3. Circuit selon la revendication 2, caractérisé en ce que le moyen de réglage précité comprend de plus une première source de courant réglé en tension ( 24) et une seconde source de courant réglé en tension ( 26) pour augmenter et diminuer lé niveau du signal en tension continue à la sortie du filtre passe-bas en réponse aux signaux de détection de fréquenceslimitessupérieure et
inférieure, respectivement.
4. Circuit selon la revendication 1, caractérisé en ce que la fréquence limite supérieure est de 5,915 M Hz et la fréquence limite inférieure est de ,551 M Hz.
5. Circuit selon la revendication 1, caractérisé en ce que la fréquence des oscillations à la sortie de l'oscillateur réglé en tension est plusieurs fois égale à la fréquence du signal en tension continue à la sortie du filtre passe-bas O
FR8317935A 1982-11-12 1983-11-10 Circuit a boucle verrouillee en phase Expired FR2536226B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57198529A JPS5989038A (ja) 1982-11-12 1982-11-12 フエ−ズ・ロツクド・ル−プ回路

Publications (2)

Publication Number Publication Date
FR2536226A1 true FR2536226A1 (fr) 1984-05-18
FR2536226B1 FR2536226B1 (fr) 1986-09-12

Family

ID=16392656

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8317935A Expired FR2536226B1 (fr) 1982-11-12 1983-11-10 Circuit a boucle verrouillee en phase

Country Status (4)

Country Link
JP (1) JPS5989038A (fr)
DE (1) DE3340969A1 (fr)
FR (1) FR2536226B1 (fr)
GB (1) GB2132430A (fr)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0414260A2 (fr) * 1989-08-25 1991-02-27 Anritsu Corporation Synthétiseur de fréquence utilisé dans un générateur de signaux purs et éléments de circuit utilisés, tels que VCO, PLL et générateur de signaux
EP0467458A2 (fr) * 1990-07-20 1992-01-22 Koninklijke Philips Electronics N.V. Dispositif pour maintenir la fréquence d'un oscillateur dans une gamme de fréquences prédéterminée
US5254955A (en) * 1989-08-25 1993-10-19 Anritsu Corporation Advanced phase locked loop circuit

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3854722T2 (de) * 1988-08-04 1996-04-25 Nokia Mobile Phones Ltd Schleifenschaltung mit phasenblockierung.
DE3909200C2 (de) * 1989-03-21 1995-02-09 Hella Kg Hueck & Co Einrichtungen zur Taktsignalaufbereitung für eine taktgesteuerte Schaltungsanordnung
DE3912838A1 (de) * 1989-04-19 1990-10-25 Thomson Brandt Gmbh Pll-schaltung zum erzeugen eines taktsignals in einem recorder
DE69123653T2 (de) * 1990-07-20 1997-06-05 Philips Electronics Nv Anordnung zum Beibehalten der Frequenz eines Oszillators innerhalb eines vorbestimmten Frequenzbereiches
US5333863A (en) * 1993-05-07 1994-08-02 Wilson Sporting Goods Co. Symmetrical golf putter
JP3839117B2 (ja) 1997-01-30 2006-11-01 株式会社ルネサステクノロジ Pll回路およびそれを用いた無線通信端末機器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3908174A (en) * 1973-01-29 1975-09-23 Sony Corp Frequency and phase comparator
DE2641501A1 (de) * 1976-09-15 1978-03-16 Siemens Ag Abstimmbarer oszillator hoher frequenzgenauigkeit und konstanz
US4200845A (en) * 1978-12-22 1980-04-29 Sperry Rand Corporation Phase comparator with dual phase detectors
EP0023783A1 (fr) * 1979-07-19 1981-02-11 Exxon Research And Engineering Company Circuit de récupération de données

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4834407A (fr) * 1971-09-07 1973-05-18
CH548135A (de) * 1972-11-17 1974-04-11 Standard Telephon & Radio Ag Oszillator und verfahren zu dessen betrieb.
JPS5126452A (fr) * 1974-08-29 1976-03-04 Fujitsu Ltd
JPS52120661A (en) * 1976-04-02 1977-10-11 Nec Corp Automatic frequency control unit
US4280104A (en) * 1979-08-10 1981-07-21 Matsushita Electric Corporation Of America Phase locked loop system with improved acquisition
JPS56137738A (en) * 1980-03-31 1981-10-27 Anritsu Corp Phase-synchronizing circuit
GB2079552B (en) * 1980-07-02 1984-02-01 Philips Electronic Associated Double phase lock loop

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3908174A (en) * 1973-01-29 1975-09-23 Sony Corp Frequency and phase comparator
DE2641501A1 (de) * 1976-09-15 1978-03-16 Siemens Ag Abstimmbarer oszillator hoher frequenzgenauigkeit und konstanz
US4200845A (en) * 1978-12-22 1980-04-29 Sperry Rand Corporation Phase comparator with dual phase detectors
EP0023783A1 (fr) * 1979-07-19 1981-02-11 Exxon Research And Engineering Company Circuit de récupération de données

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0414260A2 (fr) * 1989-08-25 1991-02-27 Anritsu Corporation Synthétiseur de fréquence utilisé dans un générateur de signaux purs et éléments de circuit utilisés, tels que VCO, PLL et générateur de signaux
EP0414260A3 (en) * 1989-08-25 1992-08-26 Anritsu Corporation Frequency synthesizer for implementing generator of highly pure signals and circuit devices, such as vco, pll and sg, used therein
US5254955A (en) * 1989-08-25 1993-10-19 Anritsu Corporation Advanced phase locked loop circuit
EP0583801A1 (fr) * 1989-08-25 1994-02-23 Anritsu Corporation Boucle à verrouillage de phase comportant une fonction de détection de fréquence
EP0467458A2 (fr) * 1990-07-20 1992-01-22 Koninklijke Philips Electronics N.V. Dispositif pour maintenir la fréquence d'un oscillateur dans une gamme de fréquences prédéterminée
EP0467458A3 (en) * 1990-07-20 1993-01-20 N.V. Philips' Gloeilampenfabrieken Apparatus for maintaining the frequency of an oscillator within a predetermined frequency range

Also Published As

Publication number Publication date
FR2536226B1 (fr) 1986-09-12
GB8330193D0 (en) 1983-12-21
JPS5989038A (ja) 1984-05-23
DE3340969A1 (de) 1984-05-24
GB2132430A (en) 1984-07-04

Similar Documents

Publication Publication Date Title
FR2522233A1 (fr) Agencement numerique de reglage automatique du gain pour television
FR2536226A1 (fr) Circuit a boucle verrouillee en phase
FR2544941A1 (fr) Dispositif de mesure d'indice d'ecoute pour televiseur et magnetoscope
FR2498032A1 (fr) Synchroniseur de bits pour signaux numeriques
FR2556870A1 (fr) Dispositif de detection de signaux haute frequence modules en amplitude
FR2509890A1 (fr) Appareil de lecture de donnees pour la transmission de donnees
FR2492149A1 (fr) Circuit de commande d'une memoire
FR2615677A1 (fr) Circuit de boucle de verrouillage de phase numerique
FR2610773A1 (fr) Systeme de synchronisation sur un signal semi-numerique
FR2461293A1 (fr) Dispositif d'integration electronique, notamment destine a un appareil electrique de deblocage de fixations de skis
FR2491274A1 (fr) Circuit de production d'impulsions periodiques
EP0355919B1 (fr) Dispositif de sychronisation sur des paquets de données numériques et lecteur le comprenant
FR2628910A1 (fr) Detecteur de phase/frequence n-(pi)
EP0178209B1 (fr) Détecteur de niveau de signal analogique
FR2562257A1 (fr) Comparateur de phase
JPH09512379A (ja) 記録担体上のn個の隣接トラックからのn個のディジタル信号を再生する装置
FR2515902A1 (fr) Dispositif numerique de synchronisation d'horloge et son application aux reseaux de connexion
FR2552232A1 (fr) Dispositif de mesure de la phase d'un signal numerique, notamment pour une boucle verrouillee en phase
FR2544944A1 (fr) Circuit de recuperation de donnees numeriques
FR2462832A1 (fr) Circuit de commande automatique du niveau de chrominance
FR2600470A1 (fr) Oscillateur commande par tension ayant une phase de demarrage et un rapport cylindrique precis
FR2465293A1 (fr) Tourne-videodisque avec systeme d'asservissement a boucles emboitees
EP0326466A1 (fr) Dispositif d'asservissement en fréquence d'un oscillateur
FR2490050A1 (fr) Appareil permettant de reproduire des signaux video couleur en convertissant des signaux pal en signaux ntsc artificiels
EP0668509A1 (fr) Procédé et dispositif pour mesurer la gigue d'un signal numérique

Legal Events

Date Code Title Description
ST Notification of lapse