FR2535136A1 - Dispositif de controle de qualite de signaux - Google Patents

Dispositif de controle de qualite de signaux Download PDF

Info

Publication number
FR2535136A1
FR2535136A1 FR8316700A FR8316700A FR2535136A1 FR 2535136 A1 FR2535136 A1 FR 2535136A1 FR 8316700 A FR8316700 A FR 8316700A FR 8316700 A FR8316700 A FR 8316700A FR 2535136 A1 FR2535136 A1 FR 2535136A1
Authority
FR
France
Prior art keywords
sampling
signal
clock
outputs
combining
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8316700A
Other languages
English (en)
Other versions
FR2535136B1 (fr
Inventor
Tatsuo Watanabe
Toshio Mizuno
Makoto Miyake
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of FR2535136A1 publication Critical patent/FR2535136A1/fr
Application granted granted Critical
Publication of FR2535136B1 publication Critical patent/FR2535136B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/241Testing correct operation using pseudo-errors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

DISPOSITIF DE CONTROLE DE QUALITE DE SIGNAUX. IL COMPREND UN PREMIER DISPOSITIF D'ECHANTILLONNAGE 10A DESTINE A ECHANTILLONNER UN SIGNAL D'ENTREE AVEC UN PREMIER SIGNAL D'HORLOGE UN SECOND DISPOSITIF D'ECHANTILLONNAGE 10B DESTINE A ECHANTILLONNER LE SIGNAL D'ENTREE AVEC LE SECOND SIGNAL D'HORLOGE, UN CIRCUIT D'HORLOGE 11A, 11B DESTINE A PRODUIRE UN PREMIER ET UN SECOND SIGNAL D'HORLOGE AYANT DES PHASES DIFFERENTES ET UN DISPOSITIF DE COMBINAISON 12A DESTINE A COMBINER LES SORTIES DU PREMIER ET DU SECOND DISPOSITIFS D'ECHANTILLONNAGE POUR OBTENIR UN SIGNAL D'ERREUR. IL COMPORTE EN OUTRE UN TROISIEME DISPOSITIF D'ECHANTILLONNAGE 10C DESTINE A ECHANTILLONNER LEDIT SIGNAL D'ENTREE SELON UN TROISIEME SIGNAL D'HORLOGE, LEDIT CIRCUIT D'HORLOGE 11C PRODUISANT LE TROISIEME SIGNAL D'HORLOGE AVEC UN DEPHASAGE PAR RAPPORT AU PREMIER ET AU SECOND SIGNAL D'HORLOGE ET LE DISPOSITIF DE COMBINAISON 12B, 13 COMBINANT TOUTES LES SORTIES DU PREMIER, DU SECOND ET DU TROISIEME DISPOSITIFS D'ECHANTILLONNAGE POUR OBTENIR LE SIGNAL D'ERREUR.

Description

La présente invention concerne un dispositif de contr 6 le de qualité de
signaux dans lequel la phase d'un signal d'horloge destiné à démoduler des données dans
un système de télécommunications numérique est volontaire-
ment décalée pour augmenter le taux d'erreurs binaires d'un signal d'entrée, et dans lequel le pseudo-taux d'erreur apparaniment augmenté est mesuré pour contr Mler la qualité
du signal d'entrée.
Un dispositif de ce genre est connecté à un récepteur cornne le montre la figure I Sur la figure 1, la référence numérique 1 désigne la borne d'entrée pour un sig,1 d'entrée appliqué au récepteur 2; la référence $ désiîne une borne de sortie du récepteur 2 à laquelle app-rait u' signal en bande de base, c'est-àdire un signal qui n'a pas encore été démodull; la rf Eérence 4 désigne une borne de scrtie a laquelle apparaît un signal d'horloge retrouvé produit tar le r-écepteuir 2; la référence 5 désigne À disp 3 sitif de contrôle de qualité de signaux; la référence 6 eiécne une _or e d'entrée pour le signal en bande de base 2 t la r f,:rencc 7 designe une borne d'entrée pour le signal dohorloge retrouvé; la référence 8 désigne une borne de sortie pour des données démodulées; et la référence 9 s -i -;lne ine borne de sortie pour un signal d'impulsions
dterreurs produit pour un pseudo-taux d'erreur.
La eigure 2 est un schéma simplifié d'un xentle d e dispositif courant 5 de contrôle de qualité de o '11 a f:ia ure 29 les références 10 a et 10 b
c.o: ti vne l;- sec:ivemen:t des circuits A et B d'échantillon-
na$j et dc-is ons qui dctecten t a des intervalles d'échan-
tillonnaqe prédéterminé si le signal d'entrée est "'1 " ou '0 ' et L i ia et Ilb désignent respectivement un déphaseur A oc; un d phaseur B qui établissent sélectivement les phases de signaux d'horloge appliquées aux circuits A et B dt chantillonnage et décision pour effectuer les opérations d'échantillonnage Plus particulièrement, le déphaseur A, lia est un déphaseur variable qui peut établir un déphasage voulu En outre, sur la figure 2, la référence 12 a désigne une porte OU-EXCLUSIF qui reçoit aux entrées les signaux de sortie des échantillonneurs A et B. En fonctionnement, le signal en bande de base
est appliqué par la borne d'entrée 6 au circuit A d'échan-
tillonnage et décision 10 a et au circuit B d'échantillonnage et décision 1 Ob Quand le signal n'est pas encore démodulé, il peut être représenté commûne une forme en "oeil" comme le montre la figure 3 Avec la forme en "oeil" de la figure 3, la forme d'ondes de transmission est une forme d'ondes de Nyquist A l'instant to, une amplitude "V' ou " O " est transmise sans interférence entre symobiles par des bits
de données voisins.
Dans le récepteur 2, au même instant, to, le signal en bande de base est échantillonné pour démoduler les données Le circuit A d'échantillonnage et décision 1 Oa effectue complètement la même opération que le récepteur 2 Le déphaseur A, lia a pour fonction de régler la phase du signal d'horloge appliqué à la borne d'entrée, afin
que les instants d'échantillonnage du circuit A d'échantil-
lonnage et décision 1 Oa coïncident avec le point de Nyquist du signal en bande de base Par conséquent, des données démodulées qui sont les mêmes que les données démodulées du
récepteur sont produites à la borne de sortie 8.
Le déphaseur B, llb décale légèrement la phase du signal d'horloge appliqué au circuit B d'échantillonnage et décision 1 Ob Par conséquent, le déphaseur B entraîne que l'échantillonneur B se comporte comme un échantillonneur à décalage qui effectue l'échantillonnage (démodulation) des données à un instant qui est légèrement décalé par
rapport au point de Nyquist La valeur du décalage corres-
pond par exemple à T sur la figure 3 La valeur AT est en général très inférieure à la moitié de la période T des données Par conséquent, les données de sortie du circuit
B d'échantillonnage et décision 10 b sont toujours valides.
Mais étant donné que l'instant d'échantillonnage du circuit B d'échantillonnage et décision 10 b est décalé de AT par rapport au point de Nyquist, le taux d'erreur binaire des données de sortie du circuit B d'échantillonnage et décision 1 Ob est supérieur à celui des données de sortie du circuit A d'échantillonnage et décision 1 Oa Dans ce sens le taux d'erreur binaire du circuit d'échantillonnage et décision
est appelé un pseudo-taux d'erreur.
La porte OU-EXCLUSIF 12 a est prévue pour émettre un signal d'impulsions d'erreur qui indique la différence entre les taux d'erreur binaire des circuits A et B d'échantillonnage et décision La sortie de la porte est au niveau bas quand les données sont-démodulées correctement par les deux circuits d'échantillonnage et décision 1 Oa et 1 Ob et au niveau haut quand l'un des échantillons produit une sortie erronée, par exemple quand les données sont démodulées correctement par le circuit A d'échantillonnage et décision 1 Oa mais sont démodulées de façon erronée par
le circuit B d'échantillonnage et décision 10 b.
Le signal d'impulsions d'erreur pour le pseudo-
taux d'erreur est produit à la borne de sortie 9, comme décrit ci-dessus Le taux d'erreur binaire des données reçues peut être estimé en mesurant la fréquencedu signal d'impulsions d'erreur Autrement dit, même si le contenu des données est inconnu, la qualité du signal reçu peut être contrôlée en mesurant le taux d'erreur binaire de
la manière décrite.
Si le signal d'horloge provenant du récepteur 2 contient une erreur de phase At, l'instant d'échantillonnage du circuit d'échantillonnage et décision 10 a est to + At et le taux d'erreur binaire est augmenté audelà de ce qu'il serait dans le cas d'absence d'erreur de phase dans le signal d'horloge Dans ce cas, l'instant d'échantillonnage
du circuit d'échantillonnage et décision 10 b est to + AT + At.
Ainsi, si T >O et At> O, le pseudo-taux d'erreur est
augmenté et dans le cas o AT > O et At < O, le pseudo-
taux d'erreur est réduit En général, la variation du pseudo-
taux d'erreur avec At est beaucoup plus grande que celle du taux d'erreur binaire avec At comme le montre le graphe de la figure 4 Comme cela ressort de la figure 4, la
relation entre le taux d'erreur binaire et le pseudo-
taux d'erreur varie en fonction de l'erreur de phase a t du signal d'horloge et par conséquent, si le taux d'erreur
binaire du signal reçu est estimé en mesurant le pseudo-
taux d'erreur, le taux d'erreur binaire ainsi estimé
contient une erreur.
Des causes possibles d erreur de phase A t dans le signal d'horloge comprennent: ( 1) Une distorsion de forme d'onde dans le circuit de transmission, ( 2) Une erreur dans le déphaseur A et ( 3) Une variation des conditions d'environnement comme la température ambiante autour du récepteur et du
dispositif de contrôle de qualité de signaux.
Dans le cas ( 1) de distorsion de forme d'ondes dans le circuit de transmission, la relation entre le point de Nyquist du signal reçu et la phase du signal d'horloge est changée par la distorsion de forme d'ondes du signal reçu Par exemple, dans des communications par satellite, une distorsion de forme d'ondes se produit en raison de la non-linéarité de 1 émetteur-récepteur de satellite Si, dans une liaison montante vers le satellite à partir d'une station au sol, le niveau du signal est changé,
par exemple par la présence de pluie, le point de fonction-
nement de 1 'àéetteur-récepteur de satellite est changé et par conséquent, la caractéristique de distorsion du signal de la liaison descendante est changée Ainsi, diverses erreurs de phase se produisent dans le récepteur 2, selon les conditions de la liaison montante qui sont difficiles ou impossibles
à contrôler.
Par contre, les causes ( 2) et ( 3) décrites ci-
dessus concernent le dispositif lui-même Par conséquent, l'influence de ces causes peut être supprimée en effectuant soignausement les réglages de phase et en prenant des
dispositions pour la compensation de la température.
Un objet de l'invention est donc d'éliminer les problèmes précités associés avec un dispositif courant
de contrôle de qualité de signaux.
Selon l'invention, ces résultats ainsi que d'autres sont obtenus grâce à un dispositif de contrôle de qualité de signaux dans lequel le signal d'entrée est soumis à un échantillonnage décalé avec des signaux d'horloge en retard ou en avance, opposés entre eux dans e sens du déphasage, et les signaux de sortie résultant s n cmb Sl de maninre que la précision de la mesure de
taux d'erreur binaire ainsi obtenue soit largement indé-
-endante Se la presence ou de l'absence d'une erreur de
phase dans les signaux d'horloge.
D'autres caractéristiques et avantages de
i'in*vent:3 on apparaîtront au cours de la description qui
-e:iu v-% de plusieurs exemples de réalisation et en se 4 anr aux dessins annexeés sur lesquels C f 2 gure 1 est cun schéma montrant un dj pol ftli -:ontr 81 e de qualité de signaux et un _ {'Ic efst?, e r, La fgure 2 est un schéma simplifié d'un disrositif courant de contrale de qualité de signaux, La figure 3 est un diagramme destiné à expliquer le pi Dcipie de 1-chantillonnage décalé La figure fi est une représentation graphique du p:-eud-taux d'erreur en fonction du taux d'erreur-binaire et en fonti Jcn de l'erreur de phase du signal d'horloge, T La igqure 5 est un schéma simplifié d'un sositif de con-r 81 le de qualité de signaux selon un mode 0 de r ai J ion de l 'inveticon, T fgire 6 est un schéma simplifié d'un autre X Ype d Dsn pseud O-d 1 tecteur d 'erreur selon l 'invention destiné R nn système de téléconmunications QPSK, La figure 7 est un schéma simplifié des éléments esentiels dun dispositif de contrôle de caractéristiques das ieuól le pseudo-détecteur d'erreur de la figure 6 :eu:t être utilisé, La figure 8 est une représentation graphique montrant le pseudo-taux d'erreur en fonction du taux d'erreur binaire, en fonction du décalage de phase d'horloge
d'échantillonnage, à la fois dans la partie de boucle en opposi-
tion de fréquence intermédiaire et la partie de canal non linéaire du dispositif de contrôle caractéristique de la figure 7, et La figure 9 est une représentation graphique montrant le pseudo-taux d'erreur en fonction du taux d'erreur binaire dans les parties de boucle en opposition de fréquence intermédiaire et de canal non linéaire du dispositif de contrôle de la f igure 7, pour le réglage du modulateur-déDdulateur
dans la partie de boucle en opposition de fréquence intermé-
diaire ou la partie de canal non-linéaire.
Un mode préféré de réalisation de l'invention sera maintenant décrit en regard de la figure 5 Le dispositif de contrôle de qualité de signaux de la figure diffère du dispositif courant de la figure 2 en ce qu'il comporte un circuit 10 c d'échantillonnage et décision décalé, un déphaseur 11 c pour déphaser le signal d'horloge appliqué au circuit déchantillonnage et décision 10 c, une porte OU-EXCLUSIF 12 b qui reçoit aux entrées les sorties d'échantillonnage du circuit d'échantillonnage et décision a et du circuit d'échantillonnage et décision 10 c, une porte ou 13 qui reçoit à ses entrées les sorties des deux
portes OU-EXCLUSIF 12 a et 12 b.
Le fonctionnement du circuit de la figure 5 sera maintenant décrit Il sera supposé que la valeur du décalage du circuit B d'échantillonnage et décision 10 b est AT 1 (> 0) et que la valeur du décalage du circuit C d'échantillonnage et décision est àT 2 ("O) Autrement dit, le décalage du circuit d'échantillonnage et décision 10 b est en retard et le décalage du circuit C d'échantillonnage et décision 1 Ob est en avance Des signaux d'impulsions d'erreur correspondant aux pseudo-taux d'erreur résultant de ces deux différents échantillonnages décalés sont émis par les portes OUEXCLUSIF 12 a et 12 b Les deux signaux d'impulsions d'erreur sont appliqués à la porte OU 13 qui
délivre un signal de sortie à la borne de sortie 9.
Dans le dispositif de contrôle de qualité de signaux selon l'invention, conçu de la manière décrite ci-dessus, même si une erreur de déphasage Càt se produit dans le signal d'horloge en raison de la distorsion de forme d'ondes ou autres dans le circuit de transmission,
le décalage d'erreur de déphasage est effectivement supprimé.
Par exemple, s'il se produit une erreur de déphasage At(>O), comme cela apparaît sur le graphe de la figure 4, le pseudo-taux d'erreur de l'échantillonnage décalé en retard est augmenté et la fréquence du signal d'impulsions d'erreur provenant du circuit d'échantillonnage et décision 1 Ob augmente Par contre, le pseudo-taux d'erreur de l'échantillonnage décalé en avance avec un décalage AT (<O) diminue et la fréquence du signal d'impulsions d'erreur provenant du circuit d'échantillonnage et décision 10 c est réduit en conséquence Il en résulte que la fréquence du signal d'impulsions d'erreur produit par la porte OU 13 est pratiquement égale à la fréquence lorsqu'aucun déphasage
n'est produit ( At = 0).
Dans le dispositif de contrôle de qualité de signaux selon l'invention, deux types d'échantillonnage sont effectués Il en résulte que la fréquence finalement obtenue du signal d'impulsions d'erreur est environ double de celle d'un dispositif conventionnel Par conséquent, la précision du taux d'erreur binaire estimé à partir du pseudo-taux d'erreur mesurée dans une période prédéterminée
est élevée comparativement à celle d'un dispositif courant.
Avec le dispositif conventionnel de la Fig 2, de manière à faire coïncider la phase du signal d'horloge avec le point de Nyquist du signal reçu, il est nécessaire, dans la mise en marche initiale, de régler le déphaseur de phase lla pour minimiser le taux d'erreur binaire des
données démodulées à la borne de sortie 8.
Par contre, dans le dispositif selon l'invention, si les deux signaux de données décalés sont égaux en valeurs absolues (t T et àT) et si la forme d'ondes reçue est symétrique près du point de Nyquist, l'instant d'échantillonnage de l'échantillonneur 10 a peut coïncider avec le point de Nyquist en réglant le déphaseur A, lia de manière que la fréquence des impulsions d'erreur corresponde au pseudo-taux d'erreur à sa valeur minimale Ainsi, dans le dispositif selon l'invention, il n'est pas toujours nécessaire de mesurer le taux d'erreur binaire à la borne de sortie 8 Par conséquent dans le dispositif selon l'invention, la mise en route initiale peut se faire plus facilement avec
un dispositif courant.
Dans le mode de réalisation décrit ci-dessus, des signaux d'impulsions d'erreur correspondant à deux types de pseudo-taux d'erreur, pour un échantillonnage décalé en avance, un échantillonnage décalé en retard,
sont appliqués à la porte OU Mais des signaux d'impul-
sions d'erreur peuvent être aplliquées à deux bornes de sortie, o les signaux d'impulsions d'erreur émis peuvent être soumis à une conversion NRZ/RZ (sans retour à zéro/
à retour à zéro).
Comme cela ressort de la description ci-dessus,
selon l'invention, le signal d'entrée est soumis à un
échantillonnage décalé avec des signaux d'horloge en -
retard et en avance et les résultats sont combinés pour produire un signal d'impulsions d'erreur qui donne le pseudo-taux d'erreur Par conséquent, le taux d'erreur binaire estimé ainsi obtenu est extrêmement précis et il
est indépendant de l'erreur de phase du signal d'horloge.
La figure 6 illustre un autre exemple d'un détecteur de pseudo-taux d'erreur selon l'invention Dans le système de télécommunications à multiplexage en division temporelle INTELSAT, deux signaux de bandes de base P et Q
sont transmis après avoir été soumis à une modulation QPSK.
Le mode de réalisation de la figure 6 est orienté sur ce cas Dans ce dispositif, un échantillonnage décalé est
effectué quatre fois pour chaque symbole de données.
Les ré'sultats d'échantillonnage sont comparés avec les résultats d'échantillonnage obtenus au point de Nyquist à la porte OU-EXCLUSIF et sont finalement combinés à la porte OU qui émet un pseudo-taux d'impulsions d'erreur. Dans le mode de réalisation de la figure 6, des éléments de retard ayant des temps de retard de AT et 2 LT sont introduits après les circuits d'échantillonnage et décision correspondant respectivement aux circuits 10 a et 10 b de la figure 5 La fonction de ces éléments de -e Lardd est d'éliminer la distorsion provoquée par les ii:fúrences Sais les instants d'échantillonnage parmi les trois circuits d'échantillonnage En outre, si A T est siffisa mmï ent petit, les erreurs dues à une distorsion sont r 4 duites et peuvent être négligées et par conséquent, iss l,l:ents de retard peuvent être supprimés comme selon
figure 5.
Dans le système de Téléco xmunications INTELSAT vit esse de tansmi ss'on es: 120 832 Mobits/s o Sur la base de cette valeur, se décalage AT est choisi à 2,1 nanosecogainde 3 caesu Lon-dan-Ve avec la différence de phase
C,/r 8 du S inal d 9 horloge.
La disposition d'un système de contr 1 ôle de c%rac: -ris'-q:ues ese représentée sur la figure 7 Le $y;kme de '-a cgure 7 utilise un convertisseur etun tube ode: urocpessivss 'à 1,7 Gilz pour la simulation du canal r iî néiïriare d*u De liaison par satellite Le point de fonc%:ioaneim s:nc di tube a ondes progressives dans le st- re dô,-s)ai est choisi pour correspondre aux caraco _l M:ûrit iques i -u tube à ondes progressives dans INTELSAT V. Dans le canal non-linéaire, la forme d'ondes du sigral, reeu est déformée Par conséquent, pour obtenir ï.a meilleur taux d'erreur binaire avec un démodulateur,
la phase du porteur retrouvé et celle d'un signal d'hor-
loge retrouve doit être réglée de manière à compenser le sianal de distortion dans le canal non linéaire Mais l'essai de caractéristiques est effectué à la fois quand le démodulateur a été reréglé (ou réajusté) et quand il n'a pas été reréglé (ou réajusté) et ainsi, bien
que l'effet de la non-linéarité du circuit de trans-
mission soit détecté, l'effet de l'erreur de phase dans le porteur retrouvé et le signal d'horloge
retrouvé est également détecté.
Tout d'abord, l'efficacité du dispositif dans lequel l'échantillonnage décalé en avance et l'échantillonnage décalé en retard sont combinés sera décrite La figure 8 montre les caractéristiques de pseudo-taux d'erreur en fonction du taux d'erreur binaire selon différents procédés d'échantillonnage
décalé dans la boucle en opposition de fréquence inter-
médiaire et du canal non-linéaire, avec le démodula-
teur réglé sur la boucle en opposition de fréquence intermédiaire utilisé Comme cela ressort de la figure 8, le taux d'erreur binaire actuel est 1 x 10-6 dans le canal non-linéaire, le taux d'erreur binaire estimé pour le procédé d'échantillonnage décalé en avance est -7 2,2 x 10 Si le procédé d'échantillonnage décalé en retard est utilisé, le taux d'erreur binaire estimé
est 2,2 x 10 6 Quand les deux procédés d'échantillon-
nage décalé sont utilisés en combinaison, la caracté-
ristique de pseudo-taux d'erreur en fonction du taux d'erreur binaire dans le cas de la boucle en opposition en fréquence intermédiaire est pratiquement égale à celle dans le cas du canal non linéaire Cela veut dire que l'utilisation du procédé d'échantillonnage décalé selon l'invention permet d'estimer le taux d'erreur binaire avec une haute précision dans le canal
non linéaire.
La figure 9 montre les caractéristiques de pseudo-taux d'erreur en fonction du taux d'erreur binaire obtenu quand le démodulateur a été réglé dans le canal non-linéaire ou lorsqu'il n'y a pas été réglé Comme cela ressort de la figure 9, dans les deux cas, quand le taux d'erreur binaire actuel est supérieur à 1 x 10-6, l'erreur relative du taux d'erreur estimé est 30 % ou
moins et quand le taux d'erreur binaire actuel est supé-
rieur a 1 x 10 8, l'erreur relative du taux d'erreur estimé est 51 % ou moins Ce résultat indique que le
détecteur de pseudo-erreur selon l'invention peut esti-
mer exactement le taux d'erreur binaire dans le canal non linéaire et qu'il est pratiquement insensible à l'erreur de phase du porteur retrouvé et celle du
signal d'horloge retrouvé.
La description ci-dessus concerne l'essai
de caractéristiques pour trouver les effets de non-
linéarité du circuit de transmission En outre, les essais de caractéristiques suivants ont été effectués ( 1) Fluctuation du pseudotaux d'erreur dans le cas o la longueur de créneaux de mesure par trame de modulation en division temporelle est environ 1 000 symboles; ( 2) L'effet de l'ambiguité de phase de l'onde porteuse retrouvée; ( 3) L'effet de la variation de niveau de signal reçu;
( 4) L'effet de la variation du point de fonc-
tionnement du tube à ondes progressives.
Les résultats de ces essais de caractéristiques
ont été satisfaisants et il a été confirmé que la détec-
tion de pseudo-erreur décrite ci-dessus est efficace pour
estimer exactement le taux d'erreur binaire dans un sys-
tème de télécommunications à modulation en division temporelle L'invention s'avère donc efficace avec les
circuits actuels.
2535136.

Claims (7)

REVENDICATIONS
1 Dispositif de contrôle de qualité de
signaux du type comprenant un premier dispositif d'échan-
tillonnage ( 1 Oa) destiné à échantillonner un signal
d'entrée avec un premier signal d'horloge, un second dispo-
sitif d'échantillonnage ( 10 b) destiné à échantillonner ledit signal d'entrée avec le second signal d'horloge, un circuit d'horloge (lia, 11 b) destiné à produire un premier et un second signal d'horloge ayant des phases différentes et un dispositif de combinaison ( 12 a) destiné à combiner les
sorties dudit premier et dudit second dispositifs d'échan-
tillonnage pour obtenir un signal d'erreur, dispositif caractérisé en ce qu'il comporte en outre un troisième dispositif d'échantillonnage ( 10 c) destiné à échantillonner ledit signal d'entrée selon un troisième signal d'horloge, ledit circuit d'horloge ( 11 c) produisant ledit troisième signal d'horloge avec un déphasage par rapport audit
premier et audit second signal d'horloge et ledit dispo-
sitif de combinaison ( 12 b, 13) combinant toutes les sorties dudit premier, dudit second et dudit troisième dispositifs
d'échantillonnage pour obtenir ledit signal d'erreur.
2 Dispositif selon la revendication 1, carac-
térisé en ce que les phases dudit second et dudit troisième signal d'horloge soient décalées dans des sens opposés
par rapport audit premier signal d'horloge.
3 Dispositif selon la revendication 2, carac-
térisé en ce que la valeur absolue du déphasage entre ledit premier et ledit second signal d'horloge est le même que celui entre ledit premier et ledit troisième signal d'horloge.
4 Dispositif selon la revendication 1, carac-
térisé en ce que ledit dispositif de combinaison comporte une première porte OU-EXCLUSIF ( 12 a) destinée à combiner les
sorties dudit premier et dudit second dispositifs d'échan-
tillonnage, une seconde porte OU-EXCLUSIF ( 12 b) destinée à recevoir et à combiner les sorties dudit premier et dudit troisième dispositifs d'échantillonnage, une porte OU ( 13) qui reçoit et qui combine les sorties de la première
et de la seconde portes OU-EXCLUSIF.
, Dispositif selon la revendication 3, carac- téris 6 en ce que ledit dispositif de combinaison comporte une première porte OU-EXCLUSIF ( 12 a) destinée à combiner les sorties dudit premier et dudit second dispositifs 1 'échantillonnagev une seconde porte OU-EXCLUSIF ( 12 b) destinée à recevoir et à combiner les sorties dudit premier Ci et durlit Troisième dispositifs d'échantillonnage, une porte ou ( 13) qui reçoit et qui combine les sorties de la première
et de la seconde portes OU=EXCLUSIF.
o Dispositif selon la revendication 3, carac-
terisç enî ce qu'il comporte en outre un dispositif à retard pour letarder les sorties des deux premiers dudit e';I:ers luli St F second et dudit troisième dispositifs d;)-hantililonngae pour aligner les phases des sorties du
premier, Kôu second et du troisième dispositifs d'échan-
til lonnage
2 N a 7 ? Dispositif selon la revendication 6, carac-
tériú en Ce que ledit dispositif à retard comporte un premier circuit à retard pour retarder la sortie dudit premi er d ispositif d'échantillonhage d'une première valeur prédetermin e et un second dispositif à retard pour retarder 2 la sortie dudit second dispositif d'échantillonnage d'une
seconde valeur préd terminée.
3 Dispositif selon la revendication 7, carac-
térisé *n ce que ladite première valeur prédéterminée Y res rd Aà la valeur totale du déphasage entre ledit r m l et 'edit troisième signal d'horloge et ladite seconde -a:ieu-r r Déterminêe correspond à la valeur totale du d.::biasage entre ledit second et ledit troisieme signal
d 1 'orloge.
9 Appareil de contrôle de la qualité d'un signal cotposite cr'iportant au moins un premier et un second signal de canal, appareil caractérisé en ce qu'il comporte une première et une seconde parties de traitement de signaux qui reçoivent chacune l'un dudit premier et dudit second signaux de canal comme signal d'entrée et comprenant chacune un premier dispositif d'échantillonnage pour échantillonner un signal d'entrée avec un premier signal d'horloge, un second dispositif d'échantillonnage pour échantillonner ledit signal d'entrée avec un second signal d'horloge, un troisième dispositif d'échantillonnage pour échantillonner ledit signal d'entrée avec un troisième signal d'horloge et un circuit d'horloge pour produire ledit premier, ledit second et ledit troisième signaux d'horloge avec des phases différentes, ledit appareil comportant en outre un dispositif de combinaison pour
combiner les sorties dudit premier audit troisième dispo-
sitifs d'échantillonnage des parties de traitement afin
d'obtenir un signal d'erreur.
FR838316700A 1982-10-21 1983-10-20 Dispositif de controle de qualite de signaux Expired - Lifetime FR2535136B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57185259A JPS5974756A (ja) 1982-10-21 1982-10-21 信号品質監視装置

Publications (2)

Publication Number Publication Date
FR2535136A1 true FR2535136A1 (fr) 1984-04-27
FR2535136B1 FR2535136B1 (fr) 1992-11-27

Family

ID=16167686

Family Applications (1)

Application Number Title Priority Date Filing Date
FR838316700A Expired - Lifetime FR2535136B1 (fr) 1982-10-21 1983-10-20 Dispositif de controle de qualite de signaux

Country Status (4)

Country Link
US (1) US4580263A (fr)
JP (1) JPS5974756A (fr)
FR (1) FR2535136B1 (fr)
GB (1) GB2132458B (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0163196A2 (fr) * 1984-06-01 1985-12-04 Fujitsu Limited Circuit de contrôle de signaux à niveaux multiples
FR2633138A1 (fr) * 1988-06-21 1989-12-22 Telediffusion Fse Procede et dispositif d'evaluation de la marge de securite d'un signal video numerique

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4019536A1 (de) * 1990-06-19 1992-01-02 Siemens Ag Schaltung zur digitalen datenuebertragung
US5220581A (en) * 1991-03-28 1993-06-15 International Business Machines Corporation Digital data link performance monitor
US5418789A (en) * 1992-10-14 1995-05-23 International Business Machines Corporation Fast communication link bit error rate estimator
JPH06251096A (ja) * 1993-02-24 1994-09-09 Nec Ic Microcomput Syst Ltd タイミング検証回路
DE4326277A1 (de) * 1993-08-05 1995-02-09 Sel Alcatel Ag Verfahren und Schaltungsanordnung zur Detektion der Bitfehlerrate in einem digitalen optischen Empfänger
US5490148A (en) * 1993-12-15 1996-02-06 Motorola, Inc. Bit error rate estimator
JP3221401B2 (ja) * 1998-06-15 2001-10-22 日本電気株式会社 光信号監視方法及び装置
US6222877B1 (en) * 1999-07-14 2001-04-24 Luxn, Inc. Method for performance monitoring of data transparent communication links
US7173551B2 (en) * 2000-12-21 2007-02-06 Quellan, Inc. Increasing data throughput in optical fiber transmission systems
US7307569B2 (en) * 2001-03-29 2007-12-11 Quellan, Inc. Increasing data throughput in optical fiber transmission systems
US7149256B2 (en) 2001-03-29 2006-12-12 Quellan, Inc. Multilevel pulse position modulation for efficient fiber optic communication
WO2002082694A1 (fr) * 2001-04-04 2002-10-17 Quellan, Inc. Procede et systeme permettant de decoder des signaux multiniveau
US20030030873A1 (en) * 2001-05-09 2003-02-13 Quellan, Inc. High-speed adjustable multilevel light modulation
JP3856101B2 (ja) 2001-09-03 2006-12-13 日本電気株式会社 受信波形整形機能を有する光受信装置
AU2003211094A1 (en) * 2002-02-15 2003-09-09 Quellan, Inc. Multi-level signal clock recovery technique
AU2003223687A1 (en) * 2002-04-23 2003-11-10 Quellan, Inc. Combined ask/dpsk modulation system
JP2004013681A (ja) * 2002-06-10 2004-01-15 Bosu & K Consulting Kk 名刺情報管理システム
AU2003256569A1 (en) 2002-07-15 2004-02-02 Quellan, Inc. Adaptive noise filtering and equalization
AU2003287628A1 (en) * 2002-11-12 2004-06-03 Quellan, Inc. High-speed analog-to-digital conversion with improved robustness to timing uncertainty
US20040190661A1 (en) * 2003-03-26 2004-09-30 Quellan, Inc. Method and system for equalizing communication signals
DE112004001455B4 (de) * 2003-08-07 2020-04-23 Intersil Americas LLC Verfahren und System zum Löschen von Übersprechen
US7804760B2 (en) * 2003-08-07 2010-09-28 Quellan, Inc. Method and system for signal emulation
US7123676B2 (en) * 2003-11-17 2006-10-17 Quellan, Inc. Method and system for antenna interference cancellation
US7616700B2 (en) * 2003-12-22 2009-11-10 Quellan, Inc. Method and system for slicing a communication signal
US7210856B2 (en) * 2004-03-02 2007-05-01 Welldynamics, Inc. Distributed temperature sensing in deep water subsea tree completions
US7725079B2 (en) * 2004-12-14 2010-05-25 Quellan, Inc. Method and system for automatic control in an interference cancellation device
US7522883B2 (en) * 2004-12-14 2009-04-21 Quellan, Inc. Method and system for reducing signal interference
KR101372361B1 (ko) * 2006-04-26 2014-03-12 인터실 아메리카스 엘엘씨 통신 채널로부터 복사성 방출을 감소시키기 위한 방법 및 시스템

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3404232A (en) * 1964-12-01 1968-10-01 Bell Telephone Labor Inc Stabilized pulse regenerator
US4327356A (en) * 1979-06-19 1982-04-27 Gilliland John D Arrangement for monitoring the performance of a digital transmission system
GB2099663A (en) * 1981-05-29 1982-12-08 Western Electric Co Method and apparatus for signal-eye tracking in digital transmission systems

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1404512A (fr) * 1964-05-08 1965-07-02 Cit Alcatel Récepteurs de télégraphie
IT1041378B (it) * 1975-06-10 1980-01-10 Cselt Centro Studi Lab Telecom Dispositivo per il rilevamento della qualita di trasmissione nei ricevitori di segnali numerici
FR2377729A1 (fr) * 1977-01-14 1978-08-11 Thomson Csf Dispositif de decodage de signaux numeriques, et systeme comportant un tel dispositif
JPS53120310A (en) * 1977-03-30 1978-10-20 Hitachi Ltd Reception system for start-stop signal
JPS54152802A (en) * 1978-05-23 1979-12-01 Fujitsu Ltd Error rate supervisory system
JPS55145461A (en) * 1979-04-27 1980-11-13 Nec Corp Digital signal/noise ratio monitoring device
DE3012400C2 (de) * 1980-03-29 1986-03-06 ANT Nachrichtentechnik GmbH, 7150 Backnang Verfahren zur Überwachung der Bitfehlerrate
US4375099A (en) * 1980-04-08 1983-02-22 Harris Corporation Link performance indicator with alternate data sampling and error indication generation
DE3036612A1 (de) * 1980-09-29 1982-05-13 Siemens AG, 1000 Berlin und 8000 München Verfahren zur erkennung von digitalinformation bei einer digitalen informationsuebertragung, insbesondere informationsuebertragung in mobilfunk-kommunikationssystemen

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3404232A (en) * 1964-12-01 1968-10-01 Bell Telephone Labor Inc Stabilized pulse regenerator
US4327356A (en) * 1979-06-19 1982-04-27 Gilliland John D Arrangement for monitoring the performance of a digital transmission system
GB2099663A (en) * 1981-05-29 1982-12-08 Western Electric Co Method and apparatus for signal-eye tracking in digital transmission systems

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0163196A2 (fr) * 1984-06-01 1985-12-04 Fujitsu Limited Circuit de contrôle de signaux à niveaux multiples
EP0163196A3 (en) * 1984-06-01 1989-03-22 Fujitsu Limited Multi-state signal monitor circuit
FR2633138A1 (fr) * 1988-06-21 1989-12-22 Telediffusion Fse Procede et dispositif d'evaluation de la marge de securite d'un signal video numerique
EP0350361A1 (fr) * 1988-06-21 1990-01-10 Etablissement Public Télédiffusion de France Dispositif d'évaluation de la marge de tolérance d'un signal vidéo numérique

Also Published As

Publication number Publication date
JPH0133064B2 (fr) 1989-07-11
FR2535136B1 (fr) 1992-11-27
JPS5974756A (ja) 1984-04-27
GB8328225D0 (en) 1983-11-23
US4580263A (en) 1986-04-01
GB2132458A (en) 1984-07-04
GB2132458B (en) 1986-03-12

Similar Documents

Publication Publication Date Title
FR2535136A1 (fr) Dispositif de controle de qualite de signaux
EP0125722B1 (fr) Circuit d&#39;égalisation adaptative et de démodulation conjointes
US8184992B2 (en) Optical field receiver and optical transmission system
US7684712B1 (en) Non-linear equalizer in a coherent optical receiver
US5195106A (en) Method for channel adaptive detecting/equalize
US4862483A (en) Channel estimation and detection for digital communication systems
CA2164433A1 (fr) Paquet de signalisation pour systeme de communication avec reference modulee suivant une loi fonction du temps
EP1185000A1 (fr) Dispositif de réception pour unité de radiocommunication mobile mettant en oeuvre un estimateur de vitesse
EP0352159B1 (fr) Procédé et dispositif de démodulation de signaux à enveloppe constante et phase continue modulés angulairement par un train de symboles binaires, tolérant les dérives de fréquence
CA2206946A1 (fr) Systeme de detection de la presence d&#39;une onde porteuse d&#39;un signal numerique et recepteur comprenant un tel systeme
EP0711049A1 (fr) Procédé de détection de symboles de référence pour récepteur de données numériques
EP0441732B1 (fr) Récepteur de données numériques à entrelacement temps-fréquence, à fenêtre temporelle de Nyquist
EP0376250A1 (fr) Dispositif d&#39;égalisation auto-adaptative pour installation de démodulation différentiellement cohérente
FR2503498A1 (fr) Emetteur pour signaux a modulation angulaire
EP0820157B1 (fr) Procédé de démodulation différentielle numérique
EP0599722A1 (fr) Dispositif de récupération du rythme baud dans un récepteur pour modem
EP1113634A1 (fr) Méthode d&#39;estimation d&#39;un canal de transmission
FR2786965A1 (fr) Procede de recuperation de porteuse de signal
US7274715B2 (en) Method and apparatus for automatic delay compensation in space diversity radio transmissions
US6563894B1 (en) Method and apparatus for acquiring and tracking the sampling phase of a signal
CA2057942C (fr) Systeme recepteur pour le traitement de signaux recus sur des voies de diversite
EP0329049B1 (fr) Procédé d&#39;asservissement de l&#39;instant de régénération dans une transmission numérique utilisant une modulation de porteuse selon deux axes en quadrature et dispositif de mise en oeuvre de ce procédé
WO2021250723A1 (fr) Dispositif de réception optique et procédé de réception optique
CN102111207A (zh) 高速相移键控(dpsk)光信号的分集探测-联合判决方法和系统
FR2573596A1 (fr) Procede et dispositif de transmission d&#39;information numerique par deplacement differentiel de frequence