FR2520910A1 - Dispositif a memoire video - Google Patents

Dispositif a memoire video Download PDF

Info

Publication number
FR2520910A1
FR2520910A1 FR8301691A FR8301691A FR2520910A1 FR 2520910 A1 FR2520910 A1 FR 2520910A1 FR 8301691 A FR8301691 A FR 8301691A FR 8301691 A FR8301691 A FR 8301691A FR 2520910 A1 FR2520910 A1 FR 2520910A1
Authority
FR
France
Prior art keywords
signal
analog
video
input
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8301691A
Other languages
English (en)
Other versions
FR2520910B1 (fr
Inventor
Akira Hirota
Hiroyuki Miyahara
Yoshiteru Kosaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP57016649A external-priority patent/JPS58134524A/ja
Priority claimed from JP57016647A external-priority patent/JPS58134581A/ja
Priority claimed from JP57016650A external-priority patent/JPS58134579A/ja
Priority claimed from JP57016648A external-priority patent/JPS58134587A/ja
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Publication of FR2520910A1 publication Critical patent/FR2520910A1/fr
Application granted granted Critical
Publication of FR2520910B1 publication Critical patent/FR2520910B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/893Time-base error compensation using an analogue memory, e.g. a CCD shift register, the delay of which is controlled by a voltage controlled oscillator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

LE DISPOSITIF A MEMOIRE VIDEO COMPREND UNE PARTIE DE MEMOIRE ANALOGIQUE 11, 31 DANS LAQUELLE DES ELEMENTS DE MEMOIRE SONT DISPOSES SELON UNE FORME MATRICIELLE EN DELIMITANT PLUSIEURS RANGEES ET PLUSIEURS COLONNES AFIN D'EMMAGANISER UN SIGNAL VIDEO ANALOGIQUE D'ENTREE. UN CIRCUIT D'ENTREE 12 APPLIQUE UN SIGNAL ANALOGIQUE D'ENTREE A LA PARTIE DE MEMOIRE ANALOGIQUE ET AMENE CELLE-CI A EMMAGASINER LE SIGNAL VIDEO ANALOGIQUE D'ENTREE. UN CIRCUIT DE SORTIE 13 PERMET D'OBTENIR UN SIGNAL VIDEO ANALOGIQUE RETARDE D'UNE DUREE PREDETERMINEE DEPUIS LA PARTIE MEMOIRE ANALOGIQUE.

Description

La présente invention concerne, de manière générale, des dispositifs à
mémoire vidéo et elle se rapporte, plus
particulièrement, à un dispositif à mémoire vidéo compre-
nant des semiconducteurs afin d'emmagasiner ou de mémori-
ser une trame ou une image d'un signal vidéo Un disposi- tif à retard est, par exemple, un dispositif permettant d'emmagasiner de manière temporaire un signal et de lire et produire le signal emmagasiné après une certaine période de temps prédéterminée; un dispositif capteur d'images à
semiconducteur est un dispositif dans lequel un signal sou-
mis à une conversion photoélectrique est emmagasiné de
manière temporaire, le signal emmagasiné étant successive-
ment lu Le dispositif dont il est question dans la pré-
sente invention en tant que dispositif à mémoire vidéo
comprend, en conséquence, également de tels dispositifs.
En général, les informations vidéo en termes de pério-
des d'image d'un signal vidéo sont extrêmement semblables, et la corrélation parmi les images est très élevée Par ailleurs, il n'existe presque aucune corrélation parmi les images par rapport au bruit inclus à l'intérieur du signal vidéo Ainsi, si l'on fait la moyenne du signal
vidéo en termes de période d'image, l'énergie de la compo-
sante du signal de l'information vidéo change à peine alors que seule l'énergie de la composante de bruit diminue, une suppression de bruit étant en conséquence effectuée Un circuit de suppression de bruit permettant d'effectuer une telle suppression de bruit est conçu pour effectuer une soustraction entre le signal vidéo et un signal obtenu en retardant d'une image le signal vidéo, et en effectuant ensuite une soustraction entre le résultat obtenu et le signal vidéo Dans un tel type de circuit de suppression de bruit, il est ainsi nécessaire d'utiliser un dispositif
à retard d'une image.
Le circuit de suppression de bruit de type habituel est conçu en tant que filtre récursif comprenant un circuit
à retard d'une image Dans un tel circuit de type habi-
tuel, il est nécessaire de prévoir un convertisseur ana-
logique-numérique (A/N) pour convertir le signal vidéo
d'entrée qui est un signal analogique en un signal numé-
rique et un convertisseur numérique-analogique N/A per- mettant de convertir le signal numérique de sortie en un signal analogique En outre, le circuit à retard d'une
image est alors constitué par une mémoire d'image permet-
tant d'enregistrer une image du signal numérique obtenu
à partir du convertisseur A/N.
Par exemple, lors de la conversion d'un signal vidéo
présentant une fréquence de trame de 60 Hz par le conver-
tisseur A/N avec une fréquence d'échantillonnage de 4 f sc (dans lequel f est une fréquence de sous-porteuse de chrominance et est, par exemple, égale à 3,579545 M Hz)
pour donner un signal numérique avec un nombre de quanti-
fication de huit bits, et lorsque l'on enregistre un tel
signal converti dans la mémoire d'image, le nombre d'élé-
mente d'information ou bits nécessaires dans la mémoire
dtimage devient le nombre excessivement important ci-après.
4 x 3,579545 x 8 x 1/30 = 3,818 M bits
Ainsi, si une telle mémoire d'image est constituée à par-
tir d'une mémoire vive (RAM) de 64 Kbits, il devient né-
cessaire d'utiliser soixante de ces mémoires En consé-
quence, le circuit à retard de type habituel nécessite un très grand nombre de mémoires vives; le prix du circuit
devient élevé et la taille du circuit devient importante.
En outre, du fait que le convertisseur A/N et le conver-
tisseur N/A sont d'un prix élevé, le coût du circuit de suppression de bruit devient alors élevés de plus la taille
du circuit de suppression de bruit devient importante.
Par ailleurs, on connalt des éléments à retard de 1 H qui permettent de retarder le signal vidéo d'une période
de balayage horizontal ( 1 H) par l'utilisation de dispo-
sitifs à couplage de charge Il est ainsi possible de concevoir un dispositif à retard permettant de retarder
d'une trame le signal vidéo en reliant en série 525 élé-
ments à retard de 1 H de ce type Cependant, les éléments à retard de 1 H comprennent N (N est un nombre entier) étages de dispositif à couplage de charge et, quand les charges sous forme de signaux sont transférées en série à travers les 525 éléments à retard de 1 H, le nombre de
transferts devient égal à 525 N, qui est un nombre exces-
sivement important En outre, du fait que le rendement de
transfert n'est pas de 100 %, le signal subit une atté-
nuation pendant ce très grand nombre de transferts Il résulte de ce qui précède que le rapport signal sur bruit du signal finalement obtenu après le retard d'une image est excessivement dégradé et ne peut pas être utilisé en
pratique Les dispositifs à retard présentant une réalisa-
tion du type ci-dessus ne peuvent donc pas être utilisés
en pratique.
Récemment et accompagné par le rapide développement du domaine de la technologie des semiconducteurs, il s'est produit un développement actif des dispositifs capteurs
d'images à semiconducteurs qui n'utilisent pas de fais-
ceaux électroniques Par rapport au dispositif capteur
d'images utilisant un tube de prise de vues, le disposi-
tif capteur d'images à semiconducteur est de dimension
plus faible et de poids plus léger De plus, la consomma-
tion d'énergie électrique est faible du fait que la tension requise est basse En outre, le dispositif capteur d'images à semiconducteur présente un avantage supplémentaire en ce
qu'un tel dispositif est résistant aux chocs et aux vibra-
tions, la durée de vie de ce dispositif est longue ce qui assure une fiabilité élevée, et il n'est aucunement besoin de prévoir un organe de renfort Cependant, au cours du stade de fabrication du dispositif capteur d'images à
semiconducteur, des parties de capteur d'images de qua-
lité inférieure sont facilement réalisées et le rendement pose un problème certain Il existe ainsi un inconvénient en ce que le colt de fabrication d'un dispositif capteur d'images semiconducteur du type ci- dessus est élevé. De manière connue, lorsqu'une partie de capteur d'images est de qualité inférieure, un tel dispositif cap teur d'images de qualité inférieure ne pouvait pas être utilisé en tant que dispositif capteur d'images et il était détruit en tant que produit inutilisable Cependaet, si de tels produits de qualité inférieure peuvent être
utilisés pour d'autres réalisations que celles pour les-
quelles de tels produits de qualité inférieure sont effec-
tivement utilisés, les frais de fabrication du dispositif capteur dimages à semiconducteur peuvent alors être réduits.
Par ailleurs, des caméras à capteur d'images incorpo-
rées dans des appareils d'enregistrement et de reproduc-
tion ont été mises en oeuvre et, dans de telles caméras, on exige de plus en plus des dimensions réduites, une
construction simple et un prix de revient peu élevé.
La présente invention a ainsi pour objet t
un dispositif à mémoire vidéo qui est particulière-
ment nouveau et utile et dans lequel les exigences indi-
quées ci-dessus ont été satisfaites; un dispositif à mémoire vidéo capable d'emmagasiner
correctement une image ou une trame d'une vue sans provo-
quer une atténuation du signal; dans le dispositif confor-
me à la présente invention, le signal est transféré en
série de manière horizontale seulement à une partie d'en-
trée et une partie de sortie, par exemple, et le signal est transféré en parallèle de manière verticale entre la
partie d'entrée et la partie de sortie; le nombre de trans-
ferts du signal est ainsi faible et il ne se produit pres-
que aucune atténuation du signal; en outre, dans le 1 - S dispositif de la présente invention, l'information vidéo est enregistrée telle qu'elle sous la forme d'un signal
analogique; il est ainsi inutile de prévoir des conver-
tisseurs A/N et N/A comme dans les dispositifs de type habituel, de sorte que l'on peut réduire à la fois le prix et les dimensions du dispositif; un dispositif à mémoire vidéo approprié pour être utilisé en tant que circuit à retard d'une image employé dans un circuit de suppression de bruit en utilisant une corrélation entre les images du signal vidéo; conformément au dispositif de la présente invention, il est possible de fabriquer le circuit de suppression de bruit avec une
réalisation simple et de faible colt, du fait des carac-
téristiques décrites précédemment; un dispositif à mémoire vidéo pouvant être utilisé en tant que dispositif capteur d'images à semiconducteur; lorsque le dispositif à mémoire vidéo n'est pas utilisé en tant que dispositif capteur d'images à semiconducteur, ou dans le cas o le dispositif à mémoire vidéo ne peut pas être utilisé en tant que dispositif capteur d'images à semiconducteur du fait d'une partie de capteur dtimages d'une qualité inférieure, le dispositif est utilisé en tant que dispositif à mémoire vidéo;
un dispositif à mémoire vidéo capable d'être sélec-
tivement commuté afin d'effectuer une opération en tant
que dispositif à retard et une opération en tant que dis-
positif capteur d'imagea à semiconducteur; dans la présente invention, le dispositif à mémoire vidéo est utilisé en tant que dispositif capteur d'images à semiconducteur pendant un mode d'enregistrement, et il est employé en
tant que dispositif à retard pendant un mode de reproduc-
tion; le dispositif selon la présente invention est parti-
culièrement efficace lorsqu'il est appliqué à une caméra
à capteur d'images incorporée dans un appareil d'enregis-
trement et/ou de reproduction; selon le dispositif de la présente invention, il n'est pas nécessaire de prévoir
séparément le dispositif capteur d'images à semiconduc-
teur et le dispositif à retard d'une image pour le cir-
cuit de suppression de bruit dans la caméra à capteur d'i-
mages ci-dessus et, pour cette raison, la réalisation de la caméra à capteur d'images peut être simplifiée et les
frais de réalisation de la caméra peuvent être réduits.
Diverses autres caractéristiques de l'invention res-
sortent d'ailleurs de la description détaillée qui suit.
Des formes de réalisation de l'objet de l'invention sont représentées, à titre d'exemples non limitatifsau
dessin annexé.
La fig 1 est un schéma synoptique d'une première for-
me de réalisation d'un dispositif à mémoire vidéo conforme à la présente invention et utilisé en tant que dispositif
à retard d'une image.
La fig 2 est un schéma partiel d'une forme de réali-
sation de cellules du dispositif à mémoire vidéo illustré
à la fig 1.
Les fig 3 A et 3 B sont des graphiques illustrant res-
pectivement la forme d'onde d'une période de balayage ho-
rizontal d'un signal vidéo composite et d'une forme d'onde
d'un signal échantillonné et transféré.
Les fig 4 A et 4 B sont des graphiques illustrant res-
pectivement une forme d'onde d'une période d'image d'un signal vidéo composite et une forme d'onde d'un signal
échantillonné et transféré.
La fig 5 est un schéma synoptique d'un second mode de réalisation du dispositif à mémoire vidéo conforme à la présente invention qui est sélectivement commuté et utilisé afin d'effectuer une opération en tant que dispositif à retard d'une image et une opération en tant que dispositif
capteur d'images à semiconducteur.
La fig 6 est un schéma partiel illustrant une forme de réalisation des cellules du dispositif A mémoire vidéo
illustré à la fig 5.
La fig 7 est un schéma synoptique d'une forme de réalisation d'un circuit de suppression de bruit utilisant le dispositif à retard d'une image illustré à la fig 1 La fig 8 est un schéma synoptique d'une forme de réalisation d'une caméra à capteur d'images appliquée au dispositif illustré à la fig 5 et qui est incorporé à un appareil d'enregistrement et/ou de reproduction, ou coopère
avec un tel appareil.
On décrit tout d'abord une forme de réalisation d'un
dispositif à mémoire vidéo conforme à la présente inven-
tion en se référant à la fig 1 dans laquelle le disposi-
tif à mémoire vidéo est utilisé en tant que dispositif à retard d'une image Un dispositif à mémoire vidéo 10 comprend une partie de transfert vertical Il utilisée en
tant que corps principal du dispositif à mémoire, un re-
gistre à décalage d'entrée 12 d'un type à entrée série et sortie parallèle ainsi qu'un registre à décalage de sortie 13 d'un type entrée parallèle et sortie série La partie de transfert vertical 11 comporte m x N cellules selon m rangées et N colonnes (m et N sont des nombres entiers) ,
et N rangées de parties de transfert vertical sont indi-
quées par T à Tn à la fig 1 Dans une forme de réalisa-
tion qui sera décrite ci-après en liaison avec la fig 2 * m rangées correspondent à 450 rangées (R 2 à R 451) et n
colonnes correspondent à 408 colonnes (Ci à C 408).
Un signal vidéo composite appliqué à une borne d'en-
trée 14 est amené au registre à décalage d'entrée 12, et il est également amené à un circuit 16 de séparation du signal de synchronisation se trouvant à l'intérieur d'une boucle à verrouillage de phase (PLL) référencée 15 Un signal de synchronisation composite séparé du signal vidéo composite dans le circuit 16 de séparation de signal de
synchronisation est appliqué à un multi-vibrateur mono-
stable 17 dans lequel des impulsions d'égalisation sont éliminées, et'le signal de synchronisation composite qui est séparé est converti en une impulsion présentant une période de balayage horizontal L'impulsion de sortie du multivibrateur monostable 17, ayant la période de balayage horizontal, est appliquée à un comparateur de phase 18 dans lequel la phase de l'impulsion de sortie est comparée
à la phase d'un signal provenant d'un diviseur de fré-
quence dans le rapport de 1/N (N est un nombre entier)
référencé 21 et qui présente une fréquence égale à la fré-
quence de balayage horizontal Une tension d'erreur de phase sortant du comparateur de phase 18 est appliquée à
un filtre passe-bas 19 dans lequel est éliminé une compo-
sante de fréquence indésirable Une sortie du filtre passe-bas 19 est appliquée à un oscillateur commandé par tension (OCT) référencé 20 en tant que tension de commande de la fréquence des oscillations de l'OCT 20 La fréquence centrale des oscillations de sortie de l'OCT 20 est égale à 4 fse (dans laquelle f 1 c est la fréquence de sous porte*se de chrominance et est égale A 3,579545 M Hz dans le système
NTSC) Les oscillations de sortie de l'OCT 20 sont appli-
quées à un diviseur de fréquence dans le rapport 1/N réf 4-
rencé 21, et la fréquence est divisée dans le rapport 1/N pour donner la fréquence de baiayage horizontal, puis
elles sont appliquées au comparateur de phase 18 Une bou-
cle formée par une séquence provenant du comparateur de phase 18 cidessus et atteignant à nouveau le comparateur de phase 18 par l'intermédiaire du filtre passe-bas 19, de l'OCT 20 et du diviseur de fréquence dans le rapport
1/N référencé 21 agit pour réduire à zéro l'erreur de pha-
se de sortie du comparateur de phase 18 I 1 résulte de ce qui précède que le signal de fréquence des oscillations de sortie de l'OCT 20 est en synchronisme de phase avec le signal de synchronisation horizontale du signal vidéo composite d'entrée En conséquence, si le signal vidéo composite d'entrée est un signal reproduit à partir d'un appareil d'enregistrement et de reproduction et comprend un élément de fluctuation de base de temps, le signal de sortie de l'OCT 20 comprendra également la même composante
de fluctuation de base de temps.
Le signal de sortie de l'OCT 20 est également appli- qué & un générateur d'impulsions d'horloge référencé 22 et à un circuit de traitement référencé 23 Le générateur d'impulsions d'horloge 22 forme une impulsion d'horloge pour le transfert horizontal et une impulsion d'horloge pour le transfert vertical, et cela en réponse au signal de sortie de l'OCT 20 L'impulsion d'horloge pour le
transfert horizontal ainsi formée par le générateur d'im-
pulsion& d'horloge 22 est obtenue sur une borne de sortie
22 a, et elle est appliquée au registre à décalage d'en-
trée 12 et au registre à décalage de sortie 13 Par ail-
leurs, l'impulsion d'horloge pour le transfert vertical ainsi créé par le générateur d'impulsions d'horloge 22 est
obtenue sur une borne de sortie 22 b, et elle est appli-
quée à la partie de transfert vertical 11.
Une forme de réalisation des cellules du dispositif à mémoire 10 est illustrée à la fig 2 Dans la forme de
réalisation représentée, le dispositif à mémoire 10 com-
prend 408 cellules Cl à C 408 pour une colonne dans la direction horizontale (X) et 452 cellules RI à R 452 pour une rangée dans la direction verticale (Y) Les cellules sont ainsi disposées bidimensionnellement selon une forme
matricielle de 452 rangées par 408 colonnes Les 408 cel-
lules de la première rangée RI constituent le registre à décalage d'entrée 12 La seconde rangée R 2 jusqu'à la
451 ème rangée R 451 comprennent respectivement 408 cellu-
les et forment la partie de transfert vertical 11 La 452 ème rangée R 452 qui est la dernière rangée comprend également 408 cellules et constitue le registre à décalage de sortie 13 Les cellules ci-dessus sont constituées par des-dispositifs à couplage de charge Dans le registre à décalage d'entrée 12, la cellule de la première colonne Cl reçoit, sur sa face d'entrée et en série, le signal
vidéo sous la forme d'un signal analogique Dans le re-
gistre à décalage de sortie 13, la cellule de la 408 ème colonne C 408 produit en série le signal retardé sur sa
face de sortie.
On suppose maintenant que le signal vidéo composite appliqué à la borne d'entrée 14 est un signal présentant, par exemple, une période de balayage horizontal dont la forme d'onde est illustrée à la fig 3 A et une période de balayage vertical dont la forme d'onde est illustrée à la
fig 4 A A la fig 3 A, HS désigne le signal de synchroni-
sation horizontale, CB désigne le signal de salve de cou-
leur, T Hv désigne la période d'information vidéo, T Hb désigne la période d'effacement horizontal, et 1 H désigne %ne période de balayage horizontal A la fig 4 A, T Vv désigne la période d'information vidéo à l'intérieur d'une période de balayage iertical ( 1 V), et T Vb désigne la période d'effacement vertical Le registre d'entrée 12 échantillonne successivement le signal vidéo d'entrée par l'impulsion d'horloge pour le transfert horizontal obtenue à partir du générateur d'impulsions d'horloge 22, et il transfère les signaux échantillonnés depuis la cellule C 1 jusqu'aux cellules C 2, C 3,, C 408 Si les signaux échantillonnés sont désignés par 51, 52,, 5407 et S 408 comme illustré à la fig 3 B selon l'ordre d'échantillonnage, les signaux sont successivement transférés de manière horizontale à l'intérieur de la période d'information vidéo T Hv par l'impulsion d'horloge pour le transfert horizontal dans cet ordre L'impulsion d'horloge pour le transfert horizontal n'est pas formée pendant la période d'effacement horizontal T Hb, et les signaux ne sont pas davantage transférés de manière horizontale et ils sont respectivement maintenus à l'intérieur des 408 cellules du registre à décalage d'entrée 12 Dans un tel état, le signal Si est emmagasiné et maintenu dans les cellules de la colonne C 408, le signal 52 est emmagasiné et maintenu dans les cellules de la colonne C 407,, le signal S 407 est emmagasiné et maintenu dans les cellules de la colonne C 2, et le signal S 408 est emmagasiné et maintenu dans les cellules de la colonne Ci, le transfert de la première période de balayage horizontal donnée 1 H étant achevé
dans cet état.
L'impulsion d'horloge pour le transfert vertical est
formée par le générateur d'impulsions d'horloge 22 pen-
dant la période d'effacement horizontal T Hb ci-dessus et les charges électriques de signaux 51 à S 408 zaintenues à l'intérieur de chacune des cellules constituant la rangée
Ri du registre à décalage d'entrée 21 sont transmises si-
multanément de manière verticale vers chacune des 408 cellules correspondantes de la rangée R 2 comme indiqué par
des flèches à la fig 2.
De manière analogue, pendant la période de balayage
horizontal suivante, les signaux échantillonnés sont suc-
cessivement transférés de manière horizontale dans les
408 cellules du registre à décalage d'entrée 12 à l'inté-
rieur de la période d'information vidéo T Hv Ensuite,
pendant la période d'effacement horizontal T Hb, les char-
ges électriques maintenues à l'intérieur des 408 cellules de la rangée R 2 sont simultanément transférées de manière verticale vers chacune des 408 cellules correspondantes de la rangée R 3 par l'impulsion d'horloge pour le transfert vertical En même temps, le transfert horizontal est achevé
par rapport aux 408 cellules du registre à décalage d'en-
trée 12, et les charges électriques maintenues dans cha-
cune des cellules de la rangée Ri sont simultanément trans-
férées de manière verticale vers chacune des 408 cellules
correspondantes de la rangée R 2.
Ensuite, des opérations analogues sont successivement effectuées de manière répétée, et les charges électriques
de chaque rangée sont successivement transférées de ma-
nière'verticale vers des rangées successives à l'intérieur de la période d'effacement horizontal T Hb avec une période
de LH Finalement, les charges électriques sont transfé-
rées de manière verticale vers la rangée R 452 à partir de la rangée R 451 Des signaux H 1, H 2,, H 450 et
H 451 en terme de la période d'information vidéo à l'in-
térieur d'une période de balayage horizontal donnée illus-
trée à la fig 3 B sont en conséquence successivement emma-
gasinés et maintenus à l'intérieur de chacune des cellu-
les des rangées R 452, R 451,, R 2 et R 1 Chacun des
signaux Si à S 408 du signal Hl transféré de manière ver-
ticale vers chacune des cellules de la rangée R 452, cons-
tituant le registre à décalage de sortie 13, sont trans-
férée successivement de manière horizontale par l'impulsion d'horloge pour le transfert horizontal obtenu à partir
du générateur d'impulsions d'horloge 22, et ils sont ob-
tenus successivement en série De manière analogue ensuite,
les signaux H 2, H 3, sont transférés de manière verti-
cale vers la rangée R 452 constituant le registre à déca-
lage de sortie 13, et les signaux 51 à 5408 des signaux
H 2, H 3, sont successivement obtenus en série de ma-
nière horizontale Le transfert vertical décrit ci-dessus est effectué pendant la période d'information vidéo T Vv de chacune des
périodes de balayage vertical, et n'est pas effectué pen-
dant la période d'effacement vertical T Vb.
Le temps nécessaire à partir du moment o le signal H 1 ci-dessus est appliqué au registre à décalage d'entrée 12 Jusqu'au moment o le signal est obtenu à partir du registre à décalage de sortie 13 est sensiblement égal & une période d'image ( 1 F) comme illustré à la fig 4 A
(c'est-à-dire, deux périodes de trames ou 1/30 seconde).
En conséquence, le signal vidéo appliqué au registre à décalage d'entrée 12 est retardé d'une pariode d'timage dans le dispositif & mémoire 10, et il est alors obtenu
à partir du registre A décalage de sortie 13.
Si la fréquence des impulsions d'horloge pour le transfert horizontal est supposé-être égale par exemple à 7,16 M Hz, la période d'information vidéo T Hv et la pé- riode d'effacement horizontal T Hb illustrées à la fig 3 A
deviennent telles qu'indiqué ci-après du fait qu'une pé-
riode de balayage horizontal est égale à 63,5),sec.
T Hv = 408 x l 1/( 7,16 x 106) = 56,98 ox 10-6 (sec) T Hb = 63,5 56,98 = 6,52 ( "sec) En outre, du fait qu'une période de balayage vertical est égale à 16,6 msec, la période d'information vidéo T Vv et la période d'effacement vertical T Vb illustrée à la
fig 4 A deviennent comme ci-après.
T Vv = 226 x 63,5 = 14,35 (msec) T Vb = X 6,6 14,35 = 2,31 (msec) ,
Le signal vidéo retardé d'une période d'image et obte-
nu à partir du registre à décalage de sortie 13 est appli-
qué au circuit de traitement 23 Du fait que le signal de synchronisation horizontal le signal de salve de couleur,
le signal de synchronisation verticale, l'impulsion d'éga-
lisation et les signaux analogues ne sont pas emmagasinés dans le dispositif à mémoire 10, ces signaux ne sont pas inclus à l'intérieur du signal de sortie du registre à décalage de sortie 13 Ainsi, le signal de synchronisation
horizontale, le signal de synchronisation verticale, l'im-
pulsion d'égalisation, le signal de salve de couleur et
les signaux analogues formés A partir du signal des oscil-
lations de sortie de l'OCT 20 sont a Joutés au signal vidéo retardé sortant du registre à décalage de sortie 13 au nivea du circuit de traitement 23 Le signal de sortie du circuit de traitement 23 est, en conséquence, obtenu sous la forme d'un signal vidéo couleur composite retardé
d'une période d'image sur une borne de sortie 24.
Comme cela est précédemment décrit, le signal de sor-
tie de l'OCT 20 comprend une composante de fluctuation de base de temps correspondant à la composante de fluctuation de base de temps à l'intérieur du signal vidéo composite
d'entrée, l'impulsion d'horloge sortant du générateur d'im-
pulsions d'horloge 22 comprenant également une composante de fluctuation de base de temps Le signal d'entrée est ainsi retardé à l'intérieur du dispositif à mémoire 10 de telle manière'que le signal vidéo obtenu ne comprend plus
de composante de fluctuation de base de temps.
Lorsque le dispositif à mémoire 10 doit être utilisé en tant que circuit à retard d'une trame ( 1/60 sec), la
fréquence de l'impulsion d'horloge pour le transfert ver-
* tical et qui est formée par le générateur d'impulsions d'horloge 22 est réglée à une valeur supérieure à celle de la fréquence utilisée dans le cas décrit ci-dessus En outre, le signal d'entrée est transféré à l'intérieur de
la période d'information vidéo T Vv, et il provient du re-
gistre à décalage de sortie 13.
Conformément au dispositif de la présente invention, le signal vidéo composite d'entrée est appliqué tel quel au dispositif sous la forme d'un signal analogique, et il
est produit & partir de ce dernier après avoir été retardé. 11 ntest donc aucunement nécessaire d'utiliser des conver-
tisseurs A/N et N/A, de sorte que les dimensions du dispo-
sitif à' retard peuvent être réduites et que le dispositif peut &tre fabriqué à faible prix En outre, bien que les
signaux soient transférés en série à l'intérieur des re-
gistres à décalage d'entrée et de sortie 12 et 13, les signaux sont transférés en parallèle à l'intérieur de la partie de transfert vertical 11 et entre la partie de transfert vertical 11 et les registres à décalage d'entrée
et de sortie 12 et 13.
Il résulte de ce qui précède que le nombre de trans-
ferts est faible et que la dégradation introduite dans le signal est excessivement faible, ce qui permet d'obtenir un très bon retard du signal. On décrit maintenant une seconde forme de réalisation du dispositif & mémoire selon la présente invention en se référant aux fig 5 et 6 Aux fig 5 et 6, les éléments qui sont les mêmes que les éléments correspondants des fig 1 et 2 sont désignés par les mêmes références et ne
sont pas décrits en détail dans ce qui suit.
Comme illustré A la fig 5, un dispositif à mémoire
comprend le registre à décalage d'entrée 12, le regis-
tre à décalage de sortie 13 et un corps principal de dis-
positif à mémoire 31 dans lequel des parties de capteur
d'images Pl, P 2,, Pn et des parties de transfert verti-
cal Tl, T 2,, Tn sont alternativement disposées.
Une forme de réalisation des cellules du dispositif
à mémoire 30 est illustrée à la fig 6 Dans la réalisa-
tion illustrée à la fig 6, les parties de capteur d'images et les parties de transfert vertical à l'intérieur du corps principal de dispositif à mémoire 31 comprennent chacune 450 x 408 cellules selon 450 rangées et 408 colonnes Les
parties de capteur d'images Pl à P 408 comprennent respec-
tivement 408 éléments de conversion photoélectrique PE 1, PE 2,, PE 408 pour chacune des rangées depuis la seconde rangée R 2 Jusqu'à la 451 ème rangée R 451 En conséquence, 408 éléments de conversion photoélectrique pour une rangée
dans la direction horizontale (X) et 450 éléments de conver-
sion photoélectrique pour une colonne dans la direction verticale (YI, qui constitue des éléments d'images, sont disposés sous une forme matricielle De la même façon, 408 cellules pour une rangée dans la direction horizontale
et 450 cellules pour une colonne dans la direction verti-
cale sont respectivement disposées sous une forme matricielle
par rapport aux parties de transfert vertical T 1 à Tn.
:-,
Le registre à décalage d'entrée 12 constitué par la pre-
mière rangée Rl et le registre à décalage de sortie 13 constitué par la dernière rangée R 452 comprennent chacun 408 cellules comme dans le précédent mode de réalisation. A la fig 5, les oscillations-de sortie présentant >r la fréquence 4 fc de 'OCT 20 à l'intérieur du PLL 15 oc sont envoyées au diviseur de fréquence dans le rapport 1/N référencé 21, et sont également appliquées au contact
-' 10 b d'un commnutateur 33 Les oscillations de sortie présen-
tant la fréquence 4 f d'un oscillateur à cristal 32 sont '- sc appliquées au contact a du commutateur 33 Un contact mobile du commutateur 33 est commuté et relié au contact a ou b, et le signal présentant la fréquence 4 fsc qui se
traverse le commutateur 33 est envoyé au générateur d'im-
pulsion d'horloge 22 et au circuit de traitement 23 Un commutateur ouvertfermé 34 est prévu dans le trajet du système à travers lequel l'impulsion d'horloge pour le transfert horizontal obtenue sur la borne de sortie 22 a
du générateur d'impulsion d'horloge 22 passe avant d'at-
-: teindte le registre à décalage d'entrée 12.
- On décrit maintenant le cas o le dispositif à mémoire est utilisé en tant qu'étléments capteurs d'images à
semiconducteur Dans un tel cas, le contact mobile du com-
-5125 mutateur 33 est commuté et relié au contact a, le commuta-
teur 34 étant ouvert Les oscillations de sortie présen-
tant la fréquence 4 fc obtenues à partir de ltoscillateur
à cristal 32 sont ainsi appliquges au générateur d'impul-
sion d'horloge 22 par l'intermédiaire du commutateur 33,
et le générateur d'impulsion d'horloge 22 forme l'impul-
: -sion d'horloge pour le transfert horizontal sur la borne de sortie 22 a et l'impulsion d'horloge pour le transfert
vertical sur la borne de sortie 22 b Du fait que le oommu-
tateur 34 est ouvert, l'impulsion d'horloge pour le trans-
-l 35 fert horizontal n'est pas appliquée au registre à décalage u:. -
d'entrée 12 mais est seulement appliqué au registre à dé-
calage de sortie 13 L'impulsion d'horloge pour le trans-
fert vertical est appliquée à la partie de transfert ver-
tical à l'intérieur du corps principal de dispositif à mémoire 31. Lorsque le corps principal de dispositif à mémoire 31 reçoit de la lumière à partir d'un objet non représenté, les parties de capteur d'Jmages Pl à P 408 effectuent une conversion photoélectrique Les charges électriques ainsi
obtenues sous la forme de signaux par la conversion photo-
électrique sont transférées respectivement vers des par-
ties de transfert vertical adjacentes TI à T 408 à partir dese parties de capteur d'image Pl à P 408 comme indiqué par des flèches interrompues à la fig 6, du fait d'une
impulsion d'horloge obtenue à partir du générateur d'impul-
sion d'horloge 22, Ensuite, les charges électriques sous forme de signaux de chacune des rangées R 2 à R 451 des
parties de transfert vertical Tl à T 408 sont successive-
ment transférées de manière verticale en termes de chaque
rangée, du fait de l'impulsion d'horloge pour le trans-
fert vertical obtenue à partir du générateur d'impulsions d'horloge 22 Les charges électriques sous forme de signaux transférés vers le registre à décalage de sortie 13 sont transféréesde manière horizontale du fait de l'impulsion d'horloge pour le transfert horizontal obtenue à partir
du générateur d'impulsion d'horloge 22, et elles sont ob-
tenues sous la forme d'un signal vidéo à partir des cellu-
les de la 408 ème colonne qui constitue la face de sortie.
La conversion photoélectrique ci-dessus ainsi que le transfert des charges électriques sous la forme de signaux
vers les parties de transfert vertical à partir des par-
ties de capteur d'image ont lieu au cours de la période d'effacement vertical du signal vidéo composite En outre, le transfert vertical des charges électriques sous forme de signaux dans les parties de transfert vertical ont lieu
au cours de la période d'effacement horizontal En consé-
quence, le signal vidéo obtenu à partir du registre à dé-
calage de sortie 13 n'existe que pendant la période d'in-
formation vidéo du signal vidéo composite Les signaux de synchronisation verticale et horizontale, le signal de salve de couleur, l'impulsion d'égalisation et les signaux analogues sont ajoutées au signal vidéo de sortie ainsi obtenus au niveau du circuit de traitement 23, et un signal vidéo composite obtenu par le capteur d'image est produit
sur la borne de sortie 24 Si le registre à décalage d'en-
trée 12 n'est pas actionné pour faire fonctionner le dis-
positif à mémoire 30 en tant qu'élément capteur d'images à semiconducteur, le fonctionnement du dispositif à mémoire
:30 est le même qu'un élément capteur d'image à semiconduc-
teur de type habituel.
Lorsque le dispositif à mémoire 30 doit être utilisé
en tant que dispositif à retard, le contact mobile du com-
mutateur 33 est alors'commuté et relié au contact a et le
commutateur 34 est fermé Un signal vidéo composite repro-
duit et provenant d'un appareil d'enregistrement et de re-
production est appliqué à la borne 14 et envoyé au circuit
de séparation de signaux de synchronisation 16 à l'inté-
rieur du PLL 15 et à la borne d'entrée du registre à déca-
lage 12 *à l'intérieur du dispositif à mémoire 30 comme
dans le premier mode de réalisation décrit précédemment.
Les oscillations de sortie de I'OCT 20 sont appliquées au générateur d'impulsion d'horloge 22 par l'intermédiaire du commutateur 33 L'impulsion d'horloge pour le transfert
horizontal forméeà partir du générateur d'impulsion d'hor-
loge 22 est envoyéedirectement au registre à décalage de
sortie 13 et envoyéeégalement au registre à décalage d'en-
trée 12 par l'intermédiaire du commutateur 34 L'impulsion d'horloge pour le transfert vertical formée à partir du générateur d'impulsion d'horloge 22 est appliquée aux parties de transfert vertical Dans cet état, le générateur d'impulsion d'horloge 22 ne forme pas d'impulsion de porte pour le transfert des charges électriques sous forme de signaux vers les parties de transfert verticales TI à
T 408 & partir de parties de capteurs d'image Pl à P 408.
Il est souhaitable d'empêcher que la lumière parvienne sur les parties de capteur d'image afin d'empocher une fuite des charges électriques sous forme de signaux vers les parties de transfert vertical à partir des parties de capteur d'image Dans le présent mode de réalisation, on emp 8 che la fuite en réduisant l'ouverture du diaphragme
d'tin système optique non représenté.
Comme dans le premier mode de réalisation décrit pré-
cédemment, le signal vidéo d'entrée est transféré en série vers chaque cellule du registre à décalage d'entrée 12, transféré en parallèle de manière verticale par les parties de transfert vertical du corps principal de dispositif à mémoire 31, et il est obtenu de manière série à partir du registre à décalage de sortie 13 Il résulte de ce qui précède que l'on obtient sur une borne de sortie 24 un
signal vidéo composite retardé d'une période d'image.
On décrit maintenant en se référant à la fig 7 une forme de réalisation d'un circuit de suppression de bruit qui utilise le dispositif à mémoire illustré à la fig 1 en tant que dispositif à retard d'une image Un dispositif à retard d'une image référencé 40 et illustré à la fig 7 comprend le dispositif à mémoire 10 représenté à la fig l, le PLL 15, le générateur d'impulsion d'horloge 22 ainsi que le circuit de traitement 23 Le circuit de suppression de bruit illustré à la fig 7 présente uneréalisation qui
est sensiblement la même que celle du circuit de suppres-
sion de bruit de type habituel formé par le filtre récur-
sif Cependant, le circuit de suppression de bruit illus-
tré à la fig 7 diffère du circuit de suppression de bruit de type habituel en ce que, conformément au présent mode de réalisation, le signal vidéo composite est retardé tel quel sous la forme du signal analogique au niveau du dispositif à retard d'une image référencée 40 sans être
soumis à des conversions A/N et N/A.
Un signal vidéo composite de système standard qui est reproduit à partir d'un support d'enregistrement est appliqué à une borne d'entrée 42, et il est envoyé vers des circuitsde soustraction 43 et 46 Le signal vidéo composite d'entrée est soustrait, au niveau du circuit de
soustraction 46 d'un signal obtenu à partir d'un multipli-
cateur de coefficient 45 qui est décrit plus loin Le signal de sortie du circuit de soustraction 46 est obtenu sur une borne de sortie 47 et il est également envoyé à une borne d'entrée 14 du dispositif à retard d'une image référencée 40 Le signal appliqué à la borne d'entrée 14 -du dispositif 40 est retardé d'une période d'image comme décrit précédemment en liaison avec la fig 1 Ainsi, un signal retardé d'une image est obtenu sur la borne de sortie 24 et il est envoyé vers un inverseur de signal de chrominance référencé 41 Si le signal vidéo composite reproduit est un signal vidéo du système NTSC, la phase do la sous-porteuse de chrominance du signal porteur de chrominance diffère de 180 pour chaque image L'inverseur 41 est, en conséquence, un circuit qui utilise un circuit à retard de l R, un filtre à bande passante de 3,58 M Hz et
les organes analogues pour harmoniser la phase de la sous-
porteuse de chrominance dans les images.
Un signal retardé d'une période d'image, c'est-à-dire d'une période de 525 H, au niveau du dispositif à retard d'une image 40 et harmonisé en ce qui concerne la phase de la sous-porteuse de chrominance avec la phase du signal vidéo composite d'entrée provenant de la borne d'entrée 42 au niveau de l'inverseur 41 et retardé par 524 H et 526 H, est envoyé au circuit de soustraction 43 Le signal ainsi
envoyé au circuit de soustraction 43 est soustrait du si-
gnal vidéo composite d'entrée provenant de la borne d'entrée 42 Une composante du signal de différence parmi des images, qui est obtenue par la soustraction entre le signal vidéo composite d'entrée provenant du circuit de soustraction 43 et du signal vidéo composite retardé d'une image, comprend une composante de bruit ne présentant au-
cune corrélation dans les images et une composante de dif-
férence de signal vidéo correspondant au changement dans
la composante du signal d'information vidéo dans les ima-
ges Le signal de sortie du circuit de soustraction 43 est
envoyé au multiplicateur de coefficient 45 par l'intermé-
diaire d'un circuit de correction de mouvement 44 qui est décrit plus loin La composante de signal de différence envoyée au multiplicateur de coefficient 45 est multipliée par le coefficient k, o k est inférieur à un La valeur
de la pondération en termes de temps, c'est-à-dire la ca-
ractéristique d'amélioration du rapport signal sur bruit,
change selon la valeur du coefficient k.
Le signal de sortie du multiplicateur de coefficient est envoyé au circuit de soustraction 46 dans lequel le signal qui lui est appliqué est soustrait du signal vidéo composite d'entrée provenant de la borne d'entrée 42 Selon
la soustraction effectuée au niveau du circuit de soustrac-
tion 46, la composante de bruit à l'intérieur du signal
vidéo composite d'entrée est annulée et supprimée Le si-
gnal vidéo composite de sortie qui ne présente plus de com-
posante de bruit est obtenu sur la borne de sortie 47, et
il est envoyé au dispositif à retard d'une image référen-
cée 40.
Le rapport de suppression de bruit du circuit de sup-
pression de bruit illustré à la fig 7 est égal à %'(l-k)/(l+k) En conséquence, si la valeur du coefficient k est importante, la pondération du signal vidéo en termes de temps peut être effectuée de manière suffisante et le rapport de suppression de bruit devient faible, c'est-àdire que le facteur d'amélioration du rapport signal sur bruit devient important Si le signal vidéo composite d'entrée
comprend une information d'arrêt sur image, on peut obte-
nir un facteur d'amélioration suffisamment élevé du rap-
port signal sur bruit par un simple réglage du coefficient k à une forte valeur Cependant, si le signal vidéo compo-
site d'entrée comprend des informations d'image en mou-
vement, une hystérésis de l'image précédente apparait dans l'image reproduite, car le coefficient k est réglé à une
forte valeur, et l'image reproduite devient trouble.
En conséquence, afin de réduire l'hystérésis ci-des-
sus, on prévoit le circuit de correction de mouvement réfé-
rencé 44 illustré à la fig 7 afin de commander de manière variable la valeur du coefficient k du multiplicateur de coefficient 45 La composante de bruit à l'intérieur de la composante du signal de différence décrite précédemment est ainsi obtenue de manière générale dans l'arrêt sur
image, et l'amplitude de la composante de bruit est faible.
Par ailleurs, la composante de différence de signal vidéo à l'intérieur de la composante de signal de différence est obtenue dans la partie d'image en mouvement, et l'amplitude
de la composante de différence de signal vidéo est impor-
tante Le circuit 44 de correction de mouvement détecte ainsi l'amplitude de la composante du signal de différence et règle le coefficient k à une forte valeur pour pondérer
suffisamment le signal vidéo en termes de temps et aug-
menter le facteur d'amélioration du rapport signal sur bruit D'autre part, lorsque l'amplitude de la composante
du signal de différence est importante, c'est-à-dire lors-
que l'on détecte que le signal vidéo a changé, le circuit de correction de mouvement 44 règle le coefficient k à zéro ou à une faible valeur de sorte que le changement dans le signal d'entrée apparatt tel quel à la sortie Ainsi, en commandant de manière variable la valeur du coefficient k au niveau du circuit de correction de mouvement 44,
l'action d'amélioration du rapport signal sur bruit -
est supprimée pour la partie en mouvement de l'image afin de réduire la formation de flou provoquée par le mouvement
dans l'image.
On décrit maintenant en se référant à la fig 8, une forme de réalisation dans laquelle le dispositif à mémoire
illustré à la fig 5 est appliqué à un dispositif de cap-
teur de prise de vues et à un appareil d'enregistrement et/ou de reproduction de signaux vidéo qui coopère avec le dispositif capteur de prise de vues Un capteur de prise de vues à semiconducteur et à retard d'une image référencé est utilisé en tant que dispositif capteur de prise de
vues à semiconducteur et de dispositif à retard d'une ima-
ge, et il comprend le dispositif à mémoire 30, le PLL 15,
l'oscillateur à cristal 32, le générateur d'impulsion d'hor-
loge 22 et le circuit de traitement 23 illustré à la fig 5.
La borne de sortie 24 du dispositif 50 est reliée au con-
tact mobile d'un commutateur 51 qui est relié à un contact a pendant un mode d'enregistrement et est relié à un
contact b pendant un mode de reproduction.
Tout d'abord, pendant le mode d'enregistrement, le contact mobile du commutateur 33 illustré à la fig 5 est relié au contact a et le commutateur 34 est ouvert comme décrit précédemment, le contact mobile du commutateur 51 illustré à la fig 8 étant relié au contact a Dans ce mode, le dispositif à mémoire 30 fonctionne en tant que dispositif capteur de prise de vues à semiconducteur comme décrit précédemment en liaison avec la fig 5, ut le signal vidéo composite obtenu par la partie de prise',de vues au niveau du dispositif 50 et qui est produit sur la borne de sortie 24 est envoyé vers un pré-amplificateur 52 par
l'intermédiaire du commutateur 51 Le signal vidéo compo-
site est amplifié à un niveau prédéterminé par le pré-
amplificateur 25, et il est ensuite envoyé vers un circuit 53 d'échantillonnage et de maintien et à un circuit 54 à retard de l H.
Des filtres verts sont prévus sous une forme quin-
concée par rapport aux 408 x 450 éléments de conversion photoélectrique de la partie de capteur de prise de vues Pl à P 408 du corps principal de dispositif à mémoire 31 illustré à la fig 6 Des filtres rouges et bleus sont pré- vus par rapport aux éléments de conversion photoélectriques
restants du corps principal de dispositif à mémoire 31.
Un signal vidéo composite de sortie du pré-amplificateur
52 comprend ainsi des signaux rouges et bleus obtenus al-
te;nativement pour chaque 1 H et un signal basse fréquence d'un signal vert Le circuit 53 d'échantillonnage et de maintien et le circuit 54 à retard de 1 H constituent une partie de circuit qui augmente le signal supprimé de 1 H
par un signal du l H précédent par rapport aux signaux rou-
ges et bleus ci-dessus, et produit le signal basse fré-
quence du signal vert après échantillonnage et maintien par rapport au signal vert Comme cela est bien connu, le signal correspondant à l'élément d'image vert peut être échantillonné alternativement à partir du signal basse fréquence du signal vert et du signal basse fréquence du
signal vert qui est retardé par 1 H, afin d'obtenir un si-
gnal vert présentant une large bande de fréquence Dans un tel cas, le signal basse fréquence du signal vert est soustrait du signal à larges bandes de fréquence du signal vert afin d'obtenir un signal haute fréquence du signal
vert, le signal haute fréquence du signal vert étant utili-
sé à la place de la composante haute fréquence du signal
de luminance.
Le signal rouge R, la composante basse fréquence G du signal vert et le signal bleu B obtenus à partir du circuit 53 d'échantillonnage et de maintien sont chacun modulés par impulsion et codage Ainsi, les porteuses des signaux provenant du circuit 53 d'échantillonnage et de maintien sont éliminées par des filtres passe-bas 55, 56 et 57 Les signaux de sortie des filtres 55, 56 et 57 sont i envoyés respectivement vers un circuit de traitement 58 dans lequel sont effectués, sur le signal, des traitements tels qu'un calage du noir optique, une compensation de gamma et un écretage de blanc Trois signaux de couleur primaire obtenus à partir du circuit de traitement de si-
gnaux 58 sont appliqués à un circuit matriciel 59 et con-
vertis pour donner un signal de luminance Y et des signaux de différence de couleur (R Y) et (B Y) Les signaux de sortie du circuit matriciel 59 sont chacun envoyés vers un codeur 60 et transformés en un signal vidéo couleur de système standard, pour être produits sur une borne de sortie 61 Un tel signal vidéo couleur de système standard provenant de la borne de sortie 61 est amené à traverser un circuit d'enregistrement, non représenté, du circuit d'enregistrement et/ou de reproduction et transformé dans
un format pré-déterminé de signal afin d'être, par exem-
ple, enregistré sur une bande magnétique par une tète rotative. Ensuite, au cours du mode de reproduction, le contact mobile du commutateur 33 illustré à la fig 5 est relié au
contact b et le commutateur 34 est fermé comme décrit pré-
cédemment, le contact mobile du commutateur 51 illustré à la fig 8 étant relié au contact b Au cours d'un tel mode de reproduction, le dispositif à mémoire 30 fonctionne en tant que dispositif à retard d'une image comme décrit
précédemment en liaison avec la fig 5 En outre, le dis-
positif 50 agit pour retarder le signal envoyé à la borne d'entrée 14 à partir du circuit de soustraction 46 par une
période d'une image.
* 30 Le signal vidéo composite reproduit à partir d'un support d'enregistrement tel qu'une bande magnétique par une tête magnétique rotative 62 est amené à traverser un pré-amplificateur 63, et il est envoyé à un circuit 64 de traitement du signal de luminance et à un circuit 65 de traitement de signal couleur Le signal de luminance et la composante du signal couleur du signal vidéo composite sont ainsi respectivement ramenés au signal de luminance et à la composante du signal couleur du système standard au niveau des circuits de traitement 64 et 65, pour être ensuite mélangés dans un dispositif mélangeur 66 Le signal vidéo composite de sortie du dispositif mélangeur 66 est amplifié dans un amplificateur vidéo 67 et envoyé vers les circuits de soustraction 43 et 46 d'un circuit de suppression de bruit 68 présentant la même réalisation
que le circuit de suppression de bruit illustré à la fig 7.
Le signal de sortie du circuit de soustraction 46 est retardé d'une période d'une image par le dispositif 50, et le signal ainsi retardé obtenu sur la borne de sortie
24 est envoyé vers un amplificateur tampon 69 par l'inter-
médiaire du commutateur 51 Le signal de sortie de l'ampli-
ficateur tampon 69 est amené à traverser un filtre passe-
bas 70 dans lequel est éliminée la composante de fréquence indésirable, il est alors envoyé vers l'ihverseur 41 Le
signal de sortie de l'inverseur 41 est envoyé vers le cir-
cuit de soustraction 43 comme décrit précédemment en liai-
son avec la fig 7 En outre, le signal de sortie du cir-
cuit de soustraction 43 est amené à traverser le circuit de correction de mouvement 44 et le multiplicateur de
coefficient 45, pour être envoyé vers le circuit de sous-
traction 46 Il résulte de ce qui précède que l'on obtient
sur la borne de sortie 47 un signal vidéo couleur compo-
site reproduit et dont le bruit a été supprimé.
Les semiconducteurs se trouvant dans le dispositif à
mémoire de chacune des formes de réalisation décrites pré-
cédemment ne sont pas limités à des dispositifs à couplage
de charges connues dans la technique en tant que disposi-
tif CCD ou ncharge-cpupled devices", et on peut utiliser d'autres éléments de transfert de charges tels que des dispositifs connus dans la technique en tant que dispositif BBD ou "bucket-brigade-devices" En outre, les éléments de transfert de charges n'ont pas besoin de transférer les charges électriques de manière successive comme dans le cas des dispositifs de couplage de charges et l'on peut utiliser à la place de ceux-ci des éléments tels qu'un élément semiconducteur à métal-oxydesemiconducteur connu dans la technique sous le nom de MOS et qui emmagasine
avec accès direct pour ensuite lire l'information enre-
gistrée.
L'invention n'est pas limitée aux exemples de réali-
sation représentés et décrits en détail car diverses modi-
fications peuvent y être apportées sans sortir de son cadre.

Claims (5)

REVENDICATIONS
1 Dispositif à mémoire vidéo, caractérisé en ce que l'on prévoit une partie de mémoire analogique (il, 31) dans laquelle des éléments de mémoire sont disposés sous une forme matricielle en délimitant plusieurs rangées
(RI-R 452) et plusieurs colonnes (CI-C 408) afin d'emmagasi-
ner un signal vidéo analogique d'entrée; un circuit d'en-
trée ( 12) permettant d'appliquer le signal analogique d'entrée à la partie de mémoire analogique et de faire que la partie de mémoire analogique emmagasine le signal vidéo
analogique d'entrée; et un circuit de sortie ( 13) permet-
tant d'obtenir un signal vidéo analogique retardé d'une
durée prédéterminée depuis ladite partie de mémoire ana-
logique. 2 Dispositif à mémoire vidéo selon la revendication 1, caractérisé en ce que les éléments de mémoire de la partie de mémoire analogique comprennent des éléments de transfert (Tl-Tn) permettant de transférer simultanément des signaux de chaque colonne vers une rangée suivante en
parallèle pour chacune des rangées, en ce que le circuit-
d'entrée comprend un registre à décalage d'entrée ( 12)
permettant de transférer simultanément les signaux de cha-
que colonne vers ladite partie de mémoire analogique en parallèle après avoir transféré en série le signal vidéo analogique d'entrée pour chacune desdites colonnes, et en ce que le circuit de sortie comprend un registre à décalage de sortie ( 13) permettant de transférer en série des signaux de chaque colonne transférés en parallèle depuis la partie de mémoire analogique et de produire le signal
vidéo analogique retardé de la durée prédéterminée.
3 Dispositif à mémoire vidéo selon la revendica-
tion 2, caractérisé en ce que l'on prévoit supplémentaire-
ment un générateur d'impulsions d'horloge ( 22) permettant
de former une impulsion d'horloge pour le transfert horn-
zontal et de l'appliquer au registre à décalage d'entrée
( 12) et au registre à décalage de sortie ( 13), et de for-
mer une impulsion d'horloge pour le transfert vertical et
l'appliquer à la partie de mémoire analogique (il, 31).
4 Dispositif à mémoire vidéo selon la revendication 3, caractérisé en ce que le signal vidéo analogique d'en- trée comprend une composante de fluctuation de base de temps, et en ce que l'on prévoit supplémentairement une b-oue 1 e à verrouillage-de phases (PLL-) comprenant -des moyens -ô
de séparation ( 16) pour séparer un signal de synchronisa-
tion horizontale à partir du signal vidéo analogique d'en-
trée, un comparateur de phase ( 18) recevant le signal de
synchronisation horizontale qui a été séparé, et un oscil-
lateur commandé par tension ( 20) dont la fréquence des
oscillations est commandée de manière variable par un si-
gnal d'erreur de sortie du comparateur de phase, afin d'appliquer les oscillations de sortie audit comparateur de phase, le signal de sortie de l'oscillateur commandé
par tension étant également appliqué au générateur alimpul-
sions d'horloge ( 22) afin de faire que ce générateur forme
lesdites impulsions d'horloge.
Dispositif à mémoire vidéo selon la revendication 1, caractérisé en ce que la partie de mémoire analogique ( 31) comporte en outre une partie de capteur dtimages (Pl-P 408), cette partie de capteur d'images comprenant des
éléments de conversion photoélectriques (P El-PE 408) déli-
mitant plusieurs colonnes selon une disposition alternée
avec chacune des colonnes des éléments de mémoire et for-
mant plusieurs rangées de telle manière que ces éléments de conversion photoélectrique soient disposés sous une forme matricielle pour constituer des éléments images, ces éléments de conversion photoélectriques transférant aux éléments de mémoire les Jignaux obtenus en captant une image, et en ce que le circuit d'entrée ( 12) ne fonctionne
pas tandis que la partie de mémoire analogique et le cir-
cuit de sortie fonctionnent pendant un mode dans lequel une 3 o
image est captée et dans lequel la partie de capteur d'ima-
ges est utilisée.
-' 6 Dispositif à mémoire vidéo selon la revendica-
- tion 4, caractérisé en ce qu'il est appliqué à un disposi-
tif capteur d'images et à un dispositif d'enregistrement
et de reproduction, en ce que la partie de mémoire analo-
gique ( 31) comporte en outre une partie de capteur d'images
comprenantdèé 1 élients dé conversion photoélec trique déli-
mitant plusieurs colonnes selon une disposition alternée
avec chacune des colonnes des éléments de mémoire et for-
mant plusièieurs rangées de telle manière que les éléments de conversion photoélectriques soient disposés sous une forme matricielle pour constituer des éléments images, en
ce que-les éléments de conversion photoélectriques trans-
fèrent vers les éléments de mémoire des signaux obtenus en
captant une image, et en ce que l'on prévoit supplémentai-
rement un oscillateur de fréquence de référence ( 32) per-
mettant de former un signal de fréquence do référence, de
premiers moyens de commutation ( 33) permettant de commu-
ter et d'appliquer au générateur d'impulsion d'horloge ( 22)
le signal de sortie de i'oscillateur de fréquence de réfé-
rence pendant un mode dans lequel une image est captée et dans lequel la partie de capteur d'images est utilisée et d'appliquer audit générateur d'impulsion d'horloge ( 22) le signal de sortie de l'oscillateur commandé par tension ( 20)
pendant un mode de reproduction dudit dispositif d'enregis-
trement et/op de reproduction, et de seconds moyens de
commutation ( 34) permettant d'interrompre l'amenée de ltim-
pulsion d'horloge pour le transfert horizontal depuis le générateur d'impulsion d'horloge ( 22) vers le registre à décalage d'entrée ( 12) pendant le mode dans lequel l'image est captée et à autoriser l'envoi de l'impulsion d'horloge *- pour un transfert horizontal vers le registre à décalage
: d'entrée pendant le mode de reproduction.
-' 35 7 Dispositif à mémoire vidéo selon la revendication 1, caractérisé en ce que le signal vidéo analogique est retardé sensiblement d'une période d'image et produit à
partir du circuit de sortie.
8 Dispositif à mémoire vidéo selon la revendication 1, caractérisé en ce que le signal vidéo analogique est retardé de sensiblement une période de trame et produit à
partir du circuit de sortie.
9 Dispositif à mémoire vidéo selon la revendication
1, caractérisé en ce que le signal vidéo analogique d'en-
trée est un signal vidéo analogique composite comprenant
un signal d'information vidéo et un signal de synchronisa-
tion composite, en ce que la partie de mémoire analogique emmagasine seulement le signal d'information vidéo du
signal vidéo composite analogique, et en ce que l'on pré-
voit supplémentairement un circuit ( 23) permettant de for-
mer un signal de synchronisation composite et d'ajouter
ce signal de synchronisation composite à un signal d'infor-
mation analogique obtenu à partir dudit circuit de sortie.
FR8301691A 1982-02-04 1983-02-03 Dispositif a memoire video Expired FR2520910B1 (fr)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP57016649A JPS58134524A (ja) 1982-02-04 1982-02-04 半導体遅延素子を用いた遅延回路
JP57016647A JPS58134581A (ja) 1982-02-04 1982-02-04 固体撮像装置
JP57016650A JPS58134579A (ja) 1982-02-04 1982-02-04 ノイズ抑圧回路
JP57016648A JPS58134587A (ja) 1982-02-04 1982-02-04 映像信号記録再生装置

Publications (2)

Publication Number Publication Date
FR2520910A1 true FR2520910A1 (fr) 1983-08-05
FR2520910B1 FR2520910B1 (fr) 1987-07-10

Family

ID=27456612

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8301691A Expired FR2520910B1 (fr) 1982-02-04 1983-02-03 Dispositif a memoire video

Country Status (4)

Country Link
US (1) US4536795A (fr)
DE (1) DE3303710A1 (fr)
FR (1) FR2520910B1 (fr)
GB (1) GB2117205B (fr)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5931056A (ja) * 1982-08-13 1984-02-18 Mitsubishi Electric Corp 固体撮像素子
GB2152321B (en) * 1983-11-14 1988-01-13 Transimage International Limit Improvements in or relating to selection of video sources
US4635116A (en) * 1984-02-29 1987-01-06 Victor Company Of Japan, Ltd. Video signal delay circuit
JPS60187185A (ja) * 1984-03-06 1985-09-24 Victor Co Of Japan Ltd 映像信号遅延回路
US4607286A (en) * 1985-01-04 1986-08-19 Rca Corporation Removal of line selection artifacts from trace portions of line transfer CCD imager video output signals
JPH07113821B2 (ja) * 1986-04-21 1995-12-06 日本テキサス・インスツルメンツ株式会社 半導体記憶装置
FR2602112B1 (fr) * 1986-07-25 1988-10-21 Thomson Video Equip Procede d'elaboration d'un signal standard de television en couleurs et chaine de prise de vues utilisant ce procede
JP2557862B2 (ja) * 1986-12-11 1996-11-27 富士写真フイルム株式会社 ビデオ画像収録装置
IL96808A (en) 1990-04-18 1996-03-31 Rambus Inc Introductory / Origin Circuit Agreed Using High-Performance Brokerage
US6324120B2 (en) 1990-04-18 2001-11-27 Rambus Inc. Memory device having a variable data output length
US6751696B2 (en) 1990-04-18 2004-06-15 Rambus Inc. Memory device having a programmable register
US6104626A (en) * 1996-03-14 2000-08-15 Sony Corporation Analog value memory circuit
US6209071B1 (en) 1996-05-07 2001-03-27 Rambus Inc. Asynchronous request/synchronous data dynamic random access memory
US6937270B1 (en) * 1999-05-03 2005-08-30 Omnivision Technologies, Inc. Analog video monitoring system using a plurality of phase locked CMOS image sensors
JP4640068B2 (ja) * 2005-09-16 2011-03-02 ソニー株式会社 撮像方法および撮像装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3763480A (en) * 1971-10-12 1973-10-02 Rca Corp Digital and analog data handling devices
GB1437328A (en) * 1972-09-25 1976-05-26 Rca Corp Sensors having recycling means
JPS5140711A (en) * 1974-10-02 1976-04-05 Nippon Electric Co 2 jigendenkatensososhi oyobi koreomochiita eizoshingono goseihoho
US3967254A (en) * 1974-11-18 1976-06-29 Rca Corporation Charge transfer memory
GB1550463A (en) * 1975-06-30 1979-08-15 Honeywell Inf Systems Multiphase series-parallel-series charge-coupled device registers
US4052699A (en) * 1976-06-30 1977-10-04 International Business Machines Corporation High speed real time image transformation
US4245252A (en) * 1976-08-19 1981-01-13 Sony Corporation Television camera having a character display
US4225947A (en) * 1978-12-29 1980-09-30 International Business Machines Corporation Three phase line-addressable serial-parallel-serial storage array

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SPIE, ELECTRO-OPTICAL TECHNOLOGY FOR AUTONOMOUS VEHICLES, vol. 219, 1980, pages 69-76, Washington, US; A. ROBERTS et al.: "Charge-coupled device (CCD) camera/memory optimization for expendable autonomous vehicles" *

Also Published As

Publication number Publication date
GB2117205A (en) 1983-10-05
GB2117205B (en) 1985-10-02
FR2520910B1 (fr) 1987-07-10
US4536795A (en) 1985-08-20
DE3303710A1 (de) 1983-08-11
GB8303116D0 (en) 1983-03-09

Similar Documents

Publication Publication Date Title
FR2520910A1 (fr) Dispositif a memoire video
EP0330279B1 (fr) Dispositif de sous-échantillonnage spatio-temporel de signaux vidéo numériques représentatifs d'une suite d'images entrelacées ou séquentielles, système de transmission d'images de télévision à haute définition incluant un tel dispositif, et étages d'émission et de réception pour un tel système
CA1229911A (fr) Appareil et methode de production de signaux d'image video fixe au moyen d'un capteur d'images a semiconducteur
FR2593343A1 (fr) Matrice d'elements photosensibles et son procede de fabrication, procede de lecture associe, et application de cette matrice a la prise de vue d'images
FR2867936A1 (fr) Procede et capteur d'image pour effectuer un double sous-echantillonnage correle(cdss) de pixels dans une matrice de capteurs a pixels actifs (aps)
JPH0318393B2 (fr)
FR2543341A1 (fr) Recepteur de television utilisant un ecran de visualisation matriciel a cristaux liquides
FR2560474A1 (fr) Camera de television avec conversion analogique-numerique multiplexee
EP0237365A1 (fr) Dispositif photosensible
EP0271122A2 (fr) Système pour transmettre des images de télévision haute définition dans des canaux à bande étroite, ainsi qu'un émetteur et un récepteur convenant pour le système
FR2552606A1 (fr) Signal de television de haute definition pour systeme de conversion des standards film-television
FR2486341A1 (fr) Procede et appareil de determination et de commande de la phase d'echantillonnage du signal de synchronisation de sous-porteuse de chrominance dans un signal de television en couleurs
FR2497047A1 (fr) Compensateur numerique d'erreur de vitesse pour un correcteur de base de temps
US20240031582A1 (en) Video compression apparatus, electronic apparatus, and video compression program
FR2513053A1 (fr)
FR3039319A1 (fr) Capteur d'image a pixels actifs avec fonctionnement en mode d'obturateur global, soustraction du bruit de reinitialisation et lecture non destructive
EP0004511A2 (fr) Dispositif de lecture d'une cible de prise de vues et ensemble comportant un tel dispositif
CH621026A5 (fr)
EP0337565B1 (fr) Dispositif de codage de signaux représentatifs d'une suite d'images et système de transmission d'images de télévision à haute définition incluant un tel dispositif
FR2650718A1 (fr) Dispositif de transformation d'une information de mouvement en un signal de detection de mouvement a la frequence trame et au nombre de lignes souhaites pour un recepteur de television haute definition
EP0466554B1 (fr) Procédé de traitement d'un signal vidéo
FR2650928A1 (fr) Appareil de commande d'un dispositif de prise de vue
EP0527693A1 (fr) Filtre bidimensionnel à réponse impulsionnelle finie
EP0391760B1 (fr) Dispositif de conversion de fréquence trame pour un récepteur de télévision haute définition, et procédé de détection du mouvement dans une image de télévision codée
JP3536502B2 (ja) デジタルスチルカメラ

Legal Events

Date Code Title Description
ST Notification of lapse