FR2505103A1 - Circuit suppresseur de bruit pour un signal video - Google Patents
Circuit suppresseur de bruit pour un signal video Download PDFInfo
- Publication number
- FR2505103A1 FR2505103A1 FR8207327A FR8207327A FR2505103A1 FR 2505103 A1 FR2505103 A1 FR 2505103A1 FR 8207327 A FR8207327 A FR 8207327A FR 8207327 A FR8207327 A FR 8207327A FR 2505103 A1 FR2505103 A1 FR 2505103A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- input
- noise suppressor
- output
- linear
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
Abstract
DANS UN CIRCUIT SUPPRESSEUR DE BRUIT COMPORTANT UN CIRCUIT SOUSTRACTEUR 5, UN CIRCUIT NON LINEAIRE 23, UN CIRCUIT ADDITIONNEUR 9 ET UN CIRCUIT A RETARD 15. LE CIRCUIT NON LINEAIRE PEUT ETRE SIMPLIFIE PAR AMENEE DU SIGNAL D'ENTREE DU CIRCUIT SUPPRESSEUR DE BRUIT AU CIRCUIT SOUSTRACTEUR 5 AU CIRCUIT ADDITIONNEUR 9, ET AMENEE DU SIGNAL DE SORTIE DU CIRCUIT SUPPRESSEUR DE BRUIT, PAR L'INTERMEDIAIRE DU CIRCUIT A RETARD 15, AU CIRCUIT SOUSTRACTEUR 17. AINSI LE CIRCUIT NON LINEAIRE SE SITUE AINSI ENTRE UNE SORTIE 19 DU CIRCUIT SOUSTRACTEUR 5 ET UNE AUTRE ENTREE 27 DU CIRCUIT ADDITIONNEUR 9. APPLICATION: RECEPTION DE SIGNAUX VIDEO TRANSMIS SOUS FORME NUMERIQUE.
Description
25051 03
"Circuit suppresseur de bruit pour un signal vidéo" L'invention concerne un circuit suppresseur de bruit pour un signal vidéo comportant un circuit soustracteur muni d'une première entrée qui est couplée à une entrée du circuit suppresseur de bruit et d'une seconde entrée qui est couplée, par l'intermédiaire d'un circuit à retard, à une sortie d'un circuit additionneur, dont une
entrée est couplée par l'intermédiaire d'au moins un circuit non li-
néaire à une sortie du circuit soustracteur.
De la publication BBC Report RD 1975/3 "Video digital filter
study I", notamment à la figure 8, est connu un tel circuit suppres-
seur de bruit, dont le circuit additionneur comporte une autre entrée à laquelle est amené le signal de sortie du circuit à retard Dans une réalisation pour le traitement de signal numérique, le circuit non linéaire peut être une mémoire morte (Read Only Memory) ou un
circuit logique permettant d'obtenir la caractéristique de transmis-
sion requise Dans ce cas, cette caractéristique produit une trans-
mission atténuée des petites valeurs d'amplitude du signal et la
transmission non atténuée des valeurs d'amplitude élevées du signal.
L'invention vise à permettre une économie en espace de mémoi-
re ou encore une simplification des circuits logiques du circuit non
linéaire.
Conformément à l'invention, un circuit suppresseur de bruit du genre mentionné dans le préambule, est caractérisé en ce qu'une
autre entrée du circuit additionneur est couplée à l'entrée du cir-
cuit suppresseur de bruit et en ce que le circuit non linéaire pré-
sente un facteur de transmission pratiquement égal à l'unité pour
les signaux de faible valeur d'amplitude, et un facteur de transmis-
sion inférieur à l'unité pour les signaux à valeur d'amplitude plus élevée. Dans le cas d'application d'un circuit non linéaire numérique
les dispositions de l'invention permettent d'obtenir une grande éco-
nomie en espace de mémoire ou en circuiterie logiques du fait que le
nombre de bits variant à la sortie du circuit non linéaire est nota-
blement plus petit, dans une gamme notablement plus étendue de va-
leurs d'amplitude que dans les circuits connus.
2505 1 03
-2-
La description ci-après, en se référant au dessin annexé,
le tout donné à titre d'exemple non limitatif, fera bien comprendre
comment l'invention peut être réalisée.
La figure unique représente un schéma synoptique d'un cir-
cuit suppresseur de bruit conforme à l'invention.
A une entrée 1 est amenée un signal vidéo numérisé qui est délivré à une entrée inverseuse 3 du circuit soustracteur 5 et à
une entrée 7 d'un circuit additionneur 9.
Un signal de sortie est obtenu à partir d'une sortie 11 du
circuit additionneur 9 et délivré à une sortie 13 dg circuit sup-
presseur de bruit et amené par l'intermédiaire d'un circuit à re-
tard 15 à une entrée non inverseuse 17 du circuit soustracteur 5.
Le circuit à retard 15 peut présenter par exemple un retard
égal à la durée d'un élément d'image, la durée de la période de dé-
viation horizontale, la durée d'une trame, la durée d'une image ou
toute autre durée appropriée.
Une sortie 19 du circuit soustracteur 5 est connectée à une entrée 21 d'un circuit non linéaire 23 présentant un facteur de transmission b, b étant le rapport entre une valeur d'amplitude B à une sortie 25 du circuit non linéaire 23, et une valeur d'ampli_
tude correspondante A à l'entrée 21 La sortie 25 du circuit non li-
néaire 23 est connectée à une entrée 27 du circuit additionneur 9.
Pour les petites valeurs d'amplitude du signal d'entrée nu-
mérique, le circuit non linéaire 23 présente par approximation un facteur de transmission b = 1 et pour les valeurs d'amplitude plus élevées un facteur de transmission décroissant qui s'approche de
zéro (b = O) pour les valeurs d'amplitude élevées.
Lorsque le signal vidéo apparaissant à l'entrée du circuit est désigné par I, le signal se présentant à l'entrée 13 par O et le signal de sortie retardé à l'entrée 17 du circuit soustracteur
par O (t), le signal se présentant à l'entrée 21 du circuit non li-
néaire A = O (t) I et à sa sortie 25, B = b A = b (O(Z) I) Le signal se présentant à la sortie 11 du circuit additionneur est
alors O = b (O("t) I) + I = ( 1-b)I + b O(t) Dans le circuit con-
nu, on avait O = a I + ( 1-a) O(t), a étant le facteur de transmis-
sion du circuit non linéaire, de sorte que a = 1-b.
Pour le reste, le circuit suppresseur de bruit de l'inven-
O 5 1 03
-3-
tion fonctionne comme le circuit connu.
Il est évident que pour la majeure partie des valeurs d'am-
plitude du signal d'entrée, la valeur d'amplitude du signal de sor-
tie du circuit non linéaire 23 est notablement inférieure à celle du signal d'entrée, de sorte que le nombre de bits, variant dans ce signal de sortie sera petit Cela implique que lorsque le circuit
non linéaire 23 est formé par une mémoire morte, l'espace de mémoi-
re peut être notablement plus petit que dans le circuit suppresseur de bruit connu et lorsque le circuit non linéaire 23 est formé par un circuit logique, celui-ci peut être notablement plus simple que
dans le circuit suppresseur de bruit connu.
Une réduction des effets de quantification peut s'obtenir, dans le cas d'une petite valeur du signal d'entrée A = O (o) I du circuit non linéaire 23 par application d'un arrondissement au chiffre inférieur dans le signal de sortie B, ceci contrairement au circuit connu présentant le susdit facteur de transmission non linéaire a, pour lequel il faut arrondir au chiffre supérieur pour une même réduction des effets de quantification dans le circuit non linéaire. Au besoin, les entrées 3 et 17 du circuit soustracteur 5 peuvent être échangées et dans ce cas, il faut que l'entrée 27 du
circuit additionneur 9 devienne une entrée inverseuse (voir le bre-
vet des Etats-Unis d'Amérique Né 2 841 645).
Au besoin, le circuit non linéaire 23 peut être réalisé de
façon réglable.
2505 1 03
-4-
Claims (2)
1 Circuit suppresseur de bruit pour un signal vidéo comportant un circuit soustracteur muni d'une première entrée qui est couplée à une entrée du circuit suppresseur de bruit et d'une seconde entrée qui est couplée, par l'intermédiaire d'un circuit à retard, à une sortie d'un circuit additionneur, dont une entrée est couplée par l'intermédiaire d'au moins un circuit non linéaire à une sortie du circuit soustracteur, caractérisé en ce qu'une autre entrée ( 27) du
circuit additionneur ( 9) est couplée à l'entrée ( 1) de circuit sup-
presseur de bruit et en ce que le circuit non-linéaire ( 23) présente
un facteur de transmission pratiquement égal à l'unité pour les si-
gnaux de faible valeur d'amplitude, et un facteur de transmission
inférieur à l'unité pour les signaux à valeur d'amplitude plus éle-
vée.
2 Circuit suppresseur de bruit selon la revendication 1, carac-
térisé en ce qu'à la sortie du circuit non linéaire est prévu un circuit d'arrondissement permettant d'arrondir les petites valeurs
d'amplitude aux chiffres inférieurs.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8102181A NL8102181A (nl) | 1981-05-04 | 1981-05-04 | Ruisonderdrukkingsschakeling voor een videosignaal. |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2505103A1 true FR2505103A1 (fr) | 1982-11-05 |
Family
ID=19837437
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8207327A Pending FR2505103A1 (fr) | 1981-05-04 | 1982-04-28 | Circuit suppresseur de bruit pour un signal video |
Country Status (5)
Country | Link |
---|---|
JP (1) | JPS57185773A (fr) |
DE (1) | DE3215733A1 (fr) |
FR (1) | FR2505103A1 (fr) |
GB (1) | GB2098023A (fr) |
NL (1) | NL8102181A (fr) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4504864A (en) * | 1982-12-30 | 1985-03-12 | International Business Machines Corporation | Nonlinear filtering of gray scale images |
DE3311898C2 (de) * | 1983-03-31 | 1986-11-13 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zur Störsignalreduktion von digitalen datenreduzierten Fernsehsignalen |
JPS6030285A (ja) * | 1983-07-29 | 1985-02-15 | Victor Co Of Japan Ltd | 映像信号記録再生装置 |
US4730165A (en) * | 1984-09-12 | 1988-03-08 | Matsushita Electric Industrial Co., Ltd. | Non-linear signal processing apparatus |
JPS6184972A (ja) * | 1984-10-03 | 1986-04-30 | Hitachi Ltd | 映像信号の垂直方向エンフアシス回路 |
US4760449A (en) * | 1985-04-03 | 1988-07-26 | Matsushita Electric Industrial Co., Ltd. | Video signal processing apparatus |
JPS61242175A (ja) * | 1985-04-18 | 1986-10-28 | Mitsubishi Electric Corp | くし形フイルタ |
JPH0822022B2 (ja) * | 1987-02-13 | 1996-03-04 | 日本ビクター株式会社 | ノイズリデューサ |
JP2508442B2 (ja) * | 1987-06-09 | 1996-06-19 | ソニー株式会社 | ノイズ除去回路 |
JP2827328B2 (ja) * | 1989-09-28 | 1998-11-25 | ソニー株式会社 | 映像信号処理装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4107739A (en) * | 1977-08-22 | 1978-08-15 | Cbs Inc. | System utilizing integration and motion evaluation for reducing noise in video signal |
-
1981
- 1981-05-04 NL NL8102181A patent/NL8102181A/nl not_active Application Discontinuation
-
1982
- 1982-04-28 FR FR8207327A patent/FR2505103A1/fr active Pending
- 1982-04-28 DE DE19823215733 patent/DE3215733A1/de not_active Withdrawn
- 1982-04-30 GB GB8212664A patent/GB2098023A/en not_active Withdrawn
- 1982-05-01 JP JP57072599A patent/JPS57185773A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4107739A (en) * | 1977-08-22 | 1978-08-15 | Cbs Inc. | System utilizing integration and motion evaluation for reducing noise in video signal |
Also Published As
Publication number | Publication date |
---|---|
DE3215733A1 (de) | 1983-01-20 |
GB2098023A (en) | 1982-11-10 |
NL8102181A (nl) | 1982-12-01 |
JPS57185773A (en) | 1982-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0248713B1 (fr) | Dispositif de réduction du bruit de fond dans une chaîne électroacoustique | |
FR2505103A1 (fr) | Circuit suppresseur de bruit pour un signal video | |
KR920022832A (ko) | 에코 제거 시스템 | |
EP0252763A2 (fr) | Circuit de réduction de bruit | |
US3789133A (en) | Television camera aperture correction system | |
US5005081A (en) | Method and apparatus for reducing noise in a video signal | |
EP0316232B1 (fr) | Procédé et système de diffusion de programme de télévision à haute définition | |
KR930006457B1 (ko) | 디지탈 비디오 신호 처리 장치 | |
FR2508265A1 (fr) | Circuit de desaccentuation video | |
EP0052544A1 (fr) | Circuit de commande de tonalité | |
JPS6017119B2 (ja) | 人工残響装置 | |
KR890001379A (ko) | 비디오 신호 처리 방법 및 이를 위한 변환기 | |
KR880004462A (ko) | 디지탈 비디오 신호 처리 회로 | |
US4425588A (en) | Processing of digital signals | |
FR2487617A1 (fr) | Circuit detecteur de mouvement pour une image de television entrelacee | |
GB1140624A (en) | Circuit arrangements for correcting television signals | |
JP2770579B2 (ja) | ノイズ除去装置 | |
FR2500702A1 (fr) | Filtre de desaccentuation du signal de chrominance et recepteur de television comportant un tel filtre | |
KR900019517A (ko) | 필터회로 | |
KR200155566Y1 (ko) | 캠코더의 음성잡음 제거회로 | |
FR2648660A1 (fr) | Procede et circuit pour diminuer le scintillement des couleurs | |
JPS6455969A (en) | Device for improving s/n of television video signal | |
KR920013902A (ko) | 디지틀 필터 | |
KR950010517A (ko) | 디지탈 잡음 저감장치 | |
JPS63266983A (ja) | 映像信号処理装置 |