FR2499263A1 - Circuit de remise a l'etat initial pour microprocesseur - Google Patents

Circuit de remise a l'etat initial pour microprocesseur Download PDF

Info

Publication number
FR2499263A1
FR2499263A1 FR8201709A FR8201709A FR2499263A1 FR 2499263 A1 FR2499263 A1 FR 2499263A1 FR 8201709 A FR8201709 A FR 8201709A FR 8201709 A FR8201709 A FR 8201709A FR 2499263 A1 FR2499263 A1 FR 2499263A1
Authority
FR
France
Prior art keywords
voltage
transistor
input
emitter
collector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8201709A
Other languages
English (en)
Other versions
FR2499263B1 (fr
Inventor
Tilmann Kruger
Heinz Effenberger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Diehl Verwaltungs Stiftung
Original Assignee
Diehl GmbH and Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Diehl GmbH and Co filed Critical Diehl GmbH and Co
Publication of FR2499263A1 publication Critical patent/FR2499263A1/fr
Application granted granted Critical
Publication of FR2499263B1 publication Critical patent/FR2499263B1/fr
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Power Sources (AREA)

Abstract

L'INVENTION CONCERNE UN CIRCUIT DE REMISE A L'ETAT INITIAL POUR MICROPROCESSEURS PERMETTANT LE FONCTIONNEMENT D'UN MICROPROCESSEUR MEME LORSQU'IL Y A DE FORTES PERTURBATIONS DE LA TENSION D'ALIMENTATION. DANS UN CIRCUIT DE STABILISATION DE TENSION 1 DESTINE A L'ALIMENTATION D'UN MICROPROCESSEUR, LA DIFFERENCE DE TENSION DU ENTRE LA TENSION D'ALIMENTATION U ET LA TENSION DE FONCTIONNEMENT U EST SURVEILLEE PAR UN ETAGE A BASCULE 5 COMMANDE PAR UNE DIFFERENCE DE POTENTIEL. CET ETAGE A BASCULE 5 EMET UN SIGNAL DE REMISE A L'ETAT INITIAL U QUAND LA TENSION D'ALIMENTATION U A ATTEINT APPROXIMATIVEMENT SA VALEUR MINIMALE ADMISSIBLE, OU BIEN EST PASSE AU-DESSOUS DE CELLE-CI. LORSQUE LA TENSION D'ALIMENTATION U REMONTE, LE SIGNAL DE REMISE A L'ETAT INITIAL U EST MAINTENU JUSQU'A CE QU'UN POURCENTAGE PREDETERMINE DE LA VALEUR NOMINALE DE LA TENSION D'ALIMENTATION U SOIT A NOUVEAU ATTEINT.

Description

Circuit de remise à l'état initial pour microprocesseur.
La présente invention concerne un circuit de remise à l'état initial pour microprocesseur, destiné à produire des signaux de remise à l'état initial en fonction d'une tension de fonctionnement envoyée au microprocesseur, auquel est appliqué la tension de fonctionnement et qui comprend un
circuit de stabilisation pour réduire une tension d'alimenta-
tion au niveau d'une tension de fonctionnement constante.
Les circuits de remise à l'état initial de ce type sont
connus par exemple par le DE-AS 29 36 683. La figure 2 repré-
sente dans ce brevet le circuit de remise à l'état initial connu qui est raccordé par sa sortie à l'entrée de remise à l'état initial d'un microprocesseur. Ce circuit de remise à
l'état initial produit à partir de la tension de fonctionne-
ment et à partir d'une combinaison constituée par une diode de Zener et une résistance montée en série, et qui est montée
en parallèle par rapport à la source de tension de fonction-
nement, une tension de référence au niveau de la résistance série. Lorsque cette tension de référence tombe au-dessous d'une valeur prédéterminée, un signal de remise à l'état initial destiné au microprocesseur est produit au moyen d'un amplificateur de commutation à deux étages. Quand la tension de fonctionnement recommence à monter, le déclenchement du microprocesseur est retardé d'une durée prédéterminée par une combinaison résistance-condensateur disposée à la sortie de
l'amplificateur de commutation.
Avec ce circuit et quand il y a des variations de tension de fonctionnement se prolongeant pendant un certain temps, le
microprocesseur n'est déclenché, quand la tension de fonc-
tionnement n'atteint pas sa valeur normale, que pendant une courte durée et est toujours ramené à l'état initial. En outre, quand il y a de courtes perturbations de la tension de
fonctionnement, on constate un retard désavantageux du redé-
clenchement du microprocesseur. Par ailleurs, la possiblité
de l'intégration d'un dispositif de ce type est rendu diffi-
cile dans certaines circonstances par la présence d'un
condensateur de capacité élevée.
L'objet de la présente invention est par contre de propo-
ser un circuit de remise à l'état initial qui maintient le microprocesseur de façon fiable à son état de remise à l'état initial quand il y a des variations de la tension de fonctionnement durant un certain temps et qui ne se déclenche à nouveau que lorsque l'état prêt à fonctionner est atteint avec sécurité; en outre, le but est d'atteindre quand il y a des variations de la tension de fonctionnement de courtes durées un déclenchement du microprocesseur avec un retard aussi faible que possible suivant le moment o la tension de fonctionnement est à nouveau atteinte. Finalement, le circuit de remise à l'état initial doit pouvoir être réalisé avec un minimum de composants et en particulier pouvoir être intégré
à d'autres circuits.
Selon l'invention, ce circuit de remise à l'état initial du type mentionné dans le préambule est caractérisé en ce qu'un étage à bascule (ci-après désigné simplement par le terme de "bascule") qui fournit le signal de remise à l'état initial est commandé par une tension de commande qui est proportionnelle à la tension différentielle entre la tension d'alimentation et la tension de fonctionnement, en ce que la
bascule présente une hystérésis entre les points de commuta-
tion pour une tension de commande montante et descendante, en ce que la bascule continue à être commandée quand la différence de tension correspond approximativement à la différence entre la tension de fonctionnement et la tension d'alimentation minimale admissible, et en ce que la bascule est remise à son état initial quand la tension d'alimentation a à nouveau atteint sa valeur nominale dans les limites d'un pourcentage prédéterminé. On obtient ainsi des possibilités de montage avantageuses
d'un microprocesseur sur des sources de tension de fonctionne-
ment même fortement perturbées.
Selon d'autres formes de réalisation préférées de l'inven-
tion, on peut réduire au minimum les composants nécessaires et la possibilité d'intégrer facilement le circuit du fait de
l'absence de capacités.
Selon l'invention, la bascule peut être constituée par plusieurs étages à transistors, un transistor d'entrée étant commandé par la tension de commande et un transistor de commutation étant accouplé au transistor d'entrée de manière que lorsqu'il y a modification de l'état de commutation du transistor d'entrée, le transistor de commutation modifie également son état, et de manière que grâce à cette seconde modification, le point de travail du transistor d'entrée se déplace. L'invention prévoit que la bascule n'est remise à son
état initial que lorsque la tension d'alimentation a à nou-
veau atteint approximativement sa valeur nominale.
Une entrée de la bascule est reliée à la sortie du cir-
cuit de stabilisation de tension et à une première borne d'un
diviseur de tension qui est monté entre la tension d'alimen-
tation et une tension de référence.
Le diviseur de tension est constitué par un circuit série de résistances et une diode de Zener, une borne de la diode de Zener étant reliée à la tension de référence et l'autre
borne étant reliée à la tension d'alimentation par l'intermé-
diaire des résistances.
La première borne du diviseur de tension destinée à l'entrée de la bascule est disposée entre les résistance4 et une autre borne qui est montée entre la diode de Zener et les résistances délivre une tension de référence destinée à un
organe de réglage du circuit de stabilisation de tension.
L'organe de réglage du circuit de stabilisation de ten-
sion est constitué par un transistor de réglage qui est monté en montage émetteur et à'la base duquel est appliquée la
tension de référence.
La base du transistor d'entrée est reliée à la tension de fonctionnement et son collecteur est reliée à la tension de référence par l'intermédiaire d'une résistance de collecteur,
l'émetteur du transistor d'entrée est relié par l'intermédi-
aire d'une résistance d'émetteur à la première borne du diviseur de tension, l'émetteur du transistor de commutation est relié par l'intermédiaire d'une résistance de couplage à l'émetteur du transistor d'entrée, la base du transistor de commutation est raccordée entre le collecteur du transistor d'entrée et sa résistance de collecteur, le collecteur du transistor de commutation est relié à la tension de référence et le signal de remise à l'état initial apparaît entre le collecteur et l'émetteur du transistor de commutation. Le transistor d'entrée et le transistor de commutation sont complémentaires l'un par rapport à l'autre, l'émetteur
du transistor d'entrée étant relié à la tension de fonctionne-
ment et sa base à la tension de référence par l'intermédiaire d'une résistance de base ainsi qu'à la première borne du diviseur de tension par l'intermédiaire d'une résistance d'entrée, la base du transistor de commutation étant reliée par l'intermédiaire d'une résistance série au collecteur du transistor d'entrée et l'émetteur du transistor de commutation à la tension de référence, le collecteur du transistor de commutation-étant relié par l'intermédiaire de résistances de couplage à la base et à l'émetteur du transistor d'entrée, et le signal de remise à l'état initial apparaissant entre
l'émetteur et le collecteur du transistor de commutation.
L'invention sera maintenant expliquée plus clairement avec référence aux dessins annexés dans lesquels: la figure 1 est un circuit de principedu circuit de remise à l'état initial selon l'invention et destiné à des microprocesseurs, la figure 2 représente un mode de réalisation préféré du circuit de remise à l'état initial, destiné à produire un ordre de remise à l'état initial inversé, et la figure 3 représente un autre mode de réalisation
préféré du circuit de remise à l'état initial.
La figure 1 représente un circuit de principe destiné à la remise à l'état initial d'un microprocesseur lorsqu'il y a
des perturbations déterminées de l'alimentation en tension.
Un circuit traditionnel de stabilisation de tension 1 dans lequel sont prévues trois bornes est raccordé par une entrée 2 et par une borne de tension de référence 3 à une tension d'alimentation Us ou à une tension de référence 0, et il produit entre une sortie 4 et la borne de la tension de référence 3 une tension de fonctionnement stabilisée UB. Une bascule 5 commandée par une différence de potentiel reçoit une tension de commande USt qui est proportionnelle à la différence de tension aU entre la tension d'alimentation Us et la tension de fonctionnement UB' Pour des raisons de simplification, la différence de tension aU représentée à la figure 1 est prise directement entre l'entrée 2 et la sortie
du circuit de stabilisation 1. Quand des conditions détermi-
nées de la tension apparaissent à son entrée de commande 6, la bascule 5 délivre un signal de remise à l'état initial UR
destiné à un microprocesseur.
On sait que lorsqu'il y a montée, ou remontée de la tension de fonctionnement UB d'un microprocesseur, il faut que divers éléments de commutation de ce dernier soient
amenés à une position de sortie définie. On obtient ce résul-
tat en appliquant un signal bas ou un signal haut à l'entrée de remise à l'état initial du microprocesseur, en fonction de sa constitution interne. Cette remise à l'état initial est également nécessaire quand la tension de fonctionnement UB du microprocesseur passe au-dessous d'une valeur de tolérance
inférieure, puis recommence à monter.
La tension de fonctionnement UB d'un microprocesseur est en général produite à partir d'une tension d'alimentation élevée Us qui est stabilisée et abaissée à la valeur de la tension de fonctionnement UB. Ceci constitue
déjà une sécurité contre des déviations de la tension d'ali-
mentation U. dans les limites d'une zone déterminée. Mais si la tension d'alimentation Us passe au-dessous de sa valeur minimale admissible, ce qui fait qu'à la sortie 4 du circuit de stabilisation 1 la tension de fonctionnement UB ne puisse
pas non plus être maintenue au niveau correct, il est néces-
saire de protéger le microprocesseur de défaillances de
fonctionnement au moyen de circuits additionnels.
Selon la présente invention, on obtient ce résultat du fait que la différence de tension &U entre l'entrée 2 et la sortie 4 du circuit de stabilisation de tension 1 ou d'une tension de commande USt proportionnelle à celle-ci commande la bascule 5 qui produit un signal de remise à l'état initial dès que la tension d'alimentation Us est tombée au-dessous de
la valeur minimale admissible.
Pour éviter que lorsque la tension d'alimentation Us
oscille pendant une certaine durée autour de sa valeur mini-
male admissible, le microprocesseur soit déclenché à chaque remontée de la tension d'alimentation Us au-dessus de la valeur minimale admissible pendant une courte durée, le microprocesseur n'est à nouveau réenclenché par le circuit de remise à l'état initial que lorsque la tension d'alimentation USa atteint approximativement sa valeur nominale. On obtient ce résultat du fait que la bascule 5 présente une hystérésis entre les points de commutation d'une tension de commande montante et tombante à son entrée 6. Un circuit convenant à cette bascule 5 est constitué par exemple par le circuit
trigger de Schmitt bien connu.
Un problème posé par le montage d'une bascule à hystéré-
sis entre les points de commutation de ce type vient de ce que cette bascule doit toujours être capable de fonctionner quand les tensions sont nettement plus basses que la tension de fonctionnement normale U., ce qui signifie qu'il faut qu'un signal de remise à l'état initial UR continue à être produit tant que la tension d'alimentation qui est appliquée au microprocesseur est encore à un niveau suffisamment élevé pour que des commutations quelconques et non contrôlées
soient possibles.
On obtient ce résultat au moyen d'un circuit préféré selon le sens de la présente invention, et qui est représenté
aux figures 2 et 3.
La figure 2 représente un circuit de stabilisation de tension connu en soi 1, qui est relié à une bascule 5. Le circuit de stabilisation de tension 1 comprend un transistor de réglage 7 monté de façon connue en tant qu'émetteur suiveur (émetteur cathodyne). La tension de référence permettant de commander la base du transistor de réglage 7 est obtenue au moyen d'un circuit série constitué par les résistances 8 et 9, et une diode de Zener 10, ce circuit série étant monté entre la tension d'alimentation Us et la tension de référence 0, et la base du transistor de réglage 7 étant reliée à une borne située entre la diode de Zener 10 et la résistance 9 du
circuit série.
La bascule 5 est constituée sous forme d'une bascule à deux étages au moyen d'un transistor d'entrée 11 et d'un transistor de commutation 12. La base du transistor d'entrée 11 est alors reliée à la sortie 4 du circuit de stabilisation de tension 1, c'est-à-dire à la tension de fonctionnement UB' L'émetteur du même transistor d'entrée 11 est relié par l'intermédiaire d'une résistance d'entrée 13 à une borne du diviseur de tension 8, 9, 10, laquelle borne est disposée entre les résistances 8 et 9. A l'entrée 6 de la bascule
apparaît donc une tension de commande USt qui est proportion-
nelle à la différence de tension AU entre la tension d'ali-
mentation Us et la tension de fonctionnement UB, c'est-à-dire proportionnelle à la différence de tension aU entre l'entrée
2 et la sortie 4 du circuit de stabilisation de tension 1.
Le collecteur du transistor d'entrée 11 est relié par
l'intermédiaire d'une résistance de collecteur 14 à la ten-
sion de référence O de la tension de fonctionnement UB ou de
la tension d'alimentation Us, ainsi qu'à la base du transis-
tor de commutation 12. L'émetteur du transistor d'entrée 11 est en outre relié par l'intermédiaire d'une résistance de couplage 15 à l'émetteur du transistor de commutation 11. Le collecteur du transistor de commutation 12 est appliqué directement à la tension de référence O. Le signal de remise à l'état initial UR apparaît entre
l'émetteur et le collecteur du transistor de commutation 12.
En fonctionnement normal, c'est-à-dire quand la tension d'alimentation Us est suffisamment élevée, le transistor de commutation 12 est fermé et le transistor d'entrée 11 est
conducteur. Mais si la tension de commande U St baisse suffi-
samment, c'est-à-dire si la tension d'alimentation Us atteint
approximativement sa valeur minimale admissible, ou passe au-
dessous de celle-ci, le transistor d'entrée 11 se ferme et le transistor de commutation 12 devient alors passant. Cet état
existe jusqu'à des valeurs très basses de la tension d'alimen-
tation Us. Mais si la tension d'alimentation U remonte à nouveau audessus de sa valeur minimale admissible, le transistor d'entrée hi reste fermé et le transistor de commutation 12 devient conducteur, jusqu'à ce que la tension d'alimentation U s ait atteint à nouveau sa valeur nominale dans les limites d'un certain pourcentage qui est
prédéterminé par le dimensionnement du circuit. Cette hysté-
résis déterminée par la résistance de couplage 15 fonctionne, lorsque le transistor de commutation 12 est à l'état passant, avec la résistance série 13 en tant que diviseur de tension pour la tension de polarisation de l'émetteur du transistor
d'entrée 11.
Le seuil de tolérance ci-dessus-peut être prédéterminé sur une gamme très étendue par le choix de valeurs appropriées des résistances 13 et 15, ou être réglé en utilisant des résistances variables. Avantageusement, ce seuil de tolérance est approximativement au niveau de la valeur nominale de la tension d'alimentation Us, soit par exemple compris entre 90
et 95%.
Le signal de remise à l'état initial UR engendré entre le collecteur et l'émetteur du transistor de commutation 12 est inversé dans le circuit décrit ci-dessus: le transistor de
commutation 12 étant fermé, c'est-à-dire à l'état de fonc-
tionnement normal, il existe entre le collecteur et l'émet-
teur une tension plus élevée, et de ce fait un état logique "1"; lorsque le transistor de commutation 12 est conducteur, c'est-à-dire quand l'ordre de remise à l'état initial doit
être produit, l'état logique est "0".
La figure 3 représente un autre mode de réalisation
préféré de l'invention, le circuit de stabilisation de ten-
sion 1 étant le même que celui de la figure 2.
La bascule 5 est à deux étages et constituée par un transistor d'entrée 11 et un transistor de commutation 12, complémentaires l'un par rapport à l'autre. L'émetteur du transistor d'entrée 11 est relié directement à la tension de fonctionnement UB et la base est reliée par l'intermédiaire
d'une résistance d'entrée 13 à la borne du diviseur de ten-
sion entre les résistances 8 et 9. Ces deux lignes servent
d'entrée 6 à la bascule 5 et il leur est appliquée une ten-
sion de commande Ust qui est proportionnelle à la différence de tension tSU entre la tension d'alimentation Us et la tension de fonctionnement UB. En outre, la base du transistor d'entrée 11 est reliée par l'intermédiaire d'une résistance de base 17 à la tension de référence O. Le collecteur du transistor d'entrée 11 est relié par l'intermédiaire d'une résistance série 18 à la base du transistor de commutation 12. L'émetteur du transistor de commutation 12 est relié à la tension de référence 0, alors que le collecteur est relié par
l'intermédiaire des résistanceSde couplage 15 et 16 à l'émet-
teur et à la base du transistor d'entrée 11. Le signal de remise à l'état initial UR apparaît entre l'émetteur et le collecteur du transistor de commutation 12. En fonctionnement normal, c'est-à-dire quand la tension d'alimentation Us est suffisamment élevée, le transistor d'entrée 11 aussi bien que
le transistor d'alimentation 12 sont à l'état conducteur.
Mais si la tension de commande U tombe à une valeur déter-
St
minée et telle que la tension d'alimentation Us ait appro-
ximativement atteint sa valeur minimale admissible, ou soit passée audessous de celle-ci, le transistor d'entrée 11 passe à l'état non conducteur, ainsi que le transistor de commutation 12. Cet état subsiste, comme représenté à la figure 2, jusqu'à des valeurs très basses de la tension d'alimentation Us. Lorsque la tension d'alimentation Us
remonte au-dessus de sa valeur minimale admissible, le tran-
sistor d'entrée 11 ainsi que le transistor de commutation 12 sont bloqués jusqu'à ce que la tension d'alimentation Us ait
à nouveau atteint sa valeur nominale pour une partie prédéter-
minée par le rapport entre les résistances 15, 16 et 17. On peut facilement obtenir la valeur de cette hystérésis de commutation par la variation de la résistance de couplage 16,
les autres paramètres du circuit étant inchangés.
Comme il découle de ce qui précède, le transistor de commutation 12 est à l'état conducteur en fonctionnement normal, c'est-à-dire que le signal de remise à l'état initial
UR apparaissant entre l'émetteur et le collecteur du transis-
tor de commutation 12 a une valeur logique 0 alors que lors-
que la tension d'alimentation U s tombe au-dessous de sa valeur minimale admissible, le transistor de commutation 12 se ferme et qu'une tension plus élevée est alors appliquée entre l'émetteur et le collecteur. Un état logique "1" est donc engendré et constitue un ordre de remise à l'état initial.
24992C3

Claims (9)

REVENDICATIONS
1. Circuit de remise à l'état initial pour microproces-
seur, destiné à produire des signaux de remise à l'état initial en fonction d'une tension de fonctionnement envoyée
au microprocesseur, auquel est appliqué la tension de fonc-
tionnement et qui comprend un circuit de stabilisation pour réduire une tension d'alimentation au niveau d'une tension de fonctionnement constante, caractérisé en ce qu'un étage à bascule (ci-après désigné simplement par le terme de "bascule") (5) qui fournit le signal de remise à l'état initial (UR) est
commandé par une tension de commande (Ust) qui est propor-
tionnelle à la tension différentielle (A U) entre la tension d'alimentation (Us) et la tension de fonctionnement (UB), en ce que la bascule (5) présente une hystérésis entre les points de commutation pour une tension de commande (USt) montante et descendante, en ce que la bascule (5) continue à être commandée quand la différence de tension (AU) correspond
approximativement à la différence entre la tension de fonc-
tionnement (UB) et la tension d'alimentation (Us) minimale admissible, et en ce que la bascule (5) est remise à son état initial quand la tension d'alimentation (Us) a à nouveau atteint sa valeur nominale dans les limites d'un pourcentage prédéterminé.
2. Circuit de remise à l'état initial pour microproces-
seurs selon la revendication 1, caractérisé en ce que la
bascule (5) est constituée par plusieurs étages à transis-
tors, un transistor d'entrée (11) étant commandé par la tension de commande (USt) et un transistor de commutation (12) étant accouplé au transistor d'entrée (11) de manière que lorsqu'il y a modification de l'état de commutation du transistor d'entrée (11), le transistor de commutation (12) modifie également son état, et de manière que grâce à cette seconde modification, le point de travail du transistor
d'entrée (11) se déplace.
3. Circuit de remise à l'état initial pour microproces-
seurs selon la revendication 1 ou 2, caractérisé en ce que la bascule (5) n'est remise à son état initial que lorsque la
tension d'alimentation (Us) a à nouveau atteint approximati-
vement sa valeur nominale.
4. Circuit de remise à l'état initial pour microproces-
seurs selon l'une des revendications 1 à 3, caractérisé en ce
qu'une entrée (6) de la bascule (5) est reliée à la sortie (4) du circuit de stabilisation de tension (1) et à une première borne d'un diviseur de tension (8, 9, 10) qui est monté entre la tension d'alimentation (Us) et une tension de
référence (O).
5. Circuit de remise à l'état initial pour micropro-
cesseurs selon la revendication 4, caractérisé en ce que le diviseur de tension est constitué par un circuit série de résistances (8, 9) et une diode de Zener (10), une borne de la-diode de Zener (10) étant reliée à la tension de référence (O) et l'autre borne étant reliée à la tension d'alimentation
par l'intermédiaire des résistances (8, 9).
6. Circuit de remise à l'état initial pour microproces-
seurs selon les revendications 4 ou 5, caractérisé en ce que
la première borne du diviseur de tension (8, 9, 10) destinée à l'entrée (6) de la bascule (5) est disposée entre les résistance (8, 9) et en ce qu'une autre borne qui est montée
entre la diode de Zener (10) et les résistances (8, 9) déli-
vre une tension de référence destinée à un organe de réglage
du circuit de stabilisation de tension (1).
7. Circuit de remise à l'état initial pour micropro-
cesseurs selon la revendication 6, caractérisé en ce que l'organe de réglage du circuit de stabilisation de tension (1) est constitué par un transistor de réglage (7) qui est monté en montage émetteur et à la base duquel est appliquée
la tension de référence.
8. Circuit de remise à l'état initial pour microproces-
seurs selon l'une des revendications 1 à 7, caractérisé en ce
que la base du transistor d'entrée (11) est reliée à la tension de fonctionnement (UB) et son collecteur à la tension de référence (O) par l'intermédiaire d'une résistance de collecteur (14), en ce que l'émetteur du transistor d'entrée
(11) est relié par l'intermédiaire d'une résistance d'émet-
teur (13) à la première borne du diviseur de tension (8, 9, 10), en ce que l'émetteur du transistor de commutation (12) est relié par l'intermédiaire d'une résistance de couplage (15) à l'émetteur du transistor d'entrée (11), en ce que la base du
transistor de commutation (12) est raccordée entre le collec-
teur du transistor d'entrée (11) et sa résistance de collec-
teur (14), en ce que le collecteur du transistor de commuta-
tion (12) est relié à la tension de référence (10) et en ce que le signal de remise à l'état initial apparaît entre le
collecteur et l'émetteur du transistor de commutation (12).
9. Circuit de remise à l'état initial pour microproces-
seurs selon l'une des revendications 1 à 7, caractérisé en ce
que le transistor d'entrée (11) et le transistor de commuta-
tion (12) sont complémentaires l'un par rapport à l'autre, en ce que l'émetteur du transistor d'entrée (11) est relié à la tension de fonctionnement (UB) et sa base à la tension de référence (O) par l'intermédiaire d'une résistance de base (17) ainsi qu'à la première borne du diviseur de tension (8, 9, 10) par l'intermédiaire d'une résistance d'entrée (13), en ce que la base du transistor de commutation (12) est reliée par l'intermédiaire d'une résistance série au collecteur du transistor d'entrée (11) et l'émetteur du transistor de commutation (12) à la tension de référence (O), en ce que le collecteur du transistor de commutation (12) est relié par l'intermédiaire de résistances de couplage (15, 16) à la base et à l'émetteur du transistor d'entrée (11), et en ce que le signal de remise à l'état initial apparaît entre l'émetteur
et le collecteur du transistor de commutation (12).
FR8201709A 1981-02-03 1982-02-03 Circuit de remise a l'etat initial pour microprocesseur Granted FR2499263A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE3103489A DE3103489C2 (de) 1981-02-03 1981-02-03 Rücksetzschaltung für Mikroprozessoren

Publications (2)

Publication Number Publication Date
FR2499263A1 true FR2499263A1 (fr) 1982-08-06
FR2499263B1 FR2499263B1 (fr) 1985-05-17

Family

ID=6123871

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8201709A Granted FR2499263A1 (fr) 1981-02-03 1982-02-03 Circuit de remise a l'etat initial pour microprocesseur

Country Status (5)

Country Link
US (1) US4469957A (fr)
DE (1) DE3103489C2 (fr)
FR (1) FR2499263A1 (fr)
GB (1) GB2094581B (fr)
SE (1) SE462187B (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2609193A1 (fr) * 1986-12-31 1988-07-01 Samsung Electronics Co Ltd Circuit de commande pour lave-vaisselle

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5974434U (ja) * 1982-11-05 1984-05-21 パイオニア株式会社 マイクロコンピユ−タの電源供給回路
DE3301603C1 (de) * 1983-01-19 1984-07-05 Diehl GmbH & Co, 8500 Nürnberg Steuerschaltung fuer einen Mikrocomputer
DE3623192A1 (de) * 1986-07-10 1988-01-14 Thomson Brandt Gmbh Schaltungsanordnung zur stromversorgung elektronischer geraete
US4803702A (en) * 1986-08-05 1989-02-07 Advanced Micro Devices, Inc. Reset and synchronization interface circuit
JPS63168508U (fr) * 1987-04-22 1988-11-02
US6005423A (en) * 1994-02-10 1999-12-21 Xilinx, Inc. Low current power-on reset circuit
DE4440529C2 (de) * 1994-11-12 1997-04-10 Honeywell Ag Schaltungsanordnung zur Ladung und Entladung von Speicherkondensatoren
US5543741A (en) * 1994-12-30 1996-08-06 Mitel Corporation Reset circuit for generating reset pulse over an interval of reduced voltage supply
US5530395A (en) * 1995-04-03 1996-06-25 Etron Technology Inc. Supply voltage level control using reference voltage generator and comparator circuits
US5760625A (en) * 1995-10-03 1998-06-02 Ford Motor Company Low cost microcomputer power supply with power on reset and low voltage inhibit functionality
DE10347359A1 (de) * 2003-10-11 2005-05-12 Preh Gmbh Schalteinrichtung zur Detektion einer Spannungsunterbrechung

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2936683B1 (de) * 1979-09-11 1980-05-08 Siemens Ag Ruecksetzschaltung fuer Mikroprozessoren
US4234920A (en) * 1978-11-24 1980-11-18 Engineered Systems, Inc. Power failure detection and restart system

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1122148B (de) * 1960-03-30 1962-01-18 Siemens Ag Spannungskonstante, mit Hilfe einer Transistorschaltung geregelte Batteriestromversorgungsanlage
DE1219520B (de) * 1965-03-22 1966-06-23 Licentia Gmbh Schmitt-Trigger mit einstellbarer Hysterese
US3904892A (en) * 1974-03-26 1975-09-09 Us Navy Supply dependent logic reset
JPS5283127A (en) * 1975-12-31 1977-07-11 Fujitsu Ltd Instantaneous power cut detecting circuit
US4096560A (en) * 1977-10-28 1978-06-20 Rockwell International Corporation Protection circuit to minimize the effects of power line interruptions on the contents of a volatile electronic memory
JPS54102477A (en) * 1978-01-30 1979-08-11 Toyoda Mach Works Ltd Sequence controller output device
FR2445642A1 (fr) * 1978-12-29 1980-07-25 Radiotechnique Compelec Agencement de securite en cas de chute d'une tension d'alimentation continue
US4266145A (en) * 1979-05-09 1981-05-05 Ncr Corporation Time dependent master reset

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4234920A (en) * 1978-11-24 1980-11-18 Engineered Systems, Inc. Power failure detection and restart system
DE2936683B1 (de) * 1979-09-11 1980-05-08 Siemens Ag Ruecksetzschaltung fuer Mikroprozessoren

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ELEKTRONIK, vol. 28, no. 24, 1979, M]NICH (DE), *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2609193A1 (fr) * 1986-12-31 1988-07-01 Samsung Electronics Co Ltd Circuit de commande pour lave-vaisselle

Also Published As

Publication number Publication date
DE3103489C2 (de) 1982-11-04
DE3103489A1 (de) 1982-08-12
GB2094581B (en) 1984-07-18
SE8200562L (sv) 1982-08-04
SE462187B (sv) 1990-05-14
US4469957A (en) 1984-09-04
GB2094581A (en) 1982-09-15
FR2499263B1 (fr) 1985-05-17

Similar Documents

Publication Publication Date Title
FR2535870A1 (fr) Circuit d'alimentation en courant electrique d'un micro-ordinateur
FR2499263A1 (fr) Circuit de remise a l'etat initial pour microprocesseur
FR2732840A1 (fr) Procede et appareil pour un dispositif de commande de plot s'adaptant a la charge
FR2794334A1 (fr) Ballast pour lampe a decharge comportant un convertisseur de tension
FR2679082A1 (fr) Dispositif de commutation a semiconducteurs pouvant etre commande et comportant un systeme integre de limitation de courant et de coupure pour temperature excessive.
FR2535000A1 (fr) Embrayage electronique pour outils electriques a vitesse variable
EP1993019B1 (fr) Dispositif d'alimentation d'un circuit électronique et circuit électronique
FR2799849A1 (fr) Regulateur lineaire a faible chute de tension serie
FR2548403A1 (fr) Stabilisateur de tension integre monolithique a domaine d'utilisation etendu, pour des applications de type automobile
FR2521791A1 (fr) Interrupteur electronique de courant monte dans un systeme de distribution de courant continu
CA1096957A (fr) Detecteur de proximite a deux fils
FR2485825A1 (fr) Circuit de protection des transistors de puissance de sortie d'une source d'alimentation a commutation et source d'alimentation utilisant ce circuit
FR2462818A1 (fr) Circuit pour eviter le declic se produisant lors de l'enclenchement et du declenchement de la tension d'alimentation d'un amplificateur
FR2524732A1 (fr) Circuit de protection contre les surcharges
EP0488881B1 (fr) Dispositif régulateur de la tension de charge d'une batterie par un alternateur
EP1071213A1 (fr) Commande d'un transistor MOS de puissance
FR2509925A1 (fr) Dispositif de branchement de commande protege contre les court-circuits pour un appareil electrique utilisateur
FR2460576A1 (fr) Circuit d'alimentation a trois bornes pour appareil telephonique
EP0408493A1 (fr) Dispositif d'arrêt d'un moteur asynchrone monophasé à condensateur
FR2555004A1 (fr) Dispositif pour effectuer une ouverture de boucle d'une duree calibree a partir d'un poste telephonique
FR2505602A1 (fr) Clignoteur
EP0716508A1 (fr) Circuit de commande pour interrupteur électronique et interrupteur en faisant application
FR2490895A1 (fr) Circuit d'entretien pour oscillateur a faible consommation de courant
FR2807239A1 (fr) Detecteur de proximite a apprentissage
FR2497014A1 (fr) Montage de protection d'un circuit de commutation de puissance contre les courts-circuits et les surcharges

Legal Events

Date Code Title Description
ST Notification of lapse