FR2464607A1 - Recepteur de television - Google Patents
Recepteur de television Download PDFInfo
- Publication number
- FR2464607A1 FR2464607A1 FR8018843A FR8018843A FR2464607A1 FR 2464607 A1 FR2464607 A1 FR 2464607A1 FR 8018843 A FR8018843 A FR 8018843A FR 8018843 A FR8018843 A FR 8018843A FR 2464607 A1 FR2464607 A1 FR 2464607A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- tuning
- channel
- signal
- output signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J5/00—Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner
- H03J5/02—Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner with variable tuning element having a number of predetermined settings and adjustable to a desired one of these settings
- H03J5/0245—Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form
- H03J5/0272—Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer
- H03J5/0281—Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer the digital values being held in an auxiliary non erasable memory
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Abstract
A.RECEPTEUR DE TELEVISION. B.RECEPTEUR CARACTERISE PAR UN CIRCUIT DE REACTION COMMUN 10, 50 REGLANT LA TENSION D'ACCORD VA, VB SUIVANT LES DONNEES DES SIGNAUX D'ENTREE POUR DEUX DISPOSITIFS D'ACCORD 3A, 3B, AINSI QUE DES COMMUTATEURS 41, 42A, 42B, 43 POUR LA MISE EN OEUVRE DU CIRCUIT DE REACTION ET DE CIRCUITS DE MAINTIEN 20A, 20B, 17A, 17B QUI CONSERVENT L'ACCORD AINSI ETABLI. C.L'INVENTION S'APPLIQUE A DES RECEPTEURS PERMETTANT DE RECEVOIR SIMULTANEMENT AUX DEUX PROGRAMMES.
Description
La présente invention concerne un récepteur de
télévision pour plusieurs systèmes de réception de signaux.
Dans les récepteurs connus, lorsque l'écran affiche déjà le programme d'un certain canal, et que l'on veut reproduire une image d'un autre canal, en petite dimension (insertion d'images), il faut deux systèmes de réception de
signaux pour recevoir les deux canaux.
Dans un récepteur de télévision, connu, dans lequel est intégré un magnétoscope (appareil VTR), il faut deux systèmes de réception de signaux pour le programme principal et le programme auxiliaire, lorsqu'on veut reproduire et regarder
un programme principal tout en enregistrant un programme auxi-
liaire sur le magnétoscope.
Dans ces conditions, si le dispositif d'accord utilisé, est un dispositif d'accord électronique, il faut également dédoubler le circuit correspondant tel que le circuit
PLL (circuit à verrouillage de phase) et avoir deux ensembles.
Il en résulte des récepteurs de télévision coûteux.
La présente invention a pour but de créer un récepteur de télévision peu coûteux, permettant de réaliser les
mêmes opérations qu'un téléviseur coûteux pour recevoir simul-
tanément deux programmes.
A cet effet, l'invention concerne un récepteur comprenant un premier et un second dispositifs d'accord commandés par une première et une seconde tensions d'accord, un premier et 'un second circuits de maintien pour conserver la première et la seconde tensions d'accord, un premier et un second sélecteurs de canal, récepteur caractérisé en ce qu'il comprend en outre un circuit commun de réaction pour donner une tension d'accord en réponse à la donnée du canal d'entrée, un premier commutateur pour fournir sélectivement un signal d'oscillation locale du premier et du second dispositifs d'accord au circuit de réaction, un second circuit de commutation pour fournir sélectivement un signal de sortie du premier et du second sélecteurs de canal au circuit de réaction comme donnée du
canal d'entrée, un troisième commutateur pour fournir sélective-
ment le signal de sortie du circuit de réaction et le signal de sortie du premier circuit de maintien au premier dispositif
d'accord comme première tension d'accord, un quatrième commuta-
teur pour fournir sélectivement le signal de sortie du circuit
2 2464607
de réaction et le signal de sortie du second circuit de maintien au second dispositif d'accord comme seconde tension d'accord, et un moyen de commande de commutation pour commander l'état du premier, second, troisième et quatrième commutateurs en fonction d'une condition du premier sélecteur de canal de façon
à former une première boucle de réaction pour le premier dispo-
sitif d'accord et le circuit de réaction de sélection de canal, puis de former un chemin d'alimentation entre le premier circuit de maintien et le premier dispositif d'accord pour conserver un
canal.
La présente invention sera décrite plus en détail à l'aide des dessins annexés, dans lesquels: - la figure 1 est un schéma-bloc d'un exemple
de récepteur de télévision selon l'invention.
- la figure 2 montre une courbe servant à ex-
pliquer le fonctionnement de l'exemple de l'invention selon la
figure 1.
- la figure 3 est un schéma-bloc d'un autre
exemple de l'invention.
- la figure 4 est une courbe servant à expli-
quer le fonctionnement de l'exemple de la figure 3.
DESCRIPTION DE DIVERS MODES DE REALISATION PREFERENTIELS
Selon la figure 1, un premier exemple de récepteur de télévision selon l'invention est relié à une antenne 1 par l'intermédiaire d'un répartiteur d'antenne 2 recevant le signal de l'antenne 1; le circuit comporte des dispositifs d'accord 3A, 3B recevant chacun le signal du répartiteur
d'antenne 2 pour attaquer les amplificateurs de fréquence inter-
médiaire vidéo 4A, 4B (VIF) pour amplifier respectivement les
signaux de sortie des dispositifs d'accord 3A, 3B; des détec-
teurs vidéo 5A, 5B reçoivent les signaux de sortie des amplifi-
cateurs VIF 4A, 4B. Dans ces conditions, les circuits 3A-5A forment un premier système de réception de signal 6A; les circuits 3B-5B forment un second système de réception de signal 6B. Chacun des dispositifs d'accord 3A, 3B est un dispositif d'accord électronique qui permet de choisir un canal déterminé lorsqu'il reçoit une tension de sélection de canal Va, Vb. Les dispositifs d'accord 3A, 3B donnent des signaux d'oscillation
locale Sa, Sb.
Selon la figure 1, le circuit comporte une boucle de réaction 10 telle qu'une boucle PLL (boucle verrouilles en phase), un circuit préscalaire 12, un diviseur programmable de fréquence 13 et une mémoire morte ROM 14 dans laquelle est enregistré le rapport de division de fréquence du diviseur programmable 13 suivant le canal à recevoir. Il est également prévu un comparateur de phase 15, un oscillateur de référence
16 et des filtres passe-bas 17A, 17B comportant chacun un con-
densateur Ca.
De plus, le montage comporte des circuits d'accord automatiques de fréquence (circuits AFT) 20A, 20B, des discriminateurs de fréquence 21A, 21B qui distinguent les fréquences des signaux VIF des amplificateurs VIF 4A, 4B et donnent une tension en forme de S selon la courbe en pointillé de la figure 2 ainsi que des circuits de mise en forme 22A, 22B qui mettent les signaux de tension en forme de S et donnent des tensions numériques Da, Db comme celles représentées par
les courbes en trait plein à la figure 2.
Selon la figure 1, le montage comporte un cir-
cuit de commande 30, un clavier 31A muni d'une touche de sélec-
tion de canal pour le premier système de réception 6A, un clavier 31B ayant une touche de sélection de canal pour le second système de réception 6B, une mémoire-tampon 32 et un décodeur d'adresse 33 pour transformer le signal de sortie du clavier en un signal d'adresse pour la mémoire morte ROM 14. Le montage comporte en outre des multivibrateurs monostables 34A, 34B qui donnent respectivement des signaux de commande Ea, Eb au niveau "1' pour la période de temps comprise par exemple entre 0,5 et 1 seconde à partir de l'instant lorsque les
touches de sélection de canal des claviers 31A, 31B sont comman-
dées.
Le montage comporte en outre des commutateurs 41, 42A, 42B, 43 commandés respectivement par les signaux de commande Ea, Eb pour les mettre dans la position représentée à la figure 1 lorsque les signaux de commande Ea, Eb sont tous
deux à l'état "0" et dans les positions opposées à celles repré-
sentées à la figure 1, lorsque les signaux de commande Ea, Eb
sont tous deux égaux à "1".
Dans l'exemple de la figure 1, la sélection de canal se fait par le circuit PLL 10. En effet, lorsqu'on actionne la touche de sélection de canal du clavier 31A du premier système de réception 6A, le multivibrateur 34A se déclenche et donne le signal Ea qui est de niveau "1'. A ce moment, comme le signal Eb est toujours au niveau "O", les commutateurs 41, 42B, 43 restent dans la position représentée à la figure 1. Le signal de l'oscillateur local Sa du dispositif d'accord 3A est ainsi appliqué par l'amplificateur-tampon llA, le commutateur 41 et le circuit préscalaire 12 au diviseur programmable 13. Le signal de sortie du clavier 31A est également appliqué au décodeur d'adresse 33 par le commutateur 43 et la mémoire-tampon 32 pour donner un signal d'adresse. Ce signal d'adresse est appliqué à
la mémoire morte ROM 14 qui fournit la donnée (rapport de divi-
sion) du canal correspondant à la touche de sélection choisie.
Cette donnée est appliquée à son tour au diviseur programmable
13 qui est ainsi programmé suivant ce rapport de division.
Ainsi, le signal Sa fourni par le dispositif d'accord 3A est divisé en fréquence par le diviseur 13 suivant le rapport de division correspondant à la donnée. Ce signal divisé en fréquence est appliqué au comparateur de phase 15 pour être comparé en phase avec le signal d'oscillation de la fréquence de référence de l'oscillateur de référence 16. A ce moment, le signal Ea est à l'état "1" et le commutateur 42A est commuté de façon opposée à la position représentée à la
figure 1.
C'est pourquoi, le signal de sortie du compara-
teur de phase 15 est appliqué par le commutateur 42A au filtre
passe-bas 17A qui donne alors la tension continue Va du dispo-
sitif d'accord 3A; cette tension continue Va constitue le signal de sélection de canal. Lorsqu'on actionne la touche de
sélection de canal du clavier 31A, le premier système de récep-
tion 6A est mis en état de recevoir le canal correspondant à la touche de sélection de canal commandée, par l'intermédiaire
du circuit PLL 10.
A l'état normal ou fixe, cette donnée de réception est conservée par le circuit AFT 20A. En effet après une période prédéterminée à compter de l'instant de la commande de la touche de sélection de canal, comme le signal Ea passe de nouveau au niveau "O", le commutateur 42A revient à l'état représenté à la figure 1. Le circuit PLL 10 est ainsi coupé du
premier système de réception 6A qui reste maintenu par la ten-
sion Va emmagasinée dans le condensateur Ca du filtre 17A.
Dans ces conditions, si la tension Va varie du fait des courants de fuite du condensateur Ca, la fréquence de la porteuse du signal VIF du premier système de réception 6A varie de façon correspondante; il en est de même de la tension AFT, Da du formeur 22A. Cette tension Da est alors appliquée par le commutateur 42A au filtre 17A de façon à supprimer la variation de tension du condensateur Ca. Il en résulte que la tension Va reste constante pour conserver l'état de réception
du canal.
De m9me.lorsquela fréquence d'oscillation
locale varie par suite des fluctuations de la tension d'alimen-
tation, des variations de température ou analogues ou encore de la dérive (décalage ou déviation en fréquence) au niveau de la fréquence de la porteuse vidéo de l'émetteur, la tension AFT Da varie de la même manière pour verrouiller le système de
réception sur le canal choisi.
Comme indiqué ci-dessus, lorsqu'on actionne
d'abord la touche de sélection de canal du clavier 31A du pre-
mier système de réception 6A, cette sélection de canal est assurée dans ce système 6A par le circuit PLL 10. Puis cet état de réception du canal choisi reste conservé par le circuit
AFT 20A.
Par ailleurs lorsqu'on actionne la touche de sélection de canal du clavier 31B du second système de réception 6B, on déclenche le multivibrateur 34B dont la sortie Eb passe au niveau "1". Les commutateurs 41, 42B, 43 sont ainsi branchés
dans les positions opposées à celles représentées à la figure 1.
Il en résulte un fonctionnement analogue à celui décrit lors de l'enfoncement de la touche de sélection de canal du clavier 31A; ce fonctionnement est assuré par le circuit PLL 10 qui choisit le canal correspondant. Puis, on conserve l'état de réception
du canal par le circuit AFT 20B.
Comme décrit ci-dessus, selon l'invention, le circuit PLL 10 est commandé pour le premier et le second systèmes de réception 6A, 6B seulement lors de la sélection des canaux, puis les états de réception des systèmes restent conservés par les circuits AFT 20A, 20B. C'est pourquoi, grâce à l'invention
il suffit d'un seul ensemble de circuits correspondants compre-
nant les circuits coûteux tel que le circuit prescalaire 12, le diviseur programmable de fréquence 13, la mémoire morte ROM
6 2464607
14, le comparateur de phase 15, l'oscillateur de référence 16 etc. L'invention permet ainsi de réaliser un montage très peu coûteux. De plus selon l'invention, à l'état fixe ou notmal, la commande AFT est réalisée pour que la réception de
canal soit stable même s'il y a diverses fluctuations et déca-
lages de fréquence.
La figure 3 montre un autre exemple de l'in-
vention; dans cet exemple, les éléments identiques ou analogues à ceux du premier exemple selon la figure 1, portent les mêmes
références et ne seront pas décrits à nouveau.
Dans l'exemple de la figure 3, la sélection de canal est exécutée par une boucle verrouillée en fréquence
(encore appelée "boucle FLL") qui constitue la boucle de réac-
tion.
Selon la figure 3, le montage comporte une boucle FLL 50, un compteur de fréquence 51, un oscillateur 52 donnant le signal de la base de temps du comptage du compteur 51 et un comparateur 53. Ce comparateur 53 compare le signal de sortie compté par le compteur 51 à la donnée fournie par la
mémoire ROM 14 et il donne un signal de sortie égal à "O" lors-
que les deux signaux qu'il reçoit sont égaux ou pratiquement égaux; ce comparateur donne un signal de sortie "+" lorsque la donnée fournie par la mémoire ROM 14 est supérieure au signal de sortie du compteur 51; par contre, lorsque la sortie du compteur 51 est supérieure à la donnée fournie par la mémoire
ROM 14, le comparateur donne un signal de sortie "-" (figure 4).
Le montage comporte également un compteur 54A et un décompteur 54B ainsi qu'un générateur d'impulsions 55 donnant une impulsion appliquée à l'entrée de comptage des
compteurs 54A, 54B (dans un but de simplification, les comp-
teur et décompteur seront appelés "compteurs"). Les compteurs 54A, 54B sont commandés respectivement en mode de comptage par les signaux de sortie des commutateurs 42A, 42B de façon que ces compteurs fonctionnent en mode de comptage (c'est-à-dire en additionneurs) lorsque les signaux de sortie des commutateurs sont "+" et qu'ils fonctionnent en décompteurs (c'est-à-dire en soustracteurs) lorsque les signaux de sortie des commutateurs sont "-" et enfin qu'ils fonctionnent en arrgt de comptage
lorsque les signaux de sortie des commutateurs sont égaux à "0".
Le montage de la figure 3 comporte également des modulateurs de largeur d'impulsion (encore appelées "circuits PWM") 56A, 56B qui reçoivent les signaux de sortie des compteurs 54A, 54B et donnent des signaux à largeur d'impulsion modulée encore appelés signaux PWM; la largeur des impulsions corres-
pond à l'état de comptage de chacun des compteurs 54A, 54B.
- La sélection de canal est assurée dans ce second mode de réalisation par le circuit à verrouillage de fréquence FLL 50. En effet lorsqu'on actionne par exemple la touche de sélection de canal du clavier 31A du premier système de réception 6A, cela entraîne le déclenchement du multivibrateur 34A. La sortie Ea de ce multivibrateur passe ainsi au niveau "1" alors que la sortie Eb du multivibrateur 34B reste toujours au niveau "O"; les commutateurs 41, 42B, 43 restent ainsi dans les positions représentées respectivement à la figure 3. Le signal d'oscillation locale Sa du dispositif d'accord 3A passe par l'amplificateur-tampon llA, le commutateur 41 et le circuit préscalaire 12 pour attaquer le compteur 51 qui compte le nombre d'unités de cycle du signal Sa par unité de temps et fournit le
signal de comptage au comparateur 53.
Le signal de sortie du clavier 31A est égale-
ment appliqué au décodeur 33 par le commutateur 43 et à la mémoire 32 dont il constitue un signal d'adresse-pour être appliqué à la mémoire ROM 14. La mémoire ROM 14 fournit le signal de donnée du canal correspondant à la touche choisie et fournit ce signal au comparateur 53. Le comparateur 53 donne un signal de sortie de comparaison dont le niveau correspond à
la sortie de comptage du compteur 51 (figure 4).
A ce moment, le signal Ea est au niveau "1" et le commutateur 42A est dans la position opposée à celle de la figure 3 si bien que le signal de sortie du comparateur 53 est appliqué par le commutateur 42A au compteur 54A comme signal de commande de comptage. Le circuit PWM 56A donne un signal PWM dont la largeur de l'impulsion correspond à la valeur comptée par le compteur 54A et fournit ce signal au filtre 17A. Le
filtre 17A donne une tension Va pour le dispositif d'accord 3A.
Lorsque le signal de comptage du compteur 51 est supérieur à la donnée de canal de la mémoire ROM 14, le signal de sortie de comparaison du comparateur 53 est égal à "-". Ainsi le compteur 54A passe en mode de décomptage, si bien
8 2464607
que la largeur de l'impulsion du signal PWM fourni par le cir-
cuit 56A augmente et que par là même la tension Va fournie par le filtre 17A augmente également. Il en résulte un abaissement de la fréquence reçue. Par ailleurs lorsque le signal de comptage du compteur 51 est inférieur à la donnée du canal, fournie par la mémoire morte ROM 14, l'opération inverse decel-le décrite
précédemment se produit et la fréquence de réception augmente.
Lorsque la sortie de comptage du compteur 51 est égale ou sensiblement égale à la donnée du canal fournie par la mémoire ROM 14, le compteur 54A passe en mode d'arrêt. On fixe ainsi le canal de réception suivant la donnée du canal fournie par
la mémoire ROM 14.
Comme indiqué ci-dessus, lorsqu'on actionne la touche de sélection de canal du clavier 31A du premier système de réception 6A, ce système 6A est mis en mode de réception pour
le canal correspondant par le circuit FLL 50.
A l'état fixe, le circuit AFT 20A conserve cet état de réception. Après une période prédéterminée comptée
à partir de l'instant de l'actionnement de la touche de sélec-
tion de canal du clavier 31A, le signal Ea passe au niveau "O",
si bien que le commutateur 42A se met dans la position repré-
sentée à la figure 3. La tension Da du formeur 22A est appliquée au compteur 54A de façon à conserver l'état de réception du
canal comme pour la sélection de canal.
Selon l'exemple de l'invention représenté à la figure 3, lorsque la fréquence d'oscillation locale varie du fait des fluctuations de la tension d'alimentation, des variations de température ou autres ou encore s'il y a une
dérive de la fréquence de porteuse vidéo de l'émetteur, la ten-
sion AFT, Da varie de façon analogue pour verrouiller le premier
système de réception sur l'état de réception voulu.
Par ailleurs, lorsqu'on actionne la touche de sélection de canal du clavier 31B du second système de réception 6B, on déclenche le multivibrateur 34B qui donne un signal de sortie Eb de niveau "1". Les commutateurs 41, 42B, 43 sont ainsi respectivement branchés suivant des positions opposées à celles représentées à la figure 3. On a ainsi un fonctionnement analogue à celui décrit pour l'enfoncement de la touche de sélection de
canal du clavier 31A; ce fonctionnement est assuré par le cir-
cuit FLL 50 pour mettre en réception le second système de réception 6B pour recevoir le canal correspondant. Puis, le
circuit AFT 20B maintient cet état.
Si l'on peut négliger les fuites du condensa-
teur Ca des filtres 17A, 17B de l'exemple de la figure 1, ces filtres 17A, 17B constituent des circuits de maintien pour les tensions Va, Vb et dans ce cas l'opération d'accord automatique de la fréquence AFT est inutile pour la dérive de la fréquence d'oscillation locale sous l'effet des variations de la tension d'alimentation et de la température ou pour le décalage en fréquence, si bien que l'on peut supprimer les circuits AFT
A, 20B.
De plus dans l'exemple de la figure 3, comme les compteurs 54A, 54B servent respectivement de circuits de maintien qui conservent les tensions, on peut supprimer de
façon analogue les circuits AFT 20A, 20B.
2464607
Claims (2)
- 2 ) Récepteur selon la revendication 1, caracté-risé en ce que chacun des deux premiers circuits de maintien (2QA, 20B) comporte un premier et un second discriminateurs de fréquence (21A, 21B) branchés respectivement sur le premier etle second dispositifs d'accord (3A, 3B).) Récepteur selon la revendication 1, carâcté-risé en ce que le circuit de réaction (10) comporte un diviseur programmable (13) qui est programmé par la donnée du canal d'entrée, un oscillateur de fréquence (16) et un comparateur de phase (15) pour fournir un signal de sortie au premier et ausecond dispositifs-d'accord (3A, 3B).
- 40) Récepteur selon la revendication 1, caracté-il 2464607 risé en ce que le circuit de réaction comporte un oscillateura base de temps (55), un compteur de fréquence (51) et un com-parateur (53) comparant l'état du compteur de fréquence (51) à la donnée du canal d'entrée pour fournir un signal de sortie au premier et au second dispositifs d'accord (3A, 3B). j
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11399279A JPS5637779A (en) | 1979-09-05 | 1979-09-05 | Television picture receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2464607A1 true FR2464607A1 (fr) | 1981-03-06 |
FR2464607B1 FR2464607B1 (fr) | 1983-07-18 |
Family
ID=14626338
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8018843A Granted FR2464607A1 (fr) | 1979-09-05 | 1980-08-29 | Recepteur de television |
Country Status (6)
Country | Link |
---|---|
US (1) | US4326220A (fr) |
JP (1) | JPS5637779A (fr) |
DE (1) | DE3033567A1 (fr) |
FR (1) | FR2464607A1 (fr) |
GB (1) | GB2059703B (fr) |
NL (1) | NL8005008A (fr) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4539711A (en) * | 1983-05-02 | 1985-09-03 | Rca Corporation | Tuning control system for a pair of tuners employing a common channel skip memory |
JPS61141332A (ja) * | 1985-03-19 | 1986-06-28 | 中井機械工業株式会社 | 赤飯蒸し機 |
JP2545851B2 (ja) * | 1987-04-16 | 1996-10-23 | ソニー株式会社 | Vtr一体型のテレビ受像機 |
GB2219451A (en) * | 1988-05-31 | 1989-12-06 | Plessey Co Plc | Frequency synthesiser |
US4901036A (en) * | 1989-06-29 | 1990-02-13 | Motorola, Inc. | Frequency synthesizer with an interface controller and buffer memory |
DE3934635C1 (fr) * | 1989-10-17 | 1991-02-21 | Variovision Kommunikations-Systeme Gmbh, 8000 Muenchen, De | |
GB2260455B (en) * | 1991-09-13 | 1995-06-28 | Alps Electric Co Ltd | Tuner for radio-frequency signals |
JPH0974534A (ja) * | 1995-09-05 | 1997-03-18 | Sony Corp | 映像信号の磁気テープ記録再生装置 |
JP2005167434A (ja) * | 2003-12-01 | 2005-06-23 | Orion Denki Kk | 選局装置 |
WO2008069783A1 (fr) | 2006-12-04 | 2008-06-12 | Thomson Licensing | Dispositif d'accord avec unité diplexeur |
JP4557086B2 (ja) | 2008-06-24 | 2010-10-06 | カシオ計算機株式会社 | 電波受信装置 |
JP4715926B2 (ja) * | 2009-01-14 | 2011-07-06 | カシオ計算機株式会社 | 電波受信装置 |
JP4816764B2 (ja) | 2009-05-28 | 2011-11-16 | カシオ計算機株式会社 | 電波受信装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6042656B2 (ja) * | 1977-06-06 | 1985-09-24 | ソニー株式会社 | 選局装置 |
-
1979
- 1979-09-05 JP JP11399279A patent/JPS5637779A/ja active Granted
-
1980
- 1980-08-29 FR FR8018843A patent/FR2464607A1/fr active Granted
- 1980-09-02 US US06/183,587 patent/US4326220A/en not_active Expired - Lifetime
- 1980-09-04 NL NL8005008A patent/NL8005008A/nl not_active Application Discontinuation
- 1980-09-04 GB GB8028545A patent/GB2059703B/en not_active Expired
- 1980-09-05 DE DE19803033567 patent/DE3033567A1/de not_active Withdrawn
Non-Patent Citations (1)
Title |
---|
EXBK/77 * |
Also Published As
Publication number | Publication date |
---|---|
DE3033567A1 (de) | 1981-03-26 |
US4326220A (en) | 1982-04-20 |
JPS6257147B2 (fr) | 1987-11-30 |
GB2059703B (en) | 1983-06-02 |
JPS5637779A (en) | 1981-04-11 |
NL8005008A (nl) | 1981-03-09 |
FR2464607B1 (fr) | 1983-07-18 |
GB2059703A (en) | 1981-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2464607A1 (fr) | Recepteur de television | |
US4581643A (en) | Double conversion television tuner with frequency response control provisions | |
JPS6338125B2 (fr) | ||
FR2578124A1 (fr) | Circuit d'accord pour un tuner a plusieurs bandes | |
FR2522233A1 (fr) | Agencement numerique de reglage automatique du gain pour television | |
FR2481549A1 (fr) | Dispositif de synthese et de demodulation combinees pour recepteurs d'ondes modulees en frequence et recepteur le comportant | |
EP0746114A1 (fr) | Dispositif d'émission radio à modulation de fréquence | |
US6545723B1 (en) | Dual HDTV/NTSC receiving method using symbol timing recovery and sync signal detection and apparatus thereof | |
FR2530898A1 (fr) | Dispositif d'accord a boucle a verrouillage de phase | |
US5036291A (en) | On channel agile FM demodulator | |
FR2466904A1 (fr) | Dispositif de selection de canal a adresse directe dans un systeme d'accord du type a recherche | |
US5877822A (en) | Method for storing digital channel tuning data, and circuit, television receiver and video cassette recorder implementing the method | |
PL168665B1 (pl) | Urzadzenie do wytwarzania sygnalów zegarowych dla ukladów przetwarzania cyfrowegoodbiornika telewizyjnego PL PL PL | |
FR2488472A1 (fr) | Dispositif de selection de canal | |
FR2495407A1 (fr) | Synthetiseur de frequences de television pour des porteuses non standards | |
KR100550068B1 (ko) | 비디오 신호 수신기를 호환적으로 동조시키기 위한 방법, 변조기 출력 채널 반송파를 선택하는 방법, 및 비디오 신호 수신기 | |
JPH0730824A (ja) | ディジタル放送受信機 | |
EP0698970A1 (fr) | Système de transmission numérique à double boucle de synchronisation | |
EP0325332B1 (fr) | Dispositif d'enregistrement/réproduction de signal vidéo | |
US4249259A (en) | Digital channel selection apparatus | |
FR2788639A1 (fr) | Perfectionnements relatifs a la correction d'alignement de demodulateur dans des syntoniseurs | |
KR840001206B1 (ko) | 텔레비젼 수상기 | |
FR2513055A1 (fr) | Dispositif d'accord de recepteur de television avec un appareil de reglage electronique de frequence | |
JPH05115048A (ja) | チユーナー回路 | |
GB2257586A (en) | Vcr channel selection. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |