FI97093C - Snabbt ställbar faslåsningskrets - Google Patents
Snabbt ställbar faslåsningskrets Download PDFInfo
- Publication number
- FI97093C FI97093C FI944181A FI944181A FI97093C FI 97093 C FI97093 C FI 97093C FI 944181 A FI944181 A FI 944181A FI 944181 A FI944181 A FI 944181A FI 97093 C FI97093 C FI 97093C
- Authority
- FI
- Finland
- Prior art keywords
- phase
- comparator
- filter
- output
- loop
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/095—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a lock detector
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/107—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
- H03L7/1075—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Claims (10)
1. Fasl&st slinga, som omfattar: en faskomparator, som sinä ingängar har en slingas 5 insignal och en signal, som är proportionell mot slingans utsignal, och vars utsignal är en signal, som är proportionell mot insignalernas fasskillnad, en spänningsstyrd oscillator, ett till faskomparatorn kopplat slingfilter, varvid 10 den spänning, som erhällits fr&n slingfiltret, är den spänningsstyrda oscillatorns styrspänning och slingfilt-rets bandbredd ändras med slingfiltrets styr-signal, kännetecknad av att den ytterligare omfattar: en kontrollkrets för läsning, vilken kontroll-krets 15 är funktionsmässigt kopplad till faskomparatorns utglmg och som omfattar organ för jämförelse av puisen för faskomparatorns utsignal med ett referensfönster och organ för bildning av en andra styrsignal, som gör slingfiltret smalbandigt, dä nämnda puis passar i referensfönstret och 20 för bildning av en första styrsignal, som gör slingfiltret bredbandigt, d& nämnda puis är ätminstone delvis utanför referensfönstret.
2. Fasläst slinga enligt patentkrav 1, kännetecknad av att organen för jämförelse av puisen för a 25 faskomparatorns utsignal med referensfönstret omfattar ett första jämförarorgan (OPI; 41), som jämför faskomparatorns utsignal (Phase) med ett första referens-vär-de (VI), ett andra jämförarorgan (OP2, 42), som jämför fas-30 komparatorns utsignal (Phase) med ett andra referens-värde (V2) och ett tili komparatorernas utgäng kopplat logiskt organ (33; 43), som ger en första logisk signal dä faskomparatorns utsignal är mellan det första och det andra re-35 ferensvärdet och i övriga fall en andra logisk signal. 14 97093
3. Fasläst slinga enligt patentkrav 2, kanne-t e c k n a d av att det första jämförarorganet är en första analog operationsförstärkare (OPI), som kopplats för att fungera som en komparator och vars referensvärde 5 är den första spänningen (VI), och det andra jämförelseor-ganet är en andra analog operationsförstärkare (OP2), som är kopplad att fungera som en komparator och vars referensvärde är den andra spänningen (V2).
4. Fasläst slinga enligt patentkrav 2, kanne-10 tecknad av att det första jämförarorganet är en första digital n-räknare (41), i vars nollställningsingäng en faskomparators utsignal (Phase) leds, och det andra jämförarorganet är en andra digitala n-räknare (42), i vars nollställningsingäng en faskomparators utsignal 15 (Phase) leds inverterad samt bäde det första och det andra referensvärdet är det värde n, tili vilket räknaren räknar de klockpulser, som förts till dessa, och ifali nägondera av räknarna när värdet n, ger det logiska organet den första logiska signalen.
5. Faslist slinga enligt patentkrav 2, känne- tecknad av att det logiska organet (33; 43) är en OR-port.
6. Fasläst slinga enligt patentkrav 1 eller 2, kännetecknad av att organen för bildning av 25 slingfiltrets första och andra styrsignal omfattar ett fördröjningsorgan (34; 44), som är kopplat tili det logiska organets utging och vars utgängstillstJmd förvandlas tili ett ingängstillständ med konstant intervaller.
7. Fasl&st slinga enligt patentkrav 1, känne-30 tecknad av att resistansvärdet för ätminstone en * resistiv del av slingfiltret och kapacitans-värdet för ät- minstone en kapacitiv del väljs medelst omkopplare (SI, S2), som styrs av styrspänningen (Cntrl).
8. Fasläst slinga enligt patentkrav 7, kanne-35 tecknad av att resistansvärdet väljs genom att den il i li » uin m ei . 15 97093 andra av de tvk resistanserna (R6 eller R7) kopplas tili en resistiv del av den första omkopplaren (SI) och kapaci-tansvärdet väljs genom att en första kondensator (C2), som kontinuerligt hör tili filtret eller en andra kondensator 5 (C3), som är lös fr in filtret, parallellkopplas med den andra omkopplaren (S2).
9. Faslist slinga enligt patentkrav 8, kanne-tecknad av att dk den andra kondensatorn (C3) är löskopplad frän den kapacitiva delen laddas den tili den 10 första kondensatorns (C2) spanning via en buffertförstär-kare (OP3) och den andra omkopplaren, (S2).
10. Fasläst slinga enligt patentkrav 7, känne-t e c k n a d av att nämnda resistiva del och kapacitiva del är i det aktiva filtrets äterkopplingsväg. m 4 4
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FI944181A FI97093C (sv) | 1994-09-09 | 1994-09-09 | Snabbt ställbar faslåsningskrets |
| DE19534516A DE19534516A1 (de) | 1994-09-09 | 1995-09-05 | Schnell einrastender Phasenregelkreis |
| GB9518537A GB2293063B (en) | 1994-09-09 | 1995-09-11 | Fast locking phase-locked loop |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FI944181A FI97093C (sv) | 1994-09-09 | 1994-09-09 | Snabbt ställbar faslåsningskrets |
| FI944181 | 1994-09-09 |
Publications (4)
| Publication Number | Publication Date |
|---|---|
| FI944181A0 FI944181A0 (sv) | 1994-09-09 |
| FI944181L FI944181L (sv) | 1996-03-10 |
| FI97093B FI97093B (sv) | 1996-06-28 |
| FI97093C true FI97093C (sv) | 1996-10-10 |
Family
ID=8541338
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| FI944181A FI97093C (sv) | 1994-09-09 | 1994-09-09 | Snabbt ställbar faslåsningskrets |
Country Status (3)
| Country | Link |
|---|---|
| DE (1) | DE19534516A1 (sv) |
| FI (1) | FI97093C (sv) |
| GB (1) | GB2293063B (sv) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FI107093B (sv) | 1997-09-24 | 2001-05-31 | Nokia Networks Oy | Automatisk avstämning av integrerad oskillator |
| DE19611219A1 (de) * | 1996-03-21 | 1997-09-25 | Fraunhofer Ges Forschung | Phasenregelschleife mit umschaltbarer Schleifenbandbreite |
| DE10132230C2 (de) | 2001-06-29 | 2003-08-28 | Infineon Technologies Ag | Verfahren und Vorrichtung zur Erzeugung eines Taktausgangssignales |
| US7421213B2 (en) * | 2003-12-19 | 2008-09-02 | Avago Technologies Limited | Optical receiver control device with a switchable bandwidth |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6228086Y2 (sv) * | 1980-12-08 | 1987-07-18 | ||
| US4506233A (en) * | 1982-06-28 | 1985-03-19 | General Electric Company | Bandwidth control circuit for a phase locked loop |
| US5256989A (en) * | 1991-05-03 | 1993-10-26 | Motorola, Inc. | Lock detection for a phase lock loop |
-
1994
- 1994-09-09 FI FI944181A patent/FI97093C/sv active IP Right Grant
-
1995
- 1995-09-05 DE DE19534516A patent/DE19534516A1/de not_active Withdrawn
- 1995-09-11 GB GB9518537A patent/GB2293063B/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| FI97093B (sv) | 1996-06-28 |
| FI944181L (sv) | 1996-03-10 |
| GB9518537D0 (en) | 1995-11-08 |
| DE19534516A1 (de) | 1996-03-14 |
| FI944181A0 (sv) | 1994-09-09 |
| GB2293063B (en) | 1997-03-05 |
| GB2293063A (en) | 1996-03-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5920233A (en) | Phase locked loop including a sampling circuit for reducing spurious side bands | |
| US7372339B2 (en) | Phase lock loop indicator | |
| US6466058B1 (en) | PLL lock detection using a cycle slip detector with clock presence detection | |
| US4587496A (en) | Fast acquisition phase-lock loop | |
| US7277518B2 (en) | Low-jitter charge-pump phase-locked loop | |
| US8102197B1 (en) | Digital phase locked loop | |
| JPH0548454A (ja) | 周波数シンセサイザ | |
| JP2985489B2 (ja) | 位相同期ループ | |
| KR20040027924A (ko) | 소수 n 주파수 합성기 및 이를 포함하는 장치 | |
| US6998923B2 (en) | Low-noise loop filter for a phase-locked loop system | |
| JPH07303042A (ja) | Pll周波数シンセサイザ | |
| US3993958A (en) | Fast acquisition circuit for a phase locked loop | |
| US20050046486A1 (en) | Lock detectors having a narrow sensitivity range | |
| CN100512011C (zh) | 一种模拟锁相环实现保持功能的系统和方法 | |
| FI97093C (sv) | Snabbt ställbar faslåsningskrets | |
| US6646477B1 (en) | Phase frequency detector with increased phase error gain | |
| US6064273A (en) | Phase-locked loop having filter with wide and narrow bandwidth modes | |
| KR970001313B1 (ko) | 방송 상태 식별신호 검출용 스위치드 캐패시터 대역 통과 필터 | |
| Eijselendoorn et al. | Improved phase-locked loop performance with adaptive phase comparators | |
| US5767713A (en) | Phase locked loop having integration gain reduction | |
| EP0435881A4 (en) | Sample-and-hold phase detector for use in a phase locked loop | |
| US7598816B2 (en) | Phase lock loop circuit with delaying phase frequency comparson output signals | |
| RU2267860C2 (ru) | Синтезатор частот с переменными усилением и полосой пропускания кольца фазовой автоподстройки | |
| US7541850B1 (en) | PLL with low spurs | |
| CN117176142B (zh) | 鲁棒的比例积分采样型锁相环 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| FG | Patent granted |
Owner name: NOKIA TELECOMMUNICATIONS OY |
|
| BB | Publication of examined application |