ES2567292T3 - Método y nodo de comunicación para el mapeo de un mensaje de canal del control de enlace descendente físico mejorado, EPDCCH - Google Patents

Método y nodo de comunicación para el mapeo de un mensaje de canal del control de enlace descendente físico mejorado, EPDCCH Download PDF

Info

Publication number
ES2567292T3
ES2567292T3 ES13705279.1T ES13705279T ES2567292T3 ES 2567292 T3 ES2567292 T3 ES 2567292T3 ES 13705279 T ES13705279 T ES 13705279T ES 2567292 T3 ES2567292 T3 ES 2567292T3
Authority
ES
Spain
Prior art keywords
epdcch
aggregation
level
message
symbols
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES13705279.1T
Other languages
English (en)
Inventor
Mattias Frenne
Jung-Fu Cheng
Erik Eriksson
Daniel Larsson
Johan FURUSKOG
Havish Koorapaty
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Application granted granted Critical
Publication of ES2567292T3 publication Critical patent/ES2567292T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

Método en un nodo de comunicación (110) para el mapeo de símbolos de un mensaje de un canal de control de enlace descendente físico mejorado, EPDCCH, cuyo EPDCCH comprende uno o más niveles de agregación, en el que para cada nivel de agregación, un mensaje del EPDCCH está constituido por un conjunto de elementos de canal de control, eCCE, en el que cada eCCE es mapeado a un conjunto de grupos de elementos de recurso mejorados, eREG, en el que cada eREG es un grupo de elementos de recurso, RE, en un par de bloques de recurso físicos, PRB, y en el que el método está caracterizado por: mapear (1007) los símbolos del mensaje del EPDCCH a un conjunto de RE que constituye los múltiples eREG a los cuales corresponde el conjunto de eCCE, en el que el orden en el cual son mapeados los símbolos de EPDCCH al conjunto de RE depende del nivel de agregación, y en el que el mapeo (1007) se lleva a cabo mapeando los símbolos de EPDCCH en forma de una primera soportadora sobre los eREG asignados de un conjunto de pares de PRB del EPDCCH y, a continuación, en el tiempo, y transmitir (1009) el mensaje del EPDCCH mapeado a un equipo de usuario, UE, (120), cuyo mapeo del mensaje del EPDCCH permite al UE (120) detectar el nivel de agregación utilizado de la carga útil del EPDCCH cuando es recibida por el UE (120).

Description

5
10
15
20
25
30
35
40
45
50
55
DESCRIPCION
Metodo y nodo de comunicacion para el mapeo de un mensaje de canal del control de enlace descendente ffsico mejorado, EPDCCH
Sector tecnico
Las realizaciones de esta memoria se refieren a un nodo de comunicacion y a un metodo en el mismo. En particular, el sector tecnico se refiere al mapeo de sfmbolos de un mensaje del Canal de control de enlace descendente ffsico mejorado, EPDCCH (Enhanced Physical Downlink Control CHannel, en ingles).
Antecedentes
La tecnologfa de la Evolucion a largo plazo (LTE - Long Term Evolution, en ingles) del Proyecto de asociacion de 3a generacion (3GPP - 3rd Generation Partnership Project, en ingles) es una tecnologfa de comunicacion inalambrica de banda ancha mediante telefoma movil en la cual las transmisiones de las estaciones de base, denominadas tambien NodosB mejorados (eNB - Enhanced NodeBs, en ingles) a las estaciones de telefoma movil, denominadas tambien Equipos de usuario (UE - User Equipment, en ingles), son enviadas utilizando Multiplexacion ortogonal por division de frecuencia (OFDM - Orthogonal Frequency Division Multiplexing, en ingles). La OFDM divide la senal en multiples subportadoras paralelas en frecuencia. La unidad basica de transmision en LTE es un Bloque de recursos (RB - Resource Block, en ingles) que, en su configuracion mas comun, comprende 12 subportadoras y 7 sfmbolos de OFDM, un intervalo. Un termino comun es asimismo un Bloque de recursos ffsicos (pRb - Physical Resource Block, en ingles) para indicar el RB en un recurso ffsico. Dos PRB en la misma subtrama que utilizan las mismas 12 subportadoras se denominan par de PRB. Este es la unidad de recurso minima que puede ser planificada en LTE.
Una unidad de una subportadora y un sfmbolo de OFDM se denominan Elemento de recurso (RE - Resource Element, en ingles) 4, tal como se muestra en la representacion del recurso ffsico de enlace descendente 2 en la figura 1. De este modo, un PRB incluye 84 RE. Un sfmbolo de OFDM 6 que incluye un prefijo cfclico se muestra asimismo en la figura 1. El prefijo cfclico hace a la senal de OFDM menos sensible a la dispersion en el tiempo del canal. Insertar un prefijo cfclico se consigue simplemente copiando la ultima parte del sfmbolo de OFDM e insertandola al principio del sfmbolo de OFDM. Una subtrama de radio de LTE esta compuesta por multiples bloques de recursos en frecuencia, determinando el numero de PRB el ancho de banda del sistema, y dos intervalos en el tiempo, tal como se muestra mediante la subtrama de enlace descendente 8 de la figura 2. Adicionalmente, en el dominio del tiempo, las transmisiones de enlace descendente de LTE pueden ser organizadas en tramas de radio de 10 ms, comprendiendo cada trama de radio diez subtramas del mismo tamano de longitud Tsubtrama = 1 ms.
Los mensajes transmitidos sobre un enlace de radio a los UE pueden ser clasificados de manera amplia como mensajes de control y mensajes de datos. Los mensajes de control se utilizan para facilitar la adecuada operacion del sistema, asf como una adecuada operacion de cada UE dentro del sistema. Los mensajes de control podnan incluir ordenes para controlar funciones tales como la potencia transmitida desde un UE, la senalizacion de RB dentro de la cual van a ser recibidos los datos por parte del UE o van a ser transmitidos desde el UE, etcetera.
En la Version 8 de las especificaciones de LTE del 3GPP, con referencia espedfica a los documentos TS 36.211, TS 36.212, TS 36.213 del 3GPP, el primero de cuatro sfmbolos de OFDM, dependiendo de la configuracion, en una subtrama esta reservado para contener tal informacion de control, como se muestra, por ejemplo, mediante la region de control 10 de la figura 2. Ademas, en la Version 11 de las especificaciones de LTE del 3GPP, se introdujo un canal de control mejorado, Canal de control de enlace descendente ffsico mejorado (EPDCCH), en el cual estan reservados pares de PRB para contener exclusivamente transmisiones del EPDCCH, aunque excluyendo del par de PRB los uno a cuatro primeros sfmbolos que pueden contener informacion de control para los UE de versiones anteriores a la Version 11 de las especificaciones de LTE del 3GPP. Una ilustracion de ello se muestra en la figura 3. En la figura 3, la subtrama de enlace descendente 12 muestra diez pares de RB y la configuracion de tres regiones del EPDCCH, indicadas como rellenas con rayado horizontal, vertical y diagonal, de tamano de un par de PRB cada una. Los pares de PRB restantes se pueden utilizar para las transmisiones del Canal compartido de enlace descendente ffsico (PDSCH - Physical Downlink Shared CHannel, en ingles).
Por ello, el EPDCCH es multiplexado en frecuencia con las transmisiones del PDSCH contrarias al PDCCH que esta multiplexado en el tiempo con transmisiones del PDSCH. La Asignacion de recursos (RA) para las transmisiones del PDSCH existe en varios tipos de RA, dependiendo del formato de la Informacion de control del enlace descendente (DCI - Downlink Control Information, en ingles). Algunos tipos de RA pueden tener una granularidad de planificacion minima de un Grupo de bloques de recursos (RBG - Resource Block Group, en ingles). Un RBG es un conjunto de bloques de recursos adyacentes, en frecuencia, y cuando se planifica el UE, al UE se le asignan recursos en terminos de RBG y no rB individuales.
Cuando un UE es planificado en el enlace descendente (DL - DownLink, en ingles) y el mensaje de Informacion de control del enlace descendente (DCI) esta contenido en un EPDCCH, el UE debe asumir que los pares de PRB que contienen una asignacion de DL estan excluidos de la asignacion de recursos, es decir, aplica la adaptacion de velocidades. En esta memoria, adaptacion de velocidades significa que se asegura que el numero de bits de salida del codificador coincide con el numero de bits disponibles del canal ffsico. De manera que, en este contexto, los
5
10
15
20
25
30
35
40
pares de PRB que contienen una asignacion de DL no tienen ningun bit de canal f^sico disponible para la transmision del PDSCH. La adaptacion de velocidades es Nevada a cabo eliminando de manera sistematica los bits codificados de la salida. Que bits son eliminados es conocido tanto para el lado transmisor como para el lado receptor. Esto se conoce tambien como adaptacion de velocidades de cadena de codificacion. Por ejemplo, si para un UE se planifica un PDSCH en un cierto RBG de tamano de 3 pares de PRB adyacentes, y uno de estos pares de PRB comprende la asignacion de DL, el UE debe asumir que el PDSCH solo es transmitido en los dos pares de PRB restantes en este RBG. Debe observarse que la multiplexacion del PSDCH en alguna transmision del EPDCCH dentro de un par de PRB no esta soportada en la Version 11 de las especificaciones de LTE del 3GPP.
Los PDCCH y los EPDCCH son transmitidos sobre recursos de radio que son compartidos entre varios UE de usuario. Cada PDCCH comprende partes mas pequenas, conocidas como Elementos del canal de control (CCE - Control Channel Elements, en ingles), para permitir la adaptacion del enlace mediante el control del numero de CCE que un PDCCH esta utilizando. El numero de CCE en un PDCCH se denomina nivel de agregacion del CCE, y puede ser una secuencia logica de 1,2, 4 u 8 CCE consecutivos. El numero total de CCE disponibles dentro de la region de control, vease la figura 2, es determinado mediante una configuracion del Canal de indicador de formato de control ffsico (PCFICH - Physical Control Format Indicator CHannel, en ingles), el ancho de banda del sistema y el numero de recursos de PHICH configurados. Cada PDCCH comprende exactamente una DCI.
Se requieren multiples niveles de agregacion para soportar multiples formatos de DCI para mejorar la utilizacion de recursos y proporcionar medios para adaptar la velocidad de codificacion del mensaje de DCI a la calidad del canal. El tamano de la DCI vana mucho dependiendo del formato y del ancho de banda del canal. Los PDCCH con diferentes niveles de agregacion pueden incrementar la granularidad de la utilizacion de recursos, en lugar de una solucion en la que “un tamano se adapta a todo”. Pueden utilizarse mayores niveles de agregacion para las asignaciones de recursos para el mensaje de control de la emision, para proporcionar mayor proteccion. El nivel de agregacion para los mensajes de control puede ser 4 u 8, mientras que el nivel de agregacion para los mensajes de DCI que planifican transmisiones de PDSCH o PUSCH espedficas para el UE puede ser 1 o 2 o 4 u 8. Por ello, se especifica que, para el PDCCH, un UE tiene que monitorizar cuatro niveles de agregacion de CCE, a saber, 1, 2, 4 y 8, para el espacio de busqueda espedfico para un UE y dos niveles de agregacion de CCE, a saber, 4 y 8, para el espacio de busqueda comun. Un espacio de busqueda es una coleccion de CCE dentro del conjunto total de todos los CCE en una subtrama en la que el UE puede encontrar (es decir, esta buscando) sus candidatos de PDCCH.
Las especificaciones tecnicas del 3GPP 36.213 “Physical Layer Procedures, Release 8”, del 2008, en la Seccion
c'(L > j e fl 7 4 Si
9.1.1 describen un espacio de busqueda en el nivel de agregacion '' l ; ’ ' > , que esta definido mediante un conjunto contiguo de CCE dado por lo que sigue:
(/:'■ ' w ) mod AW (1)
N,
en el que CCM es el numero total de CCE en la region de control de la subtrama k,
7(i)
■■ define el inicio del
espacio de busqueda ' = 0,l,M . L - 1 y M (L) es el numero de PDCCH para ser monitorizados en el espacio de busqueda dado. Cada CCE comprende 36 QPSK sfmbolos de modulacion. El valor de M (L) se especifica mediante la Tabla 9.1.1-1 en las Especificaciones tecnicas del 3GPP 36.213 “Physical Layer Procedures (Release 8)”, que se replica a continuacion.
Tabla 1: M (L) con respecto a Nivel de agregacion para el PDCCH
Tipo de espacio de v c.) busqueda 1
Nivel de agregacion L Tamano [en CCE] Numero de candidatos del PDCCH M (L)
Espedfico para un UE
1 6 6
2
12 6
4
8 2
8
16 2
Comun
4 16 4
8
16 2
Con esta definicion, los espacios de busqueda para diferentes niveles de agregacion pueden superponerse unos con otros independientemente del ancho de banda del sistema. De manera mas especifica, el espacio de busqueda espedfico para un UE y el espacio de busqueda comun pueden superponerse, y los espacios de busqueda para diferentes niveles de agregacion pueden superponerse. Vease un ejemplo mostrado a continuacion, en el que existen un total de nueve CCE y una superposicion muy frecuente entre PDCCH candidatos:
5
10
15
20
25
30
Ejemplo 1: ^ccE,t {1> 6, 4, 0} parg L {1 > 2, 4, SJ reSpectivarnente.
c(£) Espacio de busqueda 17.
Candidatos de PDCCH en terminos de mdice del CCE
Tipo
Nivel de agregacion L
Espedfico para un UE
1 {1}, {2}, {3}, {4}, {5}, {6}
2
{6, 7}, {8,0}, {1,2}, {3, 4}, {5,6}, {7,8}
4
{4, 5,6, 7}, {8,0, 1,2}
8
{0, 1,2,3, 4, 5, 6,7}, {8,0, 1,2, 3, 4, 5, 6}
Comun
4 {0, 1, 2, 3}, {4, 5, 6, 7}, {8, 0, 1, 2}, {3, 4, 5, 6}
8
{0,1,2, 3, 4, 5, 6, 7}, {8,0, 1,2, 3, 4, 5, 6}
De manera similar que para el PSCCH, el EPDCCH es transmitido sobre recursos de radio compartidos por multiples UE y se introduce un CCE mejorado (eCCE - Enhanced CCE, en ingles) como el equivalente al CCE para el PDCCH. Un eCCE tiene asimismo un numero fijo de RE, pero el numero de RE disponibles para el mapeo del EPDCCH es generalmente menor que este numero fijo, debido a que muchos RE estan ocupados por otras senales tales como las Senales de referencia espedficas para una celula (CRS - Cell-specific Reference Signals, en ingles) y la Senal de referencia para informacion del estado del canal (CSI-RS - Channel State Information - Reference Signal, en ingles). La adaptacion de velocidades para la cadena de codificacion se aplica siempre que un RE perteneciente a un eCCE contiene otras senales que colisionan, tales como la CRS, la CSI-RS, la region de control heredada o, en caso de la Duplexacion por division de tiempo (TDD - Time Division Duplexing, en ingles), el Periodo de guarda (GP - Guard Periodo, en ingles) y el Intervalo de tiempo piloto del enlace ascendente (UpPTS - Uplink Pilot Time Slot, en ingles). Por ello, el RE ocupado por las senales que colisionan no pertenece a los bits disponibles del canal ffsico para el EPDCCH.
Considerese el ejemplo de la figura 4, en el que el elemento 14 ilustra el mapeo del PDCCH, que evita la CRS, de manera que un CCE siempre contiene Tdisp = 36 RE disponibles. En el elemento 16 se muestra como un eCCE contiene 36 RE nominalmente, pero el numero de RE disponibles es menor en caso de que existan senales que colisionan; por ello Tdisp ^ 36 RE para el EPDCCH. Dado que las senales que colisionan dependen de la subtrama, el valor de Tdisp resulta tambien dependiente de la subtrama, e incluso puede ser diferente para diferentes eCCE si las colisiones impactan en los eCCE de manera no uniforme. Debe observarse que cuando el numero de eCCE por par de PRB es dos, vease cuando ocurre esto en la Tabla 3 que sigue, el numero nominal de RE por eCCE no es 36, sino por el contrario 72 o 64 para longitud de prefijo ciclico (CP - Cyclic Prefix, en ingles) normal y extendida, respectivamente.
En la Version 11 de las especificaciones de LTE del 3GPP, el EPDCCH soporta solo el espacio de busqueda espedfico para el UE, mientras que el espacio de busqueda comun sigue siendo monitorizado en el PDCCH en la misma subtrama. En versiones futuras, el espacio de busqueda puede ser introducido asimismo para la transmision del EPDCCH. Se especifica que el UE monitoriza los niveles de agregacion 1, 2, 4, 8, 16 y 32 del eCCE con las restricciones mostradas en la Tabla 2 que sigue, en la que nEPDCCH es el numero de Re disponibles para la transmision del EPDCCH en un par de pRb. Los diferentes niveles de agregacion estan numerados como formato de EPDCCH 0, 1, 2, 3 y 4. En la Tabla 2, la transmision distribuida y localizada se refiere al mapeo del EPDCCH a elementos de recurso.
Tabla 2 niveles de agregacion para el EPDCCH
Formato del EPDCCH
Niveles de agregacion Subtramas normales y subtramas especiales, configuracion 3, 4, 8, con nEPDCCH < 104 y utilizando prefijo dclico normal Resto de los casos
Transmision localizada Transmision distribuida Transmision localizada Transmision distribuida
0
2 2 1 1
1
4 4 2 2
2
8 8 4 4
3
16 16 8 8
4
- 32 - 16
5
10
15
20
25
30
35
40
45
50
En la transmision distribuida, un EPDCCH puede ser mapeado a elementos de recurso en hasta D pares de PRB, donde D = 2, 4 u 8, pudiendo asimismo considerarse el valor de D = 16. De esta manera, la diversidad de frecuencia puede conseguirse para el mensaje del EPDCCH. Vease la figura 5 para un ejemplo esquematico en el cual una subtrama de enlace descendente 18 muestra cuatro partes pertenecientes a un EPDCCH que es mapeado a multiples de las regiones de control mejorado conocidas como pares de PRB, para conseguir transmision distribuida y diversidad de frecuencias o precodificacion de sub-banda.
En la transmision localizada, un EPDCCH es mapeado solamente a un par de PRB, si el espacio lo permite (lo que siempre es posible para el nivel de agregacion uno y dos y para longitud de subtramas normal y de CP normal tambien para el nivel 4). En caso de que nivel de agregacion del EPDCCH sea demasiado grande, se utiliza tambien un segundo par de PRB, y asf sucesivamente, utilizando mas pares de PRB, hasta que todos los eCCE pertenecientes al EPDCCH hayan sido mapeados. El numero de eCCE que caben en un par de PRB viene dado por la Tabla 3 que sigue.
Tabla 3 Numero de eCCE por par de PRB en la transmision localizada
Subtrama normal
Prefijo dclico norr Subtrama especial, configuracion 3, 4, 8 al Subtrama especial, configuracion 1, 2, 6, 7, 9 Pref Subtrama normal jo dclico extendido Subtrama especial, configuracion 1, 2, 3, 5, 6
4
2
La figura 6 muestra una ilustracion de transmision localizada. En la figura 6, la subtrama de enlace descendente 20 muestra los cuatro CCE pertenecientes a un EPDCCH que son mapeados a una de las regiones de control mejorado, para conseguir una transmision localizada.
Como ejemplo, en la subtrama normal y con longitud de CP normal y con nEPDCCH ^ 104, la transmision localizada esta utilizando niveles de agregacion (1, 2, 4, 8) y son mapeados a (1, 1, 1, 2) pares de PRB respectivamente.
Para facilitar el mapeo de los eCCE a recursos ffsicos, cada par de PRB se divide en 16 Grupos de elementos de recurso mejorado (eREG - Enhanced Resource Element Groups, en ingles) y cada eCCE se divide en 4 u 8 eREG para prefijo dclico normal y extendido, respectivamente. Un EPDCCH es en consecuencia mapeado a un multiplo de cuatro o de ocho eREG dependiendo del nivel de agregacion. Estos eREG pertenecientes a un EPDCCH residen en un unico par de PRB, como es tfpico para la transmision localizada, o en un multiplo de pares de PRB, como es tfpico para la transmision distribuida. La division exacta de un par de PRB en eREG puede efectuarse de diferentes maneras. Un ejemplo de la division de un par de PRB en eREG se ilustra en la figura 7.
La figura 7 muestra un par de PRB de configuracion de prefijo dclico normal en una subtrama normal. Cada casilla es un elemento de recurso en el que el numero corresponde a un eREG en el cual esta agrupado. Las casillas con rayado diagonal inclinado a la derecha corresponden al primer eREG indexado con 0. Las casillas con rayado diagonal inclinado a la izquierda comprenden las senales de referencia de desmodulacion (DMRS - DeModulation Reference Signals, en ingles).
Por lo que respecta a los estandares del 3GPP, no se ha acordado aun en el 3GPP como estan agrupados respectivamente cuatro u ocho eREG en los eCCE. No se sabe aun como son mapeados los sfmbolos de un mensaje del EPDCCH codificados y modulados a los RE dentro de los recursos reservados por sus eREG asociados. Adicionalmente, el numero de descodificaciones ciegas por nivel de agregacion para el EPDCCH no ha sido aun decidido en las tareas de estandarizacion del 3GPP. Asimismo, no se ha decidido aun como se genera la aleatorizacion del espacio de busqueda para mapeos localizados y distribuidos, aunque la superposicion entre candidatos del EPDCCH de diferentes niveles de agregacion se producira tambien para el EPDCCH, como es el caso para el PDCCH.
La transmision del PDCCH y del EPDCCH emplea adaptacion de velocidades basada en una memoria temporal circular para el codigo Convolucional circular de velocidad 1/3. Debido a la repeticion de los bits codificados y a la superposicion del espacio de busqueda entre diferentes niveles de agregacion, multiples niveles de agregacion pueden pasar una Comprobacion de redundancia dclica (CRC - Cyclic Redundancy Check, en ingles), como se explicara en esta memoria para el caso del PDCCH, en el que el numero de RE disponibles por CCE es siempre Tdisp = 36.
Debido a la adaptacion de velocidades basada en memoria temporal circular, para un tamano de agregacion dado del PDCCH (2, 4 u 8), los bits codificados empiezan a repetirse despues del 1er CCE. En la figura 8, se muestra un ejemplo para un tamano de carga util particular (48 bits). Se puede ver en la figura 8, que con un tamano de agregacion 8, existen cuatro repeticiones y cada repeticion empieza con la misma ubicacion en la memoria temporal circular.
En general, la condicion necesaria para tener niveles que se confunden se puede expresar como se muestra a continuacion en la ecuacion (2).
5
10
15
20
25
30
35
40
45
3 x N x k = 2 x TdispX m (2)
en la que N es el tamano de carga util ambigua y m y k son los dos enteros. Para PDCCH, el numero de s^bolos modulados por CCE puede ser, Tdisp = 36, como se ha explicado anteriormente. Por ello, para PDCCH se puede simplificar la ecuacion (2), como se muestra a continuacion en la ecuacion (2').
N x k = 24 x m (2').
Se debe observar que, dado que el UE no es necesario para descodificar el PDCCH con tasa de codigo mayor que 0,8, N no deber mayor de 58 x (8 - m). Por ejemplo, cuando N = 48, m = 2k, de tal manera que k puede tomar un valor de 1, 2, o 4. Cualquier combinacion de {1, 2, 4, 8} puede crear niveles de agregacion, 2 o mas, que se confunden. La carga util del PDCCH de LTE comprende bits de informacion y una comprobacion de redundancia ciclica (CRC) de 16 bits correspondiente, y el tamano de la carga util en no menos de 12 bits. Los bits de CRC son funcion de los bits de carga util y proporcionan al receptor la posibilidad de verificar con alta probabilidad si la carga util detectada es correcta. Una lista exhaustiva de todos los tamanos de carga util problematicos aplicables a la transmision del PDCCH en el sistema de LTE se muestra a continuacion en el conjunto (3) que sigue.
{12, 14, 16, 20, 24, 26, 32, 40, 44, 56} (3)
Debido a la repeticion de bits codificados y a la superposicion del espacio de busqueda entre diferentes tamanos de agregacion en el PDCCH, multiples tamanos de agregacion pueden pasar la comprobacion de CRC. Dado que el 1er CCE del PDCCH esta ligado al recurso de ACK/NACK del enlace ascendente para la planificacion dinamica, un UE puede enviar su ACK/NACK en un recurso diferente que es desconocido por el eNB, son posibles multiples recursos de ACK/NACK. De tal modo, podna producirse una confusion en la ubicacion del recurso ACK/NACK del enlace ascendente (UL) mapeado desde el 1er CCE de las correspondientes concesiones del PDCCH, cuando dos o mas candidatos de descodificacion del PDCCH de diferentes niveles de agregacion tienen diferentes indices de CCE mas bajos. La potencialmente erronea ubicacion del recurso ACK/NACK del UL no solo crea una interferencia de UL innecesaria, sino que tambien puede impactar en el rendimiento del enlace descendente, especialmente para UE de alta geometna. Un UE de alta geometna es un UE con buena calidad de canal, tal como con una elevada relacion de senal a interferencia. Para evitar este problema para el PDCCH, una solucion propuesta (no relacionada con las realizaciones de esta memoria) incluye uno o mas bits cero anadidos a la carga util, hasta que la carga util de formato DCI no pertenece a una de las cargas utiles enumeradas en el conjunto (3).
La carga util de DCI incluye un CRC de 16 bits, que puede entonces ser codificado y adaptado en velocidad. Los 60>(0) b0)(\4<{)-11
bloques de bits v v blt 'en cada uno de los canales de control para ser transmitidos en una
0)
subtrama, donde 1 es el numero de bits en una subtrama para ser transmitidos en el canal de control numero i del enlace descendente ffsico, son multiplexados, resultando en un bloque de bits
ba"(0)....bm(M™ -}),ba’(0),...,ba](M^ -1"(0b.......................... -1)
numero de PDCCH transmitidos en la subtrama.
donde n pdcch es el
El bloque de bits
/> ■ ’ (0).....b 0)......I)...............................b
“If
-1)
-1)
es a continuacion
aleatorizado con una secuencia especifica para una celula ante de la modulacion, resultando en un bloque de bits
aleatorizados
b(0),...,b(Mm-\)
de acuerdo con la ecuacion (4) que sigue. b(i) = (/>(/) + c(/))mod 2
(4)
en la que la secuencia aleatorizada c(i) se describe en la Seccion 7.2 de las Especificaciones tecnicas del 3GPP 36.213 “Procedimientos de capa fisica de version 8”. El generador de secuencia de aleatorizacion se inicializa con ^ _ I >2
inic L $/ Jr ID fjgUra a| jnicio de cada subtrama donde ns es el numero de intervalo. Por ello, la
iniciacion de la secuencia de aleatorizacion depende del identificador de la celula,
TV
.celula
ID
Existe asimismo un problema con los tamanos de la carga util problematica tambien para las transmisiones del EPDCCH. No obstante, dado que el numero de RE disponibles por eCCE, Tdisp, no es ni un numero fijo ni una constante sobre diferentes subtramas, la solucion de la Tabla 5.3.3.1.2-1 de las Especificaciones tecnicas del 3GPP 36.212 “Multiplexing and channel coding” de identificar tamanos de carga util problematicos resulta intratable, dado que es necesario un conjunto de tamanos de carga util problematicos para cada posible valor de Tdisp. Ademas, diferentes eCCE pueden tener un numero diferente de RE disponibles que hace a una solucion con tamanos de carga util problematicos menos atractiva incluso.
5
10
15
20
25
30
35
40
45
50
Esto lleva al mismo problema de confusion de ACK/NACK de UL que exisffa para la Version 8 de las especificaciones de LTE del 3GPP antes de que se encontrase una solucion para el PDCCH, dado que tambien para las otras transmisiones del EPDCCH, los recursos de ACK/NACK de UL son funcion del mdice del primer eCCE de la asignacion de DL relacionada. Ademas, esto puede llevar a un problema de ambiguedad en la asignacion de recursos de PDSCH si el nivel de agregacion del EPDCCH detectado correctamente es menor que el nivel de agregacion del mensaje del EPDCCH transmitido realmente, de manera que el UE asumira menos pares de PRB que los utilizados realmente para la asignacion del DL.
El UE asume que un par de PRB planificado que no se utiliza para la transmision del EPDCCH de la asignacion de DL contendra la correspondiente transmision del PDSCH. Si el UE detecta el EPDCCH con un nivel de agregacion menor, puede ocurrir en algunos casos que el UE asuma que se utilizan menos pares de PRB para el EPDCCH de los que se utilizan realmente. En estos casos, el UE asumira que estos contienen transmisiones del PDSCH, y la recepcion del PDSCH fallara.
El documento WO 2012/109542 A1 (INTERDIGITAL PATENT HOLDINGS [US]; MARINIER PAUL [CA]; LEE MOON- IL [US] 16 de agosto de 2012 (2012-08-16) describe un metodo en un nodo de comunicacion para el mapeo de sfmbolos de un mensaje del Canal de control de enlace descendente ffsico mejorado, EPDCCH, cuyo EPDCCH comprende uno o mas niveles de agregacion, en el que para cada nivel de agregacion, un mensaje del EPDCCH esta constituido por un conjunto de Elementos del canal de control, eCCE, en el que cada eCCE esta mapeado a un conjunto de multiples Grupos de elementos de recurso, eREG, en el que cada eREG es un grupo de Elementos de recurso, RE, en un par de Bloques de recursos ffsicos, PRB.
Compendio
Es, por lo tanto, un objeto de las realizaciones de esta memoria proporcionar una manera de mejorar las comunicaciones en los sistemas de LTE, que minimice y/o evite los problemas descritos anteriormente.
De acuerdo con un primer aspecto de las realizaciones de esta memoria, el objeto se consigue mediante un metodo en un nodo de comunicacion para el mapeo de sfmbolos de un mensaje del Canal de control de enlace descendente ffsico mejorado, EPDCCH. El EPDCCH comprende uno o mas niveles de agregacion. Para cada nivel de agregacion, un mensaje de EPDCCH esta constituido por un conjunto de Elementos del canal de control, eCCE. Cada eCCE es mapeado a un conjunto de multiples Grupos de elementos de recursos mejorados, eREG, en el que cada eREG es un grupo de Elementos de recursos, RE, en un par de Bloques de recursos ffsicos, PRB. El nodo de comunicacion mapea los sfmbolos del mensaje del EPDCCH al conjunto de RE que constituye los multiples eREG al cual corresponde el conjunto de eCCE. El orden en el que los sfmbolos de EPDCCH son mapeados al conjunto de RE depende del nivel de agregacion.
De acuerdo con un segundo aspecto de las realizaciones de esta memoria, el objeto se consigue mediante un nodo de comunicacion para el mapeo de sfmbolos de un mensaje del Canal de control de enlace descendente ffsico mejorado, EPDCCH. El EPDCCH comprende uno o mas niveles de agregacion. Para cada nivel de agregacion, un mensaje del EPDCCH esta constituido por un conjunto de Elementos del canal de control, eCCE. Cada eCCE es mapeado a un conjunto de multiples Grupos de elementos de recursos, eREG, en el que cada eREG es un grupo de Elementos de recursos, RE, en un par de bloques de recursos ffsicos, PRB. El nodo de comunicacion comprende un circuito de codificacion de canal configurado para mapear los sfmbolos del mensaje del EPDCCH al conjunto de RE que constituye los multiples eREG al cual corresponde el conjunto de eCCE. El orden en el cual son mapeados los sfmbolos del EPDCCH al conjunto de RE depende del nivel de agregacion.
Dado que el nivel de agregacion esta indicado en el mensaje del EPDCCH, una ubicacion del recurso de ACK/NACK de UL potencialmente erronea provocada por un nivel de agregacion mal interpretado por un UE, creando una interferencia de UL innecesaria, e impactando en un rendimiento negativo del enlace descendente, se puede evitar. Esto resulta en unas comunicaciones mejoradas en los sistemas de LTE.
Una ventaja de las realizaciones de esta memoria es que el problema del fallo para recibir el PDSCH cuando es planificado desde el EPDCCH con niveles de agregacion altos es eliminado.
Breve descripcion de los dibujos
Los dibujos que se acompanan ilustran realizaciones de ejemplo de la presente invencion, en las cuales:
la figura 1 representa un recurso ffsico de enlace descendente de la Evolucion a largo plazo (LTE);
la figura 2 muestra una subtrama de enlace descendente;
la figura 3 muestra una subtrama de enlace descendente con diez pares de RB;
la figura 4 ilustra una diferencia entre un CCE y un eCCE;
la figura 5 representa otra subtrama de enlace descendente;
5
10
15
20
25
30
35
40
45
50
la figura 6 muestra otra subtrama de enlace descendente;
la figura 7 ilustra un par de PRB de configuracion de prefijo dclico normal en una subtrama normal;
la figura 8 ilustra un ejemplo de repeticion de CCE;
la figura 9 ilustra realizaciones de un sistema de comunicaciones de radio;
la figura 10 es un diagrama de flujo que representa realizaciones de un metodo en un nodo de comunicacion;
la figura 11 muestra los principales elementos funcionales de un circuito de codificacion de canal de acuerdo con una realizacion de ejemplo;
la figura 12 muestra una pluralidad de eCCE de acuerdo con una realizacion de ejemplo;
la figura 13 ilustra como pueden ser mapeados los eCCE a eREG de acuerdo con una realizacion de ejemplo; y
la figura 14 muestra un nodo de comunicacion de acuerdo con una realizacion de ejemplo.
Descripcion detallada
La siguiente descripcion detallada de la invencion hace referencia a los dibujos que se acompanan. Los mismos numeros de referencia en diferentes dibujos identifican los mismos o similares elementos. Asimismo, la siguiente descripcion detallada no limita la invencion.
En la Evolucion a largo plazo (LTE), un canal de control mejorado ha sido introducido en la Version 11, conocido como el Canal de control de enlace descendente ffsico (EPDCCH) que incluye una agregacion de N Elementos del canal de control mejorado (eCCE), donde N es variable. Debido a la estructura del codificador del EPDCCH, un UE puede, en algunas circunstancias, detectar el EPDCCH correctamente, utilizando menos de los eCCE utilizados realmente. Esto puede conducir a dos problemas potenciales; (1) el recurso de HARQ-ACK sera seleccionado erroneamente por el equipo de usuario (UE) y habra un malentendido entre el eNB y el UE cuyo recurso se utiliza; y (2) el UE asumira falsamente que se puede utilizar un par de PRB para ser utilizado para la transmision del EPDCCH se utiliza por el contrario para la transmision del Canal compartido de enlace descendente ffsico (PDSCH), provocando un error en la recepcion del PDSCH.
De acuerdo con una realizacion de ejemplo de esta memoria, estos problemas pueden ser resueltos mediante la introduccion de un medio para que el UE detecte el nivel de agregacion utilizado de una transmision del EPDCCH recibido. El UE puede tratar de manera no deliberada de detectar el nivel de agregacion, pero una consecuencia es que, cuando el UE ha detectado el EPDCCH, tambien conoce el nivel de agregacion sin ninguna ambiguedad. De esta manera, el UE puede detectar el EPDCCH sin ambiguedad en que nivel de agregacion fue utilizado para la transmision. Esto puede asegurar que el primer mdice del eCCE se obtiene correctamente para obtener los recursos de ACK/NACK (UL) correctos. Ademas, las realizaciones de ejemplo de esta memoria aseguran que no existe la confusion de que un par de PRB que contiene las transmisiones del EPDCCH contiene las transmisiones del PDSCH.
Una manera de conseguir esto es introducir una manera de mapear sfmbolos a un conjunto de RE de un mensaje de EPDCCH espedfico para el EPDCCH y espedfico para el nivel de agregacion, que constituye los multiples eREG al cual corresponde el conjunto de eCCE, en la que el orden en el cual son mapeados los sfmbolos del EPDCCH al conjunto de RE depende del nivel de agregacion. Un eCCE se define como un grupo de 4 u 8 eREG, definido en la malla de tiempo frecuencia de OFDM de los RE en la capa ffsica. Por ejemplo, el eCCE#0 puede comprender eREG 0, 4, 8 y 12. Cada eREG consiste a su vez en un grupo especificado de RE dentro de un par de PRB. Un ePDCCH puede comprender uno o multiples eCCE, y por ello el conjunto de eCCE que forman un ePDCCH corresponde en la capa ffsica a multiples eREG.
Otra manera de conseguir esto es introducir una aleatorizacion del EPDCCH espedfica para el EPDCCH y espedfica para el nivel de agregacion. Si el UE no asume la secuencia de aleatorizacion correcta, es decir, el nivel de agregacion correcto, la deteccion del EPDCCH fallara.
De acuerdo con las realizaciones de ejemplo, existen sistemas y metodos para eliminar los errores de deteccion del EPDCCH en un sistema de telecomunicaciones de LTE. La carga util el EPDCCH que incluye bits de prefijo dclico y bits de CRC anadidos puede ser codificada para generar una secuencia de bits codificados para su transmision. Los bits codificados pueden ser introducidos en una memoria temporal circular.
La figura 9 representa un sistema de comunicaciones de radio 100 en el cual se pueden implementar las realizaciones de esta memoria. El sistema de comunicaciones de radio 100 es una red de comunicacion inalambrica tal como un sistema LTE.
5
10
15
20
25
30
35
40
45
50
El sistema de comunicaciones de radio 100 comprende una o mas celulas. En la figura 9, un nodo de comunicacion 110 sirve a una celula 115. El nodo de comunicacion 110 puede ser un eNodoB, para abreviar eNB, u otro nodo de transmision tal como por ejemplo un nodo repetidor, asociado con un sistema LTE.
Un equipo de usuario (UE) 120 esta situado en la celula 115. El UE 120 puede, por ejemplo, ser un telefono movil, un ordenador tal como por ejemplo un ordenador portatil, un Asistente digital personal (PDA - Personal Digital Assistant, en ingles) o un ordenador de tableta, denominado en ocasiones placa surf, con capacidad inalambrica, o cualquier otra unidad de red de radio capaz de comunicarse sobre un enlace de radio con el nodo de comunicacion 110 en el sistema de comunicaciones de radio 100. El UE 120 puede ser tambien un nodo repetidor.
Se describiran ahora realizaciones de ejemplo de un metodo en el nodo de comunicacion 110 para el mapeo de sfmbolos de un mensaje del Canal de control de enlace descendente ffsico mejorado, EPDCCH, con referencia a un diagrama de flujo representado en la figura 10. El nodo de comunicacion 110 puede ser un eNodoB, dicho de manera abreviada eNB, o un nodo repetidor. El EPDCCH comprende uno o mas niveles de agregacion, en el que para cada nivel de agregacion un mensaje de EPDCCH esta constituido por un conjunto de eCCE. Cada eCCE es mapeado a un conjunto de multiples eREG, en el que cada eREG es un grupo de RE en un par de PRB. El metodo comprende las siguientes acciones, cuyas acciones se pueden realizar en cualquier orden adecuado. Las acciones del metodo descritas aqu estan escritas de manera general, y se describiran con mas detalle a continuacion. Las acciones 1001 - 1006 y 1008 - 1009 son acciones opcionales de acuerdo con las realizaciones de ejemplo. Las acciones opcionales se ilustran en cajas con lmeas de puntos en la figura 10.
Accion 1001. En un escenario de ejemplo, el nodo de comunicacion 110 ha recibido bits de carga util del EPDCCH para ser transmitidos al UE 120. El nodo de comunicacion 110 puede anadir bits de CRC antes de la codificacion. Los bits de CRC son funcion de los bits de carga util. De acuerdo con algunas realizaciones, toda la carga util del PDCCH se utiliza para calcular los bits de paridad de CRC. Los bits de la carga util del PDCCH se denotan
mediante^" ■ ■a 2 ■a3.....aA 1: y |os bits de paridad mediante^11 > Pl i. A es el tamano de la
carga util del PDCCH y L es el numero de bits de paridad.
Los bits de paridad se calculan y anaden de acuerdo con la seccion 5.1.1, configurando L a 16 bits, resultando en la secuencia ^0' ^1 ■ -?2 -^3 ^B 11 donde B = A + L.
Accion 1002. El nodo de comunicacion 110 codifica los bits de la carga util del EPDCCH mas los bits de CRC anadidos en tres flujos de paridad de salida de bits codificados en bits codificados. Esto es para generar secuencias de bits codificados.
Accion 1003. En algunas realizaciones el nodo de comunicacion 110 intercala cada una de la pluralidad de secuencias de salida. Esto es para mejorar el rendimiento del codigo del canal.
Accion 1004. En algunas realizaciones, el nodo de comunicacion 110 recoge las secuencias de salida en una memoria temporal. La memoria temporal puede ser una memoria temporal circular. Esto permite proporcionar una adaptacion de velocidad efectiva en la siguiente etapa, cubriendo el caso en el que el numero de bits del canal ffsico es mayor, asf como menor que el numero de bits codificados.
Accion 1005. El nodo de comunicacion 110 puede leer la pluralidad de secuencias de salida para hacer coincidir el numero de bits del canal ffsico asignados al EPDCCH. Esto es adaptacion de velocidad de la cadena de codigo, para asegurar que existe un mapeo de uno a uno entre los bits codificados y los bits del canal ffsico.
Accion 1006. El nodo de comunicacion 110 puede aleatorizar la secuencia de salida de bits. Esto permite reducir la probabilidad de que un UE tal como el UE 120 detecte un PDCCH de una celula adyacente, conseguida asignando diferentes secuencias de aleatorizacion a diferentes celulas, o eNB tales como el nodo de comunicacion 110.
Accion 1007.
De acuerdo con las realizaciones de esta memoria, el nodo de comunicacion 110 mapea los sfmbolos del mensaje del EPDCCH al conjunto de RE que constituye los multiples eREG al cual corresponde el conjunto de eCCE. El orden en el cual son mapeados los sfmbolos del EPDCCH al conjunto de RE depende del nivel de agregacion. Esto resulta en un mensaje del EPDCCH que impffcitamente indica el nivel de agregacion. Cuando el UE 120 recibe el mensaje del EPDCCH con la indicacion, se evita cualquier malentendido del nivel de agregacion.
El mapeo puede ser llevado a cabo mapeando los sfmbolos del EPDCCH en forma de primera subportadora sobre los eREG asignados, por ejemplo, todos los eREG asignados, de un conjunto de pares de PRB del EPDCCH, y a continuacion a lo largo del tiempo.
En una malla de recursos bidimensional, en la que el tiempo (en este contexto los sfmbolos de OFDM) es una dimension y la frecuencia (en este contexto subportadoras) la otra, el mapeo en forma de primera subportadora significa que un mensaje empieza a ser mapeado al primer sfmbolo de OFDM en el tiempo, sobre las subportadoras
5
10
15
20
25
30
35
40
45
50
en el primer sfmbolo de OFDM, y a continuacion continua el mapeo en el segundo s^bolo de OFDM, sobre las subportadoras en el segundo sfmbolo, y a continuacion el tercer sfmbolo de OFDM y asf sucesivamente.
En algunas realizaciones, el nodo de comunicacion 110 mapea los sfmbolos del mensaje del EPDCCH a un conjunto de RE mediante el mapeo de los sfmbolos del EPDCCH en forma de primera subportadora sobre los eREG asignados dentro de cada par de PRB, y a continuacion en el tiempo, y a continuacion sobre los pares de PRB en el conjunto del EPDCCH.
En algunas alternativas, el nodo de comunicacion 110 mapea los sfmbolos del mensaje del EPDCCH a un conjunto de RE mediante el mapeo de los sfmbolos del EPDCCH en forma de primera subportadora sobre todos los pares de PRB pertenecientes a un conjunto del EPDCCH, es decir sobre los eREG asignados en todos los pares de PRB que pertenecen a un conjunto del EPDCCH, y despues en el tiempo.
Los diferentes modos de mapeo se describiran con mas detalle a continuacion.
Accion 1008
Esta es una accion opcional. El nodo de comunicacion 110 puede efectuar una aleatorizacion del mensaje del EPDCCH espedfica para un nivel de agregacion.
En algunas realizaciones, el nodo de comunicacion 110 efectua una aleatorizacion del mensaje del EPDCCH espedfica para un nivel de agregacion, agrupando los bits codificados en porciones de bits del mismo o diferente tamano que comprenden uno o mas bits y reordenando las porciones de bits en un orden que depende del nivel de agregacion.
En algunas realizaciones alternativas, el nodo de comunicacion 110 efectua una aleatorizacion del mensaje del EPDCCH espedfica para un nivel de agregacion agrupando los sfmbolos del EPDCCH modulados en porciones de sfmbolos del mismo o diferente tamano que comprenden uno o mas sfmbolos, y reordenando las porciones en un orden que depende del nivel de agregacion.
En algunas realizaciones, el nodo de comunicacion 110 efectua la aleatorizacion del EPDCCH espedfica para un nivel de agregacion aleatorizado cada mensaje de la DCI del EPDCCH con su correspondiente secuencia de aleatorizacion espedfica para el nivel de agregacion.
En algunas realizaciones, una inicializacion de una secuencia de aleatorizacion para llevar a cabo la aleatorizacion del mensaje del EPDCCH espedfica para el nivel de agregacion, depende del nivel de agregacion.
En algunas realizaciones, el nodo de comunicacion 110 efectua una aleatorizacion del mensaje del EPDCCH espedfica para un nivel de agregacion desfasando dclicamente los bits codificados, en el que desfasar dclicamente los bits codificados es un desfase dclico dependiente del nivel de agregacion.
El desfase dclico puede ser efectuado sobre los sfmbolos modulados o los sfmbolos modulados precodificados.
Los diferentes modos de realizar la aleatorizacion del mensaje del EPDCCH espedfica para el nivel de agregacion se describiran a continuacion con mas detalle.
Esta accion puede ser efectuada en combinacion con el mapeo en la accion 1007, pero puede ser asimismo realizada sola sin combinarla con el mapeo en la Accion 1007.
Accion 1009
Esta es una accion opcional. En algunas realizaciones, el nodo de comunicacion 110 transmite el mensaje del EPDCCH mapeado al UE 120, en el que el mapeo del mensaje del EPDCCH permite al UE 120 detectar el nivel de agregacion agregado de la carga util del EPDCCH cuando es recibida por el UE 120.
Algunas realizaciones que hacen referencia al metodo descrito anteriormente se describiran ahora con mas detalle.
De acuerdo con una realizacion de ejemplo, la figura 11 muestra los principales elementos funcionales de un circuito de codificacion de canal 250 en un eNB, o en otro nodo de transmision tal como el nodo de comunicacion 110, para la codificacion de canal del EPDCCH. Como se puede ver en la figura 11, el nodo de comunicacion 110 tal como un eNB incluye un codificador 252, un circuito de intercalado 254, un circuito de recogida de bits 258, y un circuito de adaptacion de velocidad 260. Los componentes mostrados en la figura 11 pueden ser implementados mediante uno o mas procesadores, hardware, firmware o una combinacion de los mismos. La carga util del EPDCCH, que incluye bits de informacion y bits de CRC anadidos, puede ser introducida en el codificador 252. El codificador 252 codifica la carga util del EPDCCH mas los bits de CRC anadidos para generar una secuencia de bits codificados. Esto hace referencia a las Acciones 1001 y 1002 anteriores. El codificador 252 puede incluir, por ejemplo, un codificador convolucional 1/3 de velocidad. Asf, con un tamano de carga util de N bits a la entrada del codificador convolucional en bucle, existen 3 x N bits a la salida del codificador 252. Alternativamente, pueden utilizarse tambien otros codigos
5
10
15
20
25
30
35
40
45
50
55
de Correccion de error de avance (FEC los codigos Turbo.
Forward Error Correction, en ingles), tales como los codigos de bloque y
Tal como se ilustra en la figura 11, los bits codificados procedentes del codificador 252 son introducidos en el circuito de intercalado 254. La funcion del circuito de intercalado 254 es reordenar los bits codificados para aumentar la robustez frente a los errores de rafaga. Esto hace referencia a la Accion 1003 anterior. En una realizacion de ejemplo, el circuito de intercalado 254 incluye una pluralidad de intercaladores de sub-bloques 256. El flujo de bits codificado obtenido por el codificador 252 se divide en multiples subflujos que son introducidos en respectivos intercaladores de sub-bloques 256. Los subflujos introducidos en los intercaladores de sub-bloques 256 se pueden
Ji:i; rPZ)
denotar ■■ » a>
bits,
i
Uk y
y
respectivamente. Los intercaladores de sub-bloques 256 intercalan respectivos flujos de
d?‘
para generar las secuencias de salida ^
11: v!1'
y V;
,12)
V.
11; v<0
,<2>
El circuito de recogida de bits 258 recoge las secuencias de salida vk , 'v y t en una memoria temporal 260 circular. Esto hace referencia a la Accion 1004 anterior. Las secuencias de salida pueden ser lefdas secuencialmente en la memoria temporal 260 circular. El circuito de adaptacion de velocidad 262 lee los bits codificados de la memoria temporal 260 circular para rellenar los elementos del canal de control asignados al EPDCCH. Esto hace referencia a la Accion 1005 anterior. Si el numero de bits transmitidos supera el tamano de la memoria temporal 260 circular, el circuito de adaptacion de velocidad 262 vuelve al inicio de la memoria temporal 260 circular y continua leyendo bits. Esto es una caractenstica de la construccion de la memoria temporal circular, dado que un mensaje codificado puede ser adaptado en velocidad a cualquier numero de bits del canal ffsico, leyendo la memoria temporal circular durante tantas vueltas como sea necesario.
Puede ocurrir un problema cuando el numero de bits codificados en la memoria temporal 260 circular es igual al numero de bits en un subconjunto de los eCCE asignados al EPDCCH, es decir, menos de los eCCE reales utilizados en la codificacion del mensaje del EPDCCH. En tales casos, la secuencia de bits codificados se puede repetir dos o mas veces con cada repeticion, empezando en la misma ubicacion en la memoria temporal 260 circular. En este caso, el CRC puede pasar por dos o mas niveles de agregacion diferentes, lo que resulta en ambiguedad. Por ejemplo, un mensaje transmitido del nivel de agregacion 4 puede tener su primera mitad de bits codificados perfectamente adaptada al correspondiente mensaje del nivel de agregacion 2 codificado. El UE 120 puede, de este modo, codificar correctamente el mensaje del EPDCCH en un nivel de agregacion 2 asumido, y la comprobacion de CRC indicara que el mensaje es correcto. Por ello, el mensaje es recibido correctamente, pero el nivel de agregacion utilizado cuando se efectua la descodificacion no es el mismo que fue transmitido.
En un nuevo ejemplo mas detallado, asumase que un campo de informacion de 16 bits, que conduce a un tamano de carga util de 32 bits tras la adicion de un CRC de 16 bits, va a ser transmitido con el nivel de agregacion 4, en el que el numero de RE disponibles por eCCE es 64 bits. En total, existen de este modo 256 bits codificados y la memoria temporal de adaptacion de velocidad contiene 96 bits para ser lefdos circularmente en dos y dos tercios de revoluciones, como se puede ver en la figura 12. Incluso si las palabras de codigo transmitidas realmente se mapean a 4 eCCE, es posible descodificar el mensaje de la DCI utilizando solo el primer eCCE o el ultimo eCCE. En el ejemplo mostrado en la figura 12, los eCCE 1° y 4° podnan ser detectados correctamente como un EPDCCH de Nivel de agregacion (AL) = 1, incluso aunque el EPDCCH transmitido utilice AL = 4.
De acuerdo con ello, con 64 bits disponibles por eCCE, una carga util de 32 bits crea ambiguedad entre AL = 1 y AL = 4, y tambien ambiguedad con respecto al mdice del primer eCCE. La realizacion de otro analisis muestra que para este ejemplo, las cargas utiles {16, 32, 64, 128} crean ambiguedades similares. No obstante, si existen por el contrario 62 bits por eCCE, las cargas utiles problematicas son por el contrario {31, 62 y 124}. Por ello, resulta obvio que el conjunto de cargas utiles depende en gran manera del numero de RE disponibles por eCCE, que es variable, y el metodo del PDCCH para enumerar el conjunto de carga utiles problematicas y anadir uno o mas bits de cero no es una solucion factible para el EPDCCH.
La ambiguedad se produce cuando los eCCE son mapeados a los RE en orden consecutivo dentro de un EPDCCH en el sentido de que la primera parte de los bits codificados se mapea al primer eCCE, la segunda parte al segundo eCCE y asf sucesivamente. Para solucionar esto, en algunas realizaciones de esta memoria, el mapeo de los bits del EPDCCH codificados se efectua por el contrario de tal manera que el mapeo se distribuye en una manera estructurada sobre los recursos reservados por los eCCE. De acuerdo con estas realizaciones, el EPDCCH es mapeado a los RE de tal manera que depende del nivel de agregacion. Esto se refiere a la Accion 1007 anterior.
Se describe ahora un metodo de ejemplo para efectuar el modo estructurado sobre los recursos. Para cada nivel de agregacion, un mensaje del EPDCCH esta constituido por un conjunto de eCCE, en el que cada eCCE es mapeado a un conjunto de multiplos de eREG. Cada eREG es un grupo unico de RE en el par de PRB y un mensaje del EPDCCH es mapeado a un conjunto de RE que constituye los multiplos de eREG al cual corresponden los eCCE. Viendo el conjunto de RE reservado por los eREG asignados que pertenecen al mensaje del EPDCCH, el orden en el cual los sfmbolos del EPDCCH son mapeados a los mismos puede ser elegido de diferentes modos. El orden en estas realizaciones de ejemplo depende del nivel de agregacion; no obstante, tambien son posibles otras opciones.
5
10
15
20
25
30
35
40
Por ejemplo, mapeando los sfmbolos del EPDCCH en un primer modo de subportadora sobre los eREG asignados, preferiblemente todos los eREG, que pertenecen a todos los eCCE asignados, en cada par de PRB, puede obtenerse un intercalado de los eREG y tambien de los eCCE, como se indica en la figura 13. Dado que el numero de eREG depende del nivel de agregacion, el orden del mapeo resulta tambien dependiente del nivel de agregacion. Si el UE 120 asume un nivel de agregacion erroneo, fallara en la descodificacion del mensaje del EPDCCH y por ello la ambiguedad se resuelve. La figura 13 ilustra como pueden ser mapeados los eCCE a eREG de acuerdo con una realizacion de ejemplo.
En el ejemplo mostrado en la figura 13, un eCCE es mapeado a los eREG 0, 4, 8 y 12, ilustrados mediante casillas con lmeas de borde gruesas, y otro eCCE a los eREG 1, 5, 9 y 13, ilustrados mediante casillas con lmeas de borde discontinuas. Si un EPDCCH es mapeado primero en frecuencia dentro del par de PRB, a traves de todos los eREG, entonces un mensaje que utiliza solo el primer eCCE sena mapeado a los RE indicados por 0,4 y 8 en el primer sfmbolo de OFDM, continuando con los RE 12,0 4 en el 2° sfmbolo de OFDM y asf sucesivamente. Para un mensaje del EPDCCH que utiliza el nivel de agregacion dos, el EPDCCH sena mapeado en forma de una primera subportadora al RE marcada como 0, 1, 4, 5, 8 y 9 en el primer sfmbolo de OFDM y asf sucesivamente en el 2°* sfmbolo de OFDM. Un UE que intenta descodificar un EPDCCH bajo la asuncion de un nivel de agregacion erroneo no podra descodificar con exito el mensaje del EPDCCH debido a este intercalado de RE perteneciente a diferentes eCCE.
Por ello, para niveles de agregacion mayores de uno, este ejemplo ilustra que los eCCE resultan intercalados, lo que produce efectivamente un nivel de agregacion dependiente del mapeo del Re.
En otro ejemplo, el mapeo de un EPDCCH se realiza en forma de una primera subportadora, sobre todos los eREG de los pares de PRB pertenecientes al conjunto del EPDCCH y despues, en el tiempo. Esto consigue asimismo el intercalado de los eCCE debido al mapeo, y el mapeo resulta dependiente del nivel de agregacion utilizado. Si el UE 120 asume el nivel de agregacion erroneo, el UE 120 fallara en la descodificacion del mensaje del EPDCCH y por ello la ambiguedad se resuelve.
De acuerdo con algunas realizaciones de ejemplo, para detectar si se ha utilizado el nivel de agregacion correcto cuando se descodifica el EPDCCH, cada mensaje de la DCI puede ser aleatorizado con una secuencia de aleatorizacion espedfica para un nivel de agregacion. Esto hace referencia a la Accion 1008 anterior.
LfO/QX 1.U) <0 M
Por ello, el bloque de bits y ' v blt J en cada uno de los canales de control para ser transmitidos en
\f
■:i>
una subtrama, donde es el numero de bits en una subtrama para ser transmitidos en el canal de control
numero i del de enlace descendente fisico mejorado, es aleatorizado, lo que resulta en un bloque de bits
bU)(0) £(0(A/5-l)
aleatorizados v /r'"’ v hlt ', de acuerdo con la ecuacion (5) que se muestra a continuacion:
b(k) = (b(k)+cmi)(Ar))m°d2, k = -1 (5)
'a!A.) 1
en la que es una secuencia de aleatorizacion que depende del nivel de agregacion,
numero i.
del EPDCCH
De acuerdo con otra realizacion de ejemplo, la secuencia de aleatorizacion dependiente del nivel de agregacion se obtiene mediante un desfase de la misma secuencia de aleatorizacion de base c(k) mediante una etapa que depende del nivel de agregacion de acuerdo con la ecuacion (6) mostrada a continuacion:
b(k)-(b(k)+c{k + f(AL(i)))) mod2, k - -1
(6)
en la que J es una funcjon de desfase que describe la cantidad de desfase. El proposito de la funcion de
desfase es que cada nivel de agregacion posible tenga en lo posible una unica secuencia.
En otro ejemplo, la funcion de desfase viene dada por la Tabla 4 que sigue. Es asimismo posible prever otros de tales ejemplos, que cada nivel de agregacion esta asociado con cualquier numero arbitrario, con tal de que ninguno de los niveles de agregacion comparta el mismo numero.
5
10
15
20
25
Tabla 4
AL
f(AL it))
1
0
2
1
4
2
8
3
16
4
32
5
De acuerdo con otra realizacion de ejemplo, la funcion de desfase es f(x) = x, lo que lleva a la ecuacion (7) mostrada a continuacion:
b{k) = (b(k)+c(k + AZ,(/')))mod2, k =0,...,Mbit -1
(7)
en la que la secuencia de aleatorizacion de base es c(k) y AL (i) es el nivel de agregacion del EPDCCH numero i.
En otra realizacion de ejemplo, la inicializacion de la secuencia de aleatorizacion depende del nivel de agregacion. Para esta realizacion, el generador de secuencia de aleatorizacion puede ser inicializado como se muestra en la ecuacion (8) que sigue:
imagen1
X - A
icelula
ID
al inicio de cada subtrama, donde ^ o alternativamente,
configurado espedfico para un UE, donde ns es el numero de intervalo.
el parametro X puede ser un parametro
En otra realizacion de ejemplo mas, la aleatorizacion de la secuencia de muestra en la ecuacion (9) que sigue:
bits
imagen2
puede ser efectuada como se
b(k) = (h(k) + c(k))mod2, k = ~ I
0)
En la que la inicializacion a la secuencia de aleatorizacion c(k) puede, por ejemplo, ser configurada como se muestra a continuacion en la ecuacion (10):
imagen3
en la que Y es un factor dependiente del tiempo que puede, por ejemplo, estar basado en el numero de subtrama junto con o sin un desfase fijo, por ejemplo, y = [ns / 2] 29, y X es una identidad que puede depender en alguna forma de la identidad de celula. X puede, por ejemplo, ser igual al identificador de celula fisica (PCI), es decir,
X = Af
.celula
ID
EPDCCH, es decir, „ DMRSJ
X = n
EPDCCH
En un tercer
o en otro ejemplo ser igual al identificador del
Y = nL
ejemplo, X puede ser igual al identificador del DM-RS, es decir, ^ "id , Z es un factor que puede depender del identificador del UE, por ejemplo, el identificador temporal de la red de radio de celula de los UE (C-RNTI), y
pUec|e ser una funcion dependiente del nivel de agregacion. Un ejemplo de una funcion /(^^0))qUe depende del nivel de agregacion se muestra en la Tabla 4 (mostrada anteriormente).
De acuerdo con una realizacion de ejemplo, una o varias de las tres variables Y, X y Z puede ser tambien omitida de la funcion de inicializacion, o ajustada a cero. En la realizacion actual, el nodo de comunicacion 110 efectua la
5
10
15
20
25
30
35
40
45
aleatorizacion del mensaje del EPDCCH antes de transmitirlo al UE 120. El UE 120 efectuara en el procesamiento del receptor una desaleatorizacion como parte de sus procesos de descodificacion del mensaje del EPDCCH.
De acuerdo con otras realizaciones de ejemplo, los bits codificados pueden ser desfasados dclicamente para asegurar que los niveles de agregacion diferentes son, en lo posible, unicos, cuando se descodifican los mensajes del EPDCCH. Esto hace referencia a la Accion 1008 anterior. El desfase dclico puede ser implementado en diferentes estados, como se indica mediante los siguientes ejemplos. En algunas realizaciones el desfase ciclico puede ser implementado en los bits codificados de acuerdo con la ecuacion (11) mostrada a continuacion.
b{k) = b[{k + /(2lL(/))modA*bll) (11)
en la que k =0,..., Mbit - 1, y en la que la funcion f (AL(i)) es un desfase dclico que depende del nivel de agregacion, b(k) son los bits codificados para los mensajes del EPDCCH antes o despues del acuerdo de la velocidad de la memoria temporal circular del mensaje del EPDCCH, Mbit es el numero de bits asociados con un EPDCCH que se esta transmitiendo por parte del nodo de comunicacion 110, tal como un eNB, al UE 120 en una subtrama, y
*(*),
es una secuencia de bits desfasada dclicamente que, tras un posterior procesamiento, es transmitida desde el nodo de comunicacion 110, tal como un eNB, al UE 120. El UE 120 necesitana efectuar una operacion inversa antes de intentar descodificar el mensaje del EPDCCH, es decir, de desfasar ciclicamente la secuencia de bits
)
basada en el
recibida. Un ejemplo de una funcion de desfase dclico la Tabla 4 (mostrada anteriormente).
nivel de agregacion se muestra en
De acuerdo con otra realizacion de ejemplo, el desfase dclico puede ser implementado en sfmbolos modulados, los sfmbolos modulados pueden, por ejemplo, ser sfmbolos de codificacion mediante desplazamiento de fase en cuadratura (QPSK - Quadrature Phase Shift Keying, en ingles), pero las realizaciones no estan limitados a ello. A continuacion, se muestra un ejemplo de como se efectua un desfase dclico de sfmbolos modulados, como se muestra en la ecuacion (12).
J(k) = d({k+ f (AL(i))modM'Sfato)
(12)
siendo k =0,..., MSimb - 1 y en la que la funcion /(^i(O)es un desfase ciclico que depende del nivel de agregacion para el mensaje i del EPDCCH, d(k) son los sfmbolos modulados de un mensaje de EPDCCH, Msimb es el numero de simbolos modulados asociados con un EPDCCH que esta siendo transmitido por el nodo de comunicacion 110, tal
como un eNB, al UE 120 en una subtrama, y es la secuencia modulada desfasada ciclicamente que, tras un nuevo procesamiento, es transmitida desde el nodo de comunicacion 110, tal como un eNB, al UE 120. El UE 120 necesitana efectuar una operacion inversa antes de intentar la descodificacion del mensaje del EPDCCH, es decir, desfasar dclicamente la secuencia modulada recibida.
Un ejemplo de una funcion de desfase dclico basado en el nivel de agregacion se muestra en la Tabla 4. En el ejemplo anterior, el desfase dclico es efectuado sobre sfmbolos modulados; no obstante, el desfase dclico puede ser asimismo efectuado en sfmbolos modulados precodificados.
De acuerdo con algunas realizaciones de ejemplo, los bits codificados pueden ser agrupados en porciones del mismo o diferente tamano que contienen uno o mas bits y las porciones son reordenadas, bien antes o despues del acuerdo de velocidad de la memoria temporal circular. Esto hace referencia a la Accion 1008 anterior. El orden en el que los bits son introducidos depende del nivel de agregacion, que puede ser expresado como se muestra en la ecuacion (13) que sigue.
i(t) = iK„)(t)) (13)
siendo k = 0..... Me, - 1 y en el que ^ iii,tidies una secuencia de permutacion que depende del nivel de
agregacion que reordena las porciones de la secuencia introducida.
De acuerdo con una realizacion de ejemplo, es posible definir asimismo porciones de sfmbolos modulados y, en este caso, la reordenacion de las porciones puede ser asimismo realizada a nivel de sfmbolo tras la modulacion de acuerdo con (14), como que muestra a continuacion.
imagen4
5
10
15
20
25
30
35
40
45
50
siendo k = 0,..., MSimb - 1 para cada mensaje i del EPDCCH. La secuencia de permutacion l; i ! ' puede ser
una secuencia de mdice desfasada dclicamente, Los porciones de bits o de sfmbolos modulados pueden, por ejemplo, tener un tamano igual a un grupo de elementos eREG de recursos mejorados.
Las realizaciones de ejemplo permiten la eliminacion de ambiguedades debido a la deteccion del nivel de agregacion erroneo de un mensaje del EPDCCH, lo que lleva a la eliminacion del problema de seleccionar el recurso de ACK/NACK (A/N) de UL dado que el recurso A/N viene dado por el mdice del primer eCCE. Si el nivel de agregacion, y en consecuencia el mdice de inicio del eCCE esta correctamente detectado, entonces ya no existe el problema de la seleccion del recurso A/N.
Para llevar a cabo las acciones del metodo para el mapeo de sfmbolos de un mensaje de EPDCCH descrito anteriormente en relacion con la figura 10, el nodo de comunicacion 110 comprende la siguiente disposicion representada en la figura 11 y la figura 14. Como se ha mencionado anteriormente.
El nodo de comunicacion 110 puede comprender un procesador 302, o multiples nucleos de procesador, una memoria 304, uno o mas dispositivos de almacenamiento secundario 306, una unidad de interfaz tal como una interfaz 308 de comunicaciones, para facilitar las comunicaciones entre el nodo de comunicacion 110 y otros nodos / dispositivos, por ejemplo, el UE 120 u otros UE, y un circuito de codificacion de canales 250. El circuito de codificacion de canales 250 se representa en la figura 11 y ha sido descrito anteriormente. Esta comprendido en el nodo de comunicacion 110, tal como se representa en la figura 14. De manera alternativa, el nodo de comunicacion 110 puede estar configurado para ser un UE que es capaz de recibir y descodificar los mensajes descritos en las realizaciones de ejemplo descritas anteriormente. La unidad de interfaz 308 puede, por ejemplo, incluir un transceptor configurado para transmitir y recibir senales de radio sobre una interfaz aerea de acuerdo con un estandar adecuado. Como se ha mencionado anteriormente, el EPDCCH comprende uno o mas niveles de agregacion. Para cada nivel de agregacion, un mensaje de EPDCCH esta constituido por un conjunto de eCCE. Cada eCCE esta mapeado a un conjunto de multiples eREG, donde cada eREG es un grupo de RE en un par de PRB. El nodo de comunicacion 110 puede, por ejemplo, ser un eNodo B o un nodo repetidor.
El nodo de comunicacion 110 comprende el circuito de codificacion de canales 250 configurado para mapear los sfmbolos del mensaje del EPDCCH al conjunto de RE que constituye los multiples eREG a los cuales corresponde el conjunto de eCCE. El orden en el cual son mapeados los sfmbolos del EPDCCH al conjunto de RE depende del nivel de agregacion.
El circuito de codificacion de canales 250 puede ademas estar configurado para mapear los sfmbolos del EPDCCH en forma de una primera subportadora sobre los eREG asignados de un conjunto de pares de PRB del EPDCCH, y despues, en el tiempo.
En algunas realizaciones, el circuito de codificacion de canales 250 esta ademas configurado para mapear los sfmbolos del mensaje del EPDCCH a un conjunto de RE mediante el mapeo de los sfmbolos del EPDCCH en forma de una primera subportadora sobre los eREG asignados, dentro de cada par de PRB, y despues en el tiempo, y luego sobre los pares de PRB del conjunto del EPDCCH.
En algunas realizaciones alternativas, el circuito de codificacion de canales 250 esta ademas configurado para mapear los sfmbolos del mensaje del EPDCCH a un conjunto de RE, mapeando los sfmbolos del EPDCCH en forma de una primera subportadora sobre los eREG asignados en todos los pares de PRB que pertenecen a un conjunto de EPDCCH, y despues en el tiempo.
El circuito de codificacion de canales 250 puede estar ademas configurado para llevar a cabo una aleatorizacion espedfica para un nivel de agregacion del mensaje del EPDCCH.
En algunas realizaciones, el circuito de codificacion de canales 250 esta ademas configurado para llevar a cabo la aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH agrupando los bits codificados en porciones de bits de igual o diferente tamano que comprenden uno o mas bits, y reordenando las porciones de bits en un orden que depende del nivel de agregacion.
En algunas realizaciones, el circuito de codificacion de canales 250 esta ademas configurado para llevar a cabo la aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH agrupando los sfmbolos de EPDCCH modulados en porciones de sfmbolos de igual o diferente tamano que comprenden uno o mas sfmbolos y reordenando las porciones en un orden que depende del nivel de agregacion.
El circuito de codificacion de canales 250 puede estar ademas configurado para llevar a cabo la aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH, aleatorizando cada mensaje de DCI del EPDCCH con su correspondiente secuencia de aleatorizacion espedfica para el nivel de agregacion.
Una inicializacion de una secuencia de aleatorizacion para llevar a cabo la aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH puede depender del nivel de agregacion.
5
10
15
20
25
30
35
40
45
50
El circuito de codificacion de canales 250 puede estar ademas configurado para llevar a cabo la aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH, desfasando dclicamente los bits codificados, donde el desfasado dclico de los bits codificados es un desfase dclico que depende del nivel de agregacion.
El desfasado dclico puede ser llevado a cabo sobre sfmbolos modulados o sobre sfmbolos modulados precodificados.
El nodo de comunicacion 110 puede comprender ademas el codificador 252 configurado para codificar los bits de carga util del EPDCCH en bits codificados, y anadir los bits de CRC. El codificador 252 se muestra en la figura 11.
El nodo de comunicacion 110 puede comprender ademas el circuito de intercalado 254 configurado para intercalar cada una de la pluralidad de secuencias de salida. El circuito de intercalado 254 se muestra en la figura 11.
El nodo de comunicacion 110 puede comprender ademas el circuito de adaptacion de velocidades 262 configurado para leer la pluralidad de secuencias de salida para hacer coincidir el numero de bits de canal ffsico asignados al EPDCCH, y para aleatorizar los bits de la secuencia de salida del circuito de adaptacion de velocidades. El circuito de adaptacion de velocidades 262 se muestra tambien en la figura 11.
La interfaz 308 puede estar configurada para transmitir el mensaje del EPDCCH mapeado al UE 120, cuyo mapeo del mensaje del EPDCCH permite al UE 120 detectar el nivel de agregacion utilizado de la carga util del EPDCCH cuando es recibida por el UE 120.
El nodo de comunicacion 110 puede comprender ademas el circuito de recogida de bits 258 configurado para recoger las secuencias de salida en una memoria temporal; donde la memoria temporal puede ser una memoria temporal circular del nodo de comunicacion 110. El circuito de recogida de bits 258 se muestra en la figura 11.
Las realizaciones de ejemplo descritas proporcionan la eliminacion de ambiguedades debidas a la deteccion del nivel de agregacion erroneo de un mensaje de EPDCCH. Debe entenderse que esta descripcion no pretende limitar la invencion, que esta definida en las reivindicaciones adjuntas.
Aunque las caractensticas y elementos de las actuales realizaciones de ejemplo se describen en las realizaciones en combinaciones particulares, cada caractenstica o elemento se puede utilizar sola, sin las otras caractensticas y elementos de las realizaciones, o en varias combinaciones con o sin otras caractensticas y elementos descritos en esta memoria. Los metodos o diagramas de flujo proporcionados en la presente solicitud pueden ser implementados en un programa de ordenador, software o firmware realizado de manera tangible en un medio de almacenamiento legible por ordenador para su ejecucion mediante un ordenador o procesador programado espedficamente.
De acuerdo con una realizacion de ejemplo, existe un metodo para eliminar los errores de deteccion del Canal de control de enlace descendente ffsico (EPDCCH) en un sistema de Evolucion a largo plazo (LTE), comprendiendo el metodo: codificar una carga util del EPDCCH que incluye bits de informacion y bits de comprobacion de redundancia dclica (CRC) anadidos en bits codificados; reordenar los bits codificados en una pluralidad de secuencias de salida; recoger las secuencias de salida en una memoria temporal; leer las secuencias de salida mediante un circuito de adaptacion de velocidades para rellenar los elementos del canal de control asignados por el EPDCCH; y llevar a cabo una aleatorizacion espedfica para el nivel de agregacion del EPDCCH.
De acuerdo con una realizacion de ejemplo, la etapa de llevar a cabo la aleatorizacion espedfica para un nivel de agregacion del EPDCCH comprende, ademas: aleatorizar cada mensaje de DCI con una secuencia de aleatorizacion espedfica para un nivel de agregacion. De acuerdo con una realizacion de ejemplo, la inicializacion de la secuencia de aleatorizacion depende del nivel de agregacion. De acuerdo con otra realizacion de ejemplo, la memoria temporal puede ser una memoria temporal circular.
De acuerdo con una realizacion de ejemplo, la etapa de llevar a cabo una aleatorizacion espedfica para un nivel de agregacion del EPDCCH comprende ademas: desfasar dclicamente los bits codificados. De acuerdo con una realizacion de ejemplo, el desfasado dclico de los bits codificados puede ser un desfasado dclico que depende del nivel de agregacion.
De acuerdo con una realizacion de ejemplo, la etapa de llevar a cabo una aleatorizacion espedfica para un nivel de agregacion del EPDCCH comprende ademas: tener un EPDCCH para el mapeo de elementos de recurso (RE) que depende del nivel de agregacion.
De acuerdo con una realizacion de ejemplo, alguno, todos o algun subconjunto de los metodos descritos anteriormente puede ser implementado por un eNodoB o por otro nodo de transmision, por ejemplo, un nodo repetidor, asociado con el sistema LTE. El eNodoB puede incluir un procesador, una memoria, una interfaz para comunicaciones y un circuito de codificacion de canales, uno o mas de los cuales estan configurados para llevar a cabo las etapas descritas en los parrafos anteriores. De acuerdo con una realizacion de ejemplo el circuito de codificacion de canales puede incluir un codificador, un circuito de intercalado, un circuito de recogida de bits y un circuito de adaptacion de velocidades.
De acuerdo con una realizacion de ejemplo, se proporciona un metodo en el nodo de comunicacion 110 para el manejo de un mensaje del EPDCCH, comprendiendo el metodo:
codificar la carga util de un EPDCCH que incluye bits de informacion y bits de Comprobacion de redundancia dclica, CRC, en bits codificados;
5 reordenar los bits codificados en una pluralidad de secuencias de salida; recoger las secuencias de salida en una memoria temporal;
leer las secuencias de salida mediante un circuito de adaptacion de velocidades para rellenar los elementos del canal de control asignados por el EPDCCH; y
llevar a cabo una aleatorizacion espedfica para un nivel de agregacion del EPDCCH.
10 El mensaje de EPDCCH aleatorizado de manera espedfica para el nivel de agregacion puede entonces ser transmitido al UE 120.
La aleatorizacion espedfica para un nivel de agregacion del EPDCCH permite al UE 120 detectar el nivel de agregacion utilizado del mensaje del EPDCCH cuando es recibido por el UE 120.

Claims (19)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    REIVINDICACIONES
    1. Metodo en un nodo de comunicacion (110) para el mapeo de s^bolos de un mensaje de un canal de control de enlace descendente ffsico mejorado, EPDCCH, cuyo EPDCCH comprende uno o mas niveles de agregacion, en el que para cada nivel de agregacion, un mensaje del EPDCCH esta constituido por un conjunto de elementos de canal de control, eCCE, en el que cada eCCE es mapeado a un conjunto de grupos de elementos de recurso mejorados, eREG, en el que cada eREG es un grupo de elementos de recurso, RE, en un par de bloques de recurso ffsicos, PRB, y en el que el metodo esta caracterizado por:
    mapear (1007) los sfmbolos del mensaje del EPDCCH a un conjunto de RE que constituye los multiples eREG a los cuales corresponde el conjunto de eCCE, en el que el orden en el cual son mapeados los sfmbolos de EPDCCH al conjunto de Re depende del nivel de agregacion, y en el que el mapeo (1007) se lleva a cabo mapeando los sfmbolos de EPDCCH en forma de una primera soportadora sobre los eREG asignados de un conjunto de pares de PRB del EPDCCH y, a continuacion, en el tiempo, y
    transmitir (1009) el mensaje del EPDCCH mapeado a un equipo de usuario, UE, (120), cuyo mapeo del mensaje del EPDCCH permite al UE (120) detectar el nivel de agregacion utilizado de la carga util del EPDCCH cuando es recibida por el UE (120).
  2. 2. El metodo de acuerdo con la reivindicacion 1, en el que el mapeo (1007) de los sfmbolos del mensaje del EPDCCH a un conjunto de RE es llevado a cabo mapeando los sfmbolos de EPDCCH en forma de una primera subportadora sobre los eREG asignados, dentro de cada par de PRB y, a continuacion en el tiempo, y despues sobre los pares de PRB del conjunto de EPDCCH.
  3. 3. El metodo de acuerdo con cualquiera de las reivindicaciones 1 - 2, en el que el mapeo (1007) de los sfmbolos del mensaje del EPDCCH a un conjunto de RE se lleva a cabo mapeando los sfmbolos de EPDCCH en forma de una primera subportadora sobre los eREG asignados en todos los pares PRB que pertenecen a un conjunto de EPDCCH, y despues, en el tiempo.
  4. 4. El metodo de acuerdo con cualquiera de las reivindicaciones 1 - 3, que comprende ademas:
    anadir (1001) bits de Comprobacion de redundancia dclica, CRC, y codificar (1002) los bits de carga util del EPDCCH en tres flujos de paridad de salida de bits codificados,
    intercalar (1003) cada una de la pluralidad de secuencias de salida,
    leer (1005) la pluralidad de secuencias de salida para hacer coincidir el numero de bits de canal ffsico asignados al EPDCCH, y
    aleatorizar (1006) la secuencia de bits de salida.
  5. 5. El metodo de acuerdo con cualquiera de las reivindicaciones 1 -4, que comprende ademas: efectuar (1008) una aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH.
  6. 6. El metodo de acuerdo con la reivindicacion 5, en el que efectuar (1008) una aleatorizacion espedfica para un nivel de agregacion del mensaje del EPDCCH comprende ademas agrupar los bits codificados en porciones de bits de tamano igual o diferente, que comprenden uno o mas bits y reordenar las porciones de bits en un orden que depende del nivel de agregacion.
  7. 7. El metodo de acuerdo con la reivindicacion 5, en el que efectuar (1008) una aleatorizacion espedfica para un nivel de agregacion del mensaje del EPDCCH comprende ademas agrupar los sfmbolos de EPDCCH modulados en porciones de sfmbolos en un orden que depende del nivel de agregacion.
  8. 8. El metodo de acuerdo con la reivindicacion 5, en el que efectuar (1008) la aleatorizacion espedfica para el nivel de agregacion del EPDCCH comprende ademas la aleatorizacion de cada mensaje de Informacion del canal de enlace descendente, DCI, del EPDCCH que corresponde a la secuencia de aleatorizacion espedfica para el nivel de agregacion.
  9. 9. El metodo de acuerdo con cualquiera de las reivindicaciones 5 - 8, en el que una inicializacion de una secuencia de aleatorizacion para llevar a cabo la nivel de aleatorizacion espedfica para el nivel de agregacion del mensaje del EPDCCH depende del nivel de agregacion.
  10. 10. El metodo de acuerdo con cualquiera de las reivindicaciones 5 - 9, en el que efectuar (1008) una aleatorizacion espedfica para un nivel de agregacion del mensaje del EPDCCH comprende ademas desplazar dclicamente los bits codificados, en el que el desplazamiento dclico de los bits codificados es un desplazamiento dclico que depende del nivel de agregacion.
    5
    10
    15
    20
    25
    30
    35
    40
    45
  11. 11. El metodo de acuerdo con la reivindicacion 10, en el que el desplazamiento dclico se efectua en sfmbolos modulados o en s^bolos modulados precodificados.
  12. 12. El metodo de acuerdo con cualquiera de las reivindicaciones 1 - 11, que comprende ademas:
    recoger (1004) las secuencias de salida en una memoria temporal; en el que la memoria temporal es una memoria temporal circular.
  13. 13. El metodo de acuerdo con cualquiera de las reivindicaciones 1 - 12, en el que el nodo de comunicacion (110) es un eNodoB o un nodo repetidor.
  14. 14. Un nodo de comunicacion (110) para el mapeo de sfmbolos de un mensaje del Canal de control del enlace descendente ffsico mejorado, EPDCCH, cuyo EPDCCH comprende uno o mas niveles de agregacion, en el que para cada nivel de agregacion, un mensaje de EPDCCH esta constituido por un conjunto de Elementos de canal de control, eCCE, donde cada eCCE es mapeado a un conjunto de multiples Grupos de elementos de recurso mejorados, eREG, en el que cada eREG es un grupo de Elementos de recurso, RE, en un par de Bloques de recursos ffsicos, PRB, y en el que el nodo de comunicacion (110) esta caracterizado por que comprende:
    un circuito de codificacion de canal (250) configurado para mapear los sfmbolos del mensaje de EPDCCH a un conjunto de RE que constituye los multiples eREG al cual corresponde el conjunto de eCCE, en el que el orden en el que son mapeados los sfmbolos de EPDCCH a un conjunto de RE depende del nivel de agregacion, y en el que el circuito de codificacion de canal (250) esta ademas configurado para mapear los sfmbolos de EPDCCH en forma de una primera subportadora sobre los eREG asignados de un conjunto de pares de PRB del EPDCCH, y despues en el tiempo; y
    que comprende ademas una interfaz (308) para comunicaciones, cuya interfaz (308) esta configurada para transmitir el mensaje del EPDCCH mapeado a un equipo de usuario, UE, (120), cuyo mapeo del mensaje del EPDCCH permite al UE (120) detectar el nivel de agregacion utilizado de la carga util del EPDCCH cuando es recibida por el UE (120).
  15. 15. El nodo de comunicacion (110) de acuerdo con la reivindicacion 14, en el que el circuito de codificacion de canal (250) esta ademas configurado para mapear los sfmbolos del mensaje del EPDCCH a un conjunto de RE, mapeando los sfmbolos de EPDCCH en forma de una primera subportadora sobre los eREG asignados dentro de cada par de PRB y, despues, en el tiempo y, a continuacion, sobre los pares PRB en el conjunto de EPDCCH.
  16. 16. El nodo de comunicacion (110) de acuerdo con cualquiera de las reivindicaciones 14 - 15, en el que el circuito de codificacion de canal (250) esta ademas configurado para mapear los sfmbolos del mensaje del EPDCCH a un conjunto de RE, mapeando los sfmbolos de EPDCCH en forma de una primera subportadora sobre los eREG asignados en todos los pares PRB que pertenecen a un conjunto de EPDCCH y, a continuacion, en el tiempo.
  17. 17. El nodo de comunicacion (110) de acuerdo con cualquiera de las reivindicaciones 14 - 16, que comprende ademas:
    un codificador (252), configurado para anadir bits de Comprobacion de redundancia dclica, CRC, y codificar los bits de carga util del EPDCCH y los bits de CRC en tres flujos de paridad de salida de bits codificados;
    un circuito de intercalado (254), configurado para intercalar cada una de la pluralidad de secuencias de salida,
    un circuito de adaptacion de velocidad (262), configurado para leer la pluralidad de secuencias de salida para adaptar el numero de bits de canal ffsico asignados al EPDCCH, y para aleatorizar la secuencia de bits de salida del circuito de adaptacion de velocidad.
  18. 18. El nodo de comunicacion (110) de acuerdo con cualquiera de las reivindicaciones 14 - 17, en el que el circuito de codificacion de canal (250) esta ademas configurado para efectuar una aleatorizacion del mensaje del EPDCCH espedfica para un nivel de agregacion.
  19. 19. El nodo de comunicacion (110) de acuerdo con una de las reivindicaciones 14 - 18, en el que el nodo de comunicacion (110) es un eNodoB o un nodo repetidor.
ES13705279.1T 2012-09-19 2013-01-30 Método y nodo de comunicación para el mapeo de un mensaje de canal del control de enlace descendente físico mejorado, EPDCCH Active ES2567292T3 (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201261702817P 2012-09-19 2012-09-19
US201261702817P 2012-09-19
PCT/SE2013/050078 WO2014046591A1 (en) 2012-09-19 2013-01-30 Method and communication node for mapping an enhanced physical downlink control channel, epdcch, message

Publications (1)

Publication Number Publication Date
ES2567292T3 true ES2567292T3 (es) 2016-04-21

Family

ID=47741239

Family Applications (1)

Application Number Title Priority Date Filing Date
ES13705279.1T Active ES2567292T3 (es) 2012-09-19 2013-01-30 Método y nodo de comunicación para el mapeo de un mensaje de canal del control de enlace descendente físico mejorado, EPDCCH

Country Status (10)

Country Link
EP (1) EP2898621B1 (es)
JP (1) JP5956688B2 (es)
CN (1) CN104756434B (es)
AR (1) AR094444A1 (es)
AU (1) AU2013318674B2 (es)
ES (1) ES2567292T3 (es)
IN (1) IN2014DN06712A (es)
MX (1) MX343395B (es)
PL (1) PL2898621T3 (es)
WO (1) WO2014046591A1 (es)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016190790A1 (en) * 2015-05-22 2016-12-01 Telefonaktiebolaget Lm Ericsson (Publ) Method and system relating to handover
WO2017048099A1 (ko) * 2015-09-14 2017-03-23 엘지전자 주식회사 무선 통신 시스템에서 v2x 단말의 메시지 송수신 방법 및 장치
WO2017052661A1 (en) 2015-09-26 2017-03-30 Intel Corporation Multichip package link error detection
CN106656894A (zh) * 2015-10-30 2017-05-10 中兴通讯股份有限公司 一种发送增强物理下行链路控制信道的方法和装置
US10791548B2 (en) 2016-05-02 2020-09-29 Qualcomm Incorporated Search space design for control channel in wireless communication
WO2018144683A1 (en) * 2017-02-03 2018-08-09 Idac Holdings, Inc. Advanced polar codes for control channel
US10992433B2 (en) * 2017-10-25 2021-04-27 Qualcomm Incorporated Symbol mapping for a downlink control channel
CN110198200A (zh) * 2018-02-24 2019-09-03 华为技术有限公司 一种无线通信方法及装置
WO2020034336A1 (en) * 2018-09-28 2020-02-20 Zte Corporation Systems and methods for bit level signal processing
CN112636873B (zh) * 2020-12-18 2023-03-24 浙江三维利普维网络有限公司 数据传输方法、装置、存储介质及电子装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7293217B2 (en) * 2002-12-16 2007-11-06 Interdigital Technology Corporation Detection, avoidance and/or correction of problematic puncturing patterns in parity bit streams used when implementing turbo codes
JP4954782B2 (ja) * 2007-05-01 2012-06-20 株式会社エヌ・ティ・ティ・ドコモ 移動通信システムにおける基地局装置及び方法
US8266508B2 (en) * 2007-06-08 2012-09-11 Telefonaktiebolaget L M Ericsson (Publ) Computational efficient convolutional coding with rate matching
US8289946B2 (en) * 2007-08-14 2012-10-16 Qualcomm Incorporated Reference signal generation in a wireless communication system
JPWO2010150512A1 (ja) * 2009-06-22 2012-12-06 パナソニック株式会社 無線通信基地局装置、無線通信端末装置、制御チャネル送信方法および制御チャネル受信方法
JP2011023942A (ja) * 2009-07-15 2011-02-03 Ntt Docomo Inc 無線基地局装置及び変調・符号化方式選択方法
CN103518415B (zh) * 2011-02-11 2017-05-24 交互数字专利控股公司 用于增强型控制信道的系统和方法

Also Published As

Publication number Publication date
JP2015536070A (ja) 2015-12-17
MX2015003437A (es) 2015-06-22
MX343395B (es) 2016-11-04
IN2014DN06712A (es) 2015-05-22
AU2013318674B2 (en) 2016-04-07
PL2898621T3 (pl) 2016-09-30
AR094444A1 (es) 2015-08-05
CN104756434B (zh) 2018-02-02
AU2013318674A1 (en) 2015-04-02
JP5956688B2 (ja) 2016-07-27
WO2014046591A1 (en) 2014-03-27
CN104756434A (zh) 2015-07-01
EP2898621A1 (en) 2015-07-29
EP2898621B1 (en) 2016-03-30

Similar Documents

Publication Publication Date Title
ES2567292T3 (es) Método y nodo de comunicación para el mapeo de un mensaje de canal del control de enlace descendente físico mejorado, EPDCCH
ES2930416T3 (es) Método, aparato y sistema para transmitir o recibir un canal de datos y un canal de control en un sistema de comunicaciones inalámbricas
ES2938365T3 (es) Método, dispositivo y sistema para determinar los parámetros de transmisión del canal compartido de datos
ES2833117T3 (es) Transmisión de información para nuevo tipo de portadora
ES2933257T3 (es) Método, aparato y sistema para transmitir y recibir un canal de control de un sistema de comunicaciones inalámbricas
ES2881236T3 (es) Procedimiento de comunicación y aparato del mismo
ES2867852T3 (es) Dispositivo de transmisión, dispositivo de recepción y método de comunicación
ES2743038T3 (es) Decodificación ciega para un canal físico de control de enlace descendente mejorado (EPDCCH)
ES2733945T3 (es) Extensión de señalización de control de enlace descendente físico en un sistema de comunicaciones
ES2609076T3 (es) Dispositivo y método para un canal de control mejorado (E-PDCCH)
ES2944140T3 (es) Método y dispositivo de división de bloque de código
ES2738975T3 (es) Procedimiento y dispositivo de transmisión de datos de enlace ascendente
ES2707382T3 (es) Asignación dinámica de recursos de ACK/NACK
ES2836730T3 (es) Obtención de elementos de canal de control de canales de control de enlace descendente físicos para planificación de portadoras cruzadas
ES2924502T3 (es) Método y aparato de transmisión
ES2647520T3 (es) Procedimiento, estación base y equipo de usuario para transmitir señales de control de enlace descendente
JP6616510B2 (ja) アップリンク制御情報送信の方法およびデバイス
ES2720511T3 (es) Método y sistema de cancelación de interferencias avanzada en un canal PDSCH en el equipo UE
ES2712983T3 (es) Método para transmisión/recepción de información de control y aparato para el mismo
US9369248B2 (en) Method and communication node for mapping an enhanced physical downlink control channel, EPDCCH, message
ES2614094T3 (es) Procedimiento y dispositivo de transmisión de información de control en un sistema de comunicación inalámbrica
ES2905990T3 (es) Transmisión de señal HARQ-ACK en respuesta a detección de tipo de canal de control en caso de múltiples tipos de canal de control
ES2930212T3 (es) Aparato y método para transmisión de ACK/NACK
ES2566128T3 (es) Método y disposición para recibir información de control de enlace descendente para comunicación inalámbrica móvil
ES2797449T3 (es) Método y aparato para recibir ACK/NACK en sistema de comunicación inalámbrica