ES2867852T3 - Dispositivo de transmisión, dispositivo de recepción y método de comunicación - Google Patents

Dispositivo de transmisión, dispositivo de recepción y método de comunicación Download PDF

Info

Publication number
ES2867852T3
ES2867852T3 ES17827760T ES17827760T ES2867852T3 ES 2867852 T3 ES2867852 T3 ES 2867852T3 ES 17827760 T ES17827760 T ES 17827760T ES 17827760 T ES17827760 T ES 17827760T ES 2867852 T3 ES2867852 T3 ES 2867852T3
Authority
ES
Spain
Prior art keywords
bit
bits
channel
unit
transport block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES17827760T
Other languages
English (en)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
FG Innovation Co Ltd
Sharp Corp
Original Assignee
FG Innovation Co Ltd
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by FG Innovation Co Ltd, Sharp Corp filed Critical FG Innovation Co Ltd
Application granted granted Critical
Publication of ES2867852T3 publication Critical patent/ES2867852T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0066Parallel concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0076Distributed coding, e.g. network coding, involving channel coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0042Arrangements for allocating sub-channels of the transmission path intra-user or intra-terminal allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Dc Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

Un aparato (8) de transmisión que comprende: una unidad (4011) de segmentación de bloques de código configurada para emitir uno o más bloques de código con un primer tamaño en base a una entrada de un bloque de transporte con una Verificación de Redundancia Cíclica, CRC y una unidad (4002) de codificación configurada para generar bits codificados mediante la aplicación de codificación de Verificación de Paridad de Baja Densidad, LDPC, para cada uno de los uno o más bloques de código, en donde el bloque de transporte con el CRC se segmenta en uno o más bloques de código en el caso de que un segundo tamaño (bk) del bloque de transporte con el CRC sea mayor que un tercer tamaño (Z), el tercer tamaño (Z) se indica en base a un método de generación de una matriz para la codificación LDPC, el tercer tamaño (Z) es un primer valor en el caso de que se genere una primera matriz para la codificación LDPC en base a un método de primera generación, y el tercer tamaño (Z) es un segundo valor que es diferente del primer valor en el caso de que se genere una segunda matriz para la codificación LDPC en base a un método de segunda generación.

Description

DESCRIPCIÓN
Dispositivo de transmisión, dispositivo de recepción y método de comunicación
Campo técnico
La presente invención se refiere a un aparato de transmisión, un aparato de recepción, un método de comunicación y un circuito integrado.
Esta solicitud reivindica la prioridad basada en la Solicitud de Patente Japonesa N.° 2016-140062 presentada el 15 de julio de 2016.
Antecedentes de la técnica
En el Proyecto de Asociación de Tercera Generación (3GPP), se ha creado un método de acceso por radio y se han considerado una red de radio para comunicaciones móviles móviles (de aquí en adelante, "Evolución a Largo Plazo (LTE)" o "Acceso Universal por Radio Terrestre Evolucionado (EUTRA)"). En LTE, un aparato de estación base también se denomina NodoB evolucionado (eNodoB), y un aparato terminal también se denomina Equipo de Usuario (UE). LTE es un sistema de comunicación móvil en el que se despliegan múltiples áreas en una estructura celular, y cada una de las múltiples áreas está cubierta por un aparato de estación base. Un único aparato de estación base puede gestionar múltiples celdas.
En 3GPP, se ha estudiado un estándar de próxima generación (Nueva Radio: NR) para proponerlo en el Telecomunicaciones Móviles Internacionales 2020 (IMT)-2020 p, que es un estándar de un sistema de comunicación móvil de próxima generación que ha sido planificado por Unión Internacional de Telecomunicaciones(ITU) (NPL 1). Se desea que NR satisfaga las demandas asumiendo tres escenarios, Banda Ancha Móvil mejorada (eMBB), Comunicación Masiva de Tipo Máquina (mMTC), Comunicación Ultra Confiable y de Baja Latencia (URLLC), en el marco de trabajo de una sola técnica.
Para satisfacer tales demandas, se han estudiado los códigos de corrección de errores empleados en NR (NPL 2).
Lista de citas
Bibliografía no relacionada con patentes
NPL 1: "New SID proposal: Study on New Radio Access Technology", RP-160671, NTT docomo, 3GPP TSG RAN Reunión # 71, Goteborg, Suecia, 7-10 de marzo, 2016.
NPL 2: "3GPP TR 38.802 V0.0.3 (2016-03)", R1-165889, 9 de junio, 2016.
Además, el documento WO 2015/184914 A1 se refiere al método y dispositivo de procesamiento de paquetes de datos, comprendiendo el método: realizar la segmentación de bloques de código en un paquete de datos de origen para obtener bloques de subpaquetes de datos; realizar respectivamente la codificación de corrección de errores en cada bloque de subpaquetes de datos, o realizar la codificación de corrección de errores después de añadir respectivamente una secuencia CRC a cada bloque de los subpaquetes de datos para obtener a bloques de subpaquetes de datos de codificación de corrección de errores; realizar codificación de red en los a bloques de subpaquetes de datos de codificación de corrección de errores para obtener b bloques de subpaquetes de datos de verificación; y realizar respectivamente la selección de bits en los a bloques de subpaquetes de datos de codificación de corrección de errores y los b bloques de subpaquetes de datos de verificación para formar colectivamente un paquete de datos codificados, siendo a y b son números enteros mayores que 0.
El documento WO 2014/036196 A2 se refiere a un sistema de código de verificación de paridad de baja densidad (LDPC) y al método de uso de dicho sistema. Puede elegirse un tamaño de bloque de código LDPC transmitido de manera que se minimice el tamaño mínimo de bloque transmitido. Además, el sistema proporciona soporte de tamaño de bloque de código LDPC intermedio. Finalmente, se puede usar una arquitectura de decodificador común para decodificar diferentes tasas de código LDPC y tamaños de bloque.
Los siguientes documentos constituyen el estado de la técnica según el art. 54 (3) EPC:
El documento EP 3484 113 A1 se relaciona con una unidad de codificación para determinar el número de grupos de bloques de código, para dividir una secuencia de bits de entrada para la segmentación de bloques de código en grupos de bloques de código del número de grupos de bloques de código, para determinar el número de bloques de código para cada uno de los grupos de bloques de código, para dividir cada uno de los grupos de bloques de código en bloques de código del número de bloques de código, y para aplicar la codificación de canal a cada uno de los bloques de código.
El documento EP 3484 055 A1 se relaciona con la codificación de canal, incluida la aplicación de turbocodificación con una tasa de codificación de 1/5 a una secuencia de bits de entrada, la aplicación de un intercalador de subbloques a cada una de la primera a la quinta secuencias de bits de código a las que se aplica la codificación turbo, la aplicación de la recopilación de bits a la primera a quinta secuencias de bits de código emitidas desde el intercalador de subbloques, emitiendo la recopilación de bits la primera secuencia de bits de código en orden, emitiendo la segunda secuencia de bits de código y la cuarta secuencia de bits de código alternativamente en una base bit a bit después de la primera secuencia de bits de código. y emitiendo la segunda secuencia de bits de código y la quinta secuencia de bits de código alternativamente en una base bit a bit.
Compendio de la invención
Problema técnico
Por tanto, según un aspecto, el problema se refiere a cómo proporcionar una codificación/decodificación de corrección de errores eficaz.
Solución al problema
Este problema se soluciona mediante el objeto de las reivindicaciones independientes. Las realizaciones preferidas se definen en las reivindicaciones dependientes.
(1) Según una descripción adicional, se proporcionan las siguientes medidas. Específicamente, una primera descripción se refiere a un aparato terminal que incluye: una unidad de codificación configurada para dividir un bloque de transporte en uno o más bloques de código y generar un bit o bits codificados codificando el uno o más bloques de código; y un transmisor configurado para transmitir el (bit o los bits codificados mediante el uso de un canal, en donde el bit o los bits de multiplexación se dan en base a al menos el acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, la unidad de codificación hace corresponder el bit o los bits de multiplexación a una matriz de una manera priorizada en el primer eje y lee el bit o los bits de multiplexación de la matriz en la manera priorizada en el primer eje o en una manera priorizada en el segundo eje, y si se prioriza al primer eje o al segundo eje en un caso en que se leen el bit o los bits de multiplexación de la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(2) Una segunda descripción se refiere a un aparato terminal que incluye: una unidad de codificación configurada para dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y un transmisor configurado para hacer corresponder los símbolos de transmisión a un canal prescrito y transmitir el canal, en donde el símbolo o los símbolos de transmisión se dan en base al menos a la modulación de una secuencia en la que el bit o los bits codificados generados mediante la codificación del uno o más bloques de código están acoplados, y si el símbolo o los símbolos de transmisión están hechos corresponder de una manera priorizada en el eje de tiempo o de una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(3) Una tercera descripción se refiere a un aparato de estación base que incluye: un receptor configurado para recibir un canal; y una unidad de decodificación configurada para decodificar uno o más bloques de código transmitidos usando el canal, en donde el bit o los bits multiplexados se dan en base al menos al acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, la unidad de decodificación hace corresponder el bit o los bits multiplexados a una matriz en la manera priorizada del primer eje y lee el bit o los bits de multiplexación de la matriz en la manera priorizada del primer eje o en la manera priorizada del segundo eje, y si se prioriza el primer eje o el segundo eje en el caso de que se lea el bit o los bits multiplexados de la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(4) Una cuarta descripción se refiere a un aparato de estación base que incluye: un receptor configurado para recibir un canal que incluye un símbolo o símbolos de transmisión; y una unidad de decodificación configurada para decodificar uno o más bloques de código transmitidos usando el canal, en donde los símbolos de transmisión se dan en base al menos a la modulación de una secuencia en la que el bit o los bits codificados generados mediante la codificación de uno o más códigos los bloques están acoplados, y si el símbolo o los símbolos de transmisión están hechos corresponder en una manera priorizada en el eje de tiempo o en una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(5) Una quinta descripción se refiere a un método de comunicación utilizado por un aparato terminal, incluyendo el método de comunicación los pasos de: dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y transmitir el bit o los bits codificados utilizando un canal, en el que se dan el bit o los bits de multiplexación en base al menos al acoplamiento del bit o los bits codificados generados mediante la codificación de uno o más bloques de código, en el paso de generación el bit o los bits codificados, el bit o los bits de multiplexación se hacen corresponder a una matriz de una manera priorizada en el primer eje y el bit o los bits de multiplexación se leen de la matriz en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje, y si se prioriza el primer eje o el segundo eje en el caso de que se lea el bit o los bits multiplexados de la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(6) Una sexta descripción se refiere a un método de comunicación utilizado por un aparato terminal, incluyendo el método de comunicación los pasos de: dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y hacer corresponder el símbolo o los símbolos de transmisión a un canal prescrito y transmitir el canal, en el que se da el símbolo o los símbolos de transmisión en base a al menos la modulación de una secuencia en la que se acopla el bit o los bits codificados generados mediante la codificación del uno o más bloques de código, y si el símbolo o los símbolos de transmisión están hechos corresponder de una manera priorizada en el eje de tiempo o en una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(7) Una séptima descripción se refiere a un método de comunicación utilizado por un aparato de estación base, incluyendo el método de comunicación los pasos de: recibir un canal; y decodificar uno o más bloques de código transmitidos usando el canal, en donde se da un bit o unos bits de multiplexación en base a al menos el acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, en el paso de decodificación del uno o más bloques de código, el bit o los bits de multiplexación se hacen corresponder a una matriz en la manera priorizada en el primer eje y lee el bit o los bits de multiplexación de la matriz en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje, y si se prioriza el primer eje o el segundo eje en el caso de que se lea el bit o los bits multiplexados de la matriz, se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(8) Una octava descripción se refiere a un método de comunicación utilizado por un aparato de estación base, incluyendo el método de comunicación los pasos de: recibir un canal que incluye un símbolo o símbolos de transmisión; y decodificar uno o más bloques de código transmitidos usando el canal, en donde e símbolo o los símbolos de transmisión se dan en base a al menos la modulación de una secuencia en la que se acopla el bit o los bits codificados generados por la codificación de uno o más bloques de código, y si el símbolo o símbolos de transmisión están hechos corresponder de una manera priorizada en el eje de tiempo o una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
Efectos ventajosos de la invención
Según un aspecto de la presente invención, el aparato de transmisión puede realizar eficazmente la codificación de corrección de errores. Además, el aparato de recepción puede realizar eficazmente la decodificación de corrección de errores.
Breve descripción de los dibujos
La Figura 1 es un diagrama conceptual de un sistema de comunicación por radio según la presente realización.
La Figura 2 es un diagrama conceptual del sistema de comunicación por radio según la presente realización.
La Figura 3 es un diagrama que incluye un ejemplo de una configuración esquemática de una trama de radio según la presente realización.
La Figura 4 es un diagrama que ilustra un ejemplo de una configuración esquemática de un intervalo según la presente realización.
La Figura 5 es un diagrama que ilustra un ejemplo de una configuración de un proceso 3000 de transmisión según la presente realización.
Las Figuras 6A y 6B son diagramas que ilustran ejemplos de una configuración de una unidad 3001 de procesamiento de codificación según la presente realización.
La Figura 7 es un diagrama que ilustra un concepto de retardo de procesamiento en un proceso de recepción según la presente realización.
La Figura 8 es un diagrama que ilustra un ejemplo de cambio de matriz de bit o bits codificados por una unidad 4003 de intercalador de subbloque según la presente realización.
La Figura 9 es un diagrama que ilustra una parte de un ejemplo de configuración de una unidad 4007 de información de control y multiplexación de datos y una unidad 4008 de intercalador de canales incluidas en la unidad 3001 de procesamiento de codificación en el enlace ascendente según la presente realización.
La Figura 10 es un diagrama de bloques esquemático que ilustra una configuración de un aparato 1 terminal según la presente realización.
La Figura 11 un diagrama de bloques esquemático que ilustra una configuración de un aparato 3 de estación base según la presente realización.
Descripción de las realizaciones
A continuación se describirán realizaciones de la presente invención. En la siguiente descripción, el término "dado" puede reformularse como "determinado" o "establecido".
La Figura 1 es un diagrama conceptual de un sistema de comunicación por radio según la presente realización. En la Figura 1, un sistema de comunicación por radio incluye aparatos 1A a 1C terminales y un aparato 3 de estación base. En lo sucesivo, cada uno de los aparatos terminales 1A a 1C también se denominará aparato 1 terminal.
De aquí en adelante, se describirá la agregación de portadoras.
En un aspecto de la presente invención, se pueden configurar múltiples celdas de servicio para el aparato 1 terminal. Una tecnología en la que el aparato 1 terminal se comunica a través de múltiples celdas de servicio se denomina agregación de celdas o agregación de portadoras. Un aspecto de la presente invención puede aplicarse a cada una de las múltiples celdas de servicio configuradas para el aparato 1 terminal. Además, un aspecto de la presente invención puede aplicarse a algunas de las múltiples celdas de servicio configuradas. Además, un aspecto de la presente invención puede aplicarse a cada una de las múltiples celdas de servicio configuradas. Además, un aspecto de la presente invención puede aplicarse a algunos de los múltiples grupos de celdas de servicio configurados. Aquí, una celda de servicio puede configurarse con una sola banda. Además, una celda de servicio puede configurarse con una agregación de múltiples bandas no continuas.
Las múltiples celdas de servicio pueden incluir al menos una celda primaria. Aquí, las múltiples celdas de servicio pueden incluir al menos una de múltiples celdas secundarias. Una celda primaria puede ser una celda de servicio en la que se ha realizado el procedimiento de establecimiento de conexión inicial. Además, una celda primaria puede ser una celda de servicio en la que se ha iniciado el procedimiento de restablecimiento de la conexión. Además, una celda primaria puede ser una celda a la que se da instrucciones como celda primaria en un procedimiento de traspaso. Para celdas distintas de la celda primaria, la celda secundaria puede configurarse en un momento en el que o después de que se establezca una conectividad de Control de Recursos de Radio (RRC). Aquí, la celda principal puede ser una celda que cumpla con el estándar LTE. Además, la celda primaria puede ser una celda que cumpla con el estándar NR.
Una portadora correspondiente a una celda de servicio en el enlace descendente se denomina portadora de componentes de enlace descendente. Una portadora correspondiente a una celda de servicio en el enlace ascendente se denomina portadora de componentes de enlace ascendente. La portadora de componentes de enlace descendente y la portadora de componentes de enlace ascendente se denominan de manera colectiva como portadora de componentes.
El aparato 1 terminal puede realizar la transmisión y/o recepción simultáneas en múltiples canales físicos en múltiples celdas de servicio (portadoras de componentes). La transmisión de un canal físico puede realizarse en una celda de servicio (portadora de componentes) de las múltiples celdas de servicio (portadoras de componente).
El aparato 1 terminal puede especificar la celda de servicio según un índice relacionado con la celda de servicio (por ejemplo, IndiceCeldaServ, IndiceCeldaS y similares). El índice relativo a la celda de servicio puede incluirse en una señal de capa superior transmitida por el aparato de la estación base.
La conectividad dual se describe a continuación.
La Figura 2 es un diagrama que ilustra un ejemplo del sistema de comunicación por radio según la presente realización. A continuación se describe un caso en el que el aparato 1 terminal está conectado con múltiples aparatos 3A y 3B de estación base (los aparatos 3A y 3B de estación base también se denominan de manera colectiva aparato 3 de estación base) al mismo tiempo. Se supone que el aparato 3A de estación base es un aparato de estación base maestra (MeNB: eNB maestro), y el aparato de estación base 3B es un aparato de estación base secundaria (SeNB: eNB secundario). El aparato 1 terminal que se conecta a los aparatos 3 de estación base al mismo tiempo utilizando las múltiples celdas que pertenecen a los aparatos 3 de estación base múltiples como se describe anteriormente se denomina de "conectividad dual". Las celdas pertenecientes a los respectivos aparatos 3 de estación base pueden funcionar a la misma frecuencia o a frecuencias diferentes.
Se ha de tener en cuenta que la agregación de portadoras es diferente de la conectividad dual en que uno solo de los aparatos 3 de estación base gestiona múltiples celdas y las frecuencias de las respectivas celdas son diferentes entre sí. En otras palabras, la Agregación de Portadoras es una técnica para conectar el aparato 1 de terminal único y uno solo del aparato 3 de estación base a través de múltiples celdas que tienen diferentes frecuencias, mientras que la conectividad dual es una técnica para conectar el aparato 1 de terminal único y los aparatos 3 de estación base múltiples a través de múltiples celdas que tienen la misma frecuencia o frecuencias diferentes.
Desde otro punto de vista, la conectividad dual puede ser el establecimiento de una conectividad RRC al menos dos puntos de red por el aparato 1 terminal. En la conectividad dual, el aparato 1 terminal puede estar conectado a través de una red de retorno no ideal en el estado RRC conectado (RRC_CONECTADO).
Un grupo de celdas de servicio asociadas con un aparato de estación base maestra puede denominarse Grupo de Celdas Maestras (MCG). Además, un grupo de celdas de servicio asociadas con un aparato de estación base secundaria puede denominarse Grupo de Celdas Secundarias (SCG). Tenga en cuenta que los grupos de celdas pueden ser grupos de celdas de servicio.
En conectividad dual, la celda primaria puede pertenecer al MCG. Además, en el SCG, la celda secundaria correspondiente a la celda primaria se denomina "celda secundaria primaria" (pSCelda). Tenga en cuenta que la pSCelda puede denominarse "Celda Especial" o "Celda Secundaria Especial" (SCelda Especial).
En un aspecto de la presente invención, las celdas de servicio que cumplen con el estándar LTE y las celdas de servicio que cumplen con el estándar NR pueden conectarse mediante la conectividad dual. Por ejemplo, el MCG puede incluir una celda de servicio que cumpla al menos con el estándar LTE, y el SCG puede incluir una celda de servicio que cumpla al menos con el estándar NR.
A continuación se describe un ejemplo de una configuración de una trama de radio según la presente realización.
La Figura 3 ilustra un ejemplo de una configuración esquemática de una trama de radio de la presente realización. Por ejemplo, cada trama de radio puede tener una longitud de 10 ms. En la Figura 3, el eje horizontal representa un eje de tiempo. Además, por ejemplo, cada trama de radio puede estar constituida por 10 subtramas. Cada subtrama puede tener una longitud de 1 ms y puede estar definida por dos intervalos sucesivos. Cada intervalo puede tener una longitud de 0,5 ms. En otras palabras, se pueden incluir 10 subtramas en cada intervalo de 10 ms. Aquí, una subtrama también se denomina Intervalo de Tiempo de Transmisión (TTI). El TTI puede especificarse mediante el número de símbolos de Multiplexación por División de Frecuencias Ortogonales (OFDM).
A continuación se describirá una configuración de ejemplo de un intervalo según la presente realización. La Figura 4 ilustra un ejemplo de una configuración esquemática de un intervalo en la presente realización. La Figura 4 ilustra un ejemplo de una configuración de intervalo en una celda. En la Figura 4, el eje horizontal representa un eje de tiempo y el eje vertical representa un eje de frecuencia. En la Figura 4, 1 es un número/índice de símbolo OFDM, y k es un número/índice de subportadora. Tenga en cuenta que el símbolo OFDM también se denomina simplemente símbolo. Además, también en el caso de que una celda tenga una forma de onda de señal (lo que incluye una forma de onda de señal basada en OFDM) distinta de OFDM, un símbolo al que se aplica la forma de onda de señal puede denominarse símbolo OFDM.
En un aspecto de la presente invención, la señal física o el canal físico transmitido en cada uno de los intervalos puede expresarse mediante una cuadrícula de recursos. En el enlace descendente, la cuadrícula de recursos se puede definir con múltiples subportadoras y múltiples símbolos OFDM. Cada elemento dentro de la cuadrícula de recursos se denomina elemento de recurso. El elemento de recurso se expresa mediante un número/índice de subportadora k y un número/índice de símbolo OFDM 1.
En un aspecto de la presente invención, el intervalo puede incluir múltiples símbolos OFDM 1 (1 = 0, 1, ..., NDLsimb) en el dominio del tiempo. Por ejemplo, NDLsimb puede indicar el número de símbolos OFDM incluidos en un intervalo de enlace ascendente. Para un prefijo cíclico normal (CP), NDLsimb puede ser 7. Para un CP extendido, NDLsimb puede ser 6.
En un aspecto de la presente invención, el intervalo puede incluir múltiples subportadoras k (k = 0, 1, ..., Nd l r b x Nr b s c) en el dominio de la frecuencia. Nd l r b puede ser una configuración de ancho de banda para la celda de servicio expresada por un múltiplo de Nr b s c . Nr b sc puede ser un tamaño de bloque de recursos (físico) expresado por el número de subportadoras (número de subportadoras) en el dominio de la frecuencia. El intervalo Df de la subportadora puede ser de 15 kHz y Nr b sc puede ser 12. En otras palabras, el ancho de banda ocupado por un bloque de recursos puede ser 180 kHz. El intervalo Df de subportadora puede ser diferente para cada canal y/o para cada TTI.
A continuación se describe un ejemplo de un método de conectividad inicial.
El aparato 1 terminal puede realizar una operación de detección de un canal transmitido desde el aparato 3 de estación base en caso de establecer conectividad (tal como una conectividad inicial, un preproceso preliminar para la comunicación, una preparación de la comunicación, una conectividad preliminar) con el aparato 3 de estación base .Preferiblemente, un canal transmitido desde el aparato 3 de estación base puede detectarse incluso en una condición en la que al menos una de las configuraciones de comunicación (tal como el ancho de banda, el ID de celda, el intervalo de la subportadora, la configuración de canal compartido y la configuración de canal de control) del aparato 3 de estación base es desconocida para el aparato 1 terminal. Por ejemplo, un canal transmitido desde el aparato 3 de estación base puede configurarse para ser transmitido repetidamente en un cierto período de tiempo. El canal detectado para conectar el aparato 1 terminal con el aparato de estación base también se denomina canal de sincronización (o señal de sincronización (SS) o similar).
El canal de sincronización puede tener la función de proporcionar información de canal (información de estado del canal (CSI)) de un recurso de radio al que se transmite el canal de sincronización al aparato 1 terminal. En otras palabras, el canal de sincronización puede ser una señal de referencia para demodular información (por ejemplo, información de sistema) o similar utilizada para conectarse con el aparato 3 de estación base. Por ejemplo, la información de sistema puede ser un Bloque de Información Maestro (MIB) o un Bloque de Información de Sistema (SIB). Además, el canal de sincronización puede ser información (por ejemplo, un ID de Celda Física, un ID de Celda Virtual, e información de ID del sistema de codificación) utilizada para demodular la información de sistema. En otras palabras, mediante la detección del canal de sincronización, el aparato 1 terminal puede adquirir al menos una pieza de información utilizada para demodular la información del canal y/o la información del sistema.
El canal de sincronización puede ser una Señal de Sincronización Primaria (PSS) y/o un Canal de Sincronización Secundario (SSS). Mediante la detección del canal de sincronización, el aparato 1 terminal puede adquirir la información del canal y/o el ID de la celda física. El ID de la celda física puede ser información para especificar el aparato 3 de estación base.
Los canales físicos se describen a continuación.
El canal transmitido desde el aparato 3 de estación base puede incluir un canal de sincronización, un canal de señal de referencia, un canal de difusión, un canal de control y un canal compartido. El canal de sincronización puede transmitirse para la sincronización del aparato 1 terminal con el aparato 3 de estación base en frecuencia y/o tiempo. El canal de la señal de referencia puede transmitirse para adquirir la información del canal para demodular el canal. El canal de difusión puede ser un canal que incluye información aplicada a múltiples aparatos 3 terminales conectados con el aparato 3 de estación base. El canal de control puede ser un canal que incluye información aplicada al aparato 1 terminal (o un grupo de aparatos 1 terminales). El canal compartido puede ser un canal que incluye información aplicada al aparato 1 terminal (o un grupo de aparatos 1 terminales).
Por ejemplo, el canal de sincronización puede ser cualquiera de los PSS y SSS. Desde otro punto de vista, el PSS y el SSS pueden ser un canal de señal de referencia para demodular un canal de difusión. El canal de sincronización puede tener la función de notificar la información de identificación relacionada con una celda de servicio, tal como el ID de celda física, el ID de celda virtual y similares.
Por ejemplo, el canal de señal de referencia puede ser cualquiera de una señal de Referencia específica de Celda (CRS), una señal de Referencia de Demodulación (DMRS), una señal de Referencia específica de UE (UE-RS), una señal de Referencia de Información de Estado de Canal (CSI-RS) y una señal de Referencia de Descubrimiento (DRS).
Por ejemplo, el canal de difusión puede ser un Canal de Difusión Físico (PBCH). El canal de difusión puede ser un canal que incluye información primaria (MIB) para la comunicación del aparato 3 de estación base y el aparato 1 terminal.
Por ejemplo, el canal de control puede ser cualquiera de un Canal de Control de Enlace Descendente Físico (PDCCH) y un Canal de Control de Enlace Descendente Físico Mejorado (EPDCCH). El canal de control puede ser un canal que incluya información (por ejemplo, información de programación y similares) requerida para la demodulación del canal compartido. El canal de control puede incluir un conjunto de información de control. Por ejemplo, el conjunto de información de control puede ser Información de Control de Enlace Descendente (DCI).
Por ejemplo, el canal compartido puede incluir un Canal Compartido de Enlace Descendente Físico (PDSCH), un Canal Compartido de Enlace Ascendente Físico (PUSCH), un Canal Compartido de Enlace Lateral Físico (PSSCH) y un Canal Compartido Físico (PSCH). El canal compartido puede ser un canal que incluya una señal de capa superior. Por ejemplo, la señal de capa superior puede ser información incluida en un Elemento de Control MAC (MCE). Además, por ejemplo, la señal de capa superior puede ser información incluida en una señalización de Configuración de Recursos de Radio (RRC).
El canal transmitido desde el aparato 3 de estación base y/o el canal transmitido desde el aparato 1 terminal pueden incluirse en un Intervalo de Tiempo de Transmisión (TTI). Por ejemplo, la longitud de TTI puede ser o no de 1 ms. La longitud de TTI puede ser igual a la longitud del intervalo. Además, la longitud de TTI puede definirse mediante un múltiplo constante de símbolos (símbolos OFDM o símbolos OFDM de dispersión de T ransformada de Fourier Discreta (DFT-s-OFDM)). Además, la longitud de TTI se puede indicar en base a un intervalo de la subportadora. Aquí, el DFT-s-OFDM en el enlace ascendente puede ser un Acceso Múltiple por División de Frecuencias de Portadora Única (SC-FDMA) desde un punto de vista del aparato 3 de estación base (o el sistema de comunicación por radio).
La longitud de TTI para el canal que incluye el bloque de transporte puede establecerse en base a la información incluida en una señal de capa superior. La longitud de TTI para el canal que incluye el bloque de transporte puede configurarse en base a la información incluida en un canal de control. La longitud de TTI para el canal que incluye el bloque de transporte se puede configurar en función de la información configurada de antemano en el aparato 1 terminal. Aquí, la longitud de TTI del canal que incluye un canal de bloque de transporte y la longitud de TTI para el canal que incluye el bloque de transporte puede ser una longitud para el canal que incluye el bloque de transporte en un dominio del tiempo. La frase, configurada de antemano en el aparato 1 terminal, puede incluirse en un aparato de almacenamiento (o un medio de almacenamiento) del aparato 1 terminal. Además, la frase, configurada de antemano en el aparato 1 terminal, puede configurarse en base a una declaración en una especificación. Además, la frase, configurada de antemano, puede configurarse en base a una declaración en una especificación.
El aparato 3 de estación base, o un proceso 3000 de transmisión incluido en el aparato 1 terminal se describe a continuación.
La Figura 5 ilustra un ejemplo de una configuración del proceso 3000 de transmisión de una capa física. El proceso 3000 de transmisión es una configuración que incluye al menos una unidad 3001 de procesamiento de codificación (en inglés, coding), una unidad 3002 de procesamiento de cifrado (en inglés, scrambling), una unidad 3003 de procesamiento de correspondencia de modulación (en inglés, Modulation mapper), una unidad 3004 de procesamiento de correspondencia de capa (en inglés, Layer mapper), una unidad 3005 de procesamiento de precodificador de transmisión (en inglés, Transform precoder), una unidad 3006 de procesamiento de precodificador (en inglés, Precoder), una unidad 3007 de procesamiento de correspondencia de elementos de recursos (en inglés, Resource element mapper) y una unidad 3008 de procesamiento de generación de señales de banda base (en inglés, OFDM baseband signal generation processing unit).
Por ejemplo, la unidad 3001 de procesamiento de codificación puede tener la función de convertir, en un bit o bits codificados, un bloque de transporte (o bloque de datos, datos de transporte, datos de transmisión, código de transmisión, bloque de transmisión, carga útil, información, bloque de información y similares) enviado (notificado, transmitido, transportado, transferido o similares) por la capa superior a través de un proceso de codificación de corrección de errores. Por ejemplo, la codificación de corrección de errores incluye Turbo código, código de verificación de paridad de baja densidad (LDPC), código polar, código convolucional (o código convolucional que muerde la cola o similar), código de bloque, código Reed Muller (RM), código de Reed Solomon y código de iteración. La unidad 3001 de procesamiento de codificación tiene la función de enviar el bit o los bits codificados a la unidad 3002 de procesamiento de codificación. Los detalles del funcionamiento de la unidad 3001 de procesamiento de codificación se describen a continuación.
Aquí, el bloque de transporte convertido en el bit o los bits codificados se puede codificar en el bit o los bits en los que se ha aplicado la codificación de corrección de errores. En otras palabras, en un aspecto de la presente invención, se puede realizar un proceso de codificación de corrección de errores de un código externo en el bloque de transporte.
Por ejemplo, la unidad 3002 de procesamiento de cifrado puede tener la función de convertir el bit o los bits codificados en un bit o bits de cifrado mediante un proceso de cifrado. Por ejemplo, el bit o los bits cifrados se pueden obtener añadiendo módulo 2 al bit o los bits codificados y las secuencias de cifrado. En otras palabras, la codificación puede ser la adición de módulo 2 al bit o los bits codificados y las secuencias de codificación. La secuencia de cifrado puede ser una secuencia generada por una función pseudoaleatoria, basada en una secuencia específica (por ejemplo, un Identificador Temporal de Red de Radio específico de Celda (C-RNTI)).
Por ejemplo, la unidad 3003 de procesamiento de correspondencia de modulación puede tener la función de convertir el bit o los bits de cifrado en un bit o bits de modulación mediante un proceso de correspondencia de modulación. El bit o los bits de modulación pueden obtenerse mediante un proceso de modulación tal como la codificación por Desplazamiento de Fase de Cuadratura (QPSK), Modulación de Amplitud en cuadratura 16 (16 QAM), 64 QAM y 256 QAM en el bit o bits de cifrado. Aquí, el bit o los bits de modulación también se denominan como símbolos o símbolos( de modulación.
Por ejemplo, la unidad 3004 de procesamiento de correspondencia de capa puede tener una función de correspondencia de bit o bits de modulación a cada capa. La capa es un índice relacionado con el grado de superposición de una señal de capa física en una región espacial. Esto significa que no se realiza ningún multiplexado espacial en el caso de que el número de capas sea 1, por ejemplo. Además, esto significa que la multiplexación espacial de dos tipos de señales de capa física se realiza en el caso de que el número de capas sea 2.
Por ejemplo, la unidad 3005 de procesamiento de precodificador de transmisión puede tener la función de generar el bit o los bits de transmisión realizando un proceso de precodificación de transmisión en el bit o los bits de modulación hechos corresponder a cada capa. El bit o los bits de modulación y el bit o los bits de transmisión puede ser un símbolo o símbolos de números complejos. Por ejemplo, el proceso de precodificación de transmisión incluye un proceso de expansión DFT (en inglés, DFT spreading) y similares. Aquí, en la unidad 3005 de procesamiento de precodificador de transmisión, se puede indicar si se realiza el proceso de precodificación de transmisión se puede indicar en base a la información incluida en una señal de capa superior. En la unidad 3005 de procesamiento de precodificador de transmisión, se puede indicar si se realiza el proceso de precodificación de transmisión en base a la información incluida en un canal de control. En la unidad 3005 de procesamiento de precodificador de transmisión, se puede indicar si se realiza el proceso de precodificación de transmisión en base a la información configurada de manera preliminar. Aquí, el bit o los bits de transmisión también se denominan símbolo o símbolos de transmisión.
Por ejemplo, la unidad 3006 de procesamiento de precodificador puede tener la función de generar el bit o los bits de transmisión de cada puerto de antena de transmisión multiplicando el bit o los bits de transmisión por un precodificador. El puerto de la antena de transmisión es un puerto de antena lógico. Un puerto de antena de transmisión puede estar constituido por múltiples antenas físicas. El precodificador puede identificar el puerto de antena lógica.
Por ejemplo, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede tener la función de realizar un proceso de correspondencia del bit o los bits de transmisión de cada puerto de antena de transmisión con el elemento de recurso. Los detalles del método de correspondencia del elemento de recurso en la unidad 3007 de procesamiento de correspondencia de elemento de recurso se describen a continuación.
Por ejemplo, la unidad 3008 de procesamiento de generación de señal de banda base puede tener la función de convertir el bit de transmisión hecho corresponder al elemento de recurso en una señal de banda base. El proceso de convertir el bit o los bits de transmisión en una señal de banda base puede incluir la Transformada Rápida de Fourier Inversa (IFFT), el Enventanado, el Procesamiento de Filtro y similares, por ejemplo. En la unidad 3008 de procesamiento de generación de señal de banda base, si se realiza el proceso de convertir el bit o los bits de transmisión hechos corresponder al elemento de recurso en una señal de banda base, se puede indicar en base a la información incluida en una señal de capa superior. En la unidad 3008 de procesamiento de generación de señal de banda base, si se realiza el proceso de convertir el bit o los bits de transmisión hechos corresponder al elemento de recurso en una señal de banda base, se puede indicar basándose en la información incluida en un canal de control. En la unidad de procesamiento de generación de señales de banda base 3008, si se realiza el proceso de convertir el bit o los bits de transmisión mapeados al elemento de en base a una señal de banda base, se puede indicar en base a información configurada de manera preliminar. En el proceso 3000 de transmisión, la señal de la capa superior y el canal de control pueden ser transmitidos por uno de entre el aparato 1 terminal y el aparato 3 de estación base. En el proceso 3000 de transmisión, la señal de la capa superior y el canal de control pueden ser recibidos por el otro de entre el aparato 1 terminal y el aparato 3 de estación base. En el proceso 3000 de transmisión, la información de función del aparato 1 terminal, incluido el proceso 3000 de transmisión, puede transmitirse al aparato 3 de estación base utilizando la señal de capa superior o el canal control. Aquí, la información de función del aparato 1 terminal puede ser información que indique la función del aparato 1 terminal. La información que indica la función del aparato 1 terminal puede ser información que indique el sistema de codificación de corrección de errores soportado por el aparato 1 terminal, por ejemplo. Además, la información que indica la función del aparato 1 terminal puede estar asociada con el tiempo requerido para procesar (tiempo de procesamiento) un bloque de transporte transmitido desde el aparato 1 de estación base. La información que indica la función del aparato 1 terminal puede ser un valor mínimo aceptable, para el aparato 1 terminal, como un período hasta que se espera que se reciba un acuse de recibo de recepción para el bloque de transporte después de la transmisión del bloque de transporte desde el aparato 1 terminal. La información que indica la función del aparato 1 terminal puede ser un valor mínimo aceptable, para el aparato 1 terminal, como un período hasta que se espera que se transmita un acuse de recibo del bloque de transporte después de la recepción del bloque de transporte por el aparato 1 terminal.
Ahora, se describen detalles del funcionamiento de la unidad 3001 de procesamiento de codificación.
Las Figuras 6A y 6B son diagramas que ilustran ejemplos de una configuración de la unidad 3001 de procesamiento de codificación según la presente realización. La unidad 3001 de procesamiento de codificación incluye al menos una de entre una unidad 4001 de unión CRC (en inglés, CRC attachment), una unidad 401 de segmentación y conexión CRC (en inglés, Segmentation and CRC unit), una unidad 4002 de codificación (en inglés, Encoder), una unidad 4003 de intercalador de subbloques (en inglés, Sub-block interleaver), una unidad 4004 de recolección de bits (en inglés, Bit collection), una unidad 4005 de selección y reducción de bits (en inglés, Bit selection and pruning), y una unidad 4006 de concatenación (en inglés, concatenation). La unidad 401 de segmentación y CRC incluye al menos uno de una unidad 4011 de segmentación de bloques de código y una o más unidades 4012 de conexión CRC.
Un bloque de transporte (también denominado ak) puede introducirse en la unidad 4001 de conexión de CRC. La unidad 4001 de conexión de CRC puede generar el bit o los bits CRC como un bit o bits de redundancia de detección de errores en base al bloque de transporte de entrada. El bit o los bits de CRC generados se agregan al bloque de transporte. El bloque de transporte al que se añaden el bit o los bits de CRC (también denominado bk) se emite desde la unidad 4001 de conexión de CRC. En la unidad 4001 de conexión de CRC, el número de bit o bits CRC añadidos al bloque de transporte puede darse en base a la información incluida en una señal de capa superior. En la unidad 4001 de conexión de CRC, el número de bit o bits CRC añadidos al bloque de transporte puede darse en base a la información incluida en un canal de control. En la unidad 4001 de conexión de CRC, el número de bit o bits de CRC añadidos al bloque de transporte puede darse en base a la información configurada de manera preliminar. En la unidad 4001 de conexión de CRC, el número de bit o bits de CRC añadidos al bloque de transporte se puede indicar en base al esquema de codificación de corrección de errores.
Por ejemplo, la unidad 4001 de conexión de CRC puede añadir el bit o los bits CRC al bloque de transporte codificado mediante turbo código, y puede no añadir el bit o los bits CRC al bloque de transporte al que se aplican los otros códigos de corrección de errores (por ejemplo, el Código LDPC). Además, por ejemplo, la unidad 4001 de conexión de CRC puede agregar el bit o los bits del CRC de 24 bits al bloque de transporte al que se aplica el turbo código, y puede agregar el bit o los bits del CRC que no es de 24 bits (menor que 24 bits, o mayor que 24 bits) al bloque de transporte al que se aplican los otros códigos de corrección de errores (por ejemplo, el código LDPC).
Por ejemplo, el bk puede introducirse en la unidad 4011 de segmentación de bloques de código. La unidad 4011 de segmentación de bloques de código puede dividir el bk en uno o más bloques de código. Por ejemplo, en el caso de que el bk satisface que bk > Z, el bk se puede dividir en varios bloques de código. Aquí, Z es una longitud máxima de bloque de código.
La longitud Z máxima de bloque de código se puede indicar en base al tamaño del bloque de transporte. Aquí, el tamaño del bloque de transporte incluye el tamaño (o la cantidad) del bloque de transporte (o, el bloque de datos, los datos de transporte, los datos de transmisión, el código de transmisión, el bloque de transmisión, la carga útil, la información, el bloque de información y similares). En otras palabras, el tamaño del bloque de transporte puede ser el tamaño del bloque de datos, el tamaño de los datos de transporte, el tamaño de los datos de transmisión, el tamaño del código de transmisión, el tamaño del bloque de transmisión, el tamaño de la carga útil, el tamaño de la información, el tamaño del bloque de información, los datos cantidad de bloque, la cantidad de datos de transporte, la cantidad de datos de transmisión, la cantidad de código de transmisión, la cantidad de bloque de transmisión, la cantidad de carga útil, la información de cantidad, la cantidad de bloque de información y similares. Por ejemplo, en el caso de que un determinado tamaño de bloque de transporte Nt b s satisface Nt b s > Zt , la longitud Z máxima de bloque de código puede ser Z1, y en el caso de que se satisface que Ntb s á Zt , la longitud Z máxima de bloque de código puede ser Z2. Aquí, la Zt , Z1 y Z2 puede darse en función de la información incluida en una señal de capa superior. Zt, Z1, Z2 puede darse en función de la información incluida en un canal de control. Zt , Z1, Z2 puede darse en base a la información configurada de manera preliminar. La longitud máxima de bloque de código Z del bloque de transporte se puede indicar en base al tamaño del bloque de transporte y el esquema de modulación (QPSK, 16 QAM, 64 QAM y similares). Aquí, "en base al tamaño del bloque de transporte y el esquema de modulación" puede estar basado en la relación (o un valor relacionado con el número de símbolo de modulación) del tamaño del bloque de transporte y el orden de modulación del esquema de modulación aplicado al bloque de transporte. El orden de modulación indica el número de bits (bits de codificación) correspondientes a un símbolo de modulación. El orden de modulación para QPSK es 2. El orden de modulación para 16 QAM es 4. El orden de modulación para 64 QAM es 6. Además, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en función de la relación del tamaño del bloque de transporte del bloque de transporte y el número de elemento de recurso incluido en el canal que incluye el bloque de transporte. Aquí, el tamaño del bloque de transporte del bloque de transporte puede representarse mediante la suma de al menos un tamaño de bloque de código generado a partir del bloque de transporte. Además, el número de elemento de recurso incluido en el canal que incluye el bloque de transporte puede estar representado por un número de elemento de recurso asignado al aparato 1 terminal que se proporciona mediante información de programación (por ejemplo, en un caso de comunicación de enlace descendente, una concesión de enlace descendente; y además, en un caso de comunicación de enlace ascendente, concesión de enlace ascendente). Aquí, un número de elemento de recurso asignado al aparato 1 terminal puede ser dado por el producto del número de subportadora asignado y el número de símbolo. Además, se puede indicar un número de elemento de recurso asignado al aparato 1 terminal como un valor obtenido restando el elemento de recurso incluido en una región prescrita del producto del número de subportadora asignado y el número de símbolo. Aquí, la región prescrita puede ser una región que incluye el canal de señal de referencia. Además, la región prescrita puede ser una región que incluya el canal de sincronización.
La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a la portadora de componentes (o el ancho de banda de la portadora del componente, la celda de servicio, el ancho de banda de la celda de servicio y similares). Por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a la portadora de componentes para el canal que incluye el bloque de transporte. La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a si la celda de servicio para el canal que incluye el bloque de transporte es la celda primaria o la celda secundaria. Aquí, la celda primaria puede incluir la celda secundaria primaria. Además, la celda secundaria puede incluir la celda secundaria primaria. Además, por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a si la celda de servicio para el canal que incluye el bloque de transporte es la celda secundaria primaria. Además, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a qué SCG y MCG incluye la celda de servicio para el canal que incluye el bloque de transporte. La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a si la celda de servicio para el canal que incluye el bloque de transporte es una banda con licencia o una banda sin licencia. Aquí, la portadora de componentes del canal puede ser la portadora de componentes en la que se transmite el canal. Además, la portadora de componentes para el canal puede ser la portadora de componentes en la que se transmite el canal.
La longitud Z máxima de bloque de transporte del bloque de transporte se puede indicar en base al ID de la celda de servicio (por ejemplo, el ID de celda física (PCID), el ID de celda virtual (VCID) y similares). La longitud Z máxima de bloque de transporte del bloque de transporte se puede indicar en base al ID de celda de servicio para el canal que incluye el bloque de transporte.
La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a si se aplica el salto de frecuencia. Por ejemplo, en el caso de que el salto de frecuencia se aplique al canal que incluye el bloque de transporte, la longitud Z máxima de bloque de código del bloque de transporte puede tener un valor mayor (o menor) que un valor prescrito. Además, por ejemplo, en el caso de que el salto de frecuencia no se aplique al canal que incluye el bloque de transporte, la longitud Z máxima de bloque de código del bloque de transporte puede tener un valor menor (o mayor) que un valor prescrito.
La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base al intervalo de la subportadora. Por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base al intervalo de la subportadora para el canal que incluye el bloque de transporte. Además, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito en el caso de que el intervalo de subportadora para el canal que incluye el bloque de transporte sea de 15 kHz. Además, se puede configurar un valor distinto del valor prescrito en caso de que el intervalo de la subportadora para el canal que incluye el bloque de transporte no sea de 15 kHz. Aquí, el intervalo de la subportadora del canal puede ser el intervalo de subportadora en la forma de onda de la señal transmitida en el canal. Además, el intervalo de subportadora para el canal puede ser el intervalo de subportadora en la forma de onda de la señal transmitida en el canal. Además, un canal puede tener múltiples intervalos de subportadoras.
La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a la longitud de TTI (o el número de símbolo) para el canal que incluye el bloque de transporte. Por ejemplo, en el caso de que la longitud de TTI para el canal que incluye el bloque de transporte sea menor que 1 ms, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor menor que un valor prescrito. Además, por ejemplo, en el caso de que la longitud de TTI para el canal que incluye el bloque de transporte sea superior a 1 ms, la longitud Z máxima de bloque de código del bloque de transporte puede ser mayor que un valor prescrito. Además, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito en el caso de que el número de símbolo para el canal que incluye el bloque de transporte sea 14. Además, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor distinto del valor prescrito en el caso de que el número de símbolo para el canal que incluye el bloque de transporte no sea 14. Aquí, la longitud de TTI (o el número de símbolo) para el canal que incluye el bloque de transporte puede ser la longitud del canal (número de símbolo) en el dominio del tiempo. Además, la longitud de TTI (o el número de símbolo) del canal que incluye el bloque de transporte puede ser la longitud del canal (número de símbolo) en el dominio del tiempo.
La longitud Z máxima de bloque de código del bloque de transporte puede determinarse en base a la forma de onda de la señal. Por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base a la forma de onda de la señal del canal que incluye el bloque de transporte. Por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito en el caso de que la forma de onda de la señal del canal que incluye el bloque de transporte sea una forma de onda prescrita de la señal, y puede ser un valor diferente al valor prescrito en el caso de que la forma de onda de la señal del canal, incluido el bloque de transporte, no sea la forma de onda prescrita de la señal. Aquí, por ejemplo, la forma de onda prescrita de la señal puede ser OFDM. Además, la forma de onda prescrita de la señal puede ser DFT-s-OFDM.
La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base al código de corrección de errores aplicado al bloque de transporte (por ejemplo, el tipo de código de corrección de errores, el tamaño de la matriz de generación, el método de generación de la matriz de generación, el tamaño de la matriz de verificación, el método de generación de la matriz de verificación, la tasa de codificación, la presencia/ausencia del código externo y similares). Por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito en el caso de que el código de corrección de errores aplicado al bloque de transporte sea el turbo código, y puede ser un valor diferente al valor prescrito en el caso de que el código de corrección de errores aplicado al bloque de transporte no sea el turbo código. Además, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte sea 1/3, y puede ser un valor diferente al valor prescrito en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte no sea 1/3. Además, por ejemplo, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito en el caso de que el código externo no se aplique al bloque de transporte, y puede ser un valor diferente al valor prescrito en el caso de que el código externo se aplica al bloque de transporte.
La salida de codificación del código LDPC puede obtenerse multiplicando el bit o los bits de información (por ejemplo, el bloque de transporte, el bloque de código y similares) por la matriz de generación. Además, la decodificación del código LDPC se puede realizar en base a la matriz de verificación. Por ejemplo, el proceso de decodificación del código LDPC puede ser un proceso en el que se aplica la propagación de creencias en base a un gráfico (por ejemplo, un gráfico de factores, una red bayesiana y similares) generado en base a la matriz de verificación. Por ejemplo, en el caso de que la matriz de generación sea Pl y la matriz de verificación sea Hl , Pl y Hl puede darse para satisfacer Pl * Hl = 0. Aquí, Pl y Hl son matrices compuestas solo por 0 o 1. Además, Pl * Hl es una operación matricial dada por una multiplicación lógica de Pl y Hl . Por la condición Pl * Hl = 0, se genera la matriz Hl de verificación en un caso en que se da la matriz Pl de generación . Además, por la condición de Pl * Hl = 0, se genera la matriz Pl de generación en un caso en que se da la matriz Hl de verificación.
En el código LDPC (u otro código de bloque y similares), el tamaño del bloque de código puede estar dado por la matriz de verificación, o el tamaño de la matriz de generación. En otras palabras, el tamaño del bloque de código se puede proporcionar en base a la matriz de verificación o en el tamaño de la matriz de generación. Además, el tamaño del bloque de transporte se puede proporcionar en base a la matriz de verificación o al tamaño de la matriz de generación. La información incluida en una señal de capa superior se puede indicar en base a la matriz de verificación o la matriz de generación. Además, la matriz de verificación o la matriz de generación se pueden proporcionar en base a la información incluida en un canal de control.
La longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base en el número de bit o bits CRC añadidos al bloque de transporte y/o el bloque de código incluido en el bloque de transporte. Por ejemplo, en el caso de que el número de bit o bits CRC se añada al bloque de transporte y/o al bloque de código incluido en el bloque de transporte, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor preestablecido. Por ejemplo, en el caso de que el número de bit o bits de CRC no se añada al bloque de transporte y/o al bloque de código incluido en el bloque de transporte, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor diferente del valor prescrito. Además, por ejemplo, en el caso de que el bit o los bits CRC añadidos al bloque de transporte y/o al bloque de código incluido en el bloque de transporte sean 24 bits, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor prescrito. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de transporte y/o al bloque de código incluido en el bloque de transporte no sean 24 bits, la longitud Z máxima de bloque de código del bloque de transporte puede ser un valor distinto del valor prescrito.
La longitud Z máxima de bloque de código se puede indicar en base al esquema dúplex aplicado a la celda de servicio. Además, la longitud Z máxima de bloque de código del bloque de transporte se puede indicar en base al esquema dúplex aplicado a la celda de servicio para el canal que incluye el bloque de transporte.
Aquí, el valor prescrito puede ser 6144. Además, el valor prescrito puede ser un valor definido por una especificación o similar, y puede ser conocido tanto por el aparato 3 de estación base como por el aparato 1 terminal. Además, el valor prescrito se puede indicar en base a la información transmitida desde el aparato 3 de estación base. Además, los valores distintos del valor prescrito pueden ser menores que el valor prescrito. Además, los valores distintos del valor prescrito pueden ser mayores que el valor prescrito. Además, el valor prescrito puede ser un valor configurado de manera preliminar en el aparato terminal 1.
Aquí, la longitud Z máxima de bloque de código puede significar la longitud del bloque de código.
Las longitudes de bloque de código de los múltiples bloques de código generados a partir de un bloque de transporte pueden ser iguales entre los bloques de código. Además, las longitudes de bloque de código de los múltiples bloques de código que constituyen un bloque de transporte pueden diferir entre bloques de código. Aquí, las longitudes de bloque de código de los múltiples bloques de código que configuran un bloque de transporte también se denominan longitud de bloque de código.
La longitud de bloque de código puede ser una unidad de la codificación de corrección de errores. En otras palabras, la codificación de corrección de errores se puede realizar en cada bloque de código. Como un aspecto de la presente invención, a continuación se describe un proceso basado en un ejemplo en el que se realiza la codificación de corrección de errores en cada bloque de código. Por otro lado, otro aspecto de la presente invención puede basarse en un proceso en el que se realiza la codificación de corrección de errores en múltiples bloques de código.
La longitud de bloque de código es un factor en la capacidad del código de corrección de errores. Por ejemplo, de manera general se sabe que, en turbo código y código LDPC, cuanto mayor es la longitud de bloque de código, mayor es la capacidad de corrección de errores. Por otro lado, de manera general se sabe que cuanto mayor es la longitud de bloque de código del código de corrección de errores, mayor es la cantidad de cálculo en el proceso de decodificación de corrección de errores en el proceso de recepción. En otras palabras, la longitud de bloque de código puede diseñarse en base a al menos uno de entre la capacidad de corrección de errores y la cantidad de cálculo del proceso de decodificación de corrección de errores. Aquí, el proceso de recepción es un proceso de decodificación del bloque de transporte codificado en base al proceso de transmisión.
La longitud de bloque de código puede diseñarse en base al retardo de procesamiento en el proceso de recepción. La Figura 7 ilustra un concepto de retardo de procesamiento en un proceso de recepción de la presente realización. La Figura 7 ilustra un ejemplo de un proceso de recepción de un caso en el que el bloque de transporte se divide en cinco bloques de código (bloque de código #0, #1, #2, #3, #4). La Figura 7A ilustra un ejemplo de un caso en el que la longitud de bloque de código es pequeña (un caso en el que la longitud de bloque de código es menor que la del ejemplo ilustrado en la Figura 7B). La Figura 7B ilustra un ejemplo de un caso en el que la longitud de bloque de código es grande (un caso en el que la longitud de bloque de código es mayor que la del ejemplo ilustrado en la Figura 7A). Aquí, el tiempo de inicio de recepción del bloque de transporte es Ts. Además, el tiempo de finalización de la recepción del bloque de código #x es Trx (x es cualquiera de 0 a 4). Además, el tiempo del proceso de decodificación del bloque de código #x es Tdx. Además, el tiempo de finalización del proceso en la Figura 7A es Te. Además, el tiempo de finalización del proceso en la Figura 7B es Te. Además, el retardo de procesamiento en la Figura 7A es T0 (T0 = Te -Ts). Además, el retardo de procesamiento en la Figura 7B es T1 (T1 = Te - Ts).
En vista de la longitud del bloque de código, Tr0 se espera que sea anterior a Tr3. Por lo tanto, se espera que el inicio de la decodificación del bloque de código # 0 sea anterior al inicio de la decodificación del bloque de código #3. En otras palabras, una pequeña longitud de bloque de código logra un inicio temprano del proceso de decodificación en el proceso de recepción. Se espera que un inicio temprano del proceso de decodificación contribuya a acortar el retardo de procesamiento T0. Se espera que esto sea significativo en el caso de que el proceso de decodificación de múltiples bloques de código no pueda realizarse simultáneamente, un caso en el que el número de procesos que se realicen simultáneamente como el proceso de decodificación del bloque de código sea limitado y el caso similar.
En los ejemplos ilustrados en la Figura 7A y la Figura 7B, Tr2 y Tr4 se supone que son Tr2 = Tr4. En este caso, de la relación de la longitud del bloque de código, Td2 <Td4 se mantiene cierto, y Te <Te se espera que se mantenga cierto. En otras palabras, una longitud de bloque de código corta puede ser un factor para lograr la finalización temprana del proceso de decodificación del proceso de recepción. Se espera que la finalización temprana del proceso de decodificación contribuya a acortar el retardo T0 de procesamiento.
La unidad 4011 de segmentación de bloques de código puede generar C' (C' es un número entero de 1 o más) bloques de código (C0k a Cok).
El bloque de código puede introducirse en una unidad 4012 de conexión de CRC. La unidad 4012 de conexión de CRC puede generar el bit o los bits de CRC en base al bloque de código. Además, la unidad 4012 de conexión de CRC puede añadir el bit o los bits de CRC generados al bloque de código. Además, la unidad 4012 de conexión de CRC puede emitir una secuencia (Cük a Cok) añadida al bit o los bits de CRC al bloque de código. Aquí, en el caso de que no se haya realizado ninguna segmentación de bloque de código (un caso de C' = 1), la unidad 4012 de conexión CRC puede no añadir el CRC al bloque de código.
En la unidad 4012 de conexión de CRC, el número de bit o bits CRC añadidos al bloque de código se puede indicar en base a la información incluida en una señal de capa superior. En la unidad 4012 de conexión de CRC, el número de bit o bits CRC añadidos al bloque de código se puede indicar en base a la información incluida en un canal de control. En la unidad 4012 de conexión de CRC, el número de bit o bits CRC añadidos al bloque de código se puede ar en base a información configurada de manera preliminar. En la unidad 4012 de conexión de CRC, el número de bit o bits de CRC añadidos al bloque de código se puede indicar en base al tipo de codificación de corrección de errores.
Cada bloque de código emitido desde la unidad 4012 de conexión de CRC se introduce en la unidad 4002 de codificación. En un caso de C' > 1, la entrada en la unidad 4002 de codificación es un bloque de código seleccionado de manera secuencial. En la siguiente descripción, cada entrada de un bloque de código a la unidad 4002 de codificación (Cük a Co k ) también se conoce como Ck .
La unidad 4002 de codificación tiene la función de realizar la codificación de corrección de errores en el bloque de código de entrada Ck. Por ejemplo, la codificación de corrección de errores puede ser turbo código, código LDPC, código Polar, código convolucional (por ejemplo, código convolucional que muerde la cola (TBCC)) y similares), código Reed-Muller (código RM), código de iteración, código reed solomon, código cíclico, código de verificación de paridad o similares. La unidad 4002 de codificación puede realizar un proceso de codificación de corrección de errores en el bloque Ck de código y emitir el bit o los bits codificados (en inglés. Coded bit(s)). El bit o los bits codificados que se van a emitir pueden ser dk(0), dk(1) o dk(2). Aquí, el dk(0) pueden ser bits sistemáticos. El dk(1) y dk(2) puede ser un bit o bits de paridad. El bit o los bits codificados también se denominan subbloques. El número del subbloque emitido desde la unidad 4002 de codificación no puede ser tres, dk(0), dk(1) y dk(2), pero pueden ser dos o menos, o cuatro o más.
La codificación LDPC puede ser una codificación de verificación de paridad cuasi cíclica de baja densidad (QC-LDPC). La codificación LDPC puede ser una codificación de códigos convolucionales de verificación de paridad de baja densidad (LDPC-CC). La codificación LDPC puede ser un esquema de codificación para generar un par de bits ds sistemáticos y un par de bits dp de paridad. Aquí, en el caso de que el esquema del código de corrección de errores sea un código no sistemático, el esquema de codificación puede ser un esquema para generar un par de bits ds.
La unidad 4002 de codificación puede tener una función de correspondencia del bit o los bits ds y/o el bit o los bits dp generados por la codificación LDPC a dk(0), dk(1) y dk(2). Por ejemplo, en el caso de que la tasa de codificación sea 1/3, se pueden generar el bit o los bits sistemáticos de K bits y el bit o los bits de paridad de los 2K bits para la longitud K de bloque de código. Por ejemplo, el bit o los bits sistemáticos ds(k) se puede asignar a dk(0), el bit o los bits dp de paridad (2k) se pueden hacer corresponder a dk(1), y los (2k 1) bit o bits dp de paridad se puede hacer corresponder a dk(2). Aquí, el ds (k) es un k-ésimo bit del bit o los bits ds sistemáticos. Además, el dp (k) es un k-ésimo bit del bit o los bits dp de paridad. En otras palabras, los bits generados por el código LDPC pueden hacerse corresponder en base al número de intercaladores de subbloques (o tres).
El bit o los bits codificados emitidos desde la unidad 4002 de codificación pueden ser introducidos en la unidad 4003 de intercalador de subbloques. Los bits codificados que salen de la unidad de codificación 4002 pueden introducirse en la unidad 4004 de recopilación de bits. Si el la unidad 4003 de intercalador de subbloque o la unidad 4004 de recopilación de bits recibe una entrada del bit o los bits codificados que se pueden dar en base a la información incluida en el canal de control o en la señal de capa superior. Si la unidad 4003 de intercalador de subbloques o la unidad 4004 de recopilación de bits recibe una entrada del bit o los bits codificados, se puede indicar en base a al menos una de entre la longitudes de símbolo, la forma de onda de la señal, el esquema de código de corrección de errores, y la portadora de componente. La entrada del bit o los bits emitidos desde la unidad 4002 de codificación a la unidad 4003 de intercalador de subbloque significa que el intercalador de subbloque se aplica al bit o los bits codificados. La entrada del bit o los bits codificados emitidos desde la unidad 4002 de codificación a la unidad 4004 de recopilación de bits significa que el intercalador de subbloques no se aplica al bit o los bits codificados.
El código de corrección de errores aplicado al bloque de código se puede indicar en base a la información incluida en una señal de capa superior. El código de corrección de errores aplicado al bloque de código se puede indicar en base a la información incluida en un canal de control. El código de corrección de errores aplicado al bloque de código se puede dar en base a la forma de onda de la señal para el canal que incluye el bloque de código. El código de corrección de errores aplicado al bloque de código se puede indicar en base al intervalo de la subportadora para el canal que incluye el bloque de código. El código de corrección de errores aplicado al bloque de código se puede indicar en base a información configurada de manera preliminar.
El bit o los bits codificados pueden introducirse en la unidad 4003 de intercalador de subbloques. La unidad 4003 de intercalador de subbloques puede cambiar la matriz del bit o los bits codificados. La Figura 8 ilustra un ejemplo de cambio de la matriz de bit o bits codificados por la unidad 4003 de intercalador de subbloques de la presente realización. La unidad 4003 de intercalador de subbloques puede hacer corresponder el bit o los bits codificados a un bloque B bidimensional. Aquí, el bloque B puede ser unidimensional, o tener tres o más dimensiones. Por ejemplo, el bloque B puede incluir un primer eje y un segundo eje. Aquí, el primer eje también se denomina eje horizontal o columna. El segundo eje también se conoce como eje vertical o fila. En el bloque B, un punto especificado por un cierto punto en el primer eje y un cierto punto en el segundo eje también se denomina elemento. Aquí, un elemento puede ser un bit codificado (o puede corresponder a un bit codificado). La unidad 4003 de intercalador de subbloque puede priorizar el primer eje en la correspondencia (escritura) del bit o los bits codificados. Aquí, el método de correspondencia ilustrado en la Figura 8A ilustra un ejemplo de un método en el que se prioriza el primer eje en la correspondencia. Específicamente, la correspondencia que prioriza el primer eje es la correspondencia basada en el siguiente procedimiento (o, basada en la repetición en base al siguiente procedimiento).
(1) Correspondencia en la primera dirección de eje con respecto a un punto (una fila) en el segundo eje.
(2) Correspondencia en la primera dirección de eje con respecto al siguiente punto en el segundo eje.
Por ejemplo, en el caso de que el primer eje sea un eje de tiempo y el segundo eje sea un eje de frecuencia, la correspondencia que prioriza el primer eje significa una correspondencia que prioriza el eje de tiempo (primera correspondencia de tiempo). La correspondencia que prioriza el segundo eje significa la correspondencia que prioriza el eje de frecuencia (primera correspondencia de frecuencia).
Aquí, el número de columnas del primer eje puede ser 32, y el número de filas del segundo eje puede ser un valor entero mínimo que no es menor que el valor obtenido al dividir el bit o los bits codificados por 32. En el caso de que el bit o los bits codificados se hagan corresponder en la manera priorizada en el primer eje, se pueden hace corresponder un nulo o nulos (o un bit o bits ficticios) a un elemento al que no se le asigna el bit o los bits codificados.
Por ejemplo, la unidad 4003 de intercalador de subbloque puede tener la función de realizar un proceso diferente en base a la entrada. En el caso de que la entrada sea dk(0) o dk(1), es posible que no se aplique un patrón de Permutación al bloque B. Por otro lado, en el caso de que la entrada sea dk(2), el patrón de permutación puede aplicarse al bloque B. En otras palabras, en la unidad 4003 de intercalador de subbloque, la aplicación del patrón de permutación puede conmutarse en base al bit o los bits codificados de entrada. La aplicación del patrón de permutación puede ser un proceso de redisposición del orden en el primer eje. Por ejemplo, un patrón de permutación P puede ser P = [0, 16, 8, 24, 4, 20, 12, 28, 2, 18, 10, 26, 6, 22, 14, 30, 1, 17, 9, 25, 5, 21, 13, 29, 3, 19, 11,27, 7, 23, 15, 31].
Por ejemplo, la unidad 4003 de intercalador de subbloque puede priorizar el segundo eje en el caso de adquirir (leer) el bit o los bits codificados hechos corresponder en el bloque B. Aquí, el método de correspondencia ilustrado en la Figura 8B es un ejemplo de un método de correspondencia que prioriza el segundo eje. La unidad 4003 de intercalador de subbloques genera bits de redisposición (por ejemplo, vk(0), vk(1) y vk(2)) adquiridos en la manera priorizada en el segundo eje.
Por ejemplo, en el caso de que los bits codificados se hagan corresponder en la manera priorizada en el primer eje y se adquieran en la manera priorizada en el segundo eje, el orden del bit o los bits de reordenación y del bit o los bits codificados de entrada a la unidad 4003 de intercalador de subbloques se conmuta. En otras palabras, la unidad 4003 de intercalador de subbloque puede tener la función de cambiar el orden del bit o los bits codificados y del bit o los bits de reordenación. Aquí, en el caso de que el eje priorizado en la correspondencia al bloque B y el eje priorizado en la adquisición del bloque B sean diferentes entre sí, la operación en la unidad 4003 de intercalador de subbloques también se denomina conmutación de disposición (o, intercalado, redisposición o similares). Se ha de tener en cuenta que, en el caso de que el eje priorizado en la correspondencia al bloque B y el eje priorizado en la adquisición del bloque B sean idénticos entre sí, la conmutación de disposición no se realiza en la unidad 4003 de intercalador de subbloques (el orden del bit o los bits de redisposición y el bit o los bits codificados introducidos en la unidad 4003 de intercalador de subbloques no se cambian).
Por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base al tamaño del bloque de transporte (o, el número de bits codificados). Por ejemplo, en el caso de que el tamaño del bloque de transporte NTBS satisfaga Nt b s > Zt , se puede realizar la conmutación de disposición del (bit o los bits codificados por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el tamaño Nt b s del bloque de transporte satisface Nt b s á Zt , la conmutación de disposición de los bits codificados por la unidad 4003 de intercalador de subbloques puede no realizarse. Además, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques, se puede indicar en función del tamaño de bloque de transporte del bloque de transporte, incluidos el bit o los bits codificados y el esquema de modulación (QPSK, 16 QAM, 64 QAM y similares). Aquí, "en base al tamaño de bloque de transporte y el esquema de modulación" puede basarse en la relación del orden de modulación del esquema de modulación aplicado al bloque de transporte y el tamaño del bloque de transporte (o, un valor relacionado con el número de símbolo de modulación). Además, si se realiza la conmutación de disposición de los bits codificados por la unidad 4003 de intercalador de subbloques, se puede indicar en base a la relación del número de elemento de recurso del canal que incluye el bloque de transporte que incluye el bit o los bits codificados y el tamaño del bloque de transporte del bloque de transporte que incluye el bit o los bits codificados. Aquí, el tamaño de bloque de transporte del bloque de transporte puede representarse mediante la suma de al menos un tamaño de bloque de código generado a partir del bloque de transporte. Además, el número de elemento de recurso incluido en el canal que incluye el bloque de transporte puede estar representado por un número de elemento de recurso asignado al aparato 1 terminal que se proporciona mediante información de programación (por ejemplo, en un caso de comunicación de enlace descendente, una concesión de enlace descendente; y además, en un caso de comunicación de enlace ascendente, concesión de enlace ascendente).
Aquí, un número de elemento de recurso asignado al aparato 1 terminal se puede indicar como el producto del número de subportadora asignado y el número de símbolo. Además, se puede indicar un número de elemento de recurso asignado al aparato 1 terminal como un valor obtenido restando el elemento de recurso incluido en una región prescrita del producto del número de subportadora asignado y el número de símbolo. Aquí, la región prescrita puede ser una región que incluye el canal de señal de referencia. Además, la región prescrita puede ser una región que incluya el canal de sincronización.
Por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a la portadora de componentes (o, la celda de servicio, el ancho de banda de la celda de servicio y similares). Por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a la portadora de componentes para el canal que incluye el bit o los bits codificados. Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a si la celda de servicio para el canal que incluye el bit o los bits codificados es la celda primaria o la celda secundaria. Aquí, la celda primaria puede incluir la celda secundaria primaria. Además, la celda secundaria puede incluir la celda secundaria primaria. Además, por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad de intercalador 4003 de subbloques se puede indicar en base a si la celda para el canal que incluye el bit o los bits codificados es la celda secundaria primaria. Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques, se puede indicar en base a cuál de entre los SCG y MCG incluye la celda de servicio para el canal que incluye el bit o los bits codificados. Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a si la celda de servicio para el canal que incluye el bit o los bits codificados es una banda con licencia o una banda sin licencia.
Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques, se puede indicar en base al ID de la celda de servicio. Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base al ID de la celda de servicio para el canal que incluye el bit o los bits codificados.
Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a si el salto de frecuencia se aplica al canal que incluye el bit o los bits codificados. Por ejemplo, en el caso de que el salto de frecuencia se aplique al canal que incluye el bit o los bits codificados, la conmutación de disposición del bit o los bits codificados se puede realizar mediante la unidad 4003 de intercalador de subbloques. Además, por ejemplo, en el caso de que el salto de frecuencia no se aplique al canal que incluye bit o los bits codificados, la conmutación de disposición del (bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques.
Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base al intervalo de subportadora. Por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base al intervalo de subportadora para el canal que incluye el bit o los bits codificados. Por ejemplo, en el caso de que el intervalo de subportadora para el canal que incluye el bit o los bits codificados sea de 15 kHz, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. En caso de que el intervalo de subportadora para el canal que incluye el bit o los bits codificados no sea de 15 kHz, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques.
Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a la longitud de TTI para el canal que incluye el bit o los bits codificados (o el número de símbolo). Por ejemplo, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits codificados sea menor que 1 ms, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits codificados sea superior a 1 ms, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits codificados sea menor que 1 ms, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits codificados sea mayor que 1 ms, la conmutación de disposición de los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, si la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a si el número de símbolo para el canal que incluye el bit o los bits codificados es 14. Por ejemplo, en el caso de que el número de símbolo del canal que incluye el bit o los bits codificados sea menor que 14, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits codificados sea mayor que 14, la conmutación de disposición del bit o los bits codificados puede no ser realizado por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits codificados sea menor que 14, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits codificados sea mayor que 14, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques.
Si se realiza la conmutación de disposición del bit o los bits codificados por parte de la unidad 4003 de intercalador de subbloques, se puede indicar en base a la forma de onda de la señal. Por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base a la forma de onda de la señal para el canal que incluye el bit o los bits codificados. Por ejemplo, en el caso de que la forma de onda de la señal del canal que incluye el (bit o los bits codificados sea una forma de onda prescrita de la señal, la conmutación de disposición del (bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que la forma de onda de la señal del canal que incluye el bit o los bits codificados sea una forma de onda diferente a la forma de onda prescrita de la señal, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques. Aquí, por ejemplo, la forma de onda prescrita de la señal puede ser OFDM. Además, la forma de onda prescrita de la señal puede ser DFT-s-OFDM.
Si se realiza la conmutación de disposición del bit o los bits codificados por parte de la unidad 4003 de intercalador de subbloques, se puede indicar en base al código de corrección de errores aplicado al bloque de transporte, incluido el bit o los bits codificados (por ejemplo, el tipo de código de corrección de errores, el tamaño de la matriz de verificación, el método de generación de la matriz de verificación, la tasa de codificación, la presencia/ausencia del código externo y similares). Por ejemplo, en el caso de que el código de corrección de errores aplicado al bloque de transporte que incluye el bit o los bits codificados sea turbo código, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el código de corrección de errores aplicado al bloque de transporte que incluye el bit o los bits codificados sea un código que no sea el turbo código, la conmutación de disposición del bit o los bits codificados no puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que la tasa de codificación del código de corrección de errores aplicada al bloque de transporte, incluido el bit o los bits codificados, sea 1/3, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte, incluido el bit o los bits codificados, sea una proporción distinta de 1/3, la configuración de conmutación del bit o bits codificados no puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el código externo no se aplique al bloque de transporte, incluido el bit o los bits codificados, la conmutación de disposición del bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el código externo se aplique al bloque de transporte que incluye el bit o los bits codificados, la conmutación de disposición del el bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques.
Si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques, se puede indicar en base al número de bits de CRC añadidos al bloque de transporte, incluido el bit o los bits codificados y/o el bloque de código utilizado para la generación del bit o los bits codificados. Por ejemplo, en el caso de que se añada el bit o los bits de CRC añadidos al bloque de transporte, incluido el bit o los bits codificados y/o el bloque de código utilizado para la generación del bit o los bits codificados, la conmutación de disposición del bit o bits codificados puede ser ejecutada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de transporte incluyendo el bit o los bits codificados y/o el bloque de código usado para la generación del bit o los bits codificados no se añadan, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el bit o los bits de CRC que se añadan al bloque de transporte incluyendo el bit o los bits codificados y/o el bloque de código utilizado para la generación del bit o los bits codificados sean 24 bits, la conmutación de disposición del el bit o los bits codificados puede ser realizada por la unidad 4003 de intercalador de subbloques. Además, en el caso de que el bit o los bits CRC añadidos al bloque de transporte, incluido el bit o los bits codificados) y/o el bloque de código utilizado para la generación del bit o los bits codificados , no sean 24 bits, la conmutación de disposición del bit o los bits codificados puede no ser realizada por la unidad 4003 de intercalador de subbloques.
Por ejemplo, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base al esquema dúplex para la celda de servicio. Además, si se realiza la conmutación de disposición del bit o los bits codificados por la unidad 4003 de intercalador de subbloques se puede indicar en base al esquema dúplex aplicado a la celda de servicio para el canal que incluye el bloque de transporte que incluye el bit o los bits codificados.
Aquí, el eje priorizado para la correspondencia en la conmutación de disposición del bit o bits codificados puede ser el eje de tiempo (primera correspondencia de tiempo). Además, el eje priorizado para la correspondencia en la conmutación de disposición del bit o bits codificados puede ser el eje de frecuencia (primera correspondencia de frecuencia).
Por ejemplo, el bit o los bits de redisposición pueden introducirse en la unidad 4004 de recopilación de bits. La unidad 4004 de recopilación de bits puede tener la función de generar una memoria intermedia circular Virtual basada en el bit o los bits de redisposición. El búfer wk circular virtual se puede generar en base a wk = vk(0), wwn 2k = vk(1), y wwn 2k 1 = vk(2). Aquí, Kn es el número de elemento de todo el bloque B, y Kw es un valor indicado por Kw = 3Kn . La unidad 4004 de recopilación de bits genera el búfer wk circular virtual.
Por ejemplo, la memoria intermedia circular virtual se puede introducir en la unidad 4005 de selección y reducción de bits. Además, la unidad 4005 de selección y reducción de bits puede tener la función de seleccionar el bit o los bits en la memoria intermedia circular virtual en función del número de recurso de radio. Aquí, el número de recurso de radio puede ser un número de elemento de recurso que se proporciona en base a la información de programación. Aquí, el número de elemento de recurso puede estar dado por el producto del número de subportadora asignado y el número de símbolo. El número de subportadora asignado o el número de símbolo asignado se puede indicar en base a la información incluida en el DCI transmitido desde el aparato 3 de la estación base. Además, el número de elemento de recurso puede ser dado como un valor obtenido restando el elemento de recurso incluido en una región prescrita del producto del número de subportadora asignado y el número de símbolo. Aquí, la región prescrita puede ser una región que incluye el canal de señal de referencia. Además, la región prescrita puede ser una región que incluya el canal de sincronización. Además, la selección de bits en la memoria intermedia circular virtual se puede realizar estableciendo el índice kü como punto de inicio y adquiriendo cíclicamente los bits en la memoria wk intermedia circular virtual. Aquí, el bit o los bits adquiridos también se denominan ek. La unidad 4005 de selección y reducción de bits produce ek. Por ejemplo, k 0 puede expresarse como k 0 = 32 * (2 * Techo (Ncb/(8 * RTC)) * rvidx + 2). Aquí, Techo (*) es una función que adquiere un número entero mínimo bajo una condición no menor que *. El rvidx es una versión de redundancia. La versión de redundancia está determinada por la información MCS incluida en el DCI transmitido desde el aparato 3 de estación base, y/o un Indicador de Datos Nuevos (NDI). El Ncb es un tamaño de búfer suave. El Ncb puede ser Ncb = min (piso (Nir/ C'), Kw) en un caso de comunicación de enlace descendente, y puede ser Ncb = Kw en un caso de comunicación de enlace ascendente. Aquí, el mínimo (A, B) es una función para seleccionar el menor de A y B. Además, el piso (*) es el número entero máximo no mayor que *.
Por ejemplo, la ek puede introducirse en la unidad 4006 de concatenación. Además, la unidad 4006 de concatenación puede tener la función de generar un bit o bits de concatenación acoplando bloques C' de código. El bit o bits de concatenación también se denominan fk .
Un proceso de la unidad 3001 de procesamiento de codificación se describe a continuación en un caso de enlace ascendente como ejemplo. Obsérvese que también en un caso de comunicación de enlace descendente, la unidad 3001 de procesamiento de codificación puede incluir al menos una unidad 4007 de Control y multiplexación de datos y la unidad 4008 de intercalador de Canales.
La Figura 9 ilustra una parte de una configuración ejemplar de una unidad 4007 de información de control y multiplexación de datos (en inglés, Control and data multiplexing), y una unidad 4008 de intercalador de canales (en inglés, Channel interleaver) incluida en la unidad 3001 de procesamiento de codificación en el enlace ascendente de la presente realización. En el enlace ascendente, la unidad 3001 de procesamiento de codificación puede incluir al menos una de entre la unidad 4007 de información de control y multiplexación de datos (en inglés, Control and data multiplexing y la unidad 4008 de intercalador de canales (en inglés, Channel interleaver). Por ejemplo, en el enlace ascendente, el bit o los bits fk de concatenación emitidos desde la unidad 4006 de concatenación de la unidad 3001 de procesamiento de codificación pueden introducirse a la unidad 4007 de información de control y multiplexación de datos de la unidad 3001 de procesamiento de codificación junto con la información de Control de Enlace Ascendente (UCI). Aquí, la entrada de información de control de enlace ascendente introducida a la unidad 4007 de información de control y multiplexación de datos se denomina q0. La q0 puede ser un bit o bits codificados de la Información de Estado del Canal (CSI), por ejemplo. La información del estado del canal puede incluir Información de Calidad del Canal (CQI), Indicador de Matriz de Precodificación (PMI) e Indicador de Rango (RI). Además, la q0 puede codificarse en el bit o bits de respuesta de acuse de recibo de recepción (acuse de recibo: ACK) en la comunicación de enlace descendente, por ejemplo. Además, la unidad 4007 de información de control y multiplexación de datos puede multiplexar fk y q0 y emitir el bit o los bits gk multiplexados . Además, en el caso en el que q0 no se introduce en la unidad 4007 de información de control y multiplexación de datos , el bit o los bits gk de multiplexación emitidos por la unidad 4007 de información de control y multiplexación de datos pueden ser gk = fk .
Por ejemplo, el bit o los bits gk multiplexados pueden introducirse en la unidad 4008 de intercalador de canales de la unidad 3001 de procesamiento de codificación. Aquí, el bit o bits codificados q1 de la información de control del enlace ascendente, y/o el bit o bits q2 codificados de la información de control de enlace ascendente puede introducirse en la unidad de intercalador de canales. La unidad 4008 de intercalador de canales puede hacer corresponder el bit o los bits gk de multiplexación al bloque B1. Aquí, el bloque B1 es idéntico al bloque B excepto por el número de columnas y filas del bloque B1. Por ejemplo, el número Cmux de columnas del primer eje del bloque B1 es 12. Además, el número R'mux de filas del segundo eje es H/Cmux. Aquí, H puede ser gk+q1 número de bits. Además, Cmux y R'mux puede darse para satisfacer H = Cmux*R'mux. Además, un elemento del bloque B1 puede ser un bit multiplexado (o puede corresponder a un bit multiplexado).
En el caso que q 1 sea la entrada a la unidad 4008 de intercalador de canales, la unidad 4008 de intercalador de canales puede hacer corresponder q1 a un elemento prescrito del bloque B1. El elemento prescrito puede ser un elemento indicado por una posición definida de antemano. Además, el elemento prescrito se puede proporcionar en base a la información incluida en una señal de capa superior. Además, el elemento prescrito se puede proporcionar en base a la información incluida en un canal de control. En el bloque B1 en la unidad 4008 de intercalador de canales, un elemento puede corresponder a un grupo. El único grupo puede incluir un bit o bits codificados de un número igual a un orden de modulación de un esquema de modulación correspondiente al bloque de transporte.
La unidad 4008 de intercalador de canales puede hacer corresponder gk al bloque Bi en la manera priorizada en el primer eje. La unidad 4008 de intercalador de canales puede no hacer corresponder gk a un elemento al que q1 está hecho corresponder.
En el caso de que q2 sea la entrada a la unidad 4008 de intercalador de canales, la unidad 4008 de intercalador de canales puede hacer corresponder q2 a un elemento prescrito. El elemento prescrito puede ser una posición definida de antemano. Además, el elemento prescrito se puede proporcionar en base a la información incluida en una señal de capa superior. Además, el elemento prescrito se puede proporcionar en base a la información incluida en un canal de control. Aquí, en un caso en que q1 o gk ya están asignados al elemento prescrito, q1 o gk pueden ser eliminados. Aquí, el elemento prescrito al que q1 está hecho corresponder y el elemento prescrito al que q2 está hecho corresponder pueden diferir entre sí.
La unidad 4008 de intercalador de canales puede adquirir un elemento hecho corresponder en el bloque B1 en la manera priorizada en el segundo eje (es decir, se puede realizar la conmutación de disposición). La unidad 4008 de intercalador de canal puede adquirir el elemento hecho corresponder en el bloque B1 en la manera priorizada en el primer eje (es decir, es posible que no se realice la conmutación de disposición). El elemento adquirido por la unidad 4008 de intercalador de canales también se denomina hk .
Por ejemplo, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al tamaño del bloque de transporte (o, el número de bit o bits codificados). Por ejemplo, en el caso de que el tamaño Ntb s del bloque de transporte satisface Nt b s > Zt , se puede realizar la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales. Además, en el caso de que el tamaño Nt b s del bloque de transporte satisface Nt b s á Zt , la conmutación de disposición del bit o bits de multiplexación por la unidad 4008 de intercalador de canales puede no realizarse. Aquí, la Zt , Z1 y Z2 se puede indicar en base a la información incluida en una señal de capa superior. Aquí, la Zt , Z1 y Z2 se puede indicar en base a la información incluida en un canal de control. Además, Zt , Z1, Z2 se puede indicar en función de la información incluida en un canal de control. Además, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalado de canales se puede indicar en base al tamaño del bloque de transporte, incluido el bit o los bits de multiplexación y el esquema de modulación (QPSK, 16 QAM, 64 QAM y similares). Aquí, "en base en el tamaño del bloque de transporte y el esquema de modulación" puede basarse en la relación del orden de modulación del esquema de modulación aplicado al bloque de transporte y el tamaño del bloque de transporte (o, un valor relacionado con el número de símbolo de modulación). Además, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a la proporción de número de elementos de recurso del tamaño de bloque de transporte del bloque de transporte, incluyendo el bit o los bits de multiplexación y el canal que incluye el bloque de transporte que incluye el bit o los bits de multiplexación. Aquí, el tamaño de bloque de transporte del bloque de transporte puede representarse mediante la suma de al menos un tamaño de bloque de código generado a partir del bloque de transporte. Además, el número de elemento de recurso incluido en el canal que incluye el bloque de transporte puede estar representado por un número de elemento de recurso asignado al aparato 1 terminal que se proporciona mediante información de programación (por ejemplo, en un caso de comunicación de enlace descendente, una concesión de enlace descendente; y además, en un caso de comunicación de enlace ascendente, concesión de enlace ascendente). Aquí, un número de elemento de recurso asignado al aparato 1 terminal puede ser dado por el producto del número de subportadora asignado y el número de símbolo. Además, se puede indicar un número de elemento de recurso asignado al aparato 1 terminal como un valor obtenido restando el elemento de recurso incluido en una región prescrita del producto del número de subportadora asignado y el número de símbolo. Aquí, la región prescrita puede ser una región que incluye el canal de señal de referencia. Además, la región prescrita puede ser una región que incluya el canal de sincronización.
Por ejemplo, si se realiza la conmutación de disposición del bit o de los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a la portadora de componentes (o, la celda de servicio, el ancho de banda de la celda de servicio y similares). Por ejemplo, si se realiza la conmutación de disposición de los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a la portadora de componentes para el canal que incluye el bit o los bits de multiplexación. Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a si la celda para el canal que incluye el bit o los bits de multiplexación es la celda primaria o la celda secundaria. Aquí, la celda primaria puede incluir la celda secundaria primaria. Además, la celda secundaria puede incluir la celda secundaria primaria. Además, por ejemplo, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales, se puede indicar en base a si la celda para el canal que incluye el bit o los bits de multiplexación es la celda secundaria primaria. Si se realiza la conmutación de disposición del bit o los bits de multiplexación por parte de la unidad 4008 de intercalador de canales se puede indicar en base a si la celda de servicio para el canal que incluye el bit o los bits de multiplexación está incluida en el SCG o en el MCG. Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a si la celda de servicio para el canal que incluye el bit o los bits de multiplexación es una banda con licencia o una banda sin licencia.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al ID de la celda de servicio. Si se realiza la conmutación de disposición del bit o los bits de multiplexación por parte de la unidad 4008 de intercalador de canales se puede indicar en base al ID de la celda de servicio para el canal que incluye el bit o los bits de multiplexación.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por parte de la unidad 4008 de intercalador de canales se puede indicar en base a si el salto de frecuencia se aplica al canal que incluye el bit o los bits de multiplexación. Por ejemplo, en el caso de que el salto de frecuencia se aplique al canal que incluye el (bit o los bits codificados, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el salto de frecuencia no se aplica al canal que incluye el bit o los bits de multiplexación, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al intervalo de subportadora. Por ejemplo, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al intervalo de la subportadora para el canal que incluye el bit o los bits de multiplexación. Además, en el caso de que el intervalo de subportadora para el canal que incluye el (bit o los bits de multiplexación sea de 15 kHz, la conmutación de disposición del (bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el intervalo de la subportadora para el canal que incluye el bit o los bits de multiplexación no sea de 15 kHz, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a la longitud de TTI para el canal que incluye el bit o los bits de multiplexación (o el número de símbolo). Por ejemplo, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits codificados sea menor que 1 ms, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits codificados sea superior a 1 ms, la unidad 4008 de intercalador de canales no puede realizar la conmutación de disposición del bit o los bits de multiplexación. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits de multiplexación sea menor que 1 ms, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits de multiplexación sea mayor que 1 ms, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a si el número de símbolo para el canal que incluye el bit o los bits de multiplexación es 14. Por ejemplo, en el caso de que el número de símbolo del canal que incluye el bit o los bits de multiplexación multiplex sea menor que 14, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales . Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits de multiplexación sea mayor que 14, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits de multiplexación sea menor que 14, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits de multiplexación sea mayor que 14, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales, se puede indicar en base a la forma de onda de la señal. Por ejemplo, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base a la forma de onda de la señal del canal que incluye el bit o los bits de multiplexación. Por ejemplo, en el caso de que la forma de onda de la señal del canal que incluye el bit o los bits de multiplexación sea una forma de onda prescrita de señal, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que la forma de onda de la señal del canal que incluye el bit o los bits de multiplexación no sea la forma de onda prescrita de la señal, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales. Aquí, por ejemplo, la forma de onda prescrita de la señal puede ser OFDM. Además, la forma de onda prescrita de la señal puede ser DFT-s-OFDM.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por parte de la unidad 4008 de intercalador de canales, se puede indicar en base al código de corrección de errores aplicado al bloque de transporte que incluye el bit o los bits de multiplexación (por ejemplo, el tipo de código de corrección de errores), el tamaño de la matriz de verificación, el método de generación de la matriz de verificación, la tasa de codificación, la presencia/ausencia del código externo y similares). Por ejemplo, en el caso de que el código de corrección de errores aplicado al bloque de transporte que incluye el bit o los bits de multiplexación sea turbo código, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el código de corrección de errores aplicado al bloque de transporte que incluye el bit o los bits de multiplexación sea un código distinto de un turbo código, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte que incluye el bit o los bits de multiplexación sea 1/3, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte, que incluye el bit o los bits de multiplexación, no sea 1/3, la conmutación de disposición del bit o los bits de multiplexación no puede ser realizada por la unidad 4008 intercaladora de canales-Además, en el caso de que el código externo no se aplique al bloque de transporte, que incluye el bit o los bits de multiplexación, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el código externo se aplica al bloque de transporte que incluye el (bit o los bits de multiplexación, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales.
Si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al número de bit o bits de CRC añadidos al bloque de código utilizado para la generación del bit o los bits de multiplexación y/o el bloque de transporte que incluye el bit o los bits de multiplexación. Por ejemplo, en el caso de que se añadan el bit o los bits de CRC al bloque de código utilizado para la generación del bit o los bits de multiplexación y/o el bloque de transporte que incluye el bit o los bits de multiplexación, la conmutación de disposición del bit o bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de código utilizado para la generación del bit o los bits de multiplexación y el bloque de transporte que incluye el bit o los bits de multiplexación no se añadan, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de código utilizado para la generación del bit o los bits de multiplexación y/o al bloque de transporte que incluye el bit o los bits de multiplexación sea de 24 bits, la conmutación de disposición del bit o los bits de multiplexación puede ser realizada por la unidad 4008 de intercalador de canales. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de código utilizado para la generación del bit o los bits de multiplexación y al bloque de transporte que incluye el bit o los bits de multiplexación no sean 24 bits, la conmutación de disposición del bit o los bits de multiplexación puede no ser realizada por la unidad 4008 de intercalador de canales.
Por ejemplo, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al esquema dúplex para la celda de servicio. Además, si se realiza la conmutación de disposición del bit o los bits de multiplexación por la unidad 4008 de intercalador de canales se puede indicar en base al esquema dúplex aplicado a la celda de servicio para el canal que incluye el bloque de transporte que incluye el bit o los bits de multiplexación.
Aquí, el eje priorizado para la correspondencia en la conmutación de disposición del bit o bits de multiplexación puede ser el eje de tiempo (primera correspondencia en el tiempo). En otras palabras, el primer eje puede ser el eje del tiempo. Además, el eje priorizado para la correspondencia en la conmutación de disposición del bit o los bits codificados puede ser el eje de frecuencia (primera correspondencia en frecuencia). En otras palabras, el segundo eje puede ser el eje de frecuencia.
Por ejemplo, la unidad 3007 de procesamiento correspondencia de elementos de recursos puede realizar un proceso de correspondencia del bit o los bits de transmisión al elemento de recurso. El elemento de recurso puede corresponder al elemento dispuesto en el bloque B2. Aquí, el bloque B2 puede ser una subtrama (o una parte de una subtrama). Además, el bloque B2 puede ser un intervalo (o parte de un intervalo). Además, el bloque B2 puede corresponder a uno o más símbolos OFDM. La unidad 3007 de procesamiento correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje. Aquí, el bloque B2 es idéntico al bloque B excepto por el número de columnas y filas del bloque B2. Al menos uno del primer eje y del segundo eje del bloque B2 puede ser el eje de frecuencia. Además, al menos uno de entre el primer eje y el segundo eje del bloque B2 puede ser el eje del tiempo.
Un bloque de proceso que tiene una función de correspondencia y/o adquisición de secuencia de información (por ejemplo, el bit o los bits codificados, el bit o los bits de multiplexación, el bit o los bits de transmisión y similares) al bloque B, al bloque B1, y al bloque B2 se conoce también como unidad de correspondencia. El bloque B, el bloque B1 y el bloque B2 se denominan colectivamente una región de correspondencia.
La unidad 3007 de procesamiento de correspondencia de elementos de recursos puede aplicar saltos de frecuencia al proceso de correspondencia del bit o los bits de transmisión al elemento de recurso. El salto de frecuencia puede ser el salto de intervalo. El salto de intervalo puede ser un esquema en el que las señales de radio de dos intervalos incluidos en una subtrama se transmiten mediante frecuencias respectivas.
Si se aplica el salto de frecuencia al proceso de correspondencia del elemento de recurso puede estar basado en la información incluida en una señal de capa superior. El hecho de que el salto de frecuencia se aplique al proceso de correspondencia del elemento de recurso puede estar basado en la información incluida en un canal de control. Si el salto de frecuencia se aplica al proceso de correspondencia del elemento de recurso puede estar basado en la información configurada de manera preliminar.
Por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión, se puede indicar en base al tamaño del bloque de transporte. Por ejemplo, en el caso de que el tamaño Nt b s del bloque de transporte satisface Nt b s > Zt, la unidad 3007 de procesamiento de correspondencia de elementos de recursos hace corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el tamaño Nt b s del bloque de transporte satisface Nt b s á Zt , la unidad 3007 de procesamiento de correspondencia de elementos de recursos hace corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje. Aquí, la Zt , Z1 y Z2 puede darse en base a la información incluida en una señal de capa superior. Aquí, la Zt, Z1 y Z2 puede darse en base a la información incluida en un canal de control. Además, Zt, Z1, Z2 pueden darse en base a la información incluida en un canal de control. Además, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión, se puede indicar en base al tamaño del bloque de transporte y el esquema de modulación (QPSK, 16 QAM, 64 QAM y similares). Aquí, "en base al tamaño del bloque de transporte y el esquema de modulación" puede basarse en la relación del orden de modulación del esquema de modulación aplicado al bloque de transporte y el tamaño del bloque de transporte (o, un valor relacionado con el número de símbolo de modulación). Además, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia de los bits de transmisión, se puede indicar en base a la relación del número de elementos de recursos del canal que incluye el bloque de transporte incluido en el bit o bits de transmisión y el tamaño de bloque de transporte del bloque de transporte incluido en el bit o bits de transmisión. Aquí, el tamaño de bloque de transporte del bloque de transporte puede representarse mediante la suma de al menos un tamaño de bloque de código generado a partir del bloque de transporte. Además, la proporción del número de elemento de recurso incluido en el canal que incluye el bloque de transporte puede representarse mediante un número de elemento de recurso asignado al aparato 1 terminal, el número de elemento de recurso viene dado por la información de programación (que puede ser una concesión de enlace descendente en un caso de comunicación de enlace descendente, y puede ser una concesión de enlace ascendente en un caso de comunicación de enlace ascendente). Aquí, se puede indicar un número de elemento de recurso asignado al aparato 1 terminal mediante el producto del número de subportadora asignado y el número de símbolo. Además, se puede indicar un número de elemento de recurso asignado al aparato 1 terminal como un valor obtenido restando el elemento de recurso incluido en una región prescrita del producto del número de subportadora asignado y el número de símbolo. Aquí, la región prescrita puede ser una región que incluye el canal de señal de referencia. Además, la región prescrita puede ser una región que incluya el canal de sincronización.
Por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión, se puede indicar en base a la portadora de componentes (o, la celda de servicio, el ancho de banda de la unidad de servicio y similares). Por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a la portadora de componentes para el canal que incluye el bit o los bits de transmisión. Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recurso en la correspondencia del bit o los bits de transmisión se puede indicar en base a si la celda para el canal que incluye el bit o los bits de transmisión es la celda primaria o la celda secundaria. Aquí, la celda primaria puede incluir la celda secundaria primaria. Además, la celda secundaria puede incluir la celda secundaria primaria. Además, por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a si la celda para el canal que incluye el bit o los bits de transmisión es la celda secundaria primaria. Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a si la celda de servicio para el canal que incluye el bit o los bits de transmisión está incluida en el SCG o el MCG. Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión, se puede indicar en base a si la celda de servicio para el canal que incluye el bit o los bits de transmisión es una banda con licencia o una banda sin licencia.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se pueden indicar en base al ID de la celda de servicio. Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión, se puede indicar en base al ID de la celda de servicio para el canal que incluye el bit o los bits de transmisión.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a si el salto de frecuencia se aplica al canal que incluye el bit o los bits de transmisión. Por ejemplo, en el caso de que el salto de frecuencia se aplique al canal que incluye el bit o los bits de transmisión, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el salto de frecuencia no se aplique al canal que incluye el bloque de transporte, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base al intervalo de la subportadora. Por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión, se puede indicar en base al intervalo de la subportadoras para el canal que incluye el bit o los bits de transmisión. Además, en el caso de que el intervalo de la subportadora para el canal que incluye el bit o los bits de transmisión sea 15 kHz, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el intervalo de la subportadora para el canal que incluye el bit o los bits de transmisión no sea de 15 kHz, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a la longitud de TTI (o el número de símbolo) para el canal que incluye el bit o los bits de transmisión. Por ejemplo, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits de transmisión sea menor que 1 ms, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que la longitud de TTI para el canal que incluye el bit o los bits de transmisión sea mayor que 1 ms, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje. Además, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a si el número de símbolo para el canal que incluye el bit o los bits de transmisión es 14. Por ejemplo, en el caso de que el número de símbolo del canal que incluye el bit o los bits de transmisión sea menor que 14, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el número de símbolo del canal que incluye el bit o los bits de transmisión sea mayor que 14, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a la forma de onda de la señal. Por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base a la forma de onda de la señal del canal que incluye el bit o los bits de transmisión. Por ejemplo, en el caso de que la forma de onda de la señal del canal que incluye el bit o los bits de transmisión sea una forma de onda prescrita de señal, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que la forma de onda de la señal del canal que incluye el bit o los bits codificados sea una forma de onda distinta de la forma de onda prescrita de la señal, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje. Aquí, por ejemplo, la forma de onda prescrita de la señal puede ser OFDM. Además, la forma de onda prescrita de la señal puede ser DFT-s-OFDM.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base al código de corrección de errores (por ejemplo, el tipo de código de corrección de errores, el tamaño de la matriz de verificación, el método de generación de la matriz de verificación, la tasa de codificación, la presencia/ausencia del código externo y similares) aplicados al bloque de transporte incluido en el bit o los bits de transmisión. Por ejemplo, en el caso de que el código de corrección de errores aplicado al bloque de transporte incluido en la transmisión sea un turbo código, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el código de corrección de errores aplicado al bloque de transporte incluido en el bit o los bits de transmisión sea un código distinto del turbo código, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje. Además, en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte incluido en el bit o los de transmisión sea 1/3, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que la tasa de codificación del código de corrección de errores aplicado al bloque de transporte incluido en el bit o los bits de transmisión no sea 1/3, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje. Además, en el caso de que el código externo no se aplique al bloque de transporte incluido en el bit o los bits de transmisión, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el código externo se aplique al bloque de transporte incluido en el bit o los bits de transmisión, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje.
Si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base al número de bit o bits de CRC añadidos al bloque de código incluido en el bit o los bits de transmisión y/o el bloque de transporte incluido en el bit o los bits de transmisión. Por ejemplo, en el caso de que se añadan el bit o los bits de CRC añadidos al bloque de código incluido en el bit o los bits de transmisión y/o al bloque de transporte incluido en el bit o los bits de transmisión, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de código incluido en el bit o los bits de transmisión y el bloque de transporte incluido en el bit o los bits de transmisión no se añadan, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de código incluido en el bit o los bits de transmisión y/o el bloque de transporte incluido en el bit o los bits de transmisión sean 24 bits, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el primer eje. Además, en el caso de que el bit o los bits de CRC añadidos al bloque de código incluido en el bit o los bits de transmisión y el bloque de transporte incluido en el bit o los bits de transmisión no sean 24 bits, la unidad 3007 de procesamiento de correspondencia de elementos de recursos puede hacer corresponder el bit o los bits de transmisión en la manera priorizada en el segundo eje.
Por ejemplo, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base al esquema dúplex para la celda de servicio. Además, si el primer eje o el segundo eje están priorizados por la unidad 3007 de procesamiento de correspondencia de elementos de recursos en la correspondencia del bit o los bits de transmisión se puede indicar en base al esquema dúplex aplicado a la celda de servicio para el canal que incluye el bloque de transporte incluido en el bit o los bits de transmisión.
Aquí, por ejemplo, el primer eje puede ser el eje de tiempo y el segundo eje puede ser el eje de frecuencia. Además, el primer eje puede ser el eje de frecuencia y el segundo eje puede ser el eje del tiempo.
A continuación se describe un procedimiento del aparato 1 terminal y del aparato 3 de estación base según un aspecto de la presente invención.
El aparato 1 terminal y el aparato 3 de estación base pueden incluir un proceso de transmisión. El proceso de transmisión puede incluir al menos un proceso de un transmisor 107 o un transmisor 307.
El aparato 1 terminal y el aparato 3 de estación base pueden incluir un proceso de recepción. El proceso de recepción puede incluir al menos un proceso de un receptor 105 o un receptor 305.
El aparato 1 terminal que incluye el proceso de transmisión y el aparato 3 de estación base que incluye el proceso de transmisión también se denominan de manera colectiva aparato 8 de transmisión. El aparato 1 terminal que incluye el proceso de recepción y el aparato 3 de estación base que incluye el proceso de recepción también se denominan de manera colectiva aparato 9 de recepción. Aquí, el aparato 1 terminal puede ser el aparato 8 de transmisión y/o el aparato 9 de recepción. Además, el aparato 3 de estación base puede ser el aparato 8 de transmisión y/o el aparato 9 de recepción.
El aparato 8 de transmisión puede cambiar la configuración del método de correspondencia y/o la configuración de la longitud del bloque de código del bloque de transporte, en base a al menos una de entre la longitud del símbolo o los símbolos, la forma de onda de la señal, el esquema del código de corrección de errores y la portadora de componente. El aparato 9 de recepción puede suponer que el ajuste de la longitud del bloque de código relacionado con el bloque de transporte recibido y/o el ajuste del método de correspondencia se cambia, en base a al menos uno de entre la longitud del símbolo o símbolos, la forma de onda de la señal, el esquema del código de corrección de errores y la portadora de componente.
El ajuste de la longitud del bloque de código puede ser cualquiera de entre la longitud del bloque de código y la longitud Z máxima del bloque de código.
La configuración del método de correspondencia puede ser cualquiera del intercalador de subbloques, el intercalador de canales y la configuración de correspondencia de elementos de recursos.
La longitud del símbolo o símbolos puede ser cualquiera del intervalo de la subportadora (o la única portadora, el ancho de banda) y el número de símbolo (o la longitud del intervalo de tiempo de transmisión (TTI) o similar).
La forma de onda de la señal puede ser un tipo de Forma de Onda. La forma de onda puede ser la OFDM, la DFT-s-OFDM, el salto de frecuencia y similares, por ejemplo.
El esquema del código de corrección de errores puede especificarse por el tipo de matriz de verificación. El esquema del código de corrección de errores puede especificarse por la presencia/ausencia del bit o los bits de CRC, o la longitud del bit o los bits de CRC.
La componente puede ser especificada por cualquiera de las celdas de servicio de portadora, el ID de celda física, el IndiceCeldaS y el IndiceCeldaServ. .
La longitud del símbolo o símbolos, la forma de onda de la señal, el esquema del código de corrección de errores y la información de configuración relacionada con la portadora de componentes pueden incluirse en el canal de control. El aparato 1 terminal puede cambiar la configuración de la longitud del bloque de código y/o la configuración del método de correspondencia, en base a la longitud del símbolo o símbolos, la forma de onda de la señal, el esquema del código de corrección de errores y la información de configuración relativa a la portadora de componentes incluida en el canal de control transmitido desde el aparato 3 de estación base.
La longitud del símbolo o símbolos, la forma de onda de la señal, el esquema del código de corrección de errores y la información de configuración relacionada con la portadora de componentes pueden incluirse en la señal de capa superior. El aparato 1 terminal puede cambiar la configuración de la longitud del bloque de código y/o la configuración del método de correspondencia, en base a la longitud del símbolo o símbolos, la forma de onda de la señal, el esquema del código de corrección de errores y la información de configuración relativa a la portadora de componentes incluida en la señal de capa superior transmitida desde el aparato 3 de estación base.
A continuación se describe una configuración de aparato del aparato 1 terminal según la presente invención.
La Figura 10 es un diagrama de bloques esquemático que ilustra una configuración de un aparato 1 terminal según la presente realización. Como se ilustra en el diagrama, el aparato 1 terminal incluye al menos una unidad 101 de procesamiento de capa superior, un controlador 103, el receptor 105, el transmisor 107 y una antena 109 de transmisión y recepción. La unidad 101 de procesamiento de capa superior incluye al menos uno de entre una unidad 1011 de control de recursos de radio y una unidad 1013 de programación. El receptor 105 incluye al menos uno de entre una unidad 1051 de decodificación, una unidad 1053 de demodulación, una unidad 1055 de demultiplexación, una unidad 1057 de recepción de radio y una unidad 1059 de medición de canal. El transmisor 107 incluye al menos uno de entre una unidad 1071 de codificación, una unidad 1073 de generación de canal compartido, una unidad 1075 de generación de canal de control, una unidad 1077 de multiplexación, una unidad 1079 de transmisión de radio y una unidad 10711 de generación de señal de referencia de enlace ascendente.
La unidad 101 de procesamiento de capa superior envía datos de enlace ascendente generados por una operación de usuario y similares al transmisor 107. La unidad 101 de procesamiento de capa superior realiza el procesamiento de la capa de Control de Acceso al Medio (MAC), la capa de Protocolo de Convergencia de Datos de Paquetes (PDCP), la capa de Control de Enlace de Radio (RLC) y la capa de Control de Recursos de Radio (RRC). Además, la unidad 101 de procesamiento de capa superior genera información de control para controlar el receptor 105 y el transmisor 107, en base a la información de control de enlace descendente recibida por el canal de control y similares, y envía la información al controlador 103.
La unidad 1011 de control de recursos de radio de la unidad 101 de procesamiento de capa superior gestiona diversas piezas de información de configuración del propio aparato 1 terminal. Por ejemplo, la unidad 1011 de control de recursos de radio gestiona la celda de servicio configurada. Además, la unidad 1011 de control de recursos de radio genera la información a ser hecha corresponder a cada canal de enlace ascendente, y envía la información generada al transmisor 107. En el caso de que la decodificación de los datos de enlace descendente recibidos se realice con éxito, la unidad 1011 de control de recursos de radio genera un ACK y envía el ACK al transmisor 107, mientras que en el caso de que falle la decodificación de los datos de enlace descendente recibidos, la unidad 1011 de control de recursos de radio genera un NACK y envía el NACK al transmisor 107.
La unidad 1013 de programación de la unidad 101 de procesamiento de capa superior almacena la información de control de enlace descendente recibida a través del receptor 105. La unidad 1013 de programación controla el transmisor 107 a través del controlador 103 para transmitir el PUSCH de acuerdo con la concesión de enlace ascendente recibida en una cuarta subtrama desde la subtrama de la concesión de enlace ascendente recibida. La unidad 1013 de programación controla el receptor 105 a través del controlador 103 para recibir un canal compartido de acuerdo con la concesión de enlace descendente recibida en la subtrama de la concesión de enlace descendente recibida.
De acuerdo con la información de control que se origina en la unidad 101 de procesamiento de capa superior, el controlador 103 genera una señal de control para controlar el receptor 105 y el transmisor 107. El controlador 103 envía la señal de control generada al receptor 105 y al transmisor 107 para controlar el receptor 105 y el transmisor 107.
De acuerdo con la entrada de señal de control desde el controlador 103, el receptor 105 demultiplexa, demodula y decodifica una señal de recepción recibida desde el aparato 3 de estación base a través de la antena 109 de transmisión y recepción, y envía la información resultante a la unidad 101 de procesamiento de capa superior.
La unidad 1057 de recepción de radio realiza la demodulación ortogonal de una señal de enlace descendente recibida a través de la antena 109 de transmisión y recepción, y convierte la señal analógica ortogonal demodulada en una señal digital. Por ejemplo, la unidad 1057 de recepción de radio puede realizar la Transformada Rápida de Fourier (FFT) en la señal digital y extraer una señal en el dominio de la frecuencia.
La unidad 1055 de demultiplexación separa la señal extraída en un canal de control, un canal compartido y un canal de señal de referencia. La unidad 1055 de demultiplexación emite el canal de señal de referencia separado a la unidad 1059 de medición de canal.
La unidad 1053 de demodulación realiza la demodulación para un esquema de modulación como QPSK, la modulación de amplitud en cuadratura 16 (QAM) y la QAM 64 en el canal de control y el canal compartido, y envía los datos decodificados a la unidad 1051 de decodificación.
La unidad 1051 de decodificación realiza la decodificación de datos de enlace descendente y envía los datos de enlace descendente decodificados a la unidad 101 de procesamiento de capa superior. La unidad 1059 de medición de canal calcula un valor de estimación de un canal de enlace descendente desde el canal de señal de referencia, y emite el resultado a la unidad 1055 de demultiplexación. La unidad 1059 de medición de canal calcula la información del estado del canal y envía la información del estado del canal a la unidad 101 de procesamiento de la capa superior.
El transmisor 107 genera un canal de señal de referencia de enlace ascendente de acuerdo con la entrada de señal de control desde el controlador 103, codifica y modula los datos de enlace ascendente y/o la entrada de información de control de enlace ascendente desde la unidad 101 de procesamiento de capa superior, multiplexa el canal compartido, el canal de control, y el canal de señal de referencia, y transmite un resultado de la multiplexación al aparato 3 de estación base a través de la antena 109 de transmisión y recepción.
La unidad 1071 de codificación codifica la información de control de enlace ascendente y la entrada de datos de enlace ascendente desde la unidad 101 de procesamiento de capa superior y envía el bit codificado a la unidad 1073 de generación de canal compartido y/o la unidad 1075 de generación de canal de control.
La unidad 1073 de generación de canal compartido puede generar un símbolo o símbolos de modulación modulando la entrada de bit o bits codificados desde la unidad 1071 de codificación, generar un canal compartido realizando la DFT en el símbolo o los símbolos de modulación y emitir el resultado a la unidad 1077 de multiplexación. La unidad 1073 de generación de canal compartido puede generar un canal compartido modulando la entrada del bit o los bits codificados desde la unidad 1071 de codificación, y enviar el resultado a la unidad 1077 de multiplexación.
La unidad 1075 de generación de canal de control genera un canal de control de acuerdo con el SR y/o los bits codificados introducidos desde la unidad 1071 de codificación, y envía el resultado a la unidad 1077 de multiplexación.
La unidad 10711 de generación de señal de referencia de enlace ascendente genera una señal de referencia de enlace ascendente y emite la señal de referencia de enlace ascendente generada a la unidad 1077 de multiplexación.
De acuerdo con la entrada de señal de control desde el controlador 103, la unidad 1077 de multiplexación multiplexa, al elemento de recurso de enlace ascendente para cada puerto de antena de transmisión, la entrada de señal desde la unidad 1073 de generación de canal compartido y/o la entrada de señal desde la unidad 1075 de generación de canal de control, y/o la entrada de señal de referencia de enlace ascendente desde la unidad 10711 de generación de señal de referencia de enlace ascendente.
La unidad 1079 de transmisión de radio realiza la Transformada Rápida de Fourier Inversa (IFFT) en la señal multiplexada, genera una señal digital de banda base, convierte la señal digital de banda base en una señal analógica, genera una componente en fase y una componente en cuadratura de una frecuencia intermedia de la señal analógica, elimina una componente de frecuencia innecesaria para la banda de frecuencia intermedia, convierte (convierte hacia arriba) la señal de frecuencia intermedia en una señal de alta frecuencia, elimina la componente de frecuencia innecesaria y amplifica la potencia, y la emite y transmite a la antena 109 de transmisión y recepción.
A continuación se describe una configuración de aparato del aparato 3 de estación base según la presente invención.
La Figura 11 es un diagrama de bloques esquemático que ilustra una configuración de un aparato 3 de estación base según la presente realización. Como se ilustra en la figura, el aparato 3 de estación base está configurado para incluir una unidad 301 de procesamiento de capa superior, una unidad 303 de control, una unidad 305 de recepción, una unidad 307 de transmisión y una antena 309 de transmisión y recepción. La unidad 301 de procesamiento de capa superior incluye una unidad 3011 de control de recursos de radio y una unidad 3013 de programación. El receptor 305 está configurado para incluir una unidad 3051 de demodulación/decodificación de datos, una unidad 3053 de demodulación/decodificación de información de control, una unidad 3055 de demultiplexación, una unidad 3057 de recepción de radio y una unidad 3059 de medición de canal. El transmisor 307 está configurado para incluir una unidad 3071 de codificación, una unidad 3073 de modulación, una unidad 3075 de multiplexación, una unidad 3077 de transmisión de radio y una unidad 3079 de generación de señal de referencia de enlace descendente.
La unidad 301 de procesamiento de capa superior realiza el procesamiento de la capa de Control de Acceso al Medio (MAC), la capa de Protocolo de Convergencia de Datos de Paquetes (PDCP), la capa de Control de Enlace de Radio (RLC) y la capa de Control de Recursos de radio (RRC). Además, la unidad 301 de procesamiento de capa superior genera información de control para el control del receptor 305 y el transmisor 307, y emite la información de control generada al controlador 303.
La unidad 3011 de control de recursos de radio de la unidad 301 de procesamiento de capa superior genera, o adquiere del nodo superior, señalización RRC, Elemento de Control MAC (CE) y datos de enlace descendente asignados en el canal compartido de enlace descendente, emite los datos a la unidad 3013 de contro1HARQ. Además, la unidad 3011 de control de recursos de radio gestiona diversa información de configuración para cada uno de los aparatos 1 terminales. Por ejemplo, la unidad 3011 de control de recursos de radio gestiona la celda de servicio configurada en el aparato 1 terminal y similares.
La unidad 3013 de programación de la unidad 301 de procesamiento de capa superior gestiona el recurso de radio del canal de control y/o el canal compartido que se asignará al aparato 1 terminal. En el caso de que el recurso de radio del canal compartido se asigne al aparato 1 terminal, la unidad 3013 de programación genera una concesión de enlace ascendente que indica la asignación del recurso de radio del canal compartido, y emite la concesión de enlace ascendente generada al transmisor 307.
En base a la información de control que se origina en la unidad 301 de procesamiento de capa superior, el controlador 303 genera una señal de control para controlar el receptor 305 y el transmisor 307. El controlador 303 emite la señal de control generada al receptor 305 y al transmisor 307 para controlar el receptor 305 y el transmisor 307.
De acuerdo con la entrada de señal de control desde el controlador 303, el receptor 305 demultiplexa, demodula y decodifica la señal de recepción recibida desde el aparato 1 terminal a través de la antena 309 de transmisión y recepción, y emite la información resultante de la decodificación a la unidad 301 de procesamiento de capa superior.
La unidad 3057 de recepción de radio realiza una demodulación ortogonal en la señal de enlace ascendente recibida a través de la antena 309 de transmisión y recepción, y convierte la señal analógica ortogonal demodulada en una señal digital. La unidad 3057 de recepción de radio realiza la Transformada Rápida de Fourier (FFT) en la señal digital, extrae una señal en el dominio de la frecuencia y emite la señal a la unidad 3055 de demultiplexación.
La unidad 1055 de demultiplexación separa la señal de entrada de la unidad 3057 de recepción de radio en señales de un canal de control, un canal compartido, un canal de señal de referencia y similares. La demultiplexación se realiza en base a la información de asignación de recursos de radio que se determina de antemano por el aparato 3 de estación base utilizando la unidad 3011 de control de recursos de radio y que se incluye en la concesión de enlace ascendente notificada a cada uno de los aparatos 1 terminales. La unidad 3055 de demultiplexación hace una compensación de canales del canal de control y el canal compartido a partir del valor de estimación de la entrada de canal desde la unidad 3059 de medición de canal. Además, la unidad 3055 de demultiplexación emite el canal de señal de referencia separado a la unidad 3059 de medición de canal.
La unidad 3055 de demultiplexación adquiere el símbolo o los símbolos de modulación de datos de enlace ascendente y el símbolo o los símbolos de modulación de información de control de enlace ascendente (HARQ-ACK) del canal de control separado y el canal compartido. La unidad 3055 de demultiplexación emite los símbolos de modulación de datos de enlace ascendente adquiridos desde la señal del canal compartido a la unidad 3051 de demodulación/decodificación de datos. La unidad 3055 de demultiplexación emite el símbolo o los símbolos de modulación de la información de control de enlace ascendente (HARQ-ACK) adquirida desde el canal de control o el canal compartido a la unidad 3053 de demodulación/decodificación de información de control.
La unidad 3059 de medición de canal mide la estimación del canal, la calidad del canal y similares, en base a la entrada de señal de referencia de enlace ascendente desde la unidad 3055 de demultiplexación, y envía un resultado de la medición a la unidad 3055 de demultiplexación y la unidad 301 de procesamiento de capa superior.
La unidad 3051 de demodulación/decodificación de datos decodifica los datos de enlace ascendente desde el símbolo o los símbolos de modulación de la entrada de datos de enlace ascendente desde la unidad 3055 de demultiplexación. La unidad 3051 de demodulación/decodificación de datos emite los datos de enlace ascendente decodificados a la unidad 301 de procesamiento de capa superior.
La unidad 3053 de demodulación/decodificación de información de control decodifica un HARQ-ACK desde la entrada del símbolo o los símbolos de modulación HARQ-ACK desde la unidad 3055 de demultiplexación. La unidad 3053 de demodulación/decodificación de información de control envía el HARQ-ACK decodificado a la unidad 301 de procesamiento de capa superior.
De acuerdo con la entrada de la señal de control desde el controlador 303, el transmisor 307 genera la señal de referencia del enlace descendente, codifica y modula los datos del enlace descendente y la entrada de información de control del enlace descendente desde la unidad 301 de procesamiento de capa superior, multiplexa el canal de control, el canal compartido y el canal de señal de referencia, y transmite la señal al aparato 1 terminal a través de la antena 309 de transmisión y recepción.
La unidad 3071 de codificación codifica los datos de enlace descendente y la entrada de información de control de enlace descendente desde la unidad 301 de procesamiento de capa superior. La unidad 3073 de modulación modula la entrada del bit o los bits codificados desde la unidad 3071 de codificación, de acuerdo con el esquema de modulación tal como BPSK, QPSK, 16 QAM o 64 QAM. La unidad 3073 de modulación puede aplicar precodificación al símbolo o símbolos de modulación. La precodificación puede incluir un precódigo de transmisión. Tenga en cuenta que la precodificación puede ser una multiplicación (aplicación) de un precodificador.
La unidad 3079 de generación de señal de referencia de enlace descendente genera una señal de referencia de enlace descendente. La unidad 3075 de multiplexación multiplexa la señal de referencia de enlace descendente y el símbolo o los símbolos de modulación de cada canal, y genera el símbolo o los símbolos de transmisión.
La unidad 3075 de multiplexación puede aplicar precodificación al símbolo o símbolos de transmisión. La precodificación aplicada al símbolo o símbolos de transmisión por la unidad 3075 de multiplexación puede aplicarse a la señal de referencia de enlace descendente y/o al símbolo o los símbolos de modulación. Además, la precodificación aplicada a la señal de referencia de enlace descendente y la precodificación aplicada a los símbolos de modulación pueden ser idénticas entre sí o diferentes entre sí.
La unidad 3077 de transmisión de radio realiza la Transformada Rápida de Fourier Inversa (IFFT) en el símbolo o los símbolos de transmisión multiplexados y similares, y genera el símbolo o los símbolos de tiempo. La unidad 3077 de transmisión de radio realiza modulación OFDM en el símbolo o los símbolos de tiempo, genera una señal digital de banda base, convierte la señal digital de banda base en una señal analógica, genera una componente en cuadratura y una componente en fase de frecuencia intermedia a partir de la señal analógica, elimina la componente de frecuencia innecesaria para la banda de frecuencia intermedia, convierte (convierte hacia arriba) la señal de la frecuencia intermedia en una señal de alta frecuencia, elimina la componente de frecuencia innecesaria y genera una señal de portadora (Portadora, señal de RF y similares). La unidad 3077 de transmisión de radio realiza una amplificación de potencia en la señal portadora y envía el resultado a la antena 309 de transmisión y recepción para su transmisión.
(1) Para lograr el objetivo descrito anteriormente, se diseñan aspectos de la presente invención para proporcionar las siguientes medidas. Específicamente, el aparato 8 de transmisión según un primer aspecto de la presente invención incluye una unidad de codificación configurada para dividir un bloque de transporte en múltiples bloques de código y codificar el bloque de código, y un transmisor configurado para transmitir un canal que incluye el bloque de código, en el cual la longitud del bloque de código se indica en base a al menos uno de entre un primer elemento, un segundo elemento, un tercer elemento y un cuarto elemento, el primer elemento es una longitud del símbolo o los símbolos del canal, el segundo elemento es una forma de onda de la señal del canal, el tercer elemento es un esquema de codificación de corrección de errores aplicado al bloque de código, y el cuarto elemento es el ajuste de la portadora de componentes del canal.
(2) Además, en el primer aspecto de la presente invención, la longitud del bloque de código se indica en base al bloque de código máximo para el bloque de transporte dado en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento.
(3) Además, el aparato 9 de recepción según un segundo aspecto de la presente invención incluye un receptor configurado para recibir un canal que incluye múltiples bloques de código generados al dividir un bloque de transporte, y una unidad de decodificación configurada para decodificar los múltiples bloques de código, en la que la longitud del bloque de código se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento, el primer elemento es una longitud del símbolo o símbolos del canal, el segundo elemento es un forma de onda de la señal del canal, el tercer elemento es un esquema de codificación de corrección de errores aplicada al bloque de código, y el cuarto elemento es el ajuste de la portadora de componentes del canal.
(4) Además, en el segundo aspecto de la presente invención, la longitud del bloque de código se indica en base al bloque de código máximo para el bloque de transporte indicado en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento.
(5) Además, el aparato 8 de transmisión según un tercer aspecto de la presente invención incluye una unidad de codificación configurada para generar el bit o los bits codificados mediante la codificación de un bloque de transporte, y configurada para transmitir el canal que incluye el bit o los bits codificados a un transmisor, en el que la correspondencia del bit o los bits codificados se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento, el primer elemento es una longitud del símbolo o símbolos del canal, el segundo elemento es una forma de onda de la señal del canal, el tercer elemento es un esquema de codificación de corrección de errores aplicada al bloque de transporte, y el cuarto elemento es el ajuste de la portadora de componentes del canal.
(6) Además, en el tercer aspecto de la presente invención, la correspondencia es una intercalación de subbloques, y si se realiza la conmutación de disposición del bit o los bits codificados se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento. y el cuarto elemento.
(7) Además, en el tercer aspecto de la presente invención, la correspondencia es una intercalación de canales, y si se realiza la conmutación de disposición del bit o los bits de multiplexación generados en base al bit o los bits codificados se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento.
(8) Además, en el tercer aspecto de la presente invención, la correspondencia es un proceso de correspondencia de elementos de recursos, y si el bit o los bits de transmisión generados en base a los bits codificados se hacen corresponder en una manera priorizada en el eje de tiempo (primera correspondencia de Tiempo) o en una manera priorizada en el eje de frecuencia (primera correspondencia de Frecuencia) se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento.
(9) Además, el aparato 9 de recepción de un cuarto aspecto de la presente invención incluye un receptor configurado para recibir el canal que incluye el bit o los bits codificados generados por la codificación de un bloque de transporte, y una unidad de decodificación configurada para decodificar el bit o los bits codificados, en el que la correspondencia del bit o los bits codificados se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento, el primer elemento es una longitud del símbolo o símbolos del canal, el segundo elemento es una forma de onda de señal del canal, el tercer elemento es un esquema de codificación de corrección de errores aplicada al bloque de transporte, y el cuarto elemento es el ajuste de la portadora de componentes del canal.
(10) Además, en el cuarto aspecto de la presente invención, la correspondencia es una intercalación de subbloques, y si se realiza la conmutación de disposición del bit o los bits codificados se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento. y el cuarto elemento.
(11) Además, en el cuarto aspecto de la presente invención, la correspondencia es una intercalación de canales, y si la conmutación de disposición del bit o los bits de multiplexación generados en base al bit o los bits codificados se realiza se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento.
(12) Además, en el cuarto aspecto de la presente invención, la correspondencia es un proceso de correspondencia de elementos de recursos, y si el bit o los bits de transmisión generados en base al bit o los bits codificados se hacen corresponder en una manera priorizada en el eje de tiempo (primera correspondencia de Tiempo) o en una manera priorizada en el eje de frecuencia (primera correspondencia de Frecuencia) se indica en base a al menos uno de entre el primer elemento, el segundo elemento, el tercer elemento y el cuarto elemento.
Aquí, en los aspectos primero a cuarto, el símbolo puede ser un símbolo OFDM, un símbolo DFT-S-OFDM o un símbolo SC-FDMA. Además, el símbolo se puede indicar en base al intervalo de la subportadora.
(1A) Un aspecto de la presente invención es un aparato terminal que incluye: una unidad de codificación configurada para dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y un transmisor configurado para transmitir el bit o los bits codificados utilizando un canal. El bit o los bits de multiplexación se indican en base a al menos el acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, la unidad de codificación hace corresponder el bit o los bits de multiplexación a una matriz en una manera priorizada en el primer eje. y lee el bit o los bits de multiplexación de la matriz en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje, y si el primer eje o el segundo eje tiene prioridad en el caso de que se lea el bit o los bits de multiplexación de la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(2A) Un aspecto de la presente invención es un aparato terminal que incluye: una unidad de codificación configurada para dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y un transmisor configurado para hacer corresponder el símbolo o los símbolos de transmisión a un canal prescrito y transmitir el canal. El símbolo o los símbolos de transmisión se indican en base a al menos la modulación de una secuencia en la que se acopla el bit o los bits codificados generados por la codificación de uno o más bloques de código, y si los símbolos de transmisión se hacen corresponder en una manera priorizada en el eje de tiempo o en una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(3A) Un aspecto de la presente invención es un aparato de estación base que incluye: un receptor configurado para recibir un canal; y una unidad de decodificación configurada para decodificar uno o más bloques de código transmitidos usando el canal. El bit o los bits de multiplexación se indican en base a al menos el acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, la unidad de decodificación hace corresponder el bit o los bits de multiplexación a una matriz en la manera priorizada en el primer eje y lee el bit o los bits de multiplexación de la matriz en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje, y si el primer eje o el segundo eje tienen prioridad en el caso de que se lea el bit o los bits de multiplexación la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(4A) Un aspecto de la presente invención es un aparato de estación base que incluye: un receptor configurado para recibir un canal que incluye un símbolo o símbolos de transmisión; y una unidad de decodificación configurada para decodificar uno o más bloques de código transmitidos usando el canal. El símbolos o los símbolos de transmisión se indican en base a al menos la modulación de una secuencia en la que el bit o los bits codificados generados por la codificación de uno o más bloques de código están acoplados, y si el símbolo o los símbolos de transmisión se hacen corresponder en una manera priorizada en el eje de tiempo o en una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(5A) Un aspecto de la presente invención es un método de comunicación utilizado por un aparato terminal, el método de comunicación incluye los pasos de: dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y transmitir el bit o los bits codificados utilizando un canal. El bit o los bits de multiplexación se indican en base a al menos el acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, la unidad de codificación hace corresponder el bit o los bits de multiplexación a una matriz en la manera priorizada en el primer eje. y lee el bit o los bits de multiplexación de la matriz en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje, y si el primer eje o el segundo eje tiene prioridad en el caso de que se lean el bit o los bits de multiplexación de la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(6A) Un aspecto de la presente invención es un método de comunicación utilizado por un aparato terminal, el método de comunicación incluye los pasos de: dividir un bloque de transporte en uno o más bloques de código y generar el bit o los bits codificados codificando el uno o más bloques de código; y hacer corresponder el símbolos o los símbolos de transmisión a un canal prescrito y transmitir el canal. El símbolos o los símbolos de transmisión se indican en función de al menos la modulación de una secuencia en la que se acopla el bit o los bits codificados generados por la codificación de uno o más bloques de código, y si el símbolo o los símbolos de transmisión se hacen corresponder en una manera priorizada en el eje de tiempo o en una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(7A) Un aspecto de la presente invención es un método de comunicación utilizado por un aparato de estación base, incluyendo el método de comunicación los pasos de: recibir un canal; y decodificar uno o más bloques de código transmitidos usando el canal. el bit o los bits de multiplexación se indican en base a al menos el acoplamiento del bit o los bits codificados generados por la codificación de uno o más bloques de código, la unidad de decodificación hace corresponder el bit o los bits de multiplexación a una matriz en la manera priorizada en el primer eje y lee el bit o los bits de multiplexación de la matriz en la manera priorizada en el primer eje o en la manera priorizada en el segundo eje, y si el primer eje o el segundo eje tienen prioridad en el caso de que se lean el bit o los bits de multiplexación de la matriz se indica en base a al menos si una forma de onda de señal aplicada a un canal prescrito es una OFDM.
(8A) Un aspecto de la presente invención es un método de comunicación utilizado por un aparato de estación base, incluyendo el método de comunicación los pasos de: recibir un canal que incluye el símbolo o los símbolos de transmisión; y decodificar uno o más bloques de código transmitidos usando el canal. El símbolos o los símbolos de transmisión se indican en base a al menos la modulación de una secuencia en la que el bit o los bits codificados generados por la codificación del uno o más bloques de código están acoplados, y si el símbolo o los símbolos de transmisión se hacen corresponder en una manera priorizada en el eje de tiempo o en una manera priorizada en el eje de frecuencia se indica en base a al menos si una forma de onda de señal aplicada al canal es una OFDM.
(9A) En un aspecto de la presente invención, si la forma de onda de la señal aplicada al canal es la OFDM se indica en base a al menos una señal de una capa superior.
Cada uno de entre un programa que se ejecuta en un aparato 1 terminal, un aparato 3 de estación base, un aparato 8 de transmisión y un aparato 9 de recepción según un aspecto de la presente invención puede ser un programa que controla una Unidad Central de Procesamiento (CPU) y similar, de modo que el programa haga que un ordenador funcione de tal manera que realice las funciones de la realización descrita anteriormente según un aspecto de la presente invención. La información manejada en estos dispositivos se almacena temporalmente en una Memoria de Acceso Aleatorio (RAM) mientras se procesa. A partir de entonces, la información se almacena en varios tipos de Memoria de Solo Lectura (ROM), tal como una ROM flash y una Unidad de Disco Duro (HDD), y cuando es necesario, es leída por la CPU para modificarla o reescribirla.
Tenga en cuenta que el aparato 1 terminal, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción según la realización descrita anteriormente pueden lograrse parcialmente mediante un ordenador. En ese caso, esta configuración puede realizarse grabando un programa para realizar tales funciones de control en un medio de grabación legible por ordenador y haciendo que un sistema informático lea el programa grabado en el medio de grabación para su ejecución.
Tenga en cuenta que se supone que el "sistema informático" mencionado aquí se refiere a un sistema informático integrado en el aparato 1 terminal, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción y el sistema informático incluye un OS y componentes de hardware tales como un aparato periférico. Además, el "medio de grabación legible por ordenador" se refiere a un medio portátil tal como un disco flexible, un disco magnetoóptico, una ROM, un CD-ROM y similares, y un aparato de almacenamiento como un disco duro integrado en el sistema informático.
Además, el "medio de grabación legible por ordenador" puede incluir un medio que retiene dinámicamente un programa durante un corto período de tiempo, tal como una línea de comunicación que se usa para transmitir el programa a través de una red como Internet o una línea de comunicación tal como una línea telefónica, y también puede incluir un medio que retenga un programa durante un período de tiempo fijo, tal como una memoria volátil dentro del sistema informático para funcionar como servidor o cliente en tal caso. Además, el programa puede configurarse para realizar algunas de las funciones descritas anteriormente, y también puede configurarse para ser capaz de realizar las funciones descritas anteriormente en combinación con un programa ya registrado en el sistema informático.
Además, el aparato 1 terminal, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción según la realización descrita anteriormente pueden lograrse como una agregación (un grupo de aparatos) constituido por múltiples aparatos. Cada uno de los aparatos que configuran dicho grupo de aparatos puede incluir al menos una de las funciones respectivas o bloques funcionales respectivos del aparato 1 terminal, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción según la realización descrita anteriormente. El grupo de aparatos puede incluir cada función general o cada bloque funcional del aparato 1 terminal, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción. Además, el aparato 1 terminal, el aparato 3 de estación base, la transmisión 8 el aparato, o el aparato 9 de recepción según la realización descrita anteriormente también pueden comunicarse con el aparato de estación base como agregación.
Además, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción según la realización descrita anteriormente pueden servir como una Red de Acceso de Radio Terrestre Universal Evolucionada (EUTRAN). Además, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción según la realización descrita anteriormente pueden tener al menos una de las funciones de un nodo superior a un eNodoB.
Además, algunas o todas las partes de cada aparato 1 terminal, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción según la realización descrita anteriormente pueden lograrse típicamente como un LSI que es un circuito integrado o puede lograrse como un conjunto de chips. Los bloques funcionales de cada uno de los aparatos 1 terminales, el aparato 3 de estación base, el aparato 8 de transmisión o el aparato 9 de recepción pueden lograrse individualmente como un chip, o algunos o todos los bloques funcionales pueden integrarse en un chip. Además, una técnica de integración de circuitos no se limita al LSI y puede realizarse con un circuito dedicado o un procesador de propósito general. Además, en el caso de que con los avances en la tecnología de semiconductores, aparezca una tecnología de integración de circuitos con la que se reemplaza un LSI, también es posible utilizar un circuito integrado basado en la tecnología.
Además, cada bloque funcional o diversas características de los aparatos usados en la realización descrita anteriormente pueden implementarse o realizarse en un circuito eléctrico, por ejemplo, un circuito integrado o múltiples circuitos integrados. Un circuito eléctrico diseñado para realizar las funciones descritas en la presente especificación puede incluir un procesador de propósito general, un Procesador de Señal Digital (DSP), un Circuito Integrado de Aplicación Específica (ASIC), una Matriz de Puerta Programable en Campo (FPGA) u otros dispositivos lógicos, puertas discretas o lógica de transistor, componentes de hardware discretos o una combinación de los mismos. El procesador de propósito general puede ser un microprocesador o puede ser un procesador de tipo conocido, un controlador, un microcontrolador o una máquina de estado. Los circuitos eléctricos mencionados anteriormente pueden estar constituidos por un circuito digital o pueden estar constituidos por un circuito analógico. Además, en el caso de que con los avances en la tecnología de semiconductores, aparezca una tecnología de integración de circuitos que reemplace a los circuitos integrados actuales, uno o más aspectos de la presente invención pueden usar un nuevo circuito integrado basado en la tecnología.
Además, según la realización descrita anteriormente, el aparato terminal se ha descrito como un ejemplo de un aparato de comunicación, pero la presente invención no se limita a dicho aparato terminal, y es aplicable a un aparato terminal 0 un aparato de comunicación de tipo fijo o un aparato electrónico de tipo estacionario instalados en interiores o exteriores, por ejemplo, como un aparato de Audio y Video (AV), un aparato de cocina, una máquina de limpieza o lavadora, un aparato de aire acondicionado, equipo de oficina, una Máquina expendedora y otros aparatos domésticos.
Las realizaciones de la presente invención se han descrito en detalle anteriormente con referencia a los dibujos, pero la configuración específica no se limita a la realización e incluye, por ejemplo, una enmienda a un diseño que cae dentro del alcance de las reivindicaciones adjuntas. Además, son posibles varias modificaciones dentro del alcance de la presente invención definida por las reivindicaciones adjuntas, y las realizaciones que se realizan combinando adecuadamente los medios técnicos descritos según las diferentes realizaciones también se incluyen en el alcance técnico de la presente invención. Además, una configuración en la que los elementos constituyentes, descritos en las respectivas realizaciones y que tienen mutuamente los mismos efectos, se sustituyen entre sí, también se incluye en el alcance técnico de la presente invención tal como se define en las reivindicaciones adjuntas.
Aplicabilidad industrial
Un aspecto de la presente invención puede usarse para sistemas de comunicación, aparatos de comunicación (por ejemplo, aparatos de telefonía móvil, aparatos de estación base, aparatos de LAN inalámbrica y dispositivos sensores), circuitos integrados (por ejemplo, chips de comunicación), programas y similares.
Lista de señales de referencia
1 (1A, 1B, 1C) Aparato terminal
3 (3A, 3B) Aparato de estación base
8 Aparato de transmisión
9 Aparato de recepción
101 Unidad de procesamiento de capa superior
103 Controlador
105 Receptor
107 Transmisor
109 Antena de transmisión y recepción
1011 Unidad de control de recursos de radio
1013 Unidad de programación
1051 Unidad de decodificación
1053 Unidad de demodulación
1055 Unidad de demultiplexación
1057 Unidad de recepción de radio
1059 Unidad de medición de canal
1071 Unidad de codificación
1073 Unidad de generación de canales compartidos
1075 Unidad de generación de canales de control
1077 Unidad de multiplexación
1079 Unidad de transmisión de radio
10711 Unidad de generación de señal de referencia de enlace ascendente 301 Unidad de procesamiento de capa superior
303 Controlador
305 Receptor
307 Transmisor
309 Antena de transmisión y recepción
3000 Proceso de transmisión
3001 Unidad de procesamiento de codificación
3002 Unidad de procesamiento de cifrado
3003 Unidad de procesamiento de correspondencia de modulación
3004 Unidad de procesamiento de correspondencia de capas
3005 Unidad de procesamiento del precodificador de transmisión
3006 Unidad de procesamiento de precodificador
3007 Unidad de procesamiento de correspondencia de elementos de recursos 3008 Unidad de procesamiento de generación de señal de banda base 3011 Unidad de control de recursos de radio
3013 Unidad de programación
3051 Unidad de demodulación/decodificación de datos
3053 Unidad de decodificación/demodulación de información de control 3055 Unidad de demultiplexación
3057 Unidad de recepción de radio
3059 Unidad de medida de canal
3071 Unidad de codificación
3073 Unidad de modulación
3075 Unidad de multiplexación
3077 Unidad de transmisión de radio
3079 Unidad de generación de señal de referencia de enlace descendente 401 Unidad de segmentación y CRC
4001 Unidad de conexión de CRC
4002 Unidad de codificación
4003 Unidad de intercalador de subbloques
4004 Unidad de recopilación de bits
4005 Unidad de selección y reducción de bits
4006 Unidad de concatenación
4007 Unidad de información de control y multiplexación de datos
4008 Unidad de intercalador de canales
4011 Unidad de segmentación de bloques de código
4012 Unidad de conexión de CRC

Claims (10)

REIVINDICACIONES
1. Un aparato (8) de transmisión que comprende:
una unidad (4011) de segmentación de bloques de código configurada para emitir uno o más bloques de código con un primer tamaño en base a una entrada de un bloque de transporte con una Verificación de Redundancia Cíclica, CRC y
una unidad (4002) de codificación configurada para generar bits codificados mediante la aplicación de codificación de Verificación de Paridad de Baja Densidad, LDPC, para cada uno de los uno o más bloques de código, en donde el bloque de transporte con el CRC se segmenta en uno o más bloques de código en el caso de que un segundo tamaño (bk) del bloque de transporte con el CRC sea mayor que un tercer tamaño (Z),
el tercer tamaño (Z) se indica en base a un método de generación de una matriz para la codificación LDPC, el tercer tamaño (Z) es un primer valor en el caso de que se genere una primera matriz para la codificación LDPC en base a un método de primera generación, y
el tercer tamaño (Z) es un segundo valor que es diferente del primer valor en el caso de que se genere una segunda matriz para la codificación LDPC en base a un método de segunda generación.
2. El aparato (8) de transmisión según la reivindicación 1, en donde
se añade un segundo CRC al uno o más bloques de código en el caso de que el número de uno o más bloques de código sea mayor que 1.
3. El aparato (8) de transmisión según la reivindicación 1, en el que
los bits codificados se generan utilizando la matriz para la codificación LDPC.
4. El aparato (8) de transmisión según la reivindicación 1, en el que
los bits codificados se generan utilizando una ecuación en la que la matriz para la codificación LDPC multiplicada por una segunda matriz es igual a 0.
5. Un aparato (9) de recepción que comprende:
una unidad (1051, 3051) de decodificación configurada para decodificar bits codificados en uno o más bloques de código con un primer tamaño y configurada para generar un bloque de transporte con una verificación de redundancia cíclica, CRC, siendo el bit o los bits codificados con una codificación de verificación de paridad de baja densidad, LDPC, , en donde
el bloque de transporte con el CRC se segmenta en uno o más bloques de código en el caso de que un segundo tamaño (bk) de bloque de transporte con el CRC sea mayor que un tercer tamaño (Z),
el tercer tamaño (Z) se indica en base a un método de generación de una matriz para la codificación LDPC, el tercer tamaño (Z) es un primer valor en el caso de que se genere una primera matriz para la codificación LDPC en base a un método de primera generación, y
el tercer tamaño (Z) es un segundo valor que es diferente del primer valor en el caso de que se genere una segunda matriz para la codificación LDPC en base a un método de segunda generación.
6. El aparato (9) de recepción según la reivindicación 5, en donde
se añade un segundo CRC a uno o más bloques de código en el caso de que el número de uno o más bloques de código sea mayor que 1.
7. El aparato (9) de recepción según la reivindicación 5, en donde
los bits codificados se generan utilizando la matriz para la codificación LDPC.
8. El aparato (9) de recepción según la reivindicación 5, en donde
los bits codificados se generan utilizando una ecuación en la que la matriz para la codificación LDPC multiplicada por una segunda matriz es igual a 0.
9. Un método para un aparato (8) de transmisión, comprendiendo el método:
emitir uno o más bloques de código con un primer tamaño en base a una entrada de un bloque de transporte con una Verificación de Redundancia Cíclica, CRC y
generar bits codificados mediante la aplicación de codificación de Verificación de Paridad de Baja Densidad, LDPC, para cada uno de los uno o más bloques de código, en donde
el bloque de transporte con el CRC se segmenta en uno o más bloques de código en el caso de que un segundo tamaño (bk) del bloque de transporte con el CRC sea mayor que un tercer tamaño (Z),
el tercer tamaño (Z) se indica en base a un método de generación de una matriz para la codificación LDPC, el tercer tamaño (Z) es un primer valor en el caso de que se genere una primera matriz para la codificación LDPC basada en un primer método de generación, y
el tercer tamaño (Z) es un segundo valor que es diferente del primer valor en el caso de que se genere una segunda matriz para la codificación LDPC basada en un segundo método de generación.
10. Un método para un aparato (9) de recepción, comprendiendo el método:
decodificar los bits codificados en uno o más bloques de código con un primer tamaño y emitir un bloque de transporte con una Verificación de Redundancia Cíclica, CRC, los bits codificados se codifican con una codificación Verificación de Paridad de Baja Densidad, LDPC, , en la que
el bloque de transporte con el CRC se segmenta en uno o más bloques de código en el caso de que un segundo tamaño (bk) del bloque de transporte con el CRC sea mayor que un tercer tamaño (Z),
el tercer tamaño (Z) se indica en base a un método de generación de una matriz para la codificación LDPC, el tercer tamaño (Z) es un primer valor en el caso de que se genere una primera matriz para la codificación LDPC basada en un primer método de generación, y
el tercer tamaño (Z) es un segundo valor que es diferente del primer valor en el caso de que se genere una segunda matriz para la codificación LDPC basada en un segundo método de generación.
ES17827760T 2016-07-15 2017-07-18 Dispositivo de transmisión, dispositivo de recepción y método de comunicación Active ES2867852T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016140062 2016-07-15
PCT/JP2017/025886 WO2018012637A1 (ja) 2016-07-15 2017-07-18 送信装置、受信装置、通信方法、および、集積回路

Publications (1)

Publication Number Publication Date
ES2867852T3 true ES2867852T3 (es) 2021-10-21

Family

ID=60952554

Family Applications (1)

Application Number Title Priority Date Filing Date
ES17827760T Active ES2867852T3 (es) 2016-07-15 2017-07-18 Dispositivo de transmisión, dispositivo de recepción y método de comunicación

Country Status (10)

Country Link
US (3) US10771202B2 (es)
EP (2) EP3487095B1 (es)
JP (4) JPWO2018012637A1 (es)
CN (3) CN112332949B (es)
BR (1) BR112019000612A2 (es)
ES (1) ES2867852T3 (es)
MY (1) MY195980A (es)
PH (1) PH12019500094A1 (es)
SG (1) SG11201900334RA (es)
WO (1) WO2018012637A1 (es)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10348466B2 (en) 2015-11-03 2019-07-09 Qualcomm Incorporated Transport block segmentation and signaling
CN112332949B (zh) * 2016-07-15 2023-11-07 夏普株式会社 发送装置、接收装置以及通信方法
CN110169161B (zh) * 2016-10-20 2023-05-30 夏普株式会社 终端装置、基站装置以及通信方法
WO2018079987A1 (ko) * 2016-10-24 2018-05-03 엘지전자 주식회사 Ldpc 코드의 운송블록 분할 방법 및 이를 위한 장치
WO2018084617A1 (ko) * 2016-11-04 2018-05-11 엘지전자 주식회사 Ldpc 코드의 운송블록 분할 방법 및 이를 위한 장치
KR102608632B1 (ko) * 2016-11-23 2023-12-01 삼성전자 주식회사 셀룰라 통신 시스템에서 상향링크 전송 방법 및 장치
US11582780B2 (en) 2016-11-23 2023-02-14 Samsung Electronics Co. Ltd Uplink transmission method and apparatus in cellular communication system
ES2917025T3 (es) 2017-02-06 2022-07-06 Ericsson Telefon Ab L M Código Polar concatenado con detección de errores adaptativa
KR102414531B1 (ko) * 2017-06-15 2022-06-30 삼성전자 주식회사 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
WO2018230992A1 (ko) 2017-06-15 2018-12-20 삼성전자 주식회사 통신 또는 방송 시스템에서 채널 부호화 및 복호화를 수행하는 방법 및 장치
KR20190017612A (ko) * 2017-08-10 2019-02-20 삼성전자주식회사 무선 셀룰라 통신 시스템에서 상향 제어 채널 전송 방법 및 장치
CN117460055A (zh) 2017-08-10 2024-01-26 三星电子株式会社 无线蜂窝通信系统中传输上行链路控制信道的方法和设备
WO2019095190A1 (en) * 2017-11-16 2019-05-23 Qualcomm Incorporated Reduced overhead error detection code design for decoding a codeword
US10728913B2 (en) * 2018-05-25 2020-07-28 Qualcomm Incorporated Multi-transmission/reception point (multi-TRP) transmission with dynamic TRP clusters
WO2021006809A1 (en) * 2019-07-11 2021-01-14 Panasonic Intellectual Property Corporation Of America Communication apparatus and communication method for hybrid automatic repeat request transmission
US11777650B2 (en) * 2019-08-09 2023-10-03 Qualcomm Incorporated Tone-level interleaving and de-interleaving for broadcast or multicast communications
EP4231601A1 (en) * 2020-10-16 2023-08-23 LG Electronics Inc. Scrambling for pusch repetition
US11616597B1 (en) * 2022-01-11 2023-03-28 Qualcomm Incorporated Hierarchical cyclic redundancy check techniques

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI320274B (en) 2002-09-27 2010-02-01 Method and apparatus for digital audio broadcasting
KR100809619B1 (ko) * 2003-08-26 2008-03-05 삼성전자주식회사 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법
CN100581147C (zh) * 2005-06-27 2010-01-13 华为技术有限公司 无线通信系统中实现数据映射传送的方法
CN101449466B (zh) * 2006-08-02 2012-07-04 富士通株式会社 接收装置及其解码方法
US20100058140A1 (en) 2006-08-04 2010-03-04 Mitsubishi Electric Corporation Check-matrix generating method, encoding method, communication apparatus, communication system, and encoder
US8356232B2 (en) * 2006-10-06 2013-01-15 Motorola Mobility Llc Method and apparatus for encoding and decoding data
US8379738B2 (en) * 2007-03-16 2013-02-19 Samsung Electronics Co., Ltd. Methods and apparatus to improve performance and enable fast decoding of transmissions with multiple code blocks
PL2183867T3 (pl) * 2007-08-14 2014-10-31 Lg Electronics Inc Sposób transmisji danych
JP5219699B2 (ja) * 2007-08-30 2013-06-26 パナソニック株式会社 符号化装置及び復号装置
CN101383618B (zh) * 2007-09-05 2013-02-27 中兴通讯股份有限公司 一种传输块的循环冗余校验码的编码方法
US7853857B2 (en) * 2007-09-14 2010-12-14 Motorola Mobility, Inc. Multi-layer cyclic redundancy check code in wireless communication system
US8555148B2 (en) * 2007-09-18 2013-10-08 Samsung Electronics Co., Ltd. Methods and apparatus to generate multiple CRCs
JPWO2009041067A1 (ja) * 2007-09-28 2011-01-20 パナソニック株式会社 無線通信装置およびマッピング方法
KR101613893B1 (ko) * 2007-10-04 2016-04-20 삼성전자주식회사 이동통신 시스템에서 데이터 인터리빙 방법 및 장치
CN101159514A (zh) * 2007-10-31 2008-04-09 中兴通讯股份有限公司 一种传输块循环冗余码的添加方法
CN101667884A (zh) * 2008-09-03 2010-03-10 中兴通讯股份有限公司 信道编码方法及装置、信道译码方法及装置
CN101924606B (zh) 2010-08-16 2015-06-03 中兴通讯股份有限公司 基于pusch传输的上行控制信息的发送方法及系统
SI2629444T1 (sl) * 2012-02-20 2015-05-29 Lg Electronics, Inc. Metoda in aparat za oddajanje in sprejemanje signalov razpršenega oddajanja
US8972834B2 (en) * 2012-08-28 2015-03-03 Hughes Network Systems, Llc System and method for communicating with low density parity check codes
US9160485B2 (en) * 2012-12-03 2015-10-13 Lg Electronics Inc. Method and apparatus for encoding transport block
US9553706B2 (en) * 2013-05-15 2017-01-24 Qualcomm Incorporated Channel estimate under non-uniform reference signal pattern
JP2016154273A (ja) * 2013-06-27 2016-08-25 シャープ株式会社 送信装置
US9774352B2 (en) * 2013-09-17 2017-09-26 Samsung Electronics Co., Ltd. Transmitting apparatus, and puncturing method thereof
CN105306166B (zh) * 2014-07-08 2018-05-04 普天信息技术有限公司 码块的接收处理方法及装置
CN105471545B (zh) 2014-09-10 2020-07-21 中兴通讯股份有限公司 一种数据包处理方法及装置
CN105530072B (zh) * 2014-09-29 2018-09-14 普天信息技术有限公司 一种基于码块分割的上行信号解码方法及基站
KR101728118B1 (ko) 2015-01-26 2017-04-18 아서스테크 컴퓨터 인코포레이션 무선 통신 시스템에서 업링크 전송을 처리하기 위한 방법 및 장치
US10575210B2 (en) * 2015-10-30 2020-02-25 Qualcomm Incorporated Cyclic redundancy check length management
EP4117209A1 (en) * 2015-12-23 2023-01-11 Samsung Electronics Co., Ltd. Apparatus and method for encoding and decoding channel in communication or broadcasting system
US10367530B2 (en) 2016-01-14 2019-07-30 Qualcomm Incorporated Unified code block segmentation providing a cyclic redundancy check for low density parity check code codewords
WO2017131813A1 (en) * 2016-01-29 2017-08-03 Intel IP Corporation Rate matching using low-density parity-check codes
US20170279464A1 (en) * 2016-03-22 2017-09-28 Lg Electronics Inc. Method of ldpc code encoding for reducing signal overhead and apparatus therefor
CN111565052B (zh) 2016-05-13 2023-03-07 中兴通讯股份有限公司 结构化ldpc码的数据处理方法及装置
JP2019149589A (ja) * 2016-07-08 2019-09-05 シャープ株式会社 基地局装置、端末装置、通信方法、および、集積回路
CN109417527B (zh) * 2016-07-08 2023-07-28 夏普株式会社 基站装置、终端装置、通信方法及集成电路
CN112332949B (zh) * 2016-07-15 2023-11-07 夏普株式会社 发送装置、接收装置以及通信方法
US10608790B2 (en) * 2017-05-04 2020-03-31 At&T Intellectual Property I, L.P. Data transmission with code block segmentation for 5G systems

Also Published As

Publication number Publication date
JP7153149B2 (ja) 2022-10-13
CN115603861A (zh) 2023-01-13
JPWO2018012637A1 (ja) 2019-05-16
EP3487095A1 (en) 2019-05-22
CN109792310A (zh) 2019-05-21
CN112332949A (zh) 2021-02-05
JP7014927B2 (ja) 2022-02-01
US11888764B2 (en) 2024-01-30
MY195980A (en) 2023-02-27
EP3832922A1 (en) 2021-06-09
US20200344016A1 (en) 2020-10-29
US10771202B2 (en) 2020-09-08
WO2018012637A1 (ja) 2018-01-18
US20190229860A1 (en) 2019-07-25
CN112332949B (zh) 2023-11-07
JP2022058705A (ja) 2022-04-12
US20210242983A1 (en) 2021-08-05
EP3487095A4 (en) 2020-03-11
US11018815B2 (en) 2021-05-25
JP2022003820A (ja) 2022-01-11
CN109792310B (zh) 2022-09-20
BR112019000612A2 (pt) 2019-04-24
SG11201900334RA (en) 2019-02-27
JP2021040334A (ja) 2021-03-11
EP3487095B1 (en) 2021-03-31
PH12019500094A1 (en) 2019-10-28

Similar Documents

Publication Publication Date Title
ES2867852T3 (es) Dispositivo de transmisión, dispositivo de recepción y método de comunicación
US10644847B2 (en) Transmission apparatus, reception apparatus, communication method, and integrated circuit
ES2836730T3 (es) Obtención de elementos de canal de control de canales de control de enlace descendente físicos para planificación de portadoras cruzadas
US20200099471A1 (en) Sub-block wise interleaving for polar coding systems, procedures, and signaling
US11128408B2 (en) Terminal apparatus, base station apparatus, and communication method
CN110741585B (zh) 终端装置、基站装置以及通信方法
US11196509B2 (en) Terminal apparatus, base station apparatus, and communication method
US11265133B2 (en) Terminal apparatus, base station apparatus, and communication method