ES2127161B1 - Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos. - Google Patents

Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos.

Info

Publication number
ES2127161B1
ES2127161B1 ES9750003A ES9750003A ES2127161B1 ES 2127161 B1 ES2127161 B1 ES 2127161B1 ES 9750003 A ES9750003 A ES 9750003A ES 9750003 A ES9750003 A ES 9750003A ES 2127161 B1 ES2127161 B1 ES 2127161B1
Authority
ES
Spain
Prior art keywords
data segment
sync
signal
period
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
ES9750003A
Other languages
English (en)
Other versions
ES2127161A1 (es
Inventor
Ki Bum Kim
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Priority to ES9750003A priority Critical patent/ES2127161B1/es
Publication of ES2127161A1 publication Critical patent/ES2127161A1/es
Application granted granted Critical
Publication of ES2127161B1 publication Critical patent/ES2127161B1/es
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

Aparato y procedimiento para la generación de una señal de sincronismo de un segmento de datos. El aparato comprende medios (41) para el retardo e integración de señales de segmento de datos recibidas en el período del segmento; medios (42) para el retardo de la salida de los medios de integración en el período de señales de sincronismo, multiplicar las señales de sincronismo retardadas por un valor de correlación de una señal de sincronismo correspondiente, y sumar las señales de sincronismo multiplicadas, para así detectar una señal de sincronismo que tiene su valor máximo en el período de la señal de sincronismo; y medios (43) que tienen un valor de referencia predeterminado para la comparación de la salida de los medios de detección de sincronismo con el valor de referencia, para así generar la señal de sincronismo del segmento de datos. Es capaz de generar correctamente señales de sincronismo de segmento en cualquier entorno de canal de transmisión, en un HDTV.
ES9750003A 1996-06-05 1996-06-05 Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos. Expired - Fee Related ES2127161B1 (es)

Priority Applications (1)

Application Number Priority Date Filing Date Title
ES9750003A ES2127161B1 (es) 1996-06-05 1996-06-05 Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
ES9750003A ES2127161B1 (es) 1996-06-05 1996-06-05 Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos.

Publications (2)

Publication Number Publication Date
ES2127161A1 ES2127161A1 (es) 1999-04-01
ES2127161B1 true ES2127161B1 (es) 1999-12-16

Family

ID=8302297

Family Applications (1)

Application Number Title Priority Date Filing Date
ES9750003A Expired - Fee Related ES2127161B1 (es) 1996-06-05 1996-06-05 Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos.

Country Status (1)

Country Link
ES (1) ES2127161B1 (es)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0435394A (ja) * 1990-05-28 1992-02-06 Fujitsu Ltd 高品位テレビ信号符号化装置
GB9013151D0 (en) * 1990-06-13 1990-08-01 Questech Ltd Digital signal processing system
US5260793A (en) * 1991-07-18 1993-11-09 Zenith Electronics Corporation Receiver post coder selection circuit
KR960013655B1 (ko) * 1994-04-12 1996-10-10 엘지전자 주식회사 고선명 텔레비젼 수상기의 데이터 세그먼트 동기신호검출기

Also Published As

Publication number Publication date
ES2127161A1 (es) 1999-04-01

Similar Documents

Publication Publication Date Title
KR970060859A (ko) 필드 동기신호 검출회로 및 그 방법
KR840004282A (ko) 동기회로
TW200718022A (en) Offsetcontrollable spread spectrum clock generator apparatus
KR970016970A (ko) 동기메모리의 고주파동작용 데이타 출력버퍼 제어방법
KR960003395A (ko) 복합영상신호에 실린 디지탈데이타를 위한 검출클럭 발생장치 및 검출클럭을 이용한 데이타 검출장치
ES2127161B1 (es) Aparato y procedimiento para la generacion de una señal de sincronismo de un segmento de datos.
KR960035584A (ko) 동기 패턴 판독 방법, 데이타 판독 방법, 동기 패턴 검출회로, 어드레스 마크 검출회로, 데이터 판독 장치 및 디스크 장치
DE3381927D1 (de) Geraet zur synchronisationssignalableitung fuer komponenten-fernsehvideosignalempfang.
KR900702670A (ko) 전력 보존 방법 및 장치
ATE268085T1 (de) Vorrichtung zur feinsynchronisation von codesignalen
KR910011067A (ko) 촬상장치
KR920015941A (ko) 디스플레이 장치의 테스트 회로
KR940017398A (ko) 병렬 부분상관기를 이용한 초기동기 장치
KR970019657A (ko) 에이치디티브이(hdtv) 수신 장치
JPS61292482A (ja) ビデオ信号有無判定装置
KR960009600A (ko) 영상출력장치의 핀쿠션 보정회로
KR960006380A (ko) 데이타 클럭신호의 지연회로
KR970056417A (ko) 비 티유(tu) 프레임 감시/제어 장치
KR940012951A (ko) 디지탈 통신시스템의 프레임동기회로 및 방법
JPS57143993A (en) Data transfer system
KR960006381A (ko) 프레임 동기 리세트신호 생성회로
KR20000001491A (ko) 비동기 직렬 데이터의 수신장치
KR960028247A (ko) 데이타 슬라이싱장치
KR970032341A (ko) 칩 마운터의 화상처리장치
KR930018952A (ko) 영상신호 처리 장치의 제어신호 발생방법

Legal Events

Date Code Title Description
EC2A Search report published

Date of ref document: 19990401

Kind code of ref document: A1

Effective date: 19990401

FD2A Announcement of lapse in spain

Effective date: 20110822