EP1160642B1 - Strombegrenzungsschaltung - Google Patents

Strombegrenzungsschaltung Download PDF

Info

Publication number
EP1160642B1
EP1160642B1 EP01109666A EP01109666A EP1160642B1 EP 1160642 B1 EP1160642 B1 EP 1160642B1 EP 01109666 A EP01109666 A EP 01109666A EP 01109666 A EP01109666 A EP 01109666A EP 1160642 B1 EP1160642 B1 EP 1160642B1
Authority
EP
European Patent Office
Prior art keywords
current
fet
load
current mirror
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
EP01109666A
Other languages
English (en)
French (fr)
Other versions
EP1160642A1 (de
Inventor
Jürgen Dr.-Ing. Boldt
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IDT Europe GmbH
Original Assignee
Zentrum Mikroelektronik Dresden GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zentrum Mikroelektronik Dresden GmbH filed Critical Zentrum Mikroelektronik Dresden GmbH
Publication of EP1160642A1 publication Critical patent/EP1160642A1/de
Application granted granted Critical
Publication of EP1160642B1 publication Critical patent/EP1160642B1/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/262Current mirrors using field-effect transistors only

Definitions

  • the load current path is performed as a series connection of a current source resistor, a load current control FET, and the load.
  • a differential amplifier is switched so that one input of the differential amplifier, a reference voltage, the other input evaluates the voltage potential, which has set over the current source resistance, and at the output, the amplified differential signal through the gate of the load current control FET controls the load current.
  • the current source resistance is dimensioned so that when applied maximum load current in the load current path of the load current control FET starts with the load current limit.
  • a reference current of a reference current source is reflected in the additional second current mirror.
  • the mirrored reference current flows across the second current path of the second current mirror and impresses the current in the current mirror control path of the first current mirror.
  • a first differential amplifier evaluates the connection-side potential conditions at the first and second current paths of the second current mirror and controls with its output to the common gates of the current mirror transistors of the first current mirror.
  • a second differential amplifier evaluates the connection-side potential relationships on the load current path and current mirror control path of the first current mirror and controls with its output a voltage control unit on the current mirror control path. Changing potentials on the load current path can thereby be detected as voltage swings on the current mirror control path. As a result of the triggered by the first differential amplifier control of the common gates of the current mirror transistors, these are so regulated that the output current / load current remains stable.
  • This complex solution for providing stable output currents is preferably provided for precision circuits, in which the increased effort is also useful.
  • the invention is based on the object, a load current limiting to be designed so that it provides the consumer as complete as possible operating voltage range available.
  • the object underlying the invention is achieved by the circuit arrangement such that the first input of the differential amplifier is connected to the drain terminal of the current mirror coupling FET and additionally with a current limiting resistor in series to ground. At the second input of the differential amplifier, a reference voltage source is connected.
  • the transistors of the current mirror eg on the arranged the same substrate of a circuit, have a common gate and are dimensioned in their geometry so that when driving both transistors in the same operating point, the ratio load current: mirrored load current as n: 1 behaves.
  • this representative voltage potential is evaluated at an input of the differential amplifier and, together with the voltage applied to the other input reference voltage at the output of the differential amplifier, an amplified differential signal is formed and used to drive the common gate of the current mirror FET.
  • load current control FET 1 and current mirror control FET 4 form a current mirror and are connected to the operating voltage 9. Due to the series connection of the load current control FET 1 to the load 2, a load current I L flows in this current path of the current mirror. The voltage potential across the load 2 is sampled via a connected input of the second differential amplifier 7.
  • the gate of the Current mirror coupling FET 5 drives and is connected by the connection of the other input of the second differential amplifier 7 to the source terminal of the current mirror coupling FET 5 as a voltage follower, also follows the potential at the drain terminal of the current mirror control FET 4th the voltage potential generated by the load current at the load. This ensures that the current mirror ratio is exactly 1: n.
  • the load current I g mirrored by the factor n generates a voltage drop across the current limiting resistor 6. This potential is applied to the input of the differential amplifier 3. There it is compared with the reference voltage of the switched at the other input of the differential amplifier reference voltage source 8.
  • the differential signal amplified at the output of the differential amplifier 3 controls the source-drain path to and the current limitation by driving the common gate terminals of current mirror control FET 4 and load current control FET 1 by increasing the potential uses.
  • the point of application of this current limiting can be done by balancing the current limiting resistor 6 or the reference voltage source 8.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Amplifiers (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Control Of Electrical Variables (AREA)

Description

  • Die Erfindung betrifft eine Schaltungsanordnung zur Strombegrenzung veränderlicher Lastströme in Schaltungen
    • mit einem Stromspiegel, der aus einem Stromspiegel-Steuer-FET und einem Laststrom-Steuer-FET besteht, wobei der Sourceanschluss des Laststrom-Steuer-FET und der Sourceanschluss des Stromspiegel-Steuer-FET mit einer Betriebsspannungsquelle verbunden ist,
    • mit einer Stromeinspeisung für eine Reihenschaltung bestehend aus dem Laststrom-Steuer-FET und einem Verbraucher, wobei die Reihenschaltung zwischen Stromeinspeisung und Masse geschaltet wird,
    • mit einem den Stromspiegel steuernden Differenzverstärker, der mit einem ersten und einem zweiten Eingang sowie einem Ausgang versehen ist und der Ausgang mit dem Gate des Laststrom-Steuer-FET und mit dem Gate des Stromspiegel-Steuer-FET verbunden ist,
    • mit einem dem Stromspiegel zugeordneten Stromspiegel-Steuerpfad, bestehend aus einem Stromspiegel-Koppel-FET, dessen Sourceanschluss mit dem Drainanschluss des Stromspiegel-Steuer-FET und dessen Drainanschluss mit dem ersten Eingang des Differenzverstärkers verbunden ist, und
    • mit einem zweiten Differenzverstärker mit einem ersten und zweiten Eingang und einem Ausgang angeordnet ist, wobei der erste Eingang des zweiten Differenzverstärkers mit dem Sourceanschluss des Stromspiegel-Koppel-FET, der zweite Eingang des zweiten Differenzverstärkers mit dem Verbraucher und dem Drainanschluss des Laststrom-Steuer-FET verbunden ist und der Ausgang an das Gate des Stromspiegel-Koppel-FET angeschlossen ist.
  • Treten in Schaltungen Verbraucher mit hohen Lastströmen auf, variieren diese insbesondere in ihrer Größe sehr stark, ergeben sich wegen des nur endlich kleinen Innenwiderstandes der Betriebsspannungsquelle Schwankungen der Betriebsspannung, die sich auf alle angeschlossenen Schaltungsteile störend auswirken. Daher kommen zur Betriebsspannungsstabilisierung verschiedene technische Lösungen, insbesondere Strombegrenzungsschaltungen für die Begrenzung des Laststromes, zum Einsatz. Diese Strombegrenzungsschaltungen werden so dimensioniert, daß sie im Laststrompfad nur solch einen maximalen Laststrom für den Verbraucher zur Verfügung stellen, bei dem einerseits die Funktion des Verbrauchers nicht beeinträchtigt wird, anderseits die bei dieser Belastung der Betriebsspannungsquelle resultierende Betriebsspannungsänderung sich für alle Schaltungsteile nicht störend auswirkt.
  • Es ist nunmehr bekannt, daß in derartigen Strombegrenzungsschaltungen der Laststrompfad als eine Reihenschaltung von einem Stromquellenwiderstand, einem Laststrom-Steuer-FET und des Verbrauchers ausgeführt wird. Zusätzlich wird ein Differenzverstärker so geschaltet, daß ein Eingang des Differenzverstärkers eine Referenzspannung, der andere Eingang das Spannungspotential, welches sich über dem Stromquellenwiderstand eingestellt hat, auswertet und am Ausgang das verstärkte Differenzsignal über das Gate des Laststrom-Steuer-FET den Laststrom regelt. Der Stromquellenwiderstand ist so dimensioniert, daß bei anliegendem maximalen Lastrom im Laststrompfad der Laststrom-Steuer-FET mit der Laststrombegrenzung einsetzt.
  • Als nachteilig erweisen sich solche Strombegrenzerschaltungen dahingehend, daß zur Stromeinspeisung in den Verbraucher, z.B. durch einen Stromquellenwiderstand, ein Spannungshub zwischen Betriebsspannungsquelle und Verbraucher vorgesehen werden muß, so daß für den Verbraucher nur ein erheblich verringerter Nutzbereich der Betriebsspannung zur Verfügung gestellt werden kann.
  • Beim Stand der Technik ist aus der Patentschrift US 5847 556 eine Lösung zur Bereitstellung stabiler Ausgangsströme zu entnehmen. Dort ist ersichtlich, dass neben einem ersten Stromspiegel, der einen Laststrompfad und einen Stromspiegel-Steuerpfad aufweist ein zweiter Stromspiegel eingesetzt wird.
  • Anstatt der Verwendung einer Referenzspannung wird hierbei ein Referenzstrom einer Referenzstromquelle in den zusätzlichen zweiten Stromspiegels eingespiegelt. Der gespiegelte Referenzstrom fließt über den zweiten Strompfad des zweiten Stromspiegels und prägt den Strom im Stromspiegel-Steuerpfad des ersten Stromspiegels.
  • Ein erster Differenzverstärker wertet die anschlussseitigen Potenzialverhältnisse am ersten und zweiten Strompfad des zweiten Stromspiegels aus und steuert mit seinem Ausgang die gemeinsamen Gates der Stromspiegel-Transistoren des ersten Stromspiegels an.
  • Ein zweiter Differenzverstärker wertet die anschlussseitigen Potenzialverhältnisse am Laststrompfad und Stromspiegel-Steuerpfad des ersten Stromspiegels aus und steuert mit seinem Ausgang eine Spannungs-Steuereinheit auf dem Stromspiegel-Steuerpfad. Sich ändernde Potentiale am Laststrompfad können dadurch am Stromspiegel-Steuerpfad als Spannungshübe erfasst werden. Infolge der dadurch vom ersten Differenzverstärker ausgelösten Ansteuerung der gemeinsamen Gates der Stromspiegel-Transistoren werden diese so ausgeregelt, dass der Ausgangsstrom/Laststrom stabil bleibt.
  • Diese aufwändige Lösung zur Bereitstellung von stabilen Ausgangsströmen wird vorzugsweise für Präzisions-Schaltungen vorgesehen, bei denen der erhöhte Aufwand auch sinnvoll ist.
  • Der Erfindung liegt nunmehr die Aufgabe zugrunde, eine Laststrombegrenzung so auszuführen, daß diese dem Verbraucher den möglichst vollständigen Betriebsspannungsbereich zu Verfügung stellt.
  • Die der Erfindung zugrunde liegenden Aufgabe wird durch die Schaltungsanordnung derartig gelöst, daß der erste Eingang des Differenzverstärkers mit dem Drainanschluß des Stromspiegel-Koppel-FET und zusätzlich mit einem Strombegrenzungswiderstand in Reihe nach Masse geschaltet ist. An dem zweiten Eingang des Differenzverstärkers ist eine Referenzspannungsquelle angeschlossen.
  • Gemäß dem üblichen konstruktiven Aufbau von Stromspiegeln sind die Transistoren des Stromspiegels, Laststrom-Steuer-FET und Stromspiegel-Steuer-FET, z.B. auf dem gleichen Substrat eines Schaltkreises angeordnet, haben einen gemeinsamen Gateanschluß und sind in ihrer Geometrie so dimensioniert, daß bei Ansteuerung beider Transistoren im gleichem Arbeitspunkt sich das Verhältnis Laststrom : gespiegelter Laststrom wie n:1 verhält.
  • Erfindungsgemäß wird das über dem Verbraucher sich einstellende Spannungspotential nicht unmittelbar vom Differenzverstärker ausgewertet, sondern dieses wird mittels zusätzlich ausgeführtem Spannungsfolger-Operationsverstärker abgetastet und ausgangsseitig über das Gate eines Stromspiegel-Koppel-FET so eingekoppelt, daß die Laststromgröße des Laststrompfades im Stromspiegel-Steuerpfad über einen Strombegrenzungswiderstand potentialmäßig repräsentiert wird. Hierbei wird dieses repräsentative Spannungspotential an einem Eingang des Differenzverstärkers ausgewertet und es wird gemeinsam mit der am anderen Eingang anliegenden Referenzspannung am Ausgang des Differenzverstärkers ein verstärktes Differenzsignal gebildet und zur Ansteuerung des gemeinsamen Gates der Stromspiegel-FET verwendet. Diese Ansteuerung der Stromspiegel-FET erfolgt in einem solchen Arbeitspunkt, der bei Erreichen des vorgesehenen maximalen Laststromes die Source-Drainspannung der Stromspiegel-FET noch als Restspannung hinreichend klein realisiert damit diese für die Verbraucherfunktion vernachlässigbar ist. Diese vorteilhaften Schaltungseigenschaften der vorliegenden Lösung werden unter Anwendung des bekannten Einsatzes von Stromspiegeln bei der Bereitstellung von stabilen Lastströmen realisiert. Das wird aber bei vergleichsweise niedrigem Aufwand erreicht, da zur Lösung der erfinderischen Aufgabenstellung ein Einsatz eines zusätzlichen Stromspiegels bei der Realisierung der Schaltung vermieden wird.
  • Die Erfindung soll nachfolgend anhand eines Ausführungsbeispieles näher erläutert werden. Die zugehörige Zeichnung zeigt ein Blockschaltbild der erfindungsgemäßen Schaltungsanordnung. Wie in der Zeichnung ersichtlich, bilden Laststrom-Steuer-FET 1 und Stromspiegel-Steuer-FET 4 einen Stromspiegel und sind an die Betriebsspannung 9 angeschlossen. Durch die Reihenschaltung des Laststrom-Steuer-FET 1 mit dem Verbraucher 2 fließt in diesem Strompfad des Stromspiegels ein Laststrom IL. Das über dem Verbraucher 2 sich einstellende Spannungspotential wird über einen angeschlossenen Eingang des zweiten Differenzverstärkers 7 abgetastet. Da der Differenzverstärker 7 ausgangsseitig das Gate des Stromspiegel-Koppel-FET 5 ansteuert und durch die Verbindung des anderen Eingangs des zweiten Differenzverstärkers 7 mit dem Source-Anschluß des Stromspiegel-Koppel-FET 5 als Spannungsfolger geschaltet ist, folgt auch das Potential am Drain-Anschluß des Stromspiegel-Steuer-FET 4 dem durch den Laststrom am Verbraucher erzeugten Spannungspotential. Dadurch ist gewährleistet, daß das Stromspiegelverhältnis exakt 1:n beträgt. Der um den Faktor n gespiegelte Laststrom Ig erzeugt über dem Strombegrenzungswiderstand 6 einen Spannungsabfall. Dieses Potential liegt am Eingang des Differenzverstärkers 3 an. Dort wird es mit der Referenzspannung der an dem anderen Eingang des Differenzverstärkers geschalteten Referenzspannungsquelle 8 verglichen. Übersteigt dieses Potential die Referenzspannung der Referenzspannungsquelle so steuert das am Ausgang des Differenzverstärkers 3 verstärkte Differenzsignal durch die Ansteuerung der gemeinsamen Gate-Anschlüsse von Stromspiegel-Steuer-FET 4 und Laststrom-Steuer-FET 1 durch Potentialanstieg deren Source-Drain Strecke zu und die Strombegrenzung setzt ein. Der Einsatzpunkt dieser Strombegrenzung kann durch Abgleich des Strombegrenzungswiderstandes 6 oder der Referenzspannungsquelle 8 erfolgen.
  • Bezugszeichenliste
  • 1
    Laststrom-Steuer-FET
    2
    Verbraucher
    3
    Differenzverstärker
    4
    Stromspiegel-Steuer-FET
    5
    Stromspiegel-Koppel-FET
    6
    Strombegrenzungswiderstand
    7
    zweiter Differenzverstärker
    8
    Referenzspannungsquelle
    9
    Betriebsspannungsquelle
    IL
    Laststrom
    Ig
    gespiegelter Laststrom

Claims (1)

  1. Schaltungsanordnung zur Strombegrenzung veränderlicher Lastströme in Schaltungen
    - mit einem Stromspiegel, der aus einem Stromspiegel-Steuer-FET (4) und einem Laststrom-Steuer-FET (1) besteht, wobei der Sourceanschluss des Laststrom-Steuer-FET (1) und der Sourceanschluss des Stromspiegel-Steuer-FET (4) mit einer Betriebsspannungsquelle (9) verbunden ist,
    - mit einer Stromeinspeisung für eine Reihenschaltung bestehend aus dem Laststrom-Steuer-FET (1) und einem Verbraucher (2), wobei die Reihenschaltung zwischen Stromeinspeisung und Masse geschaltet wird,
    - mit einem den Stromspiegel steuernden Differenzverstärker (3), der mit einem ersten und einem zweiten Eingang sowie einem Ausgang versehen ist und der Ausgang mit dem Gate des Laststrom-Steuer-FET (1) und mit dem Gate des Stromspiegel-Steuer-FET (4) verbunden ist,
    - mit einem dem Stromspiegel zugeordneten Stromspiegel-Steuerpfad, bestehend aus einem Stromspiegel-Koppel-FET (5), dessen Sourceanschluss mit dem Drainanschluss des Stromspiegel-Steuer-FET (4) und dessen Drainanschluss mit dem ersten Eingang des Differenzverstärkers (3) verbunden ist, und
    - mit einem zweiten Differenzverstärker(7) mit einem ersten und zweiten Eingang und einem Ausgang angeordnet ist, wobei der erste Eingang des zweiten Differenzverstärkers (7) mit dem Sourceanschluss des Stromspiegel-Koppel-FET (5), der zweite Eingang des zweiten Differenzverstärkers (7) mit dem Verbraucher (2) und dem Drainanschluss des Laststrom-Steuer-FET (1) verbunden ist und der Ausgang an das Gate des Stromspiegel-Koppel-FET (5) angeschlossen ist,
    dadurch gekennzeichnet, daß der erste Eingang des Differenzverstärkers (3) mit dem Drainanschluss des Stromspiegel-Koppel-FET (5) und zusätzlich mit einem Strombegrenzungswiderstand (6) in Reihe nach Masse geschaltet ist, und an dem zweiten Eingang des Differenzverstärkers (3) eine Referenzspannungsquelle (8) angeschlossen ist.
EP01109666A 2000-05-31 2001-04-19 Strombegrenzungsschaltung Expired - Lifetime EP1160642B1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10026793A DE10026793A1 (de) 2000-05-31 2000-05-31 Strombegrenzungsschaltung
DE10026793 2000-05-31

Publications (2)

Publication Number Publication Date
EP1160642A1 EP1160642A1 (de) 2001-12-05
EP1160642B1 true EP1160642B1 (de) 2011-05-25

Family

ID=7644102

Family Applications (1)

Application Number Title Priority Date Filing Date
EP01109666A Expired - Lifetime EP1160642B1 (de) 2000-05-31 2001-04-19 Strombegrenzungsschaltung

Country Status (3)

Country Link
EP (1) EP1160642B1 (de)
AT (1) ATE511133T1 (de)
DE (1) DE10026793A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102020209371A1 (de) 2020-07-24 2022-01-27 Robert Bosch Gesellschaft mit beschränkter Haftung Stromregelung mit mindestens einem Feldeffekttransistor

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7679876B2 (en) * 2006-05-22 2010-03-16 Mediatek Singapore Pte Ltd. Current limiter system, circuit and method for limiting current
US8786359B2 (en) * 2007-12-12 2014-07-22 Sandisk Technologies Inc. Current mirror device and method

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0356570A1 (de) * 1988-09-02 1990-03-07 Siemens Aktiengesellschaft Stromspiegel
US5519310A (en) * 1993-09-23 1996-05-21 At&T Global Information Solutions Company Voltage-to-current converter without series sensing resistor
US5847556A (en) * 1997-12-18 1998-12-08 Lucent Technologies Inc. Precision current source
US6064267A (en) * 1998-10-05 2000-05-16 Globespan, Inc. Current mirror utilizing amplifier to match operating voltages of input and output transconductance devices
EP0994402B1 (de) * 1998-10-15 2003-04-23 Lucent Technologies Inc. Stromspiegelschaltung

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102020209371A1 (de) 2020-07-24 2022-01-27 Robert Bosch Gesellschaft mit beschränkter Haftung Stromregelung mit mindestens einem Feldeffekttransistor

Also Published As

Publication number Publication date
DE10026793A1 (de) 2002-01-03
EP1160642A1 (de) 2001-12-05
ATE511133T1 (de) 2011-06-15

Similar Documents

Publication Publication Date Title
DE102005054216B4 (de) Ausgangsstufe, Verstärkerregelschleife und Verwendung der Ausgangsstufe
DE10152888A1 (de) Integrierter Analogmultiplexer
DE69206335T2 (de) Unter niedriger Spannung betriebener Stromspiegel.
DE10196233T5 (de) Nachlauf- und Abschwächungs-Schaltung und Verfahren für DACs mit geschalteten Stromquellen
EP0794619A2 (de) Schaltungsanordnung zum Ansteuern eines Feldeffekttransistors mit sourceseitiger Last
DE69508826T2 (de) Konstantstromquelle mit Feldeffekttransistor
EP1160642B1 (de) Strombegrenzungsschaltung
EP0262480B1 (de) Stromspiegel-Schaltungsanordnung
EP0763916A2 (de) Empfängerschaltung mit konstantem Eingangswiderstand
EP0685782B1 (de) Spannungsregler
EP0762635A2 (de) Stromtreiberschaltung mit Querstromregelung
DE4138661C1 (de)
DE69001185T2 (de) Regelbarer Widerstand in MOS-Technik.
DE102004022991B3 (de) Abtast-Differenzverstärker und Abtast-Verstärker
EP0869614B1 (de) Eingangsverstärker für Eingangssignale mit steilen Flanken
DE102004060212A1 (de) Pegelumsetzer
EP0277377A1 (de) Schaltungsanordnung zur Bildung eines begrenzten Stromes
EP0869615B1 (de) Eingangsverstärker mit einseitiger Versorgungsstromabschaltung für Eingangssignale mit steilen Flanken
EP1844382B1 (de) Siebschaltung
EP0779702B1 (de) Elektrische Schaltungsanordnung zur Umformung einer Eingangsspannung
DE4431466C1 (de) Spannungsregler
DE10060842A1 (de) Stromspiegelschaltung
DE2933847C2 (de) Schaltungsanordnung zum Empfang von Gleichstromzeichen in Fernschreib- und Datenübertragungsanlagen
DE4326282C2 (de) Stromquellenschaltung
EP0692877B1 (de) Treiberschaltung

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LI LU MC NL PT SE TR

AX Request for extension of the european patent

Free format text: AL;LT;LV;MK;RO;SI

17P Request for examination filed

Effective date: 20020504

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: ZENTRUM MIKROELEKTRONIK DRESDEN AG

AKX Designation fees paid

Free format text: AT BE CH CY DE DK ES FI FR GB GR IE IT LI LU MC NL PT SE TR

17Q First examination report despatched

Effective date: 20040423

GRAP Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOSNIGR1

GRAS Grant fee paid

Free format text: ORIGINAL CODE: EPIDOSNIGR3

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LI LU MC NL PT SE TR

REG Reference to a national code

Ref country code: GB

Ref legal event code: FG4D

Free format text: NOT ENGLISH

REG Reference to a national code

Ref country code: CH

Ref legal event code: EP

REG Reference to a national code

Ref country code: IE

Ref legal event code: FG4D

Free format text: LANGUAGE OF EP DOCUMENT: GERMAN

REG Reference to a national code

Ref country code: DE

Ref legal event code: R096

Ref document number: 50115890

Country of ref document: DE

Effective date: 20110707

REG Reference to a national code

Ref country code: NL

Ref legal event code: VDEP

Effective date: 20110525

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

Ref country code: PT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110926

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

Ref country code: ES

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110905

Ref country code: CY

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

Ref country code: GR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110826

REG Reference to a national code

Ref country code: IE

Ref legal event code: FD4D

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed

Effective date: 20120228

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

REG Reference to a national code

Ref country code: DE

Ref legal event code: R097

Ref document number: 50115890

Country of ref document: DE

Effective date: 20120228

BERE Be: lapsed

Owner name: ZENTRUM MIKROELEKTRONIK DRESDEN A.G.

Effective date: 20120430

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MC

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120430

REG Reference to a national code

Ref country code: CH

Ref legal event code: PL

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20120419

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST

Effective date: 20121228

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: CH

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120430

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120419

Ref country code: BE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120430

Ref country code: LI

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120430

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120430

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: TR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20110525

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LU

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20120419

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20170427

Year of fee payment: 17

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: AT

Payment date: 20170403

Year of fee payment: 17

REG Reference to a national code

Ref country code: DE

Ref legal event code: R119

Ref document number: 50115890

Country of ref document: DE

REG Reference to a national code

Ref country code: AT

Ref legal event code: MM01

Ref document number: 511133

Country of ref document: AT

Kind code of ref document: T

Effective date: 20180419

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20180419

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20181101