DK163542B - Anlaeg til overvaagning af et databehandlingssystem - Google Patents
Anlaeg til overvaagning af et databehandlingssystem Download PDFInfo
- Publication number
- DK163542B DK163542B DK565085A DK565085A DK163542B DK 163542 B DK163542 B DK 163542B DK 565085 A DK565085 A DK 565085A DK 565085 A DK565085 A DK 565085A DK 163542 B DK163542 B DK 163542B
- Authority
- DK
- Denmark
- Prior art keywords
- address
- indication
- category
- data processing
- addresses
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0751—Error or fault detection not based on redundancy
- G06F11/0763—Error or fault detection not based on redundancy by bit configuration check, e.g. of formats or tags
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
Description
1 DK 163542 B
O
Opfindelsen angår et anlæg til overvågning af et databehandlings system, som f.eks. styrer telekommunikationsudstyr, og som indbefatter en adressebus, som en ad gangen kan overføre 2n adresser, idet bussen er forbundet med k dataelementer, 5 som f.eks. datalagerlokationer og input/outputterminaler, som kan tilgængeliggøres ved hver sin udpegede og over bussen overførte binære adresse, som er indbefattet i en første kategori af k til aktuel databehandling anvendte adresser, idet der skal være tilvejebragt en adresseredundans, som ind-10 befatter 2n-k til aktuel databehandling ikke anvendte adresser af en anden kategori.
Synkronduplicering med sammenligning, multipelredundans med majoritetsudpegning, paritetskontrol samt tidsovervågning i form af en "watch dog" og mikroprogrammeret pegepindsstyring 15 (pointer control) er kendt til overvågning af et databehandlingssystem. I mange tilfælde er dupliceringen, selv om den kun anvendes i en vis udstrækning, meget kostbar. Til paritetskontrol skal frembringes en ganske betydelig forøgelse af komponentantallet. Pegepindsstyring eller paritetsgenerering • 20 medfører forlængede tilgangstider i tilknytning til databehandlingen. Ved tidsovervågning frembringes for sen fejldetektering.
Den kendte teknik er f.eks. behandlet i "12th Annual International Symposium on Fault-Tolerant Computing", 25 Session 6B On-Line Monitoring, side237-256 (ISSN-nummer 0731-3071).
Eftersom de via adressebussen overførte adresser tilvejebringes på kendt vis gennem datatransport og databeregning frembringes gennem en ifølge opfindelsen foreslået adres-30 seovervågning en indirekte overvågning af databehandlingen f.eks. i et programdatalagerstyret telekommunikationsanlæg. Anlægget er ifølge opfindelsen ejendommeligt ved den i krav l's kendetegnende del angivne udformning.
Som det fremgår af patentkravene, er det foreslåede anlæg 35 karakteristisk ved, at der kun skal tilvejebringes et ubetydeligt antal yderligere komponenter, nærmere bestemt højst 2n enkle indikationsregistre, hvis udgange er forbundet med en fejlsignalgenerator. En forudsæt- o
2 DK 163542 B
ning for det foreslåede overvågningsprincip er imidlertid, at adressebussen har den indledningsvis nævnte overkapacitet i forhold til antallet af dermed forbundne dataelementer, dvs. at 2*1 >k.
Denne forudsætning er ofte tilstede, især i kendte mikropro-5 cessorer med n=16 og anvendelse af datamatelementer, idet kun en mindre del af de mulige adresser kommer til anvendelse, hvorved tilvejebringes de tidligere nævnte to adressekategorier.
Ifølge opfindelsen lagrer indikationsregistrene information om de dertil knyttede adressers kategoritilhørsforhold.
-io Da en korrekt databehandling som resultat kun tilvejebringer adresser i den første kategori, frembringes et fejlsignal ud fra hver fra registrene modtagen indikation af, at en på bussen overført adresse hører til i den anden kategori. Jo større databehandlingssystemets adresseredundans er, jo større sand-15 synlighed er der for, at det simple ved opfindelsen tilvejebragte overvågningsanlæg opdager databehandlingsfejl.
Opfindelsen forklares i det følgende nærmere under henvisning til tegningen, hvor den eneste figur viser en adressebus 3 og et datamatelement 2 i et databehandlingssystem 20 1/ samt en overvågningsindretning, som indbefatter en fejlsig nalgenerator 5 og et med adressebussen forbundet indikationsregister 4.
I et kendt databehandlingssystem 1 er på tegningen vist datamatelementerne 2/1, 2/2 ... 2/k, hvis dataindgange 25 er forbundne med en adressebus 3. Over n parallelledninger kan adressebussen overføre 2n binære adressenumre, med et adressenummer ad gangen, hvilke adressenumre eksempelvis kan modtages fra en ikke vist adresseberegningsenhed. Datamatelementernes dataindgange er forbundne med hver sin udgang på 30 en i bussen indgående, men på tegningen ikke vist, kendt adressedekoder. Tilgang til et element tilvejebringes ved at et til dette element tilknyttet adressenummer af første kategori overføres på bussen. På tegningen er vist de enkelte datamatelementer 2/1, 2/2 ... 2/i-l, som eksempelvis kan være input/-35 output-terminaler, med hver sit separate adressenummer A16, A32, A48 samt elementserierne 2/i, 2/i+l ..., 2/k-a .. 2/k, o
3 DK 163542 B
som eksempelvis kan være lagerlokationer til lagring af ordre-sekvenser, med successivt stigende adressenumre A64, A65 A2n-a .. A2n. På tegningen er endvidere vist adressebusudgange, hvis dertil knyttede adressenumre af anden kategori (eksem-5 pelvis Al .. A15, A49 .. A63, er indbefattet i databehandlingssystemets adressenummerredundans.
Adressebussen er forbundet med et antal indikationsregistre 4 til lagring af adressekategoriindikation. Ifølge tegningen aktiveres samtlige 2n adressenumre, som kan være 10 tilvejebragt på bussen, hver sit register til læsning, idet den modsvarende lagrede information overføres til en fejlsignalgenerator 5. Samtlige k registre med dertil knyttede adressenumre af første kategori, f.eks. A64, har lagret et binært "0", og samtlige 2n-k registre med dertil knyttede adressenum-15 re af anden kategori, f.eks. Al .. A15, oplagrer et binært "1". Generatoren 5 frembringer et fejlsignal i tilknytning til et aktuelt forekommende adressenummer af anden kategori, hvorved ikke tilvejebringes tilgang til et datamatelement.
Overvågningsanlægget skal indbefatte så mange indika-20 tionsregistre, at en sikker indikation af et aktuelt adresse-kategoritilhørsforhold kan tilvejebringes. En sikker indikation tilvejebringes ved en udførelsesform af det ved opfindelsen tilvejebragte anlæg, som kun indbefatter 2n-k registre, hvilke registre aktiveres til læsning ved modtagelse af hvert sit 25 adressenummer i anden kategori, idet fra registrene udsendte binære "1" indikerer databehandlingsfejl. En yderligere udførelsesform af det ved opfindelsen tilvejebragte anlæg indbefatter kun k registre, som aktiveres til læsning af et oplagret binært "1" ved modtagelsen af hver sit adressenummer af 30 første kategori, idet registrenes udgange er forbundne med en inverterende og i hvilestilling aktiveret indgang på en OG-port. Til aktivering af OG-portens anden indgang virker et kendt såkaldt "strobe"-signal, som anviser hver på bussen overført adresse. Tilvejebringes der ikke tilgang til et re-35 gister, sender OG-porten "strobe"-signalet til fejlsignalgeneratorens aktiveringsindgang.
Claims (4)
1. Anlæg til overvågning af ét databehandlingssystem (1), som eksempelvis styrer telekommunikationsanlæg, og som indbefatter en adressebus (3), som med en af gangen kan overføre 5 2n adresser, hvilken adressebus er forbundet med k datamatelementer (2), som f.eks. datalagerlokationer og input/output-ter-minaler, hvortil tilvejebringes tilgang ved til hver en loka-tion tilknyttede og over bussen overførte binære adresser (f.eks. A16, A64), som er indbefattet i en første kategori to af k til øjeblikkelig databehandling tilvejebragte adresse, idet der skal være tilvejebragt en adresseredundans på 2n-k til øjeblikkelig databehandling ikke anvendte adresser af en anden kategori (f.eks. Al .. A15), kendetegnet ved et antal med bussen forbundne indikationsregistre (4), som 15 aktiveres til læsning ved modtagelse af hver sin af nævnte 2n adresser, og som lagrer hver sin indikation af'den af de to adressekategorier, som indbefatter registerets adresse, og en med indikationsregisteret forbunden generator (5) for tilvejebringelse af et fejlsignal ved modtagelse af indikation af, 20 at den øjeblikkelige på bussen overførte adresse er indbefattet i den anden kategori.
2. Anlæg ifølge krav 1, kendetegnet ved 2n indikationsregistre, til hver af hvilke er udpeget en af de 2n adresser.
3. Anlæg ifølge krav 1, kendetegnet ved 2n-k indikationsregistre, til hver af hvilke er udpeget en adresse af anden kategori.
4. Anlæg ifølge krav 1, kendetegnet ved k indikationsregistre, til hver af hvilke er udpeget en adres-30 se af første kategori. 35
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE8401941 | 1984-04-06 | ||
SE8401941A SE441872B (sv) | 1984-04-06 | 1984-04-06 | Anordning for overvakning av ett databehandlingssystem |
SE8500132 | 1985-03-26 | ||
PCT/SE1985/000132 WO1985004736A1 (en) | 1984-04-06 | 1985-03-26 | Arrangement for supervising a data processing system |
Publications (4)
Publication Number | Publication Date |
---|---|
DK565085A DK565085A (da) | 1985-12-05 |
DK565085D0 DK565085D0 (da) | 1985-12-05 |
DK163542B true DK163542B (da) | 1992-03-09 |
DK163542C DK163542C (da) | 1992-07-27 |
Family
ID=20355498
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DK565085A DK163542C (da) | 1984-04-06 | 1985-12-05 | Anlaeg til overvaagning af et databehandlingssystem |
Country Status (23)
Country | Link |
---|---|
US (1) | US4815025A (da) |
EP (1) | EP0179087B1 (da) |
JP (1) | JPS61501801A (da) |
KR (1) | KR900001997B1 (da) |
AR (1) | AR242674A1 (da) |
AT (1) | ATE50464T1 (da) |
AU (1) | AU576853B2 (da) |
BR (1) | BR8506436A (da) |
CA (1) | CA1223662A (da) |
DE (1) | DE3576092D1 (da) |
DK (1) | DK163542C (da) |
DZ (1) | DZ766A1 (da) |
ES (1) | ES8609773A1 (da) |
FI (1) | FI86483C (da) |
GR (1) | GR850732B (da) |
IE (1) | IE56532B1 (da) |
IT (1) | IT1184399B (da) |
MX (1) | MX156739A (da) |
NO (1) | NO168675C (da) |
NZ (1) | NZ211416A (da) |
PT (1) | PT80241B (da) |
SE (1) | SE441872B (da) |
WO (1) | WO1985004736A1 (da) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5193180A (en) * | 1991-06-21 | 1993-03-09 | Pure Software Inc. | System for modifying relocatable object code files to monitor accesses to dynamically allocated memory |
JP4522799B2 (ja) * | 2004-09-08 | 2010-08-11 | ルネサスエレクトロニクス株式会社 | 半導体回路装置及び暴走検出方法 |
US10127295B2 (en) * | 2009-06-05 | 2018-11-13 | Microsoft Technolofy Licensing, Llc | Geographic co-location service for cloud computing |
US8577892B2 (en) * | 2009-06-05 | 2013-11-05 | Microsoft Corporation | Utilizing affinity groups to allocate data items and computing resources |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3611315A (en) * | 1968-10-09 | 1971-10-05 | Hitachi Ltd | Memory control system for controlling a buffer memory |
US3633175A (en) * | 1969-05-15 | 1972-01-04 | Honeywell Inc | Defect-tolerant digital memory system |
US3916405A (en) * | 1973-03-07 | 1975-10-28 | Motohiro Gotanda | System for supervision of rooms or buildings |
FR130806A (da) * | 1973-11-21 | |||
US3921168A (en) * | 1974-01-18 | 1975-11-18 | Damon Corp | Remote sensing and control system |
GB1505535A (en) * | 1974-10-30 | 1978-03-30 | Motorola Inc | Microprocessor system |
JPS5266302A (en) * | 1975-11-29 | 1977-06-01 | Nippon Telegr & Teleph Corp <Ntt> | Closed area communication system |
US4045779A (en) * | 1976-03-15 | 1977-08-30 | Xerox Corporation | Self-correcting memory circuit |
JPS52124826A (en) * | 1976-04-12 | 1977-10-20 | Fujitsu Ltd | Memory unit |
US4087885A (en) * | 1977-07-05 | 1978-05-09 | Rockwell International Corporation | Adjustable hinge |
JPS5496935A (en) * | 1978-01-17 | 1979-07-31 | Nec Corp | Memory module |
FR2453449B1 (fr) * | 1979-04-06 | 1987-01-09 | Bull Sa | Procede et systeme d'exploitation d'une memoire adressable permettant l'identification de certaines adresses particulieres |
US4639889A (en) * | 1980-02-19 | 1987-01-27 | Omron Tateisi Electronics Company | System for controlling communication between a main control assembly and programmable terminal units |
US4393461A (en) * | 1980-10-06 | 1983-07-12 | Honeywell Information Systems Inc. | Communications subsystem having a self-latching data monitor and storage device |
JPS6014385B2 (ja) * | 1981-09-18 | 1985-04-12 | 株式会社日立製作所 | 取引処理方式 |
JPS5898900A (ja) * | 1981-12-09 | 1983-06-11 | Fujitsu Ltd | マイクロプロセツサ制御システム |
JPS6123265A (ja) * | 1984-07-11 | 1986-01-31 | Hitachi Ltd | 端末登録の削除方式 |
JPS6139669A (ja) * | 1984-07-30 | 1986-02-25 | Hitachi Ltd | 交換手誤操作チエツク方式 |
JPS61123964A (ja) * | 1984-11-20 | 1986-06-11 | Fujitsu Ltd | チヤネル制御方式 |
JPS61133457A (ja) * | 1984-12-04 | 1986-06-20 | Fujitsu Ltd | チャネル制御装置 |
JPS61185295A (ja) * | 1985-02-14 | 1986-08-18 | ジューキ株式会社 | ミシンの縫目不形成処理装置 |
-
1984
- 1984-04-06 SE SE8401941A patent/SE441872B/sv not_active IP Right Cessation
-
1985
- 1985-03-13 NZ NZ211416A patent/NZ211416A/xx unknown
- 1985-03-21 GR GR850732A patent/GR850732B/el unknown
- 1985-03-25 MX MX204724A patent/MX156739A/es unknown
- 1985-03-26 AU AU42109/85A patent/AU576853B2/en not_active Ceased
- 1985-03-26 DE DE8585901644T patent/DE3576092D1/de not_active Expired - Lifetime
- 1985-03-26 WO PCT/SE1985/000132 patent/WO1985004736A1/en active IP Right Grant
- 1985-03-26 US US06/803,063 patent/US4815025A/en not_active Expired - Lifetime
- 1985-03-26 BR BR8506436A patent/BR8506436A/pt not_active IP Right Cessation
- 1985-03-26 EP EP85901644A patent/EP0179087B1/en not_active Expired - Lifetime
- 1985-03-26 AT AT85901644T patent/ATE50464T1/de not_active IP Right Cessation
- 1985-03-26 KR KR1019850700363A patent/KR900001997B1/ko not_active IP Right Cessation
- 1985-03-26 JP JP60501592A patent/JPS61501801A/ja active Pending
- 1985-04-01 IE IE824/85A patent/IE56532B1/en not_active IP Right Cessation
- 1985-04-03 CA CA000478246A patent/CA1223662A/en not_active Expired
- 1985-04-03 AR AR85299985A patent/AR242674A1/es active
- 1985-04-03 DZ DZ850073A patent/DZ766A1/fr active
- 1985-04-03 ES ES541934A patent/ES8609773A1/es not_active Expired
- 1985-04-04 PT PT80241A patent/PT80241B/pt not_active IP Right Cessation
- 1985-04-05 IT IT20263/85A patent/IT1184399B/it active
- 1985-11-13 NO NO85854534A patent/NO168675C/no unknown
- 1985-11-19 FI FI854557A patent/FI86483C/sv not_active IP Right Cessation
- 1985-12-05 DK DK565085A patent/DK163542C/da not_active IP Right Cessation
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4093985A (en) | Memory sparing arrangement | |
US4366535A (en) | Modular signal-processing system | |
US4209846A (en) | Memory error logger which sorts transient errors from solid errors | |
US4814982A (en) | Reconfigurable, multiprocessor system with protected, multiple, memories | |
US4483003A (en) | Fast parity checking in cache tag memory | |
US4995040A (en) | Apparatus for management, comparison, and correction of redundant digital data | |
US3931505A (en) | Program controlled data processor | |
ATE72066T1 (de) | Selbstpruefende rechnerschaltungsanordnung. | |
JPH0895856A (ja) | キャッシュ・メモリ付きコンピュータ装置 | |
US3906200A (en) | Error logging in semiconductor storage units | |
US5276862A (en) | Safestore frame implementation in a central processor | |
US3411137A (en) | Data processing equipment | |
DK163542B (da) | Anlaeg til overvaagning af et databehandlingssystem | |
US3420991A (en) | Error detection system | |
US3492645A (en) | Monitoring circuit for line unit scanned on a time shared basis | |
JP2570466B2 (ja) | 情報処理装置 | |
US3801802A (en) | Information storage having monitored functions | |
US3751646A (en) | Error detection and correction for data processing systems | |
US4531215A (en) | Validity checking arrangement for extended memory mapping of external devices | |
US3289160A (en) | Means for comparing digital values | |
CA1121060A (en) | Parity for computer system having an array of external registers | |
JP2690910B2 (ja) | 制御記憶装置 | |
SU1030801A1 (ru) | Микропрограммное устройство управлени | |
Laprie et al. | Hardware-and software-fault tolerance | |
JPS6073759A (ja) | アドレス変換バッファ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PBP | Patent lapsed |