DE69734954D1 - Verfahren und Vorrichtung zur Einphasung von digitalen Zeitsignalen wie z.B. einem Taktsignal und einem Datenstrom - Google Patents

Verfahren und Vorrichtung zur Einphasung von digitalen Zeitsignalen wie z.B. einem Taktsignal und einem Datenstrom

Info

Publication number
DE69734954D1
DE69734954D1 DE69734954T DE69734954T DE69734954D1 DE 69734954 D1 DE69734954 D1 DE 69734954D1 DE 69734954 T DE69734954 T DE 69734954T DE 69734954 T DE69734954 T DE 69734954T DE 69734954 D1 DE69734954 D1 DE 69734954D1
Authority
DE
Germany
Prior art keywords
clock signal
data stream
time signals
digital time
phasing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69734954T
Other languages
English (en)
Other versions
DE69734954T2 (de
Inventor
Bruno Bostica
Marco Burzio
Paolo Pellegrino
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telecom Italia SpA
Original Assignee
Telecom Italia SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telecom Italia SpA filed Critical Telecom Italia SpA
Publication of DE69734954D1 publication Critical patent/DE69734954D1/de
Application granted granted Critical
Publication of DE69734954T2 publication Critical patent/DE69734954T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
    • H04L7/0338Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Pulse Circuits (AREA)
  • Information Transfer Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Communication Control (AREA)
DE69734954T 1996-07-31 1997-07-30 Verfahren und Vorrichtung zur Einphasung von digitalen Zeitsignalen wie z.B. einem Taktsignal und einem Datenstrom Expired - Lifetime DE69734954T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
ITTO960665 1996-07-31
IT96TO000665A IT1284718B1 (it) 1996-07-31 1996-07-31 Dispositivo e procedimento per allineare temporalmente segnali numerici, ad esempio un segnale di orologio ed un flusso di dati.

Publications (2)

Publication Number Publication Date
DE69734954D1 true DE69734954D1 (de) 2006-02-02
DE69734954T2 DE69734954T2 (de) 2006-08-24

Family

ID=11414832

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69734954T Expired - Lifetime DE69734954T2 (de) 1996-07-31 1997-07-30 Verfahren und Vorrichtung zur Einphasung von digitalen Zeitsignalen wie z.B. einem Taktsignal und einem Datenstrom

Country Status (6)

Country Link
US (1) US6067334A (de)
EP (1) EP0822683B1 (de)
JP (1) JP3217017B2 (de)
CA (1) CA2212292C (de)
DE (1) DE69734954T2 (de)
IT (1) IT1284718B1 (de)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10328163A (ja) 1997-05-28 1998-12-15 Siemens Ag 核スピン断層撮影装置のためのパルスシーケンスの制御方法及び装置
US6704763B1 (en) 1998-06-09 2004-03-09 Advanced Micro Devices, Inc. Hardware enforcement mechanism for an isochronous task scheduler
US6502123B1 (en) 1998-06-09 2002-12-31 Advanced Micro Devices, Inc. Isochronous system using certified drivers to ensure system stability
US6421702B1 (en) * 1998-06-09 2002-07-16 Advanced Micro Devices, Inc. Interrupt driven isochronous task scheduler system
US6400706B1 (en) * 1999-04-02 2002-06-04 Qualcomm Incorporated System and method for re-synchronizing a phase-independent first-in first-out memory
EP1076435A1 (de) 1999-08-12 2001-02-14 STMicroelectronics S.r.l. Ein Detektor zur Erfassung von Synchronisierung in einem Datenfluss
US6333653B1 (en) * 1999-11-04 2001-12-25 International Business Machines Corporation System and method for phase alignment of a plurality of clock pulses when starting, stopping and pulsing clocks
EP1172962A3 (de) * 2000-07-13 2003-09-03 Tektronix, Inc. Bitratenvariable Taktrückgewinnungsschaltung
US8385476B2 (en) 2001-04-25 2013-02-26 Texas Instruments Incorporated Digital phase locked loop
EP1331750A1 (de) * 2002-01-28 2003-07-30 Lucent Technologies Inc. Verfharen und Schaltungsanordnung zur Taktrückgewinnung
WO2004105303A1 (en) 2003-04-29 2004-12-02 Telefonaktiebolaget Lm Ericsson (Publ) Multiphase clock recovery
TWI243980B (en) * 2003-10-09 2005-11-21 Via Tech Inc Switch circuit for switching clock signals
US7707312B2 (en) * 2003-12-31 2010-04-27 Alcatel Lucent Printer discovery protocol system and method
US7554372B1 (en) * 2005-08-14 2009-06-30 National Semiconductor Corporation Digital dead-time controller for pulse width modulators
CN100405252C (zh) * 2005-11-11 2008-07-23 鸿富锦精密工业(深圳)有限公司 时钟信号转换电路
US7816960B2 (en) * 2007-08-09 2010-10-19 Qualcomm Incorporated Circuit device and method of measuring clock jitter
US9281934B2 (en) * 2014-05-02 2016-03-08 Qualcomm Incorporated Clock and data recovery with high jitter tolerance and fast phase locking
US10158364B1 (en) * 2017-08-31 2018-12-18 Taiwan Semiconductor Manufacturing Co., Ltd. Realignment strength controller for solving loop conflict of realignment phase lock loop
AU2018347201B2 (en) 2018-12-21 2020-08-27 Advanced New Technologies Co., Ltd. Blockchain data protection based on generic account model and homomorphic encryption
MX2019008738A (es) 2018-12-21 2019-09-09 Alibaba Group Holding Ltd Proteccion de datos de cadenas de bloques basada en modelo de cuenta generica y cifrado homomorfico.
KR102185224B1 (ko) * 2019-01-31 2020-12-02 부경대학교 산학협력단 작업자와 작업환경의 모니터링이 가능한 헬멧 및 이를 이용한 작업현장 모니터링 시스템
KR102410399B1 (ko) * 2020-03-19 2022-06-20 한국광기술원 광 자극을 이용하여 뇌파 안정을 지원하기 위한 장치 및 이를 포함하는 시스템

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4672639A (en) * 1984-05-24 1987-06-09 Kabushiki Kaisha Toshiba Sampling clock pulse generator
US4700347A (en) * 1985-02-13 1987-10-13 Bolt Beranek And Newman Inc. Digital phase adjustment
FR2604043B1 (fr) * 1986-09-17 1993-04-09 Cit Alcatel Dispositif de recalage d'un ou plusieurs trains de donnees binaires de debits identiques ou sous-multiples sur un signal de reference d'horloge synchrone
US5022057A (en) * 1988-03-11 1991-06-04 Hitachi, Ltd. Bit synchronization circuit
US5034967A (en) * 1988-11-14 1991-07-23 Datapoint Corporation Metastable-free digital synchronizer with low phase error
ATE110505T1 (de) * 1989-02-23 1994-09-15 Siemens Ag Verfahren und anordnung zum anpassen eines taktes an ein plesiochrones datensignal und zu dessen abtakten mit dem angepassten takt.
US5022056A (en) * 1989-10-23 1991-06-04 National Semiconductor Corporation Method and structure for digital phase synchronization
JPH0778774B2 (ja) * 1991-02-22 1995-08-23 インターナショナル・ビジネス・マシーンズ・コーポレイション 短待ち時間データ回復装置及びメッセージデータの同期化方法
EP0648033B1 (de) * 1993-10-12 2002-09-25 Alcatel Synchronisierungsschaltung
US5689530A (en) * 1994-06-22 1997-11-18 Alcatel Network Systems, Inc. Data recovery circuit with large retime margin

Also Published As

Publication number Publication date
EP0822683B1 (de) 2005-12-28
EP0822683A3 (de) 2000-11-08
IT1284718B1 (it) 1998-05-21
US6067334A (en) 2000-05-23
ITTO960665A1 (it) 1998-01-31
JP3217017B2 (ja) 2001-10-09
DE69734954T2 (de) 2006-08-24
EP0822683A2 (de) 1998-02-04
JPH1091578A (ja) 1998-04-10
CA2212292A1 (en) 1998-01-31
CA2212292C (en) 2001-10-16

Similar Documents

Publication Publication Date Title
DE69734954D1 (de) Verfahren und Vorrichtung zur Einphasung von digitalen Zeitsignalen wie z.B. einem Taktsignal und einem Datenstrom
DE69021982D1 (de) Vorrichtung und Verfahren zur Verwandlung digitaler Videosignale.
DE69533992D1 (de) Verfahren und Vorrichtung zur Übertragung von digitalen Signalen
DE69806151D1 (de) Verfahren und vorrichtung zur synchronisierung von auf einem digitalen datenverarbeitungssystem laufenden prozessen
DE69608231D1 (de) Verfahren und vorrichtung zur dekodierung von digitalen videobitdaten und empfängervorrichtung dafür
DE69623170D1 (de) Verfahren und Vorrichtung zum Empfang und/oder Wiedergabe von digitalen Signalen
DE69726661D1 (de) Verfahren und vorrichtung zur kodierung eines digitalen informationssignales
DE69735415D1 (de) Verfahren und System zur Übertragung von Audiodaten mit Zeitstempel
DE69612658D1 (de) Verfahren und vorrichtung zur änderung digitaler datenerzeugnisse
DE19781681T1 (de) Verfahren und Gerät zur Aufbereitung von digital modulierten Signalen durch Kanalzeicheneinstellung
DE59008047D1 (de) Verfahren zur Datenreduktion bei digitalen Tonsignalen und zur genäherten Rückgewinnung der digitalen Tonsignale.
ATE353497T1 (de) Verfahren, vorrichtung und system zur bestimmung der position von einem frequenzsynchronisationssignal
DE69616962T2 (de) Verfahren und Vorrichtung zur Kompression von digitalen Daten
DE3484010D1 (de) Verfahren und vorrichtung zur uebertragung digitaler signale.
DE69938392D1 (de) Verfahren zur Ankunftszeitmessung eines Funksignals, und Vorrichtung dafür.
DE69315333D1 (de) Verfahren zur detektierung und unterdrückung von fehlern in digitalen videosignalen, die einen spezifischen kontrast überschreiten
DE69636099D1 (de) Vorrichtung und Verfahren zur Umwandlung von Datentransferraten für digitale Audio- und Videodaten
DE69615528D1 (de) Verfahren und vorrichtung zur dekodierung von digitalen videosignalen
DE68912859D1 (de) Verfahren und Vorrichtung zur Ausführung einer nichtlinearen Operation an einem digitalen Signal.
DE69619356D1 (de) Verfahren und Vorrichtung zur Kodierung/Dekodierung von digitalen Informationen
DE69932271D1 (de) Verfahren und Einrichtung zur Kalibrierung von digitalen Frequenzumsetzern in einem Signalverarbeitungssystem
DE69621872T2 (de) Verfahren und Vorrichtung zur Aufzeichnung von digitalen Signalen und geeigneter Aufzeichnungsträger
DE69709556D1 (de) Verfahren und Vorrichtung zur Übertragung von digitalen Farbsignalen
DE59509474D1 (de) Verfahren und Vorrichtung zur Übertragung digitaler Signale
DE69637936D1 (de) Vorrichtung und Verfahren zur digitalen Signalverarbeitung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition