DE364955T1 - Etikettvermittlungs- und steuerungsschnittstelle fuer asynchrone schnelle paket-vermittlung. - Google Patents

Etikettvermittlungs- und steuerungsschnittstelle fuer asynchrone schnelle paket-vermittlung.

Info

Publication number
DE364955T1
DE364955T1 DE198989119261T DE89119261T DE364955T1 DE 364955 T1 DE364955 T1 DE 364955T1 DE 198989119261 T DE198989119261 T DE 198989119261T DE 89119261 T DE89119261 T DE 89119261T DE 364955 T1 DE364955 T1 DE 364955T1
Authority
DE
Germany
Prior art keywords
cells
circuit
processor
switching network
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE198989119261T
Other languages
English (en)
Inventor
Carlo I-10141 Torino Demichelis
Paolo I-10135 Torino Mattone
Alessandro I-10147 Torino Zappalorto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telecom Italia SpA
Original Assignee
CSELT Centro Studi e Laboratori Telecomunicazioni SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSELT Centro Studi e Laboratori Telecomunicazioni SpA filed Critical CSELT Centro Studi e Laboratori Telecomunicazioni SpA
Publication of DE364955T1 publication Critical patent/DE364955T1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • H04L49/201Multicast operation; Broadcast operation
    • H04L49/203ATM switching fabrics with multicast or broadcast capabilities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/24Time-division multiplex systems in which the allocation is indicated by an address the different channels being transmitted sequentially
    • H04J3/247ATM or packet multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Claims (6)

Patentansprüche
1. Schnittstellenschaltung zum Adreßetikettschalten und zur Steuerung für asynchrone schnelle Paketkoppelung, wobei die Pakete oder Zellen, die sich auf verschiedene Gespräche beziehen, wie sie verfügbar werden, auf bidirektionalen asynchronen Zeitvielfachen (1) befördert werden, dadurch gekennzeichnet , daß eine Vielzahl der bidirektionalen asynchronen Zeitvielfachen mit der gleichen Zahl von Blöcken (TMA) verbunden sind, die schnelle Zellenverarbeitung durchführen und die mit einem Eingangsbus (2) eines Multiplex-Koppelnetzes (NWD) unter der Steuerung einer Schiedsschaltung (ARB) und einem ersten Bus (7), und mit einem Ausgangsbus (8) dieses Koppelnetzes über eine Verteilerschaltung (DIS) und einen zweiten Bus (4) verbunden sind, wobei eine gemeinsame Steuerschaltung (CON) über einen dritten Bus (3) mit jedem Block (TMA) verbunden ist und Zugang zum Koppelnetz über eine erste Verbindung (5) und die Schiedsschaltung (ARB) hat, während umgekehrt das Koppelnetz Zugang zur gemeinsamen Steuerschaltung (CON) über die Verteil er schaltung (DIS) und eine zweite Verbindung (6) hat.
2. Schnittstellenschaltung zum Adreßetikettschalten und zur Steuerung nach Anspruch 1, dadurch gekennzeichnet, daß die Blöcke (TMA) einen Eingangsabschnitt aufweisen, der folgende Einzelschaltungen umfaßt:
Schaltungen (SHl,RGl,RG2,CRl,FSM4,CTl), die die Zellen-
Positionen im Datenfluß (1) erkennen;
Schaltungen (RG3,MEM7LUM), die Datenzellen von Signalisierungszellen, Überwachungszellen, Füllzellen und Hilfsflußzellen trennen, Adreßetikett-Schaltung durchführen und einen Selbst-Wegesuch-Kode für das Koppelnetz (NWD) hinzufügen;
Schaltungen (FSM8,MU1,FI1,CF1,FI2,CF2) zum Steuern der Vorwärtsbewegung von Zellenoktetten zum Koppelnetz und für die vorübergehende Speicherung in Funktion von einer Dienstklasse;
Schaltungen (LMP, MEM, CAB, FI3, CF3) zum Speichern von Zellen für Mehrpunktverbindungen und für das erneute Senden dieser selben Zellen in der gewünschten Anzahl von Malen;
eine Schiedsschaltung (ARU) unter den Quellen (FI1,FI2,FI3) von zum Koppelnetz zu sendenden Zellen;
einen vorübergehenden Speicher (FI4,CF4) für die für einen Prozessor (TSP) und eine Schnittstellenschaltung (CMl,RG4,ABM,TRl) für den Zugang zum Speicher (MEM) durch den Prozessor bestimmten Zellen;
eine Schnittstellenschaltung (CUA,RG5) eines Hilfsausgangs für die Emission von Zellen des Hilfsflusses.
3. Schnittstellenschaltung zum Adreßetikettschalten und zur Steuerung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Blöcke (TMA) eine mikroprogrammierte Logik enthalten, die aus folgenden Einzelschaltungen besteht:
einer logischen Rechenschaltung (ALU8) mit Eingangs- und Ausgangsregistern (RGA,RGB,ACC), die mit einem internen Bus (22) über multiplexierende und demultiplexierende Schaltungen (MXA,MXB,DR3,DR4,DR5,DR6) verbunden sind;
- mit einem Ausgangsbus (21) des Speichers (MEM) verbundene Register (RGC,RGD,RGE) für spezielle Operanden;
- einen mikroprogrammierten Speicher (ROM), ein dazugehöriges Register (RPL) und eine Seguenzschaltung (SEQ) mit einem Multiplexer (MXS) für konditionierte Sprünge und einem Multiplexer (MXT) für getestete Bits;
ein Register (RAD) für die vorübergehende Speicherung des
Adreßetikette der verarbeiteten Zelle.
4. Schnittstellenschaltung zum Adreßetikettschalten und zur Steuerung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die Blöcke (TMA) eine parallele Schnittstellenschaltung zum überführen von Eingangszellen in Nachrichten für den Prozessor und umgekehrt von Prozessornachrichten in auf der Leitung zu sendende Zellen enthält, die folgende Einzelschaltungen umfaßt:
eine Steuerschaltung (FSMA) für die Signalisierung zum Prozessor;
ein Datenregister (RG6,RG7,RG8,RG9);
ein Zustandsregister (FF3,FF4,FF5,FF6,FF7,FF8);
eine Schaltung (FSMB) zur Steuerung des vom Prozessor kommenden Flusses;
ein Datenregister zum Prozessor hin (RGl1,RGl2,RGl3, RG14);
eine Adressierungsschaltung (CM2,RGlO), die vom Prozessor gesteuert ist.
5. Schnittstellenschaltung zum Adreßetikettschalten und zur Steuerung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß die Blöcke (TMA) einen Sendeabschnitt umfassen, der aus folgenden Einzelschaltungen besteht:
einem vorübergehenden Speicher (FI6,CF6) für die von den Prozessorregistern (RGl1,RGl2,RGl3,RGl4) eintreffen,
einem vorübergehenden Speicher (FI5,CF5) für die vom Koppelnetz eintreffenden und auf der Leitung zu befördernden Zellen, wobei diesem Speicher eine Schaltung (MXR,RG19,RG2O,PG1, LIN,CM3) vorausgeht, die die für den Block selbst (TMA) bestimmten Zellen selektiert und die Adreßetikett-Redundanzen berechnet;
einem Generator von Füllzellen und von Überwachungszellen (ROMl,CTB,CRC,MXCV);
Steuerschaltungen des Sendens und der Schiedsauswahl (FSMU,CTSUP,CTX,FF9,FFlO);
Sendeschaltungen, die ein Register (RG15) für den Empfang der Oktetts der Zellen des Hilfsflusses, ein Register
(RGl6) zum Empfang der Oktetts der vom Prozessor über den vorübergehenden Speicher (FI6,CFo) eintreffenden Zellen, ein Register (RG17) zum Empfangen der Überwachungs- und Füllzellen, die vom Generator (MXCV) eintreffen, und ein Register (RG18) zum Empfangen der vom Koppelnetz über den vorübergehenden Speicher (FI5,CF5) eintreffenden Datenzellen, ferner einen Multiplexer (.MXU) zum Empfangen der Ausgangssignale des Registers und ein Schieberegister (SH2) für das Senden der Oktetts auf der Leitung umfaßt.
6. Schnittstellenschaltung zum Adreßetikettschalten und zur Steuerung nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß die Schiedsschaltung (ARB) folgende Einzelschaltungen umfaßt:
logische Schaltungen (RMR1,RMR2,RG25) zum Empfangen der Anforderung zum Befördern der Zellen zum Koppelnetz durch vorhandene Blöcke (TMA) und des Prozessors, und für die Emission der entsprechenden Einschaltsignale entsprechend einem Schiedsalgorithmus;
eine vorübergehende Speicherschaltung (FI7,CF7,RG21) mit Funktionen einer Schnittstellenschaltung zwischen dem Prozessor und dem Koppelnetz;
eine vorübergehende Speicherschaltung (FI8,CF8,RG22, RG23,RG24) mit Funktionen einer Schnittstellenschaltung zwischen dem Koppelnetz und dem Prozessor und der Steuerung des vom Koppelnetz ausgehenden Flusses, wobei diese Schaltung vom Koppelnetz mögliche von den vorhandenen Blöcken (TMA) oder vom Prozessor nicht akzeptierte Zellen auslädt;
einen Umsetzer (LAD) für die Umsetzung des eingehenden Flusses und des ausgehenden Flusses von Parallel in Serie und umgekehrt.
DE198989119261T 1988-10-17 1989-10-17 Etikettvermittlungs- und steuerungsschnittstelle fuer asynchrone schnelle paket-vermittlung. Pending DE364955T1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT67924/88A IT1224493B (it) 1988-10-17 1988-10-17 Interfaccia di controllo e commutazione di etichetta per commutazione veloce di pacchetto asincrona

Publications (1)

Publication Number Publication Date
DE364955T1 true DE364955T1 (de) 1992-07-02

Family

ID=11306404

Family Applications (1)

Application Number Title Priority Date Filing Date
DE198989119261T Pending DE364955T1 (de) 1988-10-17 1989-10-17 Etikettvermittlungs- und steuerungsschnittstelle fuer asynchrone schnelle paket-vermittlung.

Country Status (6)

Country Link
US (1) US4995032A (de)
EP (1) EP0364955A3 (de)
JP (1) JPH02150140A (de)
CA (1) CA2000811A1 (de)
DE (1) DE364955T1 (de)
IT (1) IT1224493B (de)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3942977A1 (de) * 1989-12-23 1991-06-27 Standard Elektrik Lorenz Ag Verfahren zum wiederherstellen der richtigen zellfolge, insbesondere in einer atm-vermittlungsstelle, sowie ausgangseinheit hierfuer
JP2781633B2 (ja) * 1990-01-10 1998-07-30 株式会社日立製作所 セル信号処理回路及びそれを用いた光交換機
CA2049428C (en) * 1990-08-20 1996-06-18 Yasuro Shobatake Atm communication system
US5179552A (en) * 1990-11-26 1993-01-12 Bell Communications Research, Inc. Crosspoint matrix switching element for a packet switch
FR2674084B1 (fr) * 1991-03-13 1993-12-24 Michel Servel Dispositif de declenchement de temporisations multiples.
ES2125881T3 (es) * 1992-03-27 1999-03-16 Cit Alcatel Dispositivo de generacion de paquetes de multidifusion para un sistema de telecomunicacion conmutador de paquetes.
CA2104133A1 (en) * 1992-08-17 1994-02-18 Tsutomu Tanaka Data transmission system with packets having occupied, idle, released, and reset states
SE515422C2 (sv) * 1993-03-10 2001-07-30 Ericsson Telefon Ab L M Etiketthantering i paketnät
EP0771131A3 (de) * 1995-10-27 2000-02-09 Lucent Technologies Inc. Echtzeitverarbeitung von virtuellen Verbindungen in Paketvermittlung
JP3848338B2 (ja) * 1997-07-11 2006-11-22 株式会社東芝 ルータ装置及びラベルスイッチングパスの設定方法
US6341127B1 (en) * 1997-07-11 2002-01-22 Kabushiki Kaisha Toshiba Node device and method for controlling label switching path set up in inter-connected networks
US6331978B1 (en) * 1999-03-09 2001-12-18 Nokia Telecommunications, Oy Generic label encapsulation protocol for carrying label switched packets over serial links
US6738354B1 (en) 2000-02-18 2004-05-18 Nortel Networks Limited Label selection for end-to-end label-switched traffic through a communications network
US7151773B1 (en) * 2000-05-05 2006-12-19 Fujitsu Limited System and method for connectionless/connection oriented signal transport
US7158515B1 (en) * 2000-07-06 2007-01-02 Nortel Networks Limited Method of optical network bandwidth representation for optical label switching networks
US20020085567A1 (en) * 2000-12-28 2002-07-04 Maple Optical Systems, Inc. Metro switch and method for transporting data configured according to multiple different formats
US7319700B1 (en) * 2000-12-29 2008-01-15 Juniper Networks, Inc. Communicating constraint information for determining a path subject to such constraints
US20020112072A1 (en) * 2001-02-12 2002-08-15 Maple Optical Systems, Inc. System and method for fast-rerouting of data in a data communication network

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4494230A (en) * 1982-06-25 1985-01-15 At&T Bell Laboratories Fast packet switching system
FR2538984A1 (fr) * 1982-12-30 1984-07-06 Devault Michel Commutateur pour reseau numerique multidebit a commutation temporelle asynchrone adapte aux videocommutations
US4596010A (en) * 1984-05-03 1986-06-17 At&T Bell Laboratories Distributed packet switching arrangement
US4592048A (en) * 1984-05-03 1986-05-27 At&T Bell Laboratories Integrated packet switching and circuit switching system
US4631534A (en) * 1984-11-13 1986-12-23 At&T Information Systems Inc. Distributed packet switching system
US4644533A (en) * 1985-05-06 1987-02-17 American Telephone & Telegraph Company Packet switch trunk circuit queueing arrangement
US4734907A (en) * 1985-09-06 1988-03-29 Washington University Broadcast packet switching network
CA1266318A (en) * 1985-10-07 1990-02-27 Hiroshi Suzuki High-speed packet-switched communications system with end-to-end flow control and retransmission
JPH0720135B2 (ja) * 1985-10-25 1995-03-06 富士通株式会社 高速パケツト交換方式

Also Published As

Publication number Publication date
EP0364955A2 (de) 1990-04-25
JPH02150140A (ja) 1990-06-08
CA2000811A1 (en) 1990-04-17
EP0364955A3 (de) 1991-12-04
IT8867924A0 (it) 1988-10-17
US4995032A (en) 1991-02-19
IT1224493B (it) 1990-10-04

Similar Documents

Publication Publication Date Title
DE364955T1 (de) Etikettvermittlungs- und steuerungsschnittstelle fuer asynchrone schnelle paket-vermittlung.
DE60036682T2 (de) Maschine zur gewichteten ringförmigen Ablaufsteuerung
DE69231083T2 (de) Überlastregelung für Hochgeschwindigkeits-Paketnetze
DE69510536T2 (de) Breitbandvermittlungsnetz
DE69131224T2 (de) Zeitzuteilungsverfahren und Vorrichtung für Datenkanal
DE69028267T2 (de) Paketvermittlungsnetzwerk mit Rundsendefähigkeit
DE60217436T2 (de) Inverse Multiplexierung über ATM durch Kommunikationsverbindungen mit unterschiedlichen Datenübertragungsgeschwindigkeiten
US20030012196A1 (en) Promiscuous network monitoring utilizing multicasting within a switch
DE60222656T2 (de) Vorrichtung und verfahren für effizientes multicasting von datenpaketen
DE4033334C2 (de) Integriertes Multimediennetzwerksystem
CA2224606C (en) A distributed buffering system for atm switches
DE69310762T2 (de) Herstellung von fernmeldeanrufwegen in breitbandkommunikationsnetzen
DE69031438T2 (de) Kommunikationsprotokoll für statistische Datenmultiplexer in einer Weitbereichsnetzanordnung
DE69028266T2 (de) Paketvermittlungsnetzwerk für unterschiedliche Typen von Paketen
DE69033231T2 (de) Erweitbare Paketvermittlungsarchitektur
DE68903689T2 (de) Leitweglenkungsverfahren fuer ein paketvermittlungsnetzwerk.
US4907220A (en) Process for the establishment of virtual connections passing through switching matrices of a multi-stage switching system
US4890279A (en) Multiplexer and computer network using the same
AU719413B2 (en) Logical multicast from a switch configured for spatial multicast
DE60110538T2 (de) Paketvermittlungsstelle
DE69007694T2 (de) Komplementäres verbindungsloses Kommunikationssystem für ein asynchrones Netzwerk.
DE10350660A1 (de) Flusssteuerungsverfahren für eine virtuelle Container-Verbindung einer Übertragungseinrichtung eines regionalen Netzes
US6970469B1 (en) Scheduling means for data switching apparatus
GB1592623A (en) Switch-through units for pcm t.d.m. switching networks
US5386414A (en) Method and apparatus for distributing data traffic among the trunks connecting communication switches