DE3346501C2 - Digitalsignal-Multiplexgerät - Google Patents

Digitalsignal-Multiplexgerät

Info

Publication number
DE3346501C2
DE3346501C2 DE19833346501 DE3346501A DE3346501C2 DE 3346501 C2 DE3346501 C2 DE 3346501C2 DE 19833346501 DE19833346501 DE 19833346501 DE 3346501 A DE3346501 A DE 3346501A DE 3346501 C2 DE3346501 C2 DE 3346501C2
Authority
DE
Germany
Prior art keywords
bits
mbit
bit
subframes
bit rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19833346501
Other languages
English (en)
Other versions
DE3346501A1 (de
Inventor
Wilhelm Dipl.-Ing. 8029 Sauerlach Volejnik
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19833346501 priority Critical patent/DE3346501C2/de
Publication of DE3346501A1 publication Critical patent/DE3346501A1/de
Application granted granted Critical
Publication of DE3346501C2 publication Critical patent/DE3346501C2/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

Digitalsignal-Multiplexgerät, in dem in einem Multiplexer (1) zwölf Digitalsignale einer Bitrate von 44,736 Mbit/s im Zeitmultiplex zusammengesetzt werden. Der Rahmen wird dabei aus vier Teilrahmen unter Berücksichtigung der CCITT-Empfehlung G.922 gebildet. Ein Demultiplexer (2) vermag die zwölf Digitalsignale der Bitrate von 44,736 Mbit/s wieder zu trennen.

Description

Daten enthalten. Es sind dies insbesondere die Stopfkennung für die Digitalsignale DS 3, Bits zur Überwachung sowie Bits zur Übertragung von Informationen
Die Erfindung bezieht sich auf ein Digitalsignal-Mul- 45 und Steuerbefehlen für Betrieb und Wartung (Servicc-
tiplexgerät zur Bündelung von plesiochronen Digitalsi- bits).
gnalen mit einer Taktanpassung nach dem Positiv- Ein einfacher Aufbau ergibt sich, wenn die Kontroll-Stopfverfahren in einem Mulitplexer mit einem Pulsrah- bits in den Teilrahmen bei Bits vorgesehen sind, die men einer Länge von 2688 bit für eine Bitrate von durch einfache Zählerketten auszählbar sind.
564,992 Mbit/s, der am Anfang eine 12 bit lange Rah- 50 Anhand von Ausführungsbeispielen wird die Erfinmenkennung aufweist, und zur Trennung solcher Digi- dung nachstehend näher erläutert
talsignalein einem Demultiplexer. Fig. t zeigt ein erfindungsgemäßes Digitalsignal-
Der Aufbau und die Wirkungsweise von Digitalsi- Multiplexgerät,
gnal-Multiplexgeräten ist in der Zeitschrift »telcom-re- F i g. 2 zeigte die Bildung eines Rahmens aus vier Teilport«, 3 (1980)4, Seiten 344 bis 352 beschrieben. Ein 55 rahmen,
Pulsrahmen einer Länge von 2688 bit für eine Bitrate F i g. 3 zeigt die Verschachtelung von zwölf Digitalsi-
von 564,992 Mbit/s ist aus dem CCITT Yellow-Book, gnalen und
Volume III, Fascicle III3, »Digital Networks — Trans- F i g. 4 bis 7 zeigen Möglichkeiten der Rahmengestalmission Systems and Multiplexing Equipment«, Genf tung.
10.—21. November 1980, Seite 220 in Recommendation 60 Fig. 1 zeigt ein erfindungsgemäßen Digitalsignal-
G. 922 bekannt. Multiplexgerät mit einem Multiplexer 1 und einem Dc- Aufgabe der Erfindung ist es, für die zentralen Teile multiplexer 2.
des aus der vorstehend genannten Zeitschrift bekannten Der Multiplexer 1 nimmt zwölf Digitalsignale DS 3
Digitalsignal-Multiplexgerätes DSMX 140/565 eine An- mit einer Bitrate von 44,736 Mbit/s auf und gibt ein Wendungsmöglichkeit zu finden, die über die Bündelung 65 Digitalsignal einer Bitrate von 564392 Mbit/s ab. Der
und Trennung von vier Digitalsignalen einer Bitrate von Demultiplexer 2 vermag von einem solchen Digitalsi-
139,264 Mbit/s hinausgeht. gnal wieder zwölf Digitalsignale DS3 einer Bitrate von
Ausgehend von einem Digitalsignal-Multiplexgerät 44,736 Mbit/s abzutrennen.
F i g. 2 zeigt vier Teilrahmen I bis IV und einen Rahmen V. Der Teilrahmen I zeigt die ersten Bits a 1 bis a 5, der Teilrahmen II die ersten Bits b 1 bis b 5, der Teilrahmen III die ersten Bits c 1 bis c4 und der Teilrahmen IV die ersten Bits d 1 bis d4. Diese ergeben verschachtelt s den Rahmen V.
F i g. 3 zeigt den Rahmenaufbau nach F i g. 2, in dem pro Teilrahmen drei Digitalsignale und demzufolge im Rahmen zwölf Digfcdsignale D1 bis D12 verschachtelt sind. Der Verschachtelung kann ein Scrambler vorge- to schaltet sein, wie es auf Seite 224 des bereits genannten CCITT-Yellow-Book beschrieben ist
Die F i g. 4 bis 7 zeigen Beispiele für nach den Ansprüchen aufgebaute Teilrahmen. In der Kopfzeile der Figuren bedeuten B-Nummern die Bitnummer im Teilrahmen, FT die Funktion im Teilrahmen und FR die Funktion im Rahmen.
Mit Äsind Blöcke, mit LB Leerbits, mit CB Kontrollbits und mit DB Datenbits bezeichnet RK bedeutet Rahmenkennung, SK bedeutet Stopfkennung und MW bedeutet Meldewort
In der Spalte FTstellen die Kiammerausdrücke Blökke dar. Die Ziffer vor dem Klammerausdruck zeigt an, wieviele dieser Blöcke aufeinander folgen.
In F i g. 4 sind die dreiundzwanzig aufeinanderfolgenden Blöcke B teilweise durch Leerbits LA unterbrochen.
Hierzu 4 Blatt Zeichnungen
35
40
50
55
60
65

Claims (4)

1 2 der einleitend geschilderten Art wird diese Aufgabe erPatentansprüche: findungsgemäß dadurch gelöst, daß der Multiplexer derart ausgebildet ist, daß er vier in vorausgegebener Re'i-
1. Digitalsignal-Multiplexgerät zur Bündelung von henfolge bitweise verschachtelte Teilrahmen bildet und plesiochronen Digitalsignalen mit einer Taktanpas- 5 daß jeder Teilrahmen im Anschluß an die ersten drei für sung nach dem Positiv-Stopfverfahren in einem die Rahmenkennung reservierten Bits für eine bitweise Multiplexer mit einem Pulsrahmen einer Länge von Bündelung von drei Digitalsignalen einer Bitrate von 2688 bit für eine Bitrate von 564392 Mbit/s, der am 44,736 Mbit/s in vorgegebener Reihenfolge vorgesehen Anfang eine zwölf bit lange Rahmenkennung auf- ist, und daß der Demultiplexer derart ausgebildet ist, weist, und zur Trennung solcher Digitalsignale in 10 daß er die zwölf Digitalsignale der Bitrate von einem Demultiplexer, dadurch gekenn- 44,736 Mbit/s in einem solchen Pulsrahmen trennt
zeichnet, daß der Mulitplexer (1) derart ausge- Bei den Digitalsignalen der Bitrate von 44,736 Mbit/s bildet ist, daß er vier in vorgegebener Reihenfolge handelt es sich um Digitalsignale der amerikanischen bitweise verschachtelte Teilrahmen bildet und PCM-Hierarchie, die mit DS3 bezeichnet werden, wie daß jeder Teilrahmen im Anschluß an die ersten drei 15 auf Seite 161 des bereits genannten CCITT-Yellow-Bofflr die Rahmenkennung reservierten Bits für eine ok beschrieben.
bitweis Bündelung von drei Digitelsignden einer Die Erfindung geht von der Erkenntnis aus, daß ein
Bitrate von 44,736 Mbit/s in vorgegebener Reihen- derart aufgebauter Pulsrahmen gewährleisten kann, daß
folge vorgesehen ist, und die übertragungstechnischen Eigenschaften eines über daß der Demultiplexer (2) derart ausgebildet ist, daß 20 zwölf D53-Signalen aufgebauten 564,992 Mbit/s-Si-
er die zwölf Digitalsignale der Bitrate von gnals mit denen eines über vier 139,264-Mbit/s-Signale
44,736 Mbit/s in einem solchen Pulsrahmen trennt aufgebauten Obereinstimmen, das heißt insbesondere,
2. Digitalsignal-Multiplexgerät nach Anspruch 1, daß das abgehende 564,992-Mbit/s-Signal die relevandadurch gekennzeichnet, daß in den Teilrahmen die ten Punkte der CCITT-Empfehlung G.922 einhält
Bits 97, 193, 289, 385, 481 und 577 als Kontrollbits 25 Soll das erfindungsgemäße Digital-Signal-Multiplex-
und das Bit Nr. 578 als Meldewort vorgesehen ist gerät auch wahlweise ein bis vier 139,264-Mbif s-Signa-
3. Digitalsignal-Multiplexgerät nach Anspruch 1 Ie der europäischen PCM-Hierarchie übertragen kön- oder 2, dadurch gekennzeichnet, nen, dana ist es vorteilhaft, wenn in den Teilrahmen die daß in den Teilrahmen die Bits Nr. 193,289,385 und Bits Nr. 97, 193, 289, 385,481 und 577 als Kontrollbits 481 für die Stopfkennung eines Digitalsignals einer 30 und das Bit Nr. 578 als Meldewort vorgesehen ist
Bitrate von 44,736 Mbit/s vorgesehen sind, Vorteilhaft ist es dafür auch, wenn in den Teilrahmen daß für die Stopfkennung von drei derartigen Digi- die Bits Nr. 97,193, 289,385 und 481 für die Stopfkentalsignalen ein Teilüberrahmen gebildet wird und nung eines Digitalsignals einer Bitrate von daß für eine Teilüberrahmenkennung die Bits Nr. 3 44,736 Mbit/s vorgesehen sind, wenn für die Stopfken- und 4 des Meldewortes vorgesehen sind. 35 nung von drei derartigen Digitalsignalen ein Teilüber-
4. Digitalsignal-Multiplexgerät nach den Ansprü- rahmen gebildet wird und wenn für eine Teilüberrahchen 1, 2 oder 3, dadurch gekennzeichnet, daß die menkennung die Bits Nr. 3 und 4 des Meldeworts im Kontrollbits bei Bits in den Teilrahmen vorgesehen dritten und vierten Teilrahmen vorgesehen sind.
sind, die durch einfache Zählerketten auszählbar Die Teilrahmen enthalten Leerbits, Datenbits und
sind. 40 Kontrollbits. Als Kontrollbits werden im Gegensatz zu
den Leerbits alle Informationsbits bezeichnet, die keine
DE19833346501 1983-12-22 1983-12-22 Digitalsignal-Multiplexgerät Expired DE3346501C2 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19833346501 DE3346501C2 (de) 1983-12-22 1983-12-22 Digitalsignal-Multiplexgerät

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19833346501 DE3346501C2 (de) 1983-12-22 1983-12-22 Digitalsignal-Multiplexgerät

Publications (2)

Publication Number Publication Date
DE3346501A1 DE3346501A1 (de) 1985-07-04
DE3346501C2 true DE3346501C2 (de) 1985-12-12

Family

ID=6217757

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19833346501 Expired DE3346501C2 (de) 1983-12-22 1983-12-22 Digitalsignal-Multiplexgerät

Country Status (1)

Country Link
DE (1) DE3346501C2 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4329733A1 (de) * 1993-09-03 1995-03-09 Sel Alcatel Ag Zeitmultiplex-Verfahren

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3667579D1 (de) * 1985-07-31 1990-01-18 Siemens Ag Verfahren zum zusammenfassen eines digitalen bildsignals und dreier digitaler schmalbandsignale zu einem 139 264-kbit/s-signal.

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4329733A1 (de) * 1993-09-03 1995-03-09 Sel Alcatel Ag Zeitmultiplex-Verfahren

Also Published As

Publication number Publication date
DE3346501A1 (de) 1985-07-04

Similar Documents

Publication Publication Date Title
EP0429888B1 (de) Verfahren zur Übertragung eines digitalen Breitbandsignals in einer Untersystemeinheitenkette über ein Netz einer Synchron-Digital-Multiplexhierarchie
DE3819259A1 (de) Verfahren zum ein- und auskoppeln von signalen in bzw. aus teilbereichen der zusatzsignale von transportmoduln einer synchronen digitalsignal-hierarchie
DE3346501C2 (de) Digitalsignal-Multiplexgerät
EP0284106A2 (de) Schaltungsanordnung zum Hinzufügen eines Dienstkanals für ein Nachrichtenübertragungssystem
DE3317116A1 (de) Digitalsignal-multiplexgeraet
DE2828602C2 (de) Verfahren zum Übertragen von Daten in einem synchronen Datennetz
DE3306750A1 (de) Zeitmultiplexsystem
EP0214656B1 (de) Übertragungsverfahren für ein Digitalsignal-Multiplexgerät
DE3431579A1 (de) Verfahren und schaltungsanordnung zur herstellung und zum betreiben einer zeitvielfach-breitbandverbindung
DE2430362C2 (de) Multiplex-/Demultiplexeinrichtung
DE3442883C2 (de)
DE2121660C3 (de) Verfahren zur Geschwindigkeitstransformation von Informationsflüssen
EP0143268A2 (de) Verfahren und Anordnung zum Einfügen eines digitalen binären Schmalbandsignals in ein oder zum Abtrennen dieses Schmalbandsignals aus einem Zeitmultiplexsignal
DE2814000B2 (de) Demultiplex-Anordnung
DE3346806A1 (de) Verfahren und schaltungsanordnung zum uebertragen von datensignalen
DE2641976C3 (de) Einrichtung zur Umsetzung der Bitgeschwindigkeit eines Zeitmultiplexsignals auf das 2" - fache
DE2731036C3 (de) Zeitmultiplex-Übertragungsverfahren
DE2556079B1 (de) Verfahren zur ueberwachung einzelner uebertragungsabschnitte fuer digitale signale und anordnung zur durchfuehrung des verfahrens
DE3231789C2 (de)
DE3515572C2 (de)
EP0192071B1 (de) Verfahren zum Ermitteln der Dauer des Bestehens einer Verbindung
DE3249975C2 (en) Digital transmission of video-telephone and video signals
CH675334A5 (de)
DE2807074C2 (de) Richtfunksystem zur Zeitmultiplexübertragung digitaler Signale
DE3342825C2 (de)

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee