DE3328387A1 - Switching method for telecommunications switching systems, particularly telephone switching systems, with information-processing switching devices and main memories operating in conjunction with these - Google Patents

Switching method for telecommunications switching systems, particularly telephone switching systems, with information-processing switching devices and main memories operating in conjunction with these

Info

Publication number
DE3328387A1
DE3328387A1 DE19833328387 DE3328387A DE3328387A1 DE 3328387 A1 DE3328387 A1 DE 3328387A1 DE 19833328387 DE19833328387 DE 19833328387 DE 3328387 A DE3328387 A DE 3328387A DE 3328387 A1 DE3328387 A1 DE 3328387A1
Authority
DE
Germany
Prior art keywords
write
switching
read
memory
relevant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19833328387
Other languages
German (de)
Other versions
DE3328387C2 (en
Inventor
Josef Dipl.-Ing. 8034 Germering Bronold
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19833328387 priority Critical patent/DE3328387A1/en
Priority to CH335884A priority patent/CH665319A5/en
Priority to AT249884A priority patent/AT392866B/en
Publication of DE3328387A1 publication Critical patent/DE3328387A1/en
Application granted granted Critical
Publication of DE3328387C2 publication Critical patent/DE3328387C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54508Configuration, initialisation
    • H04Q3/54533Configuration data, translation, passwords, databases
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/18Bit line organisation; Bit line lay-out

Landscapes

  • Engineering & Computer Science (AREA)
  • Databases & Information Systems (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

The control processor (A) delivers a request signal for reading or writing to the main memory (B). The latter returns a Ready signal to the control processor (A) as soon as it is ready for the relevant read or write process. The control processor (A) processes the Ready signal and carries out the relevant read or write process. To save time, the Ready signal is delivered from the main memory (B) to the control processor (A) with a time lead corresponding to the time required in the control processor (A) elapsing from the reception of the Ready signal to the beginning of the relevant read or write process. <IMAGE>

Description

Schaltverfahren für Fernmeldevermittlungsanlagen, ins-Switching procedure for telecommunications switching systems, especially

besondere Fernsprechvermittlungsanlagen mit informationsverarbeitenden Schalteinrichtungen und mit ihnen zusammenarbeitenden Arbeitsspeichern.special telephone exchanges with information processing Switching devices and working memories working with them.

Die Erfindung bezieht sich auf eine Schaltungsanordnung für Fernmeldevermittlungsanlagen, insbesondere Fernsprechvermittlungsanlgen, mit informationsverarbeitenden zentralen und/oder teilzentralen Schalteinrichtungen, welche mit mit Schreibeinrichtungen und/oder Leseeinrichtungen ausgestatteten Arbeitsspeichern zusammenarbeiten, indem sie Informationen zum Einschreiben mittels einer Schreibeinrichtung in Speichergliedern des Arbeitsspeichers an diesen abgeben und/oder zum Lesen mittels der Leseeinrichtung aus 'Speichergliedern entnehmen und welche jeweils vorbereitend für einen solchen Schreibvorgang bzw. Lesevorgang ein Schreibvorbereitungssignal bzw. Lesevorbereitungssignal an ihren jeweiligen Arbeitsspeicher abgeben, der nach Erhalt eines jeden dieser Signale mit einem Schreibvorbereitungsquittungszeichen bzw.The invention relates to a circuit arrangement for telecommunications switching systems, in particular telephone exchanges, with information processing central and / or partially central switching devices, which with writing devices and / or reading devices equipped working memories cooperate by they information for writing by means of a writing device in memory elements of the main memory to this and / or for reading by means of the reading device from 'remove storage elements and which in each case preparatory for such Write process or read process a write preparation signal or read preparation signal to their respective working memory, after receiving each of these Signals with a write preparation acknowledgment or

Lesevorbereitungsquittungszeichen sowohl den Erhalt des betreffenden Signales als auch seine Bereitschaft zur Durchführung des jeweiligen Schreibvorganges bzw.Read preparation acknowledgment characters both the receipt of the relevant Signal as well as its readiness to carry out the respective write process respectively.

Lesevorganges der betreffenden Schalteinrichtung signalisiert, und welche nach einer durch ihren Autbau und ihre Arbeitsweise bedingten Reaktionszeit nach Erhalt des betreffenden Quittungszeichens den Schreibvorgang bzw. Lesevorgang ausführen.The reading process of the relevant switching device is signaled, and which according to a response time determined by their construction and way of working after receipt of the relevant acknowledgment mark Writing process or carry out a read process.

In einer Schaltungsanordnung dieser Art besteht generell das Problem der Begrenztheit der Arbeitskapazität der informationsverarbeitenden Schalteinrichtungen im Hinblick auf den Zeitbedarf für jeden einzelnen Informationsverarbeitungsvorgang. Dieses Problem hat besondere Bedeutung im Hinblick auf die Zusammenarbeit einer informationsverarbeitenden Schalteinrichtung mit ihrem Arbeitsspeicher, also im Hinblick auf die im Zusammenhang mit den Informationsverarbeitungsvorgängen durchzuführenden Schreibvorgänge und Lesevorgänge im betreffenden Arbeitsspeicher.The problem generally exists in a circuit arrangement of this type the limitation of the work capacity of the information processing switching devices with regard to the time required for each individual information processing operation. This problem is of particular concern with regard to the cooperation of a information processing switching device with its main memory, so in With regard to those to be carried out in connection with the information processing operations Write processes and read processes in the relevant main memory.

Solche Arbeitsspeicher sind in der Regel nicht jederzeit bereit zur Zusammenarbeit mit ihrer jeweiligen informationsverarbeitenden Schalt einrichtung. So gibt es z.B. Prüfprogrammabläufe für interne Prüfvorgänge, die dann gestartet werden, wenn zur Zeit keine Anforderungseitens der betreffenden informationsverarbeitenden Schalteinrichtung vorliegt. Ist ein Prüfprogrammablauf aber einmal gestartet, so ist es nicht zweckmäßig oder auch nicht möglich, ihn zu jedem beliebigen Zeitpunkt zu unterbrechen oder völlig abzubrechen, damit die betreffende informationsverarbeitende Schalteinrichtung einen Schreibvorgang oder Lesevorgang in dem Arbeitsspeicher durchführen kann. Es gibt darüber hinaus auch besondere Arten von Speichern, z.B. dynamische Speicher, die zwischenzeitlich kontinuierlich wiederholt Regenerier-Schaltvorgänge (refresh) erfordern, also speicherinterne Betriebsabläufe, die nicht unterbrochen werden können bzw. dürfen. - Gibt nun eine informationsverrbeitende Schalteinrichtung ein Anforderungssignal also ein Schreibvorbereitungssignal bzw. Lesevorbereitungssignal an ihren jeweiligen Arbeitsspeicher ab, und ist dieser in dem betreffenden Moment nicht für eine Abwicklung eines Schreibvorganges oder eines Lesevorganges verfügbar, so schiebt die informationsverarbeitende anfordernde Schalteinrichtung Wartezyklen ein, während der das betreffende Anforderungssignal weiterhin ansteht, d.h. zum zugeordneten Arbeitsspeicher hin abgegeben wird, bis dieser schließlich seine internen Funktionsabläufe beendet und ein Schreibvorbereitungsquittungszeichen bzw. Lesevorbereitungsquittungszeichen zu der informationsverarbeitenden Schalteinrichtung hih abgibt. Dadurch entstehen Zeitverluste, die die Arbeitskapazität einer informationsverarbeitenden Schalteinrichtung mindern. Diese Zeitverluste sind mehr oder weniger zufallsbedingt, indem sie nur dann auftreten, wenn ein interner Arbeitszyklus eines Arbeitsspeichers mit einem an ihn abgegebenen Anforderungssignal zusammentrifft. Regelmäßig entstehen jedoch Zeitverluste zwangsläufig dadurch, daß vom Beginn des Schreibvorbereitungsquittungszeichens bzw. Lesevorbereitungsquittungszeichens bis zum Beginn des betreffenden Schreibvorganges bzw. Lesevorganges eine durch die Funktionsabläufe in der informationsverarbeitenden Schalteinrichtung bedingte Zeit verstreicht.Such main memories are usually not ready at all times Cooperation with your respective information processing switching facility. For example, there are test program sequences for internal test processes that are then started if there is currently no request on the part of the information processing company concerned Switching device is present. But once a test program sequence has started, so it is not appropriate or even possible to use it at any given point in time to interrupt or completely abort, so that the information processing concerned Switching device perform a write operation or read operation in the main memory can. There are also special types of storage, e.g. dynamic Storage tank that in the meantime continuously repeats regeneration switching processes (refresh), i.e. internal operating processes that are not interrupted can or may be. - There is now an information-processing switching device a request signal i.e. a write preparation signal or Read preparation signal to their respective working memory, and this is in the moment in question not for a processing of a write process or a Read process available, so pushes the information processing requesting switching device Waiting cycles during which the relevant request signal is still present, i.e. it is released to the assigned main memory until it finally its internal function processes are terminated and a write preparation acknowledgment signal is issued or read preparation acknowledgment characters to the information-processing switching device hih gives. This results in time losses that reduce the work capacity of an information processing company Reduce switchgear. These time losses are more or less random, by only occurring when there is an internal duty cycle of a memory coincides with a request signal issued to him. Arise regularly however, losses of time inevitably due to the fact that from the beginning of the write preparation acknowledgment character or read preparation acknowledgment character until the start of the relevant write process or reading process one through the functional sequences in the information processing Switching device-related time elapses.

Für die Erfindung besteht die Aufgabe, die L9istungsfähigkeit von informationsverarbeitenden Schalteinrichtungen der eingangs angegebenen Art dadurch zu steigern, daß Zeitverluste verringert oder eingespart werden.The object of the invention is to improve the performance of information-processing switching devices of the type specified thereby to increase so that time losses are reduced or saved.

Die Erfindung löst die gestellte Aufgabe dadurch, daß ein Arbeitsspeicher das Schreibvorbereitungsquittungszeichen bzw. Lesevorbereitungsquittungszeichen bereits zu einem Zeitpunkt früher als dem der Bereitschalt zur Ausführung des betreffenden Schreibvorganges bzw. Lesevorganges abgibt, welcher um die Reaktionszeit zur Ausführung eines Schreibvorganges bzw. Lesevorganges früher liegt, als der Zeitpunkt zur Ausführung des betreffenden Vorganges.The invention solves the problem in that a working memory the write preparation acknowledgment character or read preparation acknowledgment character already at a point in time earlier than the readiness to execute the relevant Write process or read process, which by the reaction time for execution a write or read process is earlier than the time of execution of the relevant process.

In der Zeichnung ist ein Ausführungsbeispiel der Erfindung nur in wesentlich zu ihrem Verständnis beitragenden Bestandteilen dargestellt. Die Erfindung ist hierauf jedoch keineswegs beschränkt.In the drawing, an embodiment of the invention is only in Components that contribute significantly to your understanding are presented. The invention however, it is by no means restricted to this.

Im oberen Teil der Zeichnung ist eine zentrale oder teilzentrale informationsverarbeitende Schalteinrichtung A angedeutet, die über einen Datenbus E mit einem ihr zugeordneten Arbeitsspeicher B verbunden ist. Dieser Arbeisspeicher umfaßt einen Speicherteil B und eine Schreib- und Leseeinrichtung C.In the upper part of the drawing is a central or partially central information processing unit Switching device A indicated, via a data bus E with one assigned to it RAM B is connected. This work memory comprises a memory part B and a writing and reading device C.

Im rechten unteren Teil des Speicherteils D ist eine koordinatenförmige Anordnung angedeutet. Die Speicherglieder des Arbeitsspeichers sind also koordinatenförmig angeordnet, wobei ein Speicherglied immer eine Anzahl von Speicherelementen umfaßt. Eine Reihe von Speicherelementen in einer Zeile bilden zusammen ein Speicherglied. Ein Speicherglied dient immer zur Aufnahme einer zu speichernden Information. Die informationsverarbeitende Schalt einrichtung A führt einen Schreibvorgang immer in der Weise aus, daß sie eine entsprechende Information in ein aus einer Zeile von Speicherelementen bestehendes Speicherglied einschreibt. Entsprechendes gilt für einen Lesevorgang.In the lower right part of the memory part D is a coordinate-shaped Arrangement indicated. The memory elements of the main memory are thus coordinate-shaped arranged, wherein a storage member always comprises a number of storage elements. A number of storage elements in a row together form a storage element. A storage element is always used for Recording a to be saved Information. The information processing switching device A performs a write operation always in such a way that they convert a corresponding piece of information into one from one Row of memory elements writes existing memory element. Corresponding applies to one read.

Die Informationen werden über den Datenbus E über eine größere Anzahl von parallelen Stromkreisen übertragen. Es ist jedoch in bekannter Weise ebensogut auch möglich, die einzelnen Bestandteile einer zu übertragenden Information seriell oder teils parallel und teils seriell zu übertragen. Dies gilt sowohl für einen Schreibvorgang als auch für einen Lesevorgang.The information is on the data bus E over a larger number transmitted by parallel circuits. However, it is just as good in known fashion it is also possible to serialize the individual components of information to be transmitted or partly in parallel and partly in series. This applies to both one Write process as well as for a read process.

Die informationsverarbeitende Schalteinrichtung A gibt vorbereitend für einen Schreibvorgang bzw. Lesevorgang ein Schreibvorbereitungssignal bzw. Lesevorbereitungssignal mit Hilfe des Kontaktes c an ihren jeweiligen Arbeitsspeicher ab. Es kann nun sein, daß der Arbeitsspeicher in dem betreffenden Augenblick mit internen Funktionsabläufen beschäftigt ist, z.B.The information processing switching device A prepares a write preparation signal or read preparation signal for a write operation or read operation with the help of contact c to their respective working memory. It can now be that the main memory at the moment concerned with internal function processes is busy, e.g.

mit internen Prüfabläufen oder mit Schaltabläufen zur Regenerierung der gespeicherten Informationsbestandteile, insbesondere, wenn es sich um einen dynamischen Speicher handelt. Erhält der Arbeitsspeicher als Anforderungssignal ein Schreibvorbereitungssignal bzw.with internal test sequences or with switching sequences for regeneration of the stored information components, especially if it is a dynamic storage. The main memory receives it as a request signal a write preparation signal or

Lesevorbereitungssignal, so gibt er, sobald er für eine Übernahme einer zu speichernden Information von der informationsverarbeitenden Schalteinrichtung über den Bus E bereit ist bzw. zur Abgabe einer gespeicherten Information aus dem Speicherteil über den Datenbus E an die informationsverarbeitende Schalteinrichtung bereit ist, ein Schreibvorbereitungsquittungszeichen bzw. ein Lesevorbereitungsquittungszeichen über die Und-Schaltung G und den Stromkreis d zur informationsserarbeitenden Schalteinrichtung A hin ab.Read preparation signal, he gives as soon as he is ready for a takeover information to be stored by the information processing switching device via the bus E is ready or for the delivery of a stored information from the Memory part via the data bus E to the information-processing switching device is ready, a write preparation acknowledgment character or a read preparation acknowledgment character above the AND circuit G and the circuit d to the information processing switching device A down.

An dieser Stelle ist einzufügen, daß die Informationsspeicherung mit Hilfe von Adressen erfolgt, die jeweils den Informationen beigegeben sind. Mit Hilfe dieser Adressen können die betreffenden Informationen geordnet im Speicherteil D des Speichers B gespeichert (eingeschrieben) und dementsprechend auch wieder ausgelesen werden, d.h. anhand der der jeweiligen Information beigegebenen Adresse. - Außerdem ist auch noch darauf hinzuweisen, daß für das Schreibvorbereitungssignal und das Lesevorbereitungssignal (es handelt sich also um zwei verschiedene Anforderungssignale) zwei verschiedene Stromkreise vorgesehen werden können und zwei verschiedene, dem Kontakt c entsprechende Signalgabekontakte. Ferner ist gemeinsam für das Schreibvorbereitungsquittungszeichen bzw. Lesevorbereitungsquittungszeichen ein gemeinsamer Stromkreis d dargestellt; ebensogut ist es auch möglich, hierfür zwei getrennte Stromkreise vorzusehen.At this point it should be added that the information storage with Help is provided by addresses that are included with the information. With help of these addresses, the relevant information can be sorted in the memory part D of the memory B is stored (written in) and accordingly also read out again , i.e. based on the address provided with the respective information. - Aside from that it should also be pointed out that for the write preparation signal and the Read preparation signal (so there are two different request signals) two different circuits can be provided and two different, dem Contact c corresponding signaling contacts. It is also common for the write preparation acknowledgment character or read preparation acknowledgment character a common circuit d shown; It is equally possible to provide two separate circuits for this purpose.

Gelangt nun das Schreibvorbereitungssignal bzw.If the write preparation signal or

Lesevorbereitungssignal über den Kontakt c der informationsverarbeitenden Schalteinrichtung A ze ihrem Arbeitsspeicher C, so wird hier zunächst geprüft, ob in dem Moment ein interner Funktionsablauf stattfindet, oder ob unverzüglich ein entsprechender Schreibvorgang bzw. Lesevorgang durchgeführt werden kann. Befindet sich der Kontakt k in der dargestellten Lage, so findet zur Zeit kein interner Funktionsablauf statt. Bei Übertragung eines Schreibvorbereitungssignales bzw. Lesevorbereitungssignales kann unverzüglich ein entsprechender Schreibvorgang bzw. Lesevorgang durchgeführt werden. Befindet sich der Kontakt k jedoch in der nicht dargestellten Lage (Arbeitsstellung), so ist seine Mittelfeder mit dem zum Spcherteil D führenden Stromkreis r verbunden.Read preparation signal via the contact c of the information processing Switching device A ze their main memory C, it is first checked here whether at the moment an internal functional sequence takes place, or whether immediately a corresponding writing or reading process can be carried out. Located If the contact k is in the position shown, there is currently no internal functional sequence instead of. When transmitting a write preparation signal or read preparation signal can a corresponding write or read process must be carried out immediately. However, if contact k is in the position not shown (working position), so its central spring is connected to the circuit r leading to the storage part D.

Dies bedeutet, daß im Speicherteil ein zur Regenerierung der gespeicherten Informationen dienender interner Funktionsablauf abgewickelt wird (refresh). Sobald der interne Funktionsablauf beendet ist, kehrt der Kontakt k wieder in seine Ruhelage (wie in der Zeichnung dargestellt) zurück. Nunmehr ist es möglich, daß aufgrund des zuvor übertragenen Schreibvorbereitungssignales bzw. Lesevorbereitungssignales der entsprechende Schreibvorgang bzw. Lesevorgang durchgeführt wird. Dies bewerkstelligt die Schreib- und Lesevorrichtung C im Speicherteil D. In der Schreib-und Leseeinrichtung C sind Kontakte x und y dargestellt, die mit Leitungen xl und yl verbunden sind, die in den Speicherteil B führen. Mit diesen Kontakten und Leitungen ist die koordinatenweise Ansteuerung der Speicherelemente im Speicherteil D angedeutet. Es ist nicht nur ein einziger Kontakt x und ein einziger Kontakt y vorgesehen, sondern diese beiden Kontakte symbolisieren eine größere Anzahl jeweils von x-Kontakten und von y-Kontakten. Die x-Kontakte mögen zur zahlenweisen Ansteuerung der Speicherelemente und die y-Kontakte zur spaltenweisen Ansteuerung der Speicherelemente dienen. Es wird bei jedem Schreib-bzw. Lesevorgang jeweils ein Teil der x-Kontakte und ein Teil der y-Kontakte betätigt. Ihre Betätigung erfolgt mit Hilfe der bereits genannten Adressen. Die dadurch erfolgende Ansteuerung von Speicherzeilen dient zur Vorbereitung eines jeden Schreibvorganges bzw. Lesevorganges.This means that in the memory part a to regenerate the stored Internal functional process serving information is processed (refresh). As soon the internal functional sequence has ended, contact k returns to its rest position (as shown in the drawing). It is now possible that due to of the previously transmitted write preparation signal or read preparation signal the corresponding write or read process is carried out. This accomplished the writing and reading device C in the memory part D. In the writing and reading device C contacts x and y are shown, which are connected to lines xl and yl, which lead into the storage part B. With these contacts and lines, the coordinate-wise Control of the memory elements in the memory part D indicated. It is not just a single contact x and a single contact y are provided, but these two Contacts symbolize a larger number of x-contacts and y-contacts. The x-contacts may for numerical control of the storage elements and the y-contacts serve for column-wise control of the storage elements. It is used with every writing or. Reading process actuated a part of the x-contacts and a part of the y-contacts. They are activated with the help of the addresses already mentioned. The resulting Control of memory lines is used to prepare for each write process respectively. Reading process.

Erhält der Speicherteil C des Arbeitsspeichers B ein Schreibvorbereitungssignal bzw. Lesevorbereitungssignal, so signalisiert er nach dessen Erhalt mit einem Schreibvorbereitungsquittungszeichen bzw. Lesevorbereitungsquittungszeichen sowohl den Erhalt des betreffenden Signales als auch seine Bereitschaft zur Durchführung des jeweiligen Schreibvorganges bzw.If the memory part C of the main memory B receives a write preparation signal or read preparation signal, it signals after receipt with a write preparation acknowledgment character or read preparation acknowledgment character both the receipt of the relevant signal as well as his willingness to carry out the respective writing process or

Lesevorganges. Dies geschieht über das UND-Gatter G.Reading process. This is done via the AND gate G.

Es gibt an seinem oberen Ausgang ein Signal ab, wenn sich einerseits der Kontakt k in seiner Ruhelage befindet, wenn also kein interner Funktionsablauf zur Zeit stattfindet, und wenn darüber hinaus die entsprechende Speicheransteuerung begonnen hat, was durch Schließung des Kontaktes x angezeigt ist. Die informationsverarbeitende Schalteinrichtung A führt nach Erhalt des betreffenden Quittungszeichens den Schreibvorgang bzw. Lesevorgang über den Datenbus E aus. Dieser Schreibvorgang bzw. Lesevorgang findet jedoch erst nach einer durch den Aufbau und die Arbeitsweise der informationsverarbeitenden Schalteinrichtung E bedingten Reaktionszeit statt. Tritt also in der Schalteinrichtung A über den Stromkreis d das QuittungszeTchen ein, so vergeht noch eine gewisse Zeit bis zur Abgabe der entsprechenden Information über den Datenbus E bzw. bis zur Übernahme der entsprechenden Information (im erstern Fall ein Schreibvorgang, im letzteren Fall ein Lesevorgang). Diese Reaktionszeit würde nun zu einer unerwünschten Verzögerung führen, die einen Zeitverlust und damit Verlust an Arbeitskapazität der informationsverarbeitenden Schalteinrichtung A zusammen mit ihrem Arbeitsspeicher B darstellen würde. Deshalb ist gemäß der Erfindung vorgesehen, daß der .4rbeitsspeicher B das Schreibvorbereitungsquittungszeichen bzw. das Lesevorbereitungsquittungszeichen bereits zu einem Zeitpunkt früher als dem der Bereitschaft zur Äußerung des betreffenden Schreibvorganges bzw. Lesevorganges abgibt. Hierzu ist einer der beiden Eingänge der Gatterschaltung G (in der Zeichnung der rechte Eingang auf der Unterseite) mit dem Kontakt x verbunden, der zur zeilenweisen Ansteuerung im Speicherteil D dient. Es vergeht nämlich ebenfalls von der Ansteuerung des Speicherteiles D durch Schließung von x-Kontakten und von y-Kontakten eine gewisse Zeit bis zu dem Zeitpunkt, zu welchem die Uebernahme der entsprechenden Information über den Datenbus E möglich ist (Schreibvorgang) bzw.It emits a signal at its upper output when on the one hand the contact k is in its rest position, so if there is no internal functional sequence is currently taking place, and if, in addition, the corresponding memory control has started, which is indicated by the closure of contact x. The information processing Switching device A carries out the writing process after receiving the relevant acknowledgment character or read process via the data bus E. This writing process or reading process However, it only takes place after one through the structure and operation of the information processing Switching device E conditional reaction time instead. So occurs in the switching device A sets the acknowledgment signal via circuit d, a certain amount of time will still pass until the corresponding information is provided via the data bus E or until it is accepted the corresponding information (in the former case a write process, in the latter case Case a read). This response time would now lead to an undesirable delay lead to a loss of time and thus a loss of work capacity of the information processing Switching device A together with its main memory B would represent. That's why is According to the invention provided that the .4rbeitsspeicher B the write preparation acknowledgment character or the read preparation acknowledgment character at a point in time earlier than that of the willingness to express the relevant writing or reading process gives away. For this purpose, one of the two inputs of the gate circuit G (in the drawing the right input on the bottom) is connected to the contact x, which is used for line-by-line Control in the memory part D is used. Namely, it also passes from the control of the storage part D by closing x-contacts and y-contacts a certain amount Time up to the point in time at which the corresponding information is accepted is possible via the data bus E (write process) or

die Abgabe der gespeicherten Information über den Datenbus E erfolgt (Lesevorgang). Der zeitliche Vorlauf der Schließung der x-Kontakte vor dem Zeitpunkt des Beginnes des Schreibvorganges bzw.the output of the stored information via the data bus E takes place (Reading process). The lead time for the closure of the x-contacts before the point in time the beginning of the writing process or

Lesevorganges wird also dazu ausgenutzt, der informationsverarbeitenden Schalteinrichtung A über den Stromkreis d vorzeitig das Schreibvorbereitungsquittungszeichen bzw, 'Lesevorbereitungsquittungszeichen zu geben. Das Schreibvorbereitungsquittungszeichen bzw. Lesevorbereitungsquittungszeichen wird also bereits zu einem Zeitpunkt früher als dem der Bereitschaft zur Ausführung des betreffenden Schreibvorganges bzw. Lesevorganges zur informationsverarbeitenden Schalteinrichtung A hin abgegeben, welcher um die Reaktionszeit zur Ausführung eines Schreibvorganges bzw. Lesevorganges früher liegt, als der Zeitpunkt zur Äußerung des betreffenden Vorganges. Bei dieser Reaktionszeit handelt es sich also um die durch Aufbau und Arbeitsweise der informationsverarbeitenden Schalteinrichtung A bedingte Zeit, die zwischen Eintreffen des Schreibvorbereitungsquittungszeichens bzw. Lesevorbereitungsquittungszeichens über dem Stromkreis d und der Anlegung der zu speichernden Information an den Datenbus E bzw. zur Aufnahme der über den Datenbus E vom Arbeit#speicher B angebotene Information verstreicht.Reading process is used to the information processing Switching device A via the circuit d prematurely the write preparation acknowledgment character or 'to give read preparation acknowledgment characters. The write preparation acknowledgment character or read preparation acknowledgment character is therefore already earlier at a point in time than the readiness to carry out the relevant write or read process to the information processing switching device A delivered, which to the The reaction time for executing a write or read process is earlier, than the time to express the relevant process. At this response time So it is about the structure and operation of the information processing Switching device A conditional time between the arrival of the write preparation acknowledgment character or read preparation acknowledgment character over the circuit d and the application of the Information to be stored on the data bus E or to receive the information on the data bus E information offered by work # memory B elapses.

seine ausgeführt wurde, wird das Schreib- bzw. Lesevorbereitungsquittungszeichen gegeben, wenn der oder die betreffenden x-Kontakte geschlossen sind. Abweichend hiervon kann aber auch vorgesehen werden, daß dieses Zeichen mit einem (nicht dargestellten) Zeitglied mit Verzögerung vom Arbeitsspeicher B zur informationsverarbeitenden Schalteinrichtung A gegeben wird, wenn sowohl das Schreib- bzw. Lesevorbereitungssignal von dieser im Arbeitsspeicher A eingetroffen ist, als auch der Kontakt k sich in der (dargestellten) Ruhelage befindet. Das Zeitglied müßte dann mit seinem Eingang am Stromkreis h liegen und mit seinem Ausgang am Stromkreis d. Seine Verzögerungszeit müßte so ein gestellt werden, daß das betreffende Quittungszeichen in der angegebenen Weise zu dem früheren Zeitpunkt abgegeben wird.its has been executed, the write or read preparation acknowledgment character is used given when the relevant x-contact or contacts are closed. Different of this, however, it can also be provided that this symbol is marked with a (not shown) Timing element with delay from the main memory B to the information-processing switching device A is given when both the write and read preparation signals from this has arrived in the main memory A, as well as the contact k is in the (shown) Is in rest position. The timing element should then have its input on circuit h and with its output on the circuit d. Its delay time should be set in this way be that the acknowledgment character concerned in the specified way to the previous Time is given.

Claims (3)

Patentansorüche ßchaltungsanordnung für #erzini.ld eve=iii t tlung s anlagen, insbesondere #ernsprechvermittlungsanlagen, mit informationsverarbeitenden und/oder teilzentralen Schalteinrichtungen, welche mit mit Schreibeinrichtungen und/oder Leseeinrichtungen ausgestatteten Arbeitsspeichern zusammenarbeiten, indem sie Informationen zum Einschreiben mittels einer Schreibeinrichtung in Speichergliedern des Arbeitsspeichers an diesen abgeben und/oder zum Lesen mittels der Leseeinrichtung aus Speichergliedern entnehmen und welche jeweils vorbereitend für einen solchen Schreibvorgang bzw. Lesevorgang ein Schreibvorbereitungssignal bzw. Lesevorbereitungssignal an ihren jeweiligen Arbeitsspeicher abgeben, der nach Erhalt eines jeden dieser Signale mit einem Schreibvorbereitungsquittungszeichen bzw.Circuit arrangement for # erzini.ld eve = iii tlung s systems, especially #phone exchanges, with information processing and / or partially central switching devices, which with writing devices and / or reading devices equipped working memories cooperate by they information for writing by means of a writing device in memory elements of the main memory to this and / or for reading by means of the reading device take from storage elements and which in each case preparatory for such Write process or read process a write preparation signal or read preparation signal to their respective working memory, after receiving each of these Signals with a write preparation acknowledgment or Lesevorbereitungsquittungszeichen sowohl den Erhalt des betreffenden Signales als auch seine Bereitschaft zur Durchführung des jeweiligen Schreibvorganges bzw.Read preparation acknowledgment characters both the receipt of the relevant Signal as well as its readiness to carry out the respective write process respectively. Lesevorganges der betreffenden Schalteinrichtung signalisiert, und welche nach einer durch ihren Aufbau und ihre Arbeitsweise bedingten Reaktionszeit nach Erhalt des betreffenden Quittungszeichens den Schreibvorgang bzw. Lesevorgang ausführen, dadurch gekennzeichnetfi daß ein Arbeitsspeicher das Schreibvorbereitungsquittungs zeichen bzw. Lesevorbereitungsquittungszeichen bereits zu einem Zeitpunkt früher als dem der Bereitschaft zur Ausführung des betreffenden Schreibvorganges bzw. Lesevorganges abgibt, welcher um die Reaktionszeit zur Ausführung eines Schreibvorganges bzw. Lesevorganges früher liegt, als der Zeitpunkt zur Ausführung des betreffenden Vorganges.The reading process of the relevant switching device is signaled, and which according to a response time determined by their structure and mode of operation after receiving the relevant acknowledgment character, the writing or reading process execute, characterized in that a working memory receives the write preparation acknowledgment character or read preparation acknowledgment character at an earlier point in time than the readiness to carry out the relevant write or read process outputs, which increases the response time for executing a write process or Reading process is earlier than the time for executing the relevant process. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß das eine und/oder das andere Quittungszeichen gegeben wird, wenn im Arbeitsspeicher Ansteuerungsschaltmittel (x) zur adressengemäßen Ansteuerung je eines Speichergliedes wirksam geschaltet sind.2. Circuit arrangement according to claim 1, characterized in that one and / or the other acknowledgment character is given when in the working memory Control switching means (x) for address-based control of one memory element each are effectively switched. 3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Abgabe eines der Quittungszeichen in Schaltabhängigkeit davon steht, daß speicherinterne Schaltabläufe, z.B. Prüfprogrammläufe oder den Speicherinhalt regenerierende Schaltvorgänge, durch Einnahme einer Arbeitslage anzeigende Schaltmittel sich in Ruhelage befinden.3. Circuit arrangement according to claim 1, characterized in that the delivery of one of the acknowledgment characters is dependent on the fact that internal memory Switching processes, e.g. test program runs or switching processes regenerating the memory content, Switching means indicating a working position are in the rest position.
DE19833328387 1983-08-05 1983-08-05 Switching method for telecommunications switching systems, particularly telephone switching systems, with information-processing switching devices and main memories operating in conjunction with these Granted DE3328387A1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE19833328387 DE3328387A1 (en) 1983-08-05 1983-08-05 Switching method for telecommunications switching systems, particularly telephone switching systems, with information-processing switching devices and main memories operating in conjunction with these
CH335884A CH665319A5 (en) 1983-08-05 1984-07-11 CIRCUIT ARRANGEMENT FOR TELECOMMUNICATION SWITCHING SYSTEMS WITH INFORMATION-PROCESSING SWITCHING DEVICES AND WORK STORAGE WORKING WITH THEM.
AT249884A AT392866B (en) 1983-08-05 1984-08-02 AND WORKING STORAGE WORKING WITH YOU

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19833328387 DE3328387A1 (en) 1983-08-05 1983-08-05 Switching method for telecommunications switching systems, particularly telephone switching systems, with information-processing switching devices and main memories operating in conjunction with these

Publications (2)

Publication Number Publication Date
DE3328387A1 true DE3328387A1 (en) 1985-02-14
DE3328387C2 DE3328387C2 (en) 1989-10-19

Family

ID=6205924

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19833328387 Granted DE3328387A1 (en) 1983-08-05 1983-08-05 Switching method for telecommunications switching systems, particularly telephone switching systems, with information-processing switching devices and main memories operating in conjunction with these

Country Status (3)

Country Link
AT (1) AT392866B (en)
CH (1) CH665319A5 (en)
DE (1) DE3328387A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0223460A2 (en) * 1985-11-14 1987-05-27 Hewlett-Packard Company Real-time end of packet signal generator
EP0311772A2 (en) * 1987-10-14 1989-04-19 International Business Machines Corporation Method of operating a switched network of optical buses

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3942162A (en) * 1974-07-01 1976-03-02 Motorola, Inc. Pre-conditioning circuits for MOS integrated circuits
DE2750176A1 (en) * 1977-11-09 1979-05-10 Siemens Ag Circuits for processor access to store in telephone exchange - controls signalling by clock pulses stopped for delivery of program commands

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3942162A (en) * 1974-07-01 1976-03-02 Motorola, Inc. Pre-conditioning circuits for MOS integrated circuits
DE2750176A1 (en) * 1977-11-09 1979-05-10 Siemens Ag Circuits for processor access to store in telephone exchange - controls signalling by clock pulses stopped for delivery of program commands

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Review of the Electrical Communication Laborato- ries, Bd.25, Nr.5,6, Mai-Juni 1977, S.403-410, Tokio (JP) *
The Bell System Technical Journal, Bd.57, Nr.2, Februar 1978, S.389-391, New York (US) *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0223460A2 (en) * 1985-11-14 1987-05-27 Hewlett-Packard Company Real-time end of packet signal generator
EP0223460A3 (en) * 1985-11-14 1988-12-14 Hewlett-Packard Company Real-time end of packet signal generator
EP0311772A2 (en) * 1987-10-14 1989-04-19 International Business Machines Corporation Method of operating a switched network of optical buses
EP0311772A3 (en) * 1987-10-14 1990-01-10 International Business Machines Corporation Switched network of optical buses

Also Published As

Publication number Publication date
ATA249884A (en) 1990-11-15
CH665319A5 (en) 1988-04-29
AT392866B (en) 1991-06-25
DE3328387C2 (en) 1989-10-19

Similar Documents

Publication Publication Date Title
DE2744531C2 (en) Arrangement for the selection of interrupt programs in a data processing system
DE2340547A1 (en) DIGITAL WORD GENERATOR RECEIVER
DE2758023B2 (en) Connection circuit for an input / output interface of a data processing system
DE2856680A1 (en) COMMAND BUFFER FOR A DATA PROCESSING SYSTEM
DE1549548A1 (en) Device for activating a specific command from a large number of commands which are stored in an instruction memory of a computer
DE2609698C2 (en) Electronic calculator
DE2720842A1 (en) DATA TRANSFER SYSTEM
DE3328387C2 (en)
DE2404887C2 (en) Circuit arrangement for exchanging information with a computer
DE1762205B2 (en) CIRCUIT ARRANGEMENT FOR AN ELECTRONICALLY CONTROLLED SELF DIALING OFFICE
DE2610428A1 (en) ARRANGEMENT FOR THE CONTROL OF THE INTERMEDIATE STORAGE OF BETWEEN TWO FUNCTIONAL UNITS TO BE TRANSFERRED IN A BUFFER MEMORY
DE1549497B2 (en) PARALLEL WORKING NUMBER CALCULATOR WITH ENTERED CONDITIONALLY RUNNING PROGRAM TO CONTROL AN AUTOMATIC TELEPHONE SWITCHING SYSTEM
DE2161213B2 (en) Method and control unit for transferring data word blocks
DE2316321A1 (en) MEMORY CALL OPERATED IN MULTIPLE SWITCHING
DE1449581B2 (en) DEVICE FOR READING A LARGE STORAGE MACHINE
DE1474090B2 (en) DATA PROCESSING SYSTEM
DE2629800A1 (en) CIRCUIT ARRANGEMENT FOR RECOVERY AFTER A MALFUNCTION OF THE PROCESSOR MEMORY IN A TIME MULTIPLEX MESSAGE BROADCING SYSTEM
DE1512034B2 (en) CIRCUIT ARRANGEMENT FOR BINARY DISPLAY OF A SWITCHING POSITION OF A CROSS RAIL SWITCH IN AN AUTOMATIC REMOTE COMMUNICATION SYSTEM CONTROLLED BY ELECTRONIC CONTROL DEVICES
DE1512855C3 (en) Decimal phone number position number converter
EP0133568A2 (en) Circuit arrangement for telecommunication installations, in particular telephone exchanges with memories and memory sequential control circuits individually assigned to them
DE1774390C3 (en) Data acquisition system
DE1437794C3 (en) Method for transmitting binary messages
DE2007401C (en) Buffer memory to delay addressing in a program-controlled telecommunications system
DE2606295B2 (en) Arrangement for the transmission of characters between peripheral units controllable via a multiplex channel and a main memory of a central processor
DE3133407C2 (en) Program-controlled computer

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee