DE2408143B2 - Method and circuit arrangement for producing the synchronous operation of counters - Google Patents
Method and circuit arrangement for producing the synchronous operation of countersInfo
- Publication number
- DE2408143B2 DE2408143B2 DE19742408143 DE2408143A DE2408143B2 DE 2408143 B2 DE2408143 B2 DE 2408143B2 DE 19742408143 DE19742408143 DE 19742408143 DE 2408143 A DE2408143 A DE 2408143A DE 2408143 B2 DE2408143 B2 DE 2408143B2
- Authority
- DE
- Germany
- Prior art keywords
- counter
- counters
- group
- synchronization
- synchronized
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/40—Monitoring; Error detection; Preventing or correcting improper counter operation
- H03K21/406—Synchronisation of counters
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Die Erfindung betrifft ein Verfahren zur Herstellung des Synchronlaufs der Zähler zweier Zählergruppen, innerhalb deren unabhängig von den Verhältnissen in der jeweils anderen Gruppe ein Zählersynchronlauf hergestellt wird, sowie eine Schaltungsanordnung zur Durchführung des Verfahrens.The invention relates to a method for producing the synchronous operation of the counters of two counter groups, within which, regardless of the conditions in the other group, a counter synchronous operation is produced, as well as a circuit arrangement for performing the method.
Insbesondere in Anlagen der Nachrichtenverarbeitung, bei denen in gleichartigen Anlagenteilen durch Zähler Adressen von Zeitlagen erzeugt werden, innerhalb deren sich Verarbeitungsvorgänge abzuwikkeln haben, ist ein absoluter Synchronlauf dieser Zähler erforderlich. Die Herstellung des Synchronlaufs der Zähler kann mit Hilfe eines zentralen Referenzzählers vorgenommen werden, der sehr betriebssicher ist.Especially in message processing systems, in which addresses of time slots are generated by counters in similar parts of the system, Within which processing operations have to take place, this counter is an absolute synchronous operation necessary. The synchronous operation of the counters can be established with the help of a central reference counter be made, which is very reliable.
Wenn die erwähnten Anlagen eine sehr große Anzahl von Zählern erfordern, ist es zweckmäßig, zur Erhöhung der Betriebssicherheit die Zähler in zwei Gruppen zusammenzufassen, innerhalb deren unabhängig von den Verhältnissen in der jeweils anderen Gruppe mit Hilfe eines gruppenindividuellen Refcrenzzählers für einen Synchronlauf gesorgt wird, so daß bei einem Außertrittfallen eines dieser Referenzzähler bzw. bei einer Verfälschung der von diesem gelieferten Synchronisiersignale wenigstens der Gleichlauf der einen Hälfte von zu synchronisierenden Zählern aufrechterhalten werden kann. Bei einer derartigen Gruppenaufteilung, die auch aus anderen Gründen sowieso schon vorgesehen sein kann, muß natürlich dafür gesorgt sein, daß sich im Normalfall auch ein Gleichlauf der unter sich synchronen Zähler der Gruppen einstellt. Hierzu genügt es nicht, die beiden Referenzzähler auf Übereinstimmung zu überprüfen und im Falle einer Abweichung wieder einen Gleichlauf herzustellen, da wegen des Fehlens einer Information darüber, welcher der Referenzzähler der gestörte ist, unter Umständen zumindest zeitweise sich eine falsche Referenzperiode einstellen würde.If the systems mentioned require a very large number of counters, it is advisable to increase to summarize the meters in two groups within which, regardless of the conditions in the other group with the help of a group-specific reference counter for synchronous operation is ensured, so that if one of these reference counters or a falsification of the synchronization signals supplied by this at least the synchronization of one half can be maintained by counters to be synchronized. With such a group division, which can already be provided for other reasons anyway, must of course be taken care of, that in normal cases there is also synchronization of the group counters, which are synchronous among themselves. Suffice it to do this it is not necessary to check the two reference meters for correspondence and in the event of a discrepancy to establish synchronization again, because of the lack of information about which of the The reference meter that is disturbed, under certain circumstances, at least at times, has an incorrect reference period would hire.
Durch Verwendung eines der beiden Referenzzählern übergeordneten Referenzzählers wäre es zwar möglich eine derartige Entscheidung zu treffen, der durch die Unterteilung der zu synchronisierenden Zähler in zwei gleiche Gruppen gewonnene Vorteil der Unabhängigkeit der Zähler wäre damit jedoch weitgehend wieder verloren gegangen.It would be possible by using one of the two reference counters, which is superordinate to the reference counter to make such a decision by dividing the counters to be synchronized into two The advantage of the independence of the counters gained by the same groups would thus largely be restored lost.
Beim Gegenstand des Anspruchs 1 liegt die Aufgabe zugrunde, einen Gleichlauf der Zähler einer ersten Zählergruppe mit denjenigen einer zweiten Gruppe auf einfache Weise herzustellen, und dabei zu gewährleisten, daß trotz einer Störung von gruppenindividuellen Referenzzählern wenigstens bei der einen Hälfte der zuIn the subject matter of claim 1, the object is to synchronize the counters of a first A meter group can be easily established with those of a second group, while ensuring that that despite a malfunction of group-specific reference counters at least one half of the to
synchronisierenden Zähler der Gleichluufbetrieb aufrechterhalten bleiben kann.synchronizing counter maintains constant flow operation can stay.
Diese der Erfindung zugrunde liegende Aufgabe wird durch ein Verfahren gelöst, das dadurch gekennzeichnet ist, daß für jede Zählergruppe ein gruppenindividueller übergeordneter Referenzzähler mit Hilfe einer gruppenindividuellen ersten Referenzzählersynehronisierschaltung Synchronlauf mit einem gruppenindividuellen untergeordneten Referenzzähler herstellt, daß bei Erreichen des Synchronlaufs der beiden Referenzzahler jeweils ein der Herstellung des Synchronlaufs der zu synchronisierenden Zähler dienendes Synchronisiersignal an diesen Zählern individuell zugeordnete Synchronisierschaltungen geliefert wird, und daß dieses Synchronisiersignal außerdem zur Herstellung des Synchronlaufs der den verschiedenen Gruppen von Zählern zugeordneten Referenzzähler einer der jeweils anderen Zählergruppe zugeordneten zweiten Referenzzählersynchronisierschaltung zugeführt wird.This object on which the invention is based is achieved by a method which is characterized in that is that for each counter group a group-specific higher-level reference counter with the help of a group-specific first reference counter synchronization circuit synchronous operation with a group-specific subordinate reference counter establishes that when synchronous operation is reached, the two reference counters a synchronization signal each used to establish synchronous operation of the counters to be synchronized individually assigned synchronization circuits are supplied to these counters, and that this Synchronization signal also for establishing the synchronous operation of the various groups of Reference counter assigned to counters of a second reference counter synchronization circuit assigned to the respective other counter group is fed.
Aufgrund des erfindungsgemäßen Verfahrens sind die beiden übergeordneten Referenzzähler in ihrer Funktion gleichwertig und nicht fest aneinander gekoppelt. Da außerdem das der Herstellung des Synchronlaufs der zu synchronisierenden Zähler einer Gruppe dienende Signal jeweils immer erst dann geliefert wird, wenn der Gleichlauf zusammengehöriger Referenzzähler hergestellt ist, kann es nicht zu zeitlichen Überlappungen von Synchronisiervorgängen, die nur im Zusammenhang mit einer der Gruppen Bedeutung haben und Synchronisiervorgängen kommen, die sich zwischen Zählern verschiedener Gruppen abwickeln.Due to the method according to the invention, the two superordinate reference counters are in their function equal and not firmly linked to each other. In addition, since the production of synchronous operation of the to be synchronized counter of a group serving signal is always delivered only when the Synchronous reference counters that belong together is established, there can be no temporal overlaps of Synchronization processes that are only relevant in connection with one of the groups and synchronization processes come, which unwind between meters of different groups.
Das erfindungsgemäße Verfahren sowie die Anordnung zur Durchführung desselben werden nachstehend anhand von 3 Figuren näher erläutert.The method according to the invention and the arrangement for carrying out the same are described below explained in more detail with reference to 3 figures.
Die F i g. 1 zeigt in Blockbildform ein Ausführtmgsbeispiel einer Schaltungsanordnung zur Durchführung des erfindungsgemäßen Verfahrens.The F i g. 1 shows, in block diagram form, an exemplary embodiment of a circuit arrangement for implementation of the method according to the invention.
Die F i g. 2 zeigt in Impulsdiagramm der Referenzzähler dieser Schaltungsanordnung.The F i g. 2 shows the reference counter in a pulse diagram this circuit arrangement.
Die Fig. J zeigt schaltungstechnische Einzelheiten einer bevorzugten Ausführungsform der bei der Schaltungsanordnung gemäß Fig. 1 verwendeten Synchronisierschaltungen. J shows circuit details a preferred embodiment of the synchronization circuits used in the circuit arrangement according to FIG.
In der Fig. 1 sind von den zu Zählergruppen zusammengefaßten Zählern, bei denen ein Synchronlauf hergestellt werden soll, lediglich der Zähler ZA der Gruppe A und der Zähler Zßder Gruppe 0dargestellt. In FIG. 1, only the counter ZA of group A and the counter Zß of group 0 of the counters combined into counter groups, in which synchronous operation is to be established, are shown.
Für jede dieser Zählergruppcn ist ein gruppenindividueller übergeordneter Referenzzähler RuA bzw. RÜB sowie ein gruppenindividueller untergeordneter Referenzzähler RA bzw. RB vorhanden. Die Übertragsausgänge a von zusammengehörenden Referenzzählern sind jeweils mit den Eingängen einer ersten gruppenindividuellen Referenzzählersynchronisierschaltung SR 1 verbunden. Der Ausgang dieser Synchronisierschaltungen ist an den Einstelleingang des jeweils zugehörigen untergeordneten Referenzzählers RA bzw. RB angeschlossen. For each of these counter groups there is a group- specific superordinate reference counter RuA or RÜB and a group- specific subordinate reference counter RA or RB . The carry outputs a of related reference counters are each connected to the inputs of a first group-specific reference counter synchronization circuit SR 1. The output of this synchronization circuit is connected to the setting input of the associated subordinate reference counter RA or RB.
Die erwähnten Übertragsausgänge 11 der Referenzzähler liegen außerdem an den beiden Eingängen eines gruppenindividuellen UND-Gliedes UA bzw. UB. Der Ausgang dieser UND-Glieder ist einerseits an den einen Eingang von den zu synchronisierenden Zählern individuell zugeordneten Synchronisierschaltungen angeschlossen, von denen in der Fig. 1 die dem Zähler ZA der Gruppe A individuell zugeordnete Synchronisier· schaltung SA bzw. die dem Zähler ZB der Gruppe B individuell zugeordnete Synchronisierschultung SB dargestellt ist. Der zweite Eingang dieser .Synchronisierschaltungen SA bzw. SB ist mit dem Übertragsausgang a des zugeordneten Zählers verbunden. Die Ausgänge der Synchronisierschaltungen stehen mit dem Einstelleingang c des jeweils zugeordneten Zählers in Verbindung. The aforementioned carry outputs 11 of the reference counters are also connected to the two inputs of a group-specific AND element UA or UB. The output of these AND gates is the one hand connected an input of the to be synchronized counters individually assigned synchronizing circuits in the one of which in Fig. 1 to the counter ZA Group A individually assigned synchronization · circuit SA or the counter example, the group B individually assigned synchronization training SB is shown. The second input of these synchronizing circuits SA or SB is connected to the carry output a of the associated counter. The outputs of the synchronization circuits are connected to the setting input c of the respectively assigned counter.
Der Ausgang der erwähnten UND-Glieder UA und L^ö ist andererseits an den einen Hingann einer /weiten Referenzzählersynchronisierschaltung SR 2 angeschlos-The output of the mentioned AND gates UA and L ^ ö is on the other hand connected to the one Hingann of a / wide reference counter synchronization circuit SR 2
IU sen, die zur jeweils anderen Gruppe von Zählern gehört, d.h. also, daß der Ausgang des der Gruppe /1 zugeordneten UND-Gliedes UA mit dem einen Hingang der Synchronisierschaltung SR 2 verbunden ist. die der Gruppe B zugeordnet ist. Entsprechend besteht zwischen dem Ausgang des der Gruppe ßzugeordneten UND-Gliedes UB und dem einen Eingang der /weiten zur Gruppe A gehörenden Referenz/ählersynchronisierschaltung SR 2 eine Verbindung.IU sen, which belongs to the respective other group of counters, that is to say that the output of the AND element UA assigned to group / 1 is connected to one input of the synchronization circuit SR 2. assigned to group B. Correspondingly, there is a connection between the output of the AND element UB assigned to the group and the one input of the reference / counter synchronization circuit SR 2 belonging to the group A.
Die jeweils anderen Eingänge dieser /weiten Referenzzählersyrehronisierschaltungen sind an die Übertragsausgänge u der der jeweils gleichen Gruppe zugeordneten übergeordneten Referenzzähler RÜA bzw. ÄL/ßgelegt.The respective other inputs of this / wide reference counter synchronization circuits are applied to the carry outputs u of the superordinate reference counters RÜA or ÄL / ß, which are assigned to the same group in each case.
Nachstehend werden unter Bezugnahme auf die erläuterte Fig. 1 und auf die Fig. 2 die .Synchronisiervorgänge nach dem erfindungsiiemäßen Verfahren näher erläutert.With reference to the explained FIG. 1 and FIG. 2, the .Synchronisiervorgänge according to the method according to the invention explained in more detail.
Es wird zunächst angenommen, daß /wischen dem beispielsweise der Gruppe A von zu synchronisierendenIt is initially assumed that / between, for example, the group A of to be synchronized
m Zählern zugeordneten übergeordneten Refertnzzähler RÜA und dem untergeordneten Referen/.zähler RΛ ein Gleichlauf nicht besteht. Durch Vergleich der beim jeweiligen Erreichen des Zählerendstandes an den Übertragsausgängen ./ auftretenden ÜbertragsimpulsenThe higher-level reference counter RÜA assigned to the counters and the subordinate reference / counter RΛ are not synchronized. By comparing the carry pulses that occur at the carry outputs ./ when the end of the counter is reached
π durch die erste Referenzzählersynchronisicrschaltung SR 1 wird ein Synchronisiersignal an deren Ausgang erzeugt, das, dem Einstelleingang des untergeordneten Referenzzählers RA zugeführt, bewirkt, daß dieser Zähler auf den übergeordneten Referen/zählcr RÜA π through the first reference counter synchronizing circuit SR 1 a synchronization signal is generated at its output, which, fed to the setting input of the subordinate reference counter RA , causes this counter to switch to the higher-level reference / counter RÜA
•tu aufsynchronisiert wird.• tu is synchronized.
Wenn hierdurch zwischen den beiden Referenz/ählern RÜA und W/1 gleichlauf hergestellt ist. wird auch durch die an deren Ausgängen ;/ auftretenden Übertragssignale die UND-Bedingung des UND-Glie- If this results in synchronism between the two reference counters RÜA and W / 1. the AND condition of the AND element is also set by the carry signals occurring at their outputs; /
■f> des UA erfüllt, so daß dieses ein Synchronisiersignal abgibt.■ f> of the UA met so that it emits a synchronization signal.
Dieses der zur Gruppe Ii gehörenden zweiten Synchronisierschaltung SR 2 zugel'ührte Synchronisiersignal veranlaßt die Herstellung des GleichlaufsThis synchronization signal supplied to the second synchronization circuit SR 2 belonging to group Ii causes synchronization to be established
•o zwischen den der Gruppe A zugeordneten Referenzzählern RÜA und RA und dem der Gruppe zugeordneten übergeordneten Referenzzähler RuB. • o between the reference meters RÜA and RA assigned to group A and the higher-level reference meter RuB assigned to the group.
Das vom UND-Glied UA abgegebene Synchronisiersignal wird außerdem in der Synchronisierschaltung .SVI sowie in weiteren anderen zu synchronisierenden Zählern zugeordneten, nicht dargestellten Synchronisierschaltungen mit dem Übertragssignal des jeweils zugeordneten zu synchronisierenden Zählers ZA verglichen, woraufhin wie im Zusammenhang mit denThe synchronization signal output by the AND element UA is also compared in the synchronization circuit .SVI as well as in further other synchronizing counters assigned, not shown, with the carry signal of the respectively assigned counter ZA to be synchronized, whereupon as in connection with the
wi Referenzzählern beschrieben dem Einstelleingang c dieser Zähler ein Einstellsignal zugeführt wird, das die Herstellung des Gleichlaufs diesel zu synchronisierenden Zähler ZA mit den Referenzzählern und damit auch untereinander herstellt.As described in reference counters, the setting input c of these counters is supplied with a setting signal which establishes the synchronization of the counter ZA to be synchronized with the reference counters and thus also with one another.
i> > Im Zeitdiagramm gemäß F i g. 2 kommen die insoweit beschriebenen Vorgänge dadurch zum Ausdruck, daß der zum Zeitpunkt 1 auftretende Übertragsimpuls des übergeordneten Referenzzählers RÜA in eine Impuls-i >> In the time diagram according to FIG. 2, the processes described so far are expressed in that the carry pulse of the higher-level reference counter RÜA occurring at time 1 is converted into a pulse
pause zwischen zwei Übertragsimpulsen des untergeordneten Refcrenzzählers fällt, also zunächst ein Gleichlauf zwischen diesen Zählern nicht besteht, daß zum Zeitpunkt 2 die Übertragsimpulse der Referenzzähler RLJA und RA zeitlich zusammenfallen und damit das UND-Glied UA ein Synchronisiersignal abgibt, und daß zum Zeitpunkt 3 das vom UND-Glied UA abgegebene Synchronisiersignal auch mit dem Übertragssignal des übergeordneten, der Gruppe ßzugeordneten Referenzzählers /ft/ßzusammenfällt.pause between two carry pulses of the subordinate reference counter falls, so initially there is no synchronization between these counters, that at time 2 the carry pulses of the reference counters RLJA and RA coincide in time and thus the AND element UA emits a synchronization signal, and that at time 3 the from AND element UA output synchronization signal also coincides with the carry signal of the superordinate reference counter / ft / ß assigned to the group ß.
Entsprechend den in der Fig.2 dargestellten Zeilverhältnissen besteht zum Zeitpunkt 3 noch kein Gleichlauf zwischen dem übergeordneten Referenzzähler RUB und dem im zugehörigen untergeordneten Referenzzähler RB. Die Herstellung des Gleichlaufs dieser beiden Referenzzähler erfolgt in entsprechender Weise wie bei den der Gruppe A zugeordneten Refcrcnzzähler RÜA und RA, nämlich mit Hilfe der zu dieser Gruppe B gehörigen ersten Referenzzählersynchronisierschaltung SR 1.Corresponding to the cell relationships shown in FIG. 2, there is still no synchronization between the superordinate reference counter RUB and the subordinate reference counter RB in the associated subordinate reference counter at time 3. The synchronization of these two reference counters takes place in the same way as with the reference counters RÜA and RA assigned to group A , namely with the aid of the first reference counter synchronization circuit SR 1 belonging to this group B.
Erst wenn der Gleichlauf zwischen diesen beiden Referenzzählcrn hergestellt ist, siehe Zeitpunkt 4, kann über das UND-Glied UB ein Synchronisiersignal abgegeben werden, das mit Hilfe der Synchronisierschaltungen SB für die Herstellung eines Gleichlaufs der zu synchronisierenden Zähler ZB der Gruppe B sorgt. Es ist also vermieden, daß sich Synchronisiervorgänge von Gruppe zu Gruppe mit Synchronsiervorgängen innerhalb der Gruppen zeitlich überlappen.Only when the synchronization between these two reference counters is established, see time 4, can a synchronization signal be output via the AND element UB which, with the aid of the synchronization circuit SB, ensures synchronization of the counters ZB of group B to be synchronized. It is therefore avoided that synchronization processes from group to group overlap in time with synchronization processes within the groups.
Aus der Beschreibung der Synchronisationsvorgänge ergibt sich auch, daß immer auf die Referenzzähler derjenigen Gruppe aufsynchronisiert wird, bei der die interne Synchronisation zwischen untergeordneten und übergeordneten Refcrenzzähler zuerst beendet ist.The description of the synchronization processes also shows that the reference counter is always used that group is synchronized in which the internal synchronization between subordinate and higher-level reference counter is finished first.
Bei der beschriebenen Schaltungsanordnung gemäß f:ig. 1 zur Durchführung des erfindungsgemäßen Verfahrens sind Synchronisierschaltungen verwendet, die in der Weise arbeiten, daß beim Vergleich der Übertragsimpulse der in Synchronlauf zu bringenden Zähler jeweils aus derjenigen Art von Ungleichheit, die während einer Impulspause zwischen den vom synchronisierenden Zähler aus dem Vergleich zugeführten Impulsen festgestellt wird, ein Vorbereitungssignal abgeleitet wird, aufgrund dessen der nächstfolgende Übertragsimpuls des synchronisierenden Zählers eine Ncucinstellung des durch ihn zu synchronisierenden Zählers veranlaßt. Auf diese Weise ist vermieden, daß zwischenzeitlich auftretende Störimpulse, die sich den Übcrtragsimpulsen des jeweils synchronisierenden Zählers überlagern, bzw. daß bei Auftreten eines Daucrsignals anstelle des vom synchronisierenden Rcfercn/.zählcr gelieferten Übertragsimpulses es zu einer Ncusynchronisierung kommt, obwohl der Gleichlauf zwischen synchronisierendem Zähler und ihm untergeordneten Zähler überhaupt nicht gestört ist. Außerdem ist gewährleistet, daß auch bei einer fehlerhaften Unterdrückung eines Übertragsimpulses des Refcrenzzählers keine Neusynchronisierung vorgenommen wird.In the described circuit arrangement according to f : ig. 1 to carry out the method according to the invention, synchronization circuits are used which work in such a way that when comparing the carry pulses of the counters to be synchronized, each of the type of inequality found during a pulse pause between the pulses supplied by the synchronizing counter from the comparison , a preparation signal is derived, on the basis of which the next following carry pulse of the synchronizing counter causes an adjustment of the counter to be synchronized by it. In this way it is avoided that intermittent interfering impulses which superimpose the carry impulses of the respective synchronizing counter or that when a continuous signal occurs instead of the carry impulse supplied by the synchronizing Rcfercn / and its subordinate counter is not disturbed at all. In addition, it is ensured that no resynchronization is carried out even if a carry pulse from the reference counter is incorrectly suppressed.
In I" i g. 3 ist dargestellt, wie eine Synchronisierschaltung mit den obenstchend erwähnten Eigenschaften, beispielsweise die Refercnzzählersynchronisierschallung SR I aufgebaut sein kann.In FIG. 3 it is shown how a synchronization circuit with the properties mentioned above, for example the reference counter synchronization sound system SR I, can be constructed.
Die in der Figur dargestellte Synchronisierschaltung SR 1 weist cine bistabile, taktflankengestcuertc Kippstufe /·7;1 auf. Der eine Informationscingang / dieser Kippstufe ist mit dem Ausgang einer Verknüpfungsschaltung verbunden, die aus dem Negator N 1 und den' UND-Glied U besteht. Der Eingang des Negators A/l dieser Verknüpfungsschaltung ist mit dem Übertragsausgang a des übergeordneten Refercnzzählers, hici The synchronization circuit SR 1 shown in the figure has a bistable, clock edge-controlled trigger stage / · 7 ; 1 . One information input / this flip-flop is connected to the output of a logic circuit, which consists of the inverter N 1 and the 'AND element U' . The input of the inverter A / l of this logic circuit is connected to the carry output a of the superordinate reference counter, hici
z. B. des Zählers RUA verbunden. Der Ausgang de; Negators N 1 ist an den einen Eingang des erwähnter UND-Gliedes Uangeschlossen,dessen anderer Eingang mit dem Übertragsausgang des untergeordneten Referenzzählers RA verbunden ist.z. B. connected to the counter RUA . The exit de; The negator N 1 is connected to one input of the aforementioned AND element U , the other input of which is connected to the carry output of the subordinate reference counter RA .
ίο Der Ausgang Q derjenigen Kippstufenhälfte, die bei Auftreten eines Ansteuersignals am ersten Informationseingang / ein Ausgangssignal abgibt, ist mit dem einen Eingang eines Ausgangs-NAND-Glicdes Ni, verbunden, dessen anderer Eingang an den Übertrags-ίο The output Q of that flip-flop half which emits an output signal when a control signal occurs at the first information input is connected to one input of an output NAND Glicdes Ni , the other input of which is connected to the carry
ts ausgang a des übergeordneten Rcferenzzählcrs angeschlossen
ist. Der Ausgang y dieses NAND-Gliedes Nu steht mit dem Einstelleingang c des untergeordneten
Referenzzählers RA in Verbindung.
Die zur Herstellung des Synchronlaufs der Zähler ZA bzw. ZB dienenden Synchronisierschaltungen SA und
SB sind in der gleichen Weise aufgebaut. Anstelle des vom übergeordneten Referenzzählers gelieferten Übertragssignals
wird ihnen das Ausgangssignal eines der UND-Glieder UA oder UBzugeführt und die Stelle des
anhand der Fig.3 beschriebenen untergeordneter Referenzzählers RA nehmen dann die zu synchronisierenden
Zähler ZA und Zßein.ts output a of the higher-level reference counter is connected. The output y of this NAND element Nu is connected to the setting input c of the subordinate reference counter RA .
The synchronization circuits SA and SB used to produce the synchronous operation of the counters ZA and ZB are constructed in the same way. Instead of the carry signal supplied by the superordinate reference counter, the output signal of one of the AND gates UA or UB is fed to them and the subordinate reference counter RA described with reference to FIG. 3 is then taken by the counters ZA and Zß to be synchronized.
Bei der für den Aufbau der Synchronisationsschaltung verwendeten bistabilen Kippstufe handelt es sich um eir sogenanntes taktflankengesteuertes IK-Flip-Flop (siehe z. B. elektronische Rechenanlagen 10(1968) Heft I1S. 34 bis 40; 40), durch das an den beiden Informationseingängen /und K anliegende binäre Eingangssignalkombinationen bei Auftreten einer Taktflanke eines über der Takteingang Tder Kippstufe zugeführten Steuertaktes übernommen werden. Wenn man nur die Signalwerte ar dem im vorliegenden Falle einen ausgenutzten Ausgang Q der bistabilen Kippstufe FF in Betracht zieht bestehen zwischen den Signalwerten an den Informa-The bistable multivibrator used to build the synchronization circuit is a so-called edge-controlled IK flip-flop (see, for example, electronic computing systems 10 (1968) Issue I 1 pp. 34 to 40; 40) through which the Binary input signal combinations present at both information inputs / and K are accepted when a clock edge of a control clock supplied via the clock input T of the flip-flop occurs. If only the signal values ar the, in the present case, an output Q of the bistable flip-flop FF that is used, there are between the signal values at the information
■"> tionseingängen / und K und an dem erwähnten Ausgang Q folgende Zusammenhänge: Bei Anliegen der Eingangssignalkombination / = 0, /C = O verbleibt die Kippstufe in derjenigen Kipplage, die sie vorher durch Anlegen einer anderen Signalkombination angenommen hatte. Bei Anliegen der Eingangssignalkombinatior / = 0, K = 1 nimmt die Kippstufe eine Kipplage ein, ir der an dem erwähnten Ausgang der Signalwert C auftritt. Bei der umgekehrten Signalkombination / = 1 K = O tritt an dem ausgenutzten Ausgang dei■ "> tion inputs / and K and the following relationships at the mentioned output Q : When the input signal combination / = 0, / C = O is present, the flip-flop remains in the tilted position it had previously assumed by applying another signal combination / = 0, K = 1, the flip-flop assumes a tilted position, ir which occurs at the aforementioned output the signal value C. With the reverse signal combination / = 1 K = O , dei occurs at the output that is used
so Signalwert 1 auf. Wenn die Eingangssignalkombinatior / = 1, K = 1 anliegt, kippt die Kippstufe in den jeweil; anderen Kippzustand, so daß an dem erwähnter Ausgang je nach dem vorher eingenommenen Kippzu stand der Binärwert 0 oder der Binärwert 1 auftritt.so signal value 1 on. If the input signal combiner / = 1, K = 1 is applied, the flip-flop switches to the respective; other tilting state, so that the binary value 0 or the binary value 1 occurs at the output mentioned, depending on the Kippzu previously taken.
Wenn der jeweils untergeordnete Zähler so aufge baut ist, daß seine Einstellung in den höchster Zählerstand aufgrund eines Signalwechsels vom Binär wert 1 zum Binärwert 0 an seinem Einstelleingang < erfolgt, dann ist aufgrund der beschriebenen EigenschafIf the respective subordinate counter is so up is that its setting is in the highest count due to a signal change from binary value 1 to the binary value 0 at its setting input <, then due to the properties described
W1 ten der für die Synchronisierschaltung verwendeter bistabilen Kippstufe und aufgrund der beschriebener Verknüpfung der dieser Synchronisierschaltung züge führten Übertragsimpulse gewährleistet, daß die Her stellung des Gleichlaufes in der obenstehend beschrie W1 th of the bistable multivibrator used for the synchronizing circuit and due to the described linkage of the synchronizing circuit trains carried out carry pulses ensures that the Her position of synchronism in the above described
<>' benen Weise unter Vermeidung von durch Störunger des Synchronisiersignals bedingter Falscheinstellunger erfolgt. <>' benen manner takes place while avoiding incorrect settings caused by disturbances in the synchronization signal.
Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19742408143 DE2408143C3 (en) | 1974-02-20 | 1974-02-20 | Method and circuit arrangement for producing the synchronous operation of counters |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19742408143 DE2408143C3 (en) | 1974-02-20 | 1974-02-20 | Method and circuit arrangement for producing the synchronous operation of counters |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2408143A1 DE2408143A1 (en) | 1975-08-28 |
DE2408143B2 true DE2408143B2 (en) | 1978-04-06 |
DE2408143C3 DE2408143C3 (en) | 1978-12-07 |
Family
ID=5907950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19742408143 Expired DE2408143C3 (en) | 1974-02-20 | 1974-02-20 | Method and circuit arrangement for producing the synchronous operation of counters |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE2408143C3 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2930027A1 (en) * | 1978-07-28 | 1980-03-13 | Sits Soc It Telecom Siemens | CIRCUIT FOR THE PHASE ADJUSTMENT OF NUMBER CHAINS |
-
1974
- 1974-02-20 DE DE19742408143 patent/DE2408143C3/en not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2930027A1 (en) * | 1978-07-28 | 1980-03-13 | Sits Soc It Telecom Siemens | CIRCUIT FOR THE PHASE ADJUSTMENT OF NUMBER CHAINS |
Also Published As
Publication number | Publication date |
---|---|
DE2408143A1 (en) | 1975-08-28 |
DE2408143C3 (en) | 1978-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2750818A1 (en) | ARRANGEMENT FOR TIME MULTIPLEX DATA TRANSFER | |
DE1960491A1 (en) | Frame synchronization method | |
DE69220267T2 (en) | Pulse tamping system | |
DE2051432A1 (en) | Numerical machine tools position control | |
DE2752996A1 (en) | DIGITAL MULTIPLEXING DEVICE FOR PLESIOCHRONOUS BIT SEQUENCES | |
DE2533050B2 (en) | NUMERICAL TIME MULTIPLEX TRANSMISSION SYSTEM | |
DE69111669T2 (en) | Phase correction circuit for signals in a system with double digital lines. | |
DE2228320B2 (en) | Ripple control receiver | |
DE2157515C3 (en) | Digital data processing device | |
DE2408143B2 (en) | Method and circuit arrangement for producing the synchronous operation of counters | |
DE3238692A1 (en) | Data transmission system | |
DE1925917C3 (en) | Binary pulse frequency multiplier circuit | |
DE102016222618A1 (en) | Method for monitoring an integrated circuit timer | |
DE2428367C2 (en) | Circuit arrangement for limiting the transmission speed of data signals | |
DE2133002A1 (en) | Frame synchronization system | |
DE3103574A1 (en) | Circuit arrangement for establishing phase synchronism between clock pulses and sync bits of data envelopes | |
DE102005029515A1 (en) | Method for calculating CRC test values and logic circuit | |
DE3248566C2 (en) | Method and circuit arrangement for the transmission of data signals | |
DE2112179C2 (en) | Circuit arrangement for interconnecting an incoming transmission line with one of several further transmission lines | |
DE2049947C3 (en) | Arrangement for recognizing a predetermined bit sequence occurring in the bit-serial data flow | |
DE2326316C2 (en) | Method and arrangement for counter synchronization | |
DE3924907A1 (en) | REDUNDANT CLOCK ARRANGEMENT | |
DE3540800A1 (en) | Binary adding cell and fast adding and multiplying unit composed of such binary adding cells | |
DE2929531C2 (en) | Method for synchronizing two data stations | |
DE2902504C2 (en) | Method for synchronizing data using synchronization bits |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |