DE2321510A1 - Anordnung und verfahren zur erzeugung von kombinationslogikfunktionen - Google Patents
Anordnung und verfahren zur erzeugung von kombinationslogikfunktionenInfo
- Publication number
- DE2321510A1 DE2321510A1 DE19732321510 DE2321510A DE2321510A1 DE 2321510 A1 DE2321510 A1 DE 2321510A1 DE 19732321510 DE19732321510 DE 19732321510 DE 2321510 A DE2321510 A DE 2321510A DE 2321510 A1 DE2321510 A1 DE 2321510A1
- Authority
- DE
- Germany
- Prior art keywords
- lines
- sequence
- logic
- relays
- relay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 10
- 239000011159 matrix material Substances 0.000 claims description 25
- 238000010586 diagram Methods 0.000 description 6
- 230000005669 field effect Effects 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Logic Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR7215076A FR2182340A5 (enExample) | 1972-04-27 | 1972-04-27 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE2321510A1 true DE2321510A1 (de) | 1973-11-15 |
Family
ID=9097653
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19732321510 Pending DE2321510A1 (de) | 1972-04-27 | 1973-04-27 | Anordnung und verfahren zur erzeugung von kombinationslogikfunktionen |
Country Status (4)
| Country | Link |
|---|---|
| JP (1) | JPS4955242A (enExample) |
| DE (1) | DE2321510A1 (enExample) |
| FR (1) | FR2182340A5 (enExample) |
| GB (1) | GB1429717A (enExample) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2215368C2 (ru) * | 2001-06-26 | 2003-10-27 | Общество с ограниченной ответственностью "Сибэлком" | Интегральный каскадный логический модуль "яйлеткан" |
-
1972
- 1972-04-27 FR FR7215076A patent/FR2182340A5/fr not_active Expired
-
1973
- 1973-04-19 GB GB1913273A patent/GB1429717A/en not_active Expired
- 1973-04-26 JP JP48048278A patent/JPS4955242A/ja active Pending
- 1973-04-27 DE DE19732321510 patent/DE2321510A1/de active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| GB1429717A (en) | 1976-03-24 |
| FR2182340A5 (enExample) | 1973-12-07 |
| JPS4955242A (enExample) | 1974-05-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2822219A1 (de) | Integrierte logikschaltung | |
| DE2018473A1 (de) | Binär logischer Schaltkreis, insbesondere zur Durchführung einer programmierten Fo Igeschaltung | |
| DE1011181B (de) | Matrix-Schaltung | |
| DE10354501B4 (de) | Logik-Schaltkreis-Anordnung | |
| DE2203456C3 (de) | Aus Transistoren aufgebaute bistabile Multivibratorschaltung vorn Master/Slave-Typ | |
| DE69124972T2 (de) | Gate-Array mit eingebauter Programmierungsschaltung | |
| DE2509731A1 (de) | Universelles schaltnetz zur verknuepfung binaerer schaltvariabler | |
| DE3842288A1 (de) | Schaltungsanordnung zur erzeugung einer konstanten bezugsspannung | |
| DE2158013A1 (de) | Tastatur-Eingabewerk | |
| DE2260935A1 (de) | Signalwaehlsystem fuer ein elektronisches musikinstrument | |
| DE1814213C3 (de) | J-K-Master-Slave-Flipflop | |
| DE1275608B (de) | Zugriffschaltung fuer Speicheranordnungen | |
| DE2321510A1 (de) | Anordnung und verfahren zur erzeugung von kombinationslogikfunktionen | |
| DE2509732B2 (de) | Schaltungsanordnung zur Korrelation zweier Gruppen paralleler Binärsignale | |
| DE69123063T2 (de) | Gleichstromversorgte integrierte Schaltung vom Josephson-Typ | |
| DE2752204A1 (de) | Integrierte schaltung | |
| DE1100694B (de) | Bistabile Kippschaltung | |
| DE1096087B (de) | Binaerer Reihenaddierer | |
| DE1271178C2 (de) | Schaltungsanordnung eines asymetrischen, bistabilen, elektronischen speicherelements | |
| DE1275597C2 (de) | Elektronischer Schalter mit einem oberflaechenpotentialgesteuerten Transistor | |
| DE69500250T2 (de) | Optimierte Operandformatierungsstufe | |
| DE2210037A1 (de) | Speicher-Prozessor-Element | |
| DE2365237A1 (de) | Automatische steuerungseinrichtung | |
| DE2002578A1 (de) | Multistabile Schaltung | |
| DE1462429B2 (de) | Verknuepfungsschalter zur durchfuehrung logischer funktionen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OHJ | Non-payment of the annual fee |