DE2301683A1 - Schaltungsanordnung zur impulsformung und impulsdehnung - Google Patents

Schaltungsanordnung zur impulsformung und impulsdehnung

Info

Publication number
DE2301683A1
DE2301683A1 DE19732301683 DE2301683A DE2301683A1 DE 2301683 A1 DE2301683 A1 DE 2301683A1 DE 19732301683 DE19732301683 DE 19732301683 DE 2301683 A DE2301683 A DE 2301683A DE 2301683 A1 DE2301683 A1 DE 2301683A1
Authority
DE
Germany
Prior art keywords
pulse
output
input
bistable
circuit arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19732301683
Other languages
German (de)
English (en)
Inventor
Klaus-Juergen Dipl Ing Lange
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Starkstrom Anlagenbau VEB
Original Assignee
Starkstrom Anlagenbau VEB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Starkstrom Anlagenbau VEB filed Critical Starkstrom Anlagenbau VEB
Publication of DE2301683A1 publication Critical patent/DE2301683A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
    • H03K5/15013Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)
DE19732301683 1972-01-18 1973-01-13 Schaltungsanordnung zur impulsformung und impulsdehnung Pending DE2301683A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DD16038772A DD113163A3 (forum.php) 1972-01-18 1972-01-18

Publications (1)

Publication Number Publication Date
DE2301683A1 true DE2301683A1 (de) 1973-07-26

Family

ID=5485087

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19732301683 Pending DE2301683A1 (de) 1972-01-18 1973-01-13 Schaltungsanordnung zur impulsformung und impulsdehnung

Country Status (3)

Country Link
CS (1) CS171381B1 (forum.php)
DD (1) DD113163A3 (forum.php)
DE (1) DE2301683A1 (forum.php)

Also Published As

Publication number Publication date
DD113163A3 (forum.php) 1975-05-20
CS171381B1 (forum.php) 1976-10-29

Similar Documents

Publication Publication Date Title
DE2056545C3 (de) Schaltungsanordnung zur Erzeugung eines impulsförmigen Ausgangssignals mit einer gegenüber einer Flanke eines Eingangsimpulses um eine vorgegebene Zeit verzögerten Flanke
DE69715409T2 (de) Seriell-parallel- und parallel-seriell-umsetzer
DE2556828C3 (de) Dynamisches Schieberegister aus Isolierschicht-Feldeffekttransistoren
DE69519526T2 (de) Pulserzeugung
DE2714219A1 (de) Digitales nachrichtenvermittlungsnetzwerk
DE2157515C3 (de) Digitale Datenverarbeitungs-Einrichtung
DE2301683A1 (de) Schaltungsanordnung zur impulsformung und impulsdehnung
DE4242201A1 (de) Schaltungsanordnung zum Verzögern eines Nutzsignals
DE2246590A1 (de) Schaltungsanordnung zum synchronisieren von eingangsimpulsen mit einem taktpuls
EP0316458B1 (de) Digitaler Chip mit Eingangsdaten-Synchronisierung
EP0273234A2 (de) Datenbussystem für einen seriellen Datenbus
DE3806981A1 (de) Binaerzaehler
DE2039732B2 (de) In integrierter schaltkreistechnik realisierbare schaltungsanordnung zur ableitung von impulsen einer polaritaet aus allen zustandsaenderungen einer binaeren zeichenfolge
DE3105905A1 (de) Schaltungsanordnung zum umwandeln von eingangsimpulsen in prellfreie und mit einem vorgegebenen takt synchrone ausgangsimpulse
DE4132325A1 (de) Anordnung zum automatischen taktabgleich bei integrierten schaltkreisen
DE3226032A1 (de) Gatterkreis fuer einen universalzaehler
DE1106401B (de) Anordnung zum Bereitstellen von Steuerimpulsen fuer Schalt- und Rechenwerke
DE3246211A1 (de) Schaltungsanordnung zur detektion von folgen identischer binaerwerte
DE1270091C2 (de) Stoerunterdrueckung fuer Analogsignale abschnittweise integrierende Schaltungen
DE4132574C2 (de) Verfahren zur Taktsynchronisation
DE2736503A1 (de) Rastersynchronisieranordnung
DE2530034C2 (de) Zähler zum Zählen von Taktsignalen
DE4140920C1 (en) Level changing circuitry for flanks of rectangular or trapezoidal signals - has threshold value discriminator with output signal separated into two channels, each having a gate circuit assigned to SR-flip=flop
DE3639790C2 (forum.php)
DE3239936A1 (de) Schaltungsanordnung zum umwandeln eines mit prellungen behafteten eingangssignales in prellfreie ausgangssignale