DE19947662A1 - Betriebsverfahren für einen Datenbus - Google Patents

Betriebsverfahren für einen Datenbus

Info

Publication number
DE19947662A1
DE19947662A1 DE19947662A DE19947662A DE19947662A1 DE 19947662 A1 DE19947662 A1 DE 19947662A1 DE 19947662 A DE19947662 A DE 19947662A DE 19947662 A DE19947662 A DE 19947662A DE 19947662 A1 DE19947662 A1 DE 19947662A1
Authority
DE
Germany
Prior art keywords
clock
operating method
data bus
bus
master
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE19947662A
Other languages
English (en)
Inventor
Martin Peller
Josef Berwanger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bayerische Motoren Werke AG
Original Assignee
Bayerische Motoren Werke AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bayerische Motoren Werke AG filed Critical Bayerische Motoren Werke AG
Priority to DE19947662A priority Critical patent/DE19947662A1/de
Priority to EP00962458A priority patent/EP1219072A1/de
Priority to PCT/EP2000/008785 priority patent/WO2001026297A1/de
Priority to JP2001529140A priority patent/JP2003511903A/ja
Publication of DE19947662A1 publication Critical patent/DE19947662A1/de
Priority to US10/114,331 priority patent/US20020163370A1/en
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40169Flexible bus arrangements
    • H04L12/40176Flexible bus arrangements involving redundancy
    • H04L12/40202Flexible bus arrangements involving redundancy by using a plurality of master stations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection

Abstract

Bei einem Betriebsverfahren für einen Datenbus, der den Taktgeber besitzt, wird bei Ausfall des Taktgebers ein zweiter Taktgeber aktiviert.

Description

Die Erfindung bezieht sich auf ein Betriebsverfahren für einen Datenbus mit den Merkmalen des Oberbegriffs von Patentanspruch 1.
Ein Datenbus, der im Rahmen der Erfindung einsetzbar ist, ergibt sich aus der DE 197 20 401 A. Der darin beschriebene Datenbus besitzt vorzugsweise Sterntopologie. Er kann aber auch eine an sich bekannte Bustopologie besitzen, bei der die Teil­ nehmer über eine oder mehrere Datenleitungen miteinander kommunizieren. Inner­ halb des Datenbusses gibt es einen Busmaster, der Synchronisationspulse erzeugt, damit die Kommunikation zwischen den Teilnehmern stattfinden kann.
Wenn dieser Busmaster ausfällt, dann ist keine Kommunikation mehr möglich. Des­ halb ist es vorstellbar, einen Teilnehmer als Ersatzmaster zu definieren, der Syn­ chronisationspulse erzeugt, wenn der Busmaster ausfällt. Dies wird durch den Er­ satzmaster daran erkannt, daß die Synchronisationspulse ausbleiben. Ist z. B. aber die Empfangsleitung des Ersatzmasters defekt, seine Sendeleitung aber noch funk­ tionsfähig, würde sich der Ersatzmaster irrtümlich aktivieren und dadurch den Da­ tenverkehr stören, da er unsynchronisiert zum eigentlichen Busmaster Synchronisie­ rungspulse erzeugen würde.
Der Erfindung liegt die Aufgabe zugrunde, ein Betriebsverfahren für einen Datenbus der eingangs genannten Art zu schaffen, mit dem sich das beschriebene Problem einer irrtümlichen Aktivierung eines Ersatzmasters vermeiden läßt.
Eine Lösung dieses Problems ist die gezielte und absichtliche Aktivierung von meh­ reren Busmastern auf dem Datenbus. Die verschiedenen Busmaster synchronisie­ ren sich dabei gegenseitig derart, daß sich z. B. immer der Busmaster mit der "schnellsten Uhr" (Taktgenerator mit der höchsten Frequenz) mit seiner Synchroni­ sierungssequenz durchsetzt und alle anderen Busmaster aufsynchronisiert.
Zur Vermeidung des Falles, daß ein Busmaster völlig außerhalb des Synchronisie­ rungsfensters (definiert durch die Quarzungenauigkeiten) eine Synchronisierungs­ sequenz absetzt kann z. B. ein unabhängiges Überwachungsglied eingesetzt wer­ den, das nur im erlaubten Synchronsierungsfenster den Buszugriff freigibt. Falls irrtümlich ein Buszugriff eines Busmasters erfolgt, kann die Überwachungseinrich­ tung den Zugriff sperren, dem Datenbussystem bzw. den Teilnehmern auf geeignete Weise den Fehler mitteilen (z. B. über eine serielle Schnittstelle an den Mikroprozes­ sor des Busmasters und von dort per "alive-counter" an alle Teilnehmer), damit auf Systemebene entsprechende Maßnahmen getroffen werden können. Diese Maß­ nahmen können beispielsweise darin bestehen, ein vom Datenbussystem abhängi­ ges Steuerungssystem in einen sicheren Zustand zu bringen.
Vorteilhafte Ausgestaltungen der Erfindung bestehen im Falle eines als Sternkoppler aufgebauten Datenbus, indem der Taktgenerator selbst in einem Sternkoppler an­ geordnet ist und/oder bei Vorhandensein eines Protokollcontroller, indem der Takt­ geber in den Protokollcontroller integriert ist.
Das Problem der irrtümlichen Aktivierung des Ersatzmasters läßt sich damit lösen.

Claims (5)

1. Betriebsverfahren für einen Datenbus, der einen Taktgeber besitzt, dadurch gekennzeichnet, daß bei Ausfall des Taktgeberes ein zweiter Taktgeber akti­ viert wird.
2. Betriebsverfahren nach Anspruch 1, dadurch gekennzeichnet, daß der erste und der zweite Taktgeber im Normalfall gleichzeitig aktiviert und aufeinander synchronisiert werden.
3. Betriebsverfahren nach Anspruch 2, dadurch gekennzeichnet, daß der Taktgeber mit der höheren Frequenz den Taktgeber mit der niedrigeren Fre­ quenz auf seine Taktfrequenz aufsynchronisiert.
4. Betriebsverfahren nach Anspruch 3, dadurch gekennzeichnet, daß der Taktgeber mit der niedrigeren Frequenz seinen Sendebetrieb einstellt.
5. Betriebsverfahren nach einem der Ansprüche 2 bis 4, dadurch gekennzeich­ net, daß der Taktgeber mit der niedrigeren Frequenz nur dann auf den Taktge­ ber mit der höheren Frequenz aufsynchronisiert wird, wenn dessen Taktfrequenz ein vorgegebenes Maß nicht übersteigt.
DE19947662A 1999-10-04 1999-10-04 Betriebsverfahren für einen Datenbus Ceased DE19947662A1 (de)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE19947662A DE19947662A1 (de) 1999-10-04 1999-10-04 Betriebsverfahren für einen Datenbus
EP00962458A EP1219072A1 (de) 1999-10-04 2000-09-08 Betriebsverfahren für einen datenbus
PCT/EP2000/008785 WO2001026297A1 (de) 1999-10-04 2000-09-08 Betriebsverfahren für einen datenbus
JP2001529140A JP2003511903A (ja) 1999-10-04 2000-09-08 データバスのための稼動方法
US10/114,331 US20020163370A1 (en) 1999-10-04 2002-04-03 Operating method for a data bus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19947662A DE19947662A1 (de) 1999-10-04 1999-10-04 Betriebsverfahren für einen Datenbus

Publications (1)

Publication Number Publication Date
DE19947662A1 true DE19947662A1 (de) 2001-04-12

Family

ID=7924373

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19947662A Ceased DE19947662A1 (de) 1999-10-04 1999-10-04 Betriebsverfahren für einen Datenbus

Country Status (5)

Country Link
US (1) US20020163370A1 (de)
EP (1) EP1219072A1 (de)
JP (1) JP2003511903A (de)
DE (1) DE19947662A1 (de)
WO (1) WO2001026297A1 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102253158B1 (ko) * 2014-11-21 2021-05-18 현대모비스 주식회사 차량용 네트워크 시스템 및 그 동작방법

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4025874A (en) * 1976-04-30 1977-05-24 Rockwell International Corporation Master/slave clock arrangement for providing reliable clock signal
US4239982A (en) * 1978-06-14 1980-12-16 The Charles Stark Draper Laboratory, Inc. Fault-tolerant clock system
NL8203921A (nl) * 1982-10-11 1984-05-01 Philips Nv Multipel redundant kloksysteem, bevattende een aantal onderling synchroniserende klokken, en klokschakeling voor gebruik in zo een kloksysteem.
US4683570A (en) * 1985-09-03 1987-07-28 General Electric Company Self-checking digital fault detector for modular redundant real time clock
NL8502768A (nl) * 1985-10-10 1987-05-04 Philips Nv Dataverwerkingsinrichting, die uit meerdere, parallel-werkende dataverwerkingsmodules bestaat, multipel redundante klokinrichting, bevattende een aantal onderling zelf-synchroniserende klokschakelingen voor gebruik in zo een dataverwerkingsinrichting, en klokschakeling voor gebruik in zo een klokinrichting.
US4979191A (en) * 1989-05-17 1990-12-18 The Boeing Company Autonomous N-modular redundant fault tolerant clock system
US5355090A (en) * 1989-10-06 1994-10-11 Rockwell International Corporation Phase corrector for redundant clock systems and method
GB2278259B (en) * 1993-05-21 1997-01-15 Northern Telecom Ltd Serial bus system
US5301171A (en) * 1993-06-01 1994-04-05 Honeywell Inc. Cross-monitored pair of clocks for processor fail-safe operation
US5416443A (en) * 1993-12-22 1995-05-16 International Business Machines Corporation Reliable clock source having a plurality of redundant oscillators
US5422915A (en) * 1993-12-23 1995-06-06 Unisys Corporation Fault tolerant clock distribution system
US5570397A (en) * 1993-12-23 1996-10-29 Unisys Corporation Redundant synchronized clock controller
KR100193806B1 (ko) * 1995-10-13 1999-06-15 윤종용 교환시스템의 클럭 발생회로 및 방법
US6055362A (en) * 1996-03-29 2000-04-25 Bull Hn Information Systems Inc. Apparatus for phase synchronizing clock signals in a fully redundant computer system
US5886557A (en) * 1996-06-28 1999-03-23 Emc Corporation Redundant clock signal generating circuitry
DE19722114C2 (de) * 1997-05-27 2003-04-30 Bosch Gmbh Robert Taktsignal-Bereitstellungsvorrichtung und -verfahren
US6194969B1 (en) * 1999-05-19 2001-02-27 Sun Microsystems, Inc. System and method for providing master and slave phase-aligned clocks
US6757350B1 (en) * 1999-06-12 2004-06-29 Cisco Technology, Inc. Redundant clock generation and distribution
US6675307B1 (en) * 2000-03-28 2004-01-06 Juniper Networks, Inc. Clock controller for controlling the switching to redundant clock signal without producing glitches by delaying the redundant clock signal to match a phase of primary clock signal
US6839391B2 (en) * 2002-01-08 2005-01-04 Motorola, Inc. Method and apparatus for a redundant clock

Also Published As

Publication number Publication date
JP2003511903A (ja) 2003-03-25
US20020163370A1 (en) 2002-11-07
WO2001026297A1 (de) 2001-04-12
EP1219072A1 (de) 2002-07-03

Similar Documents

Publication Publication Date Title
EP2700017B1 (de) Verfahren und vorrichtung zur seriellen datenübertragung mit umschaltbarer datencodierung
EP3131016B1 (de) Dynamikadressierung
EP1471433B1 (de) Verfahren und Vorrichtung zur Synchronisation der globalen Zeit von mehreren Bussen sowie entsprechendes Bussystem
EP0092750A1 (de) System zur Übertragung von Informationstelegrammen
DE10111265B4 (de) Vorrichtung zur Datenübertragung zwischen Fahrzeugsensoren und einem Prozessor eines Steuergeräts
WO2006103243A1 (de) Verfahren und vorrichtungen zum übertragen von daten auf einer datenleitung zwischen einem steuergerät und zumindest einem dezentralen datenverarbeitungsgerät
DE102010040772A1 (de) Dekodiereinheit und Kodiereinheit für den differentiellen Manchester-Code
DE19750317A1 (de) Empfangsschaltung für ein CAN-System
EP2022206A1 (de) Taktrückgewinnungseinrichtung und verfahren zum taktrückgewinnen
DE102014111061B4 (de) Verfahren, Vorrichtung und System zur Kommunikation mit einer Einrichtung
DE2533050B2 (de) Numerisches zeitmultiplex-uebertragungssystem
DE19947662A1 (de) Betriebsverfahren für einen Datenbus
DE1252727B (de) Verfahren zum störungsfreien Empfang übertragener Daten
DE102011101172A1 (de) Mehrfachadresserkennung in AS-Interface-Netzwerken
DE3103574C2 (de) Schaltungsanordnung zum Herstellen und Aufrechterhalten des Gleichlaufs zwischen von örtlich erzeugten Bittaktimpulsen abgeleiteten Envelopetaktimpulsen und in Envelopes eines binärcodierten Signals enthaltenen Synchronisierbits
WO2001026282A2 (de) Betriebsverfahren für einen datenbus für mehrere teilnehmer mit flexiblem zeitgesteuertem zugriff
EP1497735A2 (de) Verfahren und vorrichtung zur überprufung einer überwachungsfunktion eines bussystems und bussystem
DE102013211988A1 (de) Verfahren zum Betreiben einer Kommunikationsanordnung
DE10115804A1 (de) Betriebsverfahren für einen Datenbus für mehrere Teilnehmer
DE10206904A1 (de) Kommunikation in einem verteilten Steuerungssystem mit Unterdrücken der zyklischen Kommunikation nach Äquidistanzverletzung
DE4001065C2 (de)
DE19947660A1 (de) Betriebsverfahren für zwei Datenbusse
DE102013004070B3 (de) Verfahren zur Überprüfung eines Netzwerks und Netzwerkanordnung
DE102008064761B3 (de) Verfahren und Vorrichtung zum Prüfen einer asynchronenÜbertragung von Steuersignalen
DE4219987B4 (de) Verfahren zum Dekodieren von seriellen Datentelegrammen

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8131 Rejection