DE19941099A1 - Programmgesteuerte Einheit und Verfahren zum Erkennen und/oder Analysieren von Fehlern in programmgesteuerten Einheiten - Google Patents

Programmgesteuerte Einheit und Verfahren zum Erkennen und/oder Analysieren von Fehlern in programmgesteuerten Einheiten

Info

Publication number
DE19941099A1
DE19941099A1 DE19941099A DE19941099A DE19941099A1 DE 19941099 A1 DE19941099 A1 DE 19941099A1 DE 19941099 A DE19941099 A DE 19941099A DE 19941099 A DE19941099 A DE 19941099A DE 19941099 A1 DE19941099 A1 DE 19941099A1
Authority
DE
Germany
Prior art keywords
program
controlled unit
controlled
scan
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19941099A
Other languages
German (de)
English (en)
Inventor
Albrecht Mayer
Stefan Pfab
Martin Kaibel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Priority to DE19941099A priority Critical patent/DE19941099A1/de
Priority to DE50004276T priority patent/DE50004276D1/de
Priority to EP00963939A priority patent/EP1224480B1/fr
Priority to PCT/DE2000/002956 priority patent/WO2001016609A1/fr
Publication of DE19941099A1 publication Critical patent/DE19941099A1/de
Priority to US10/085,919 priority patent/US7089468B2/en
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318555Control logic

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Debugging And Monitoring (AREA)
DE19941099A 1999-08-30 1999-08-30 Programmgesteuerte Einheit und Verfahren zum Erkennen und/oder Analysieren von Fehlern in programmgesteuerten Einheiten Withdrawn DE19941099A1 (de)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE19941099A DE19941099A1 (de) 1999-08-30 1999-08-30 Programmgesteuerte Einheit und Verfahren zum Erkennen und/oder Analysieren von Fehlern in programmgesteuerten Einheiten
DE50004276T DE50004276D1 (de) 1999-08-30 2000-08-28 Programmgesteuerte einheit und verfahren zum erkennen und/oder analysieren von fehlern in programmgesteuerten einheiten
EP00963939A EP1224480B1 (fr) 1999-08-30 2000-08-28 Unite a commande par programme enregistre et procede permettant de detecter et/ou d'analyser des erreurs dans ces unites a commande par programme enregistre
PCT/DE2000/002956 WO2001016609A1 (fr) 1999-08-30 2000-08-28 Unite a commande par programme enregistre et procede permettant de detecter et/ou d'analyser des erreurs dans ces unites a commande par programme enregistre
US10/085,919 US7089468B2 (en) 1999-08-30 2002-02-28 Program-controlled unit and method for identifying and/or analyzing errors in program-controlled units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19941099A DE19941099A1 (de) 1999-08-30 1999-08-30 Programmgesteuerte Einheit und Verfahren zum Erkennen und/oder Analysieren von Fehlern in programmgesteuerten Einheiten

Publications (1)

Publication Number Publication Date
DE19941099A1 true DE19941099A1 (de) 2001-03-29

Family

ID=7920078

Family Applications (2)

Application Number Title Priority Date Filing Date
DE19941099A Withdrawn DE19941099A1 (de) 1999-08-30 1999-08-30 Programmgesteuerte Einheit und Verfahren zum Erkennen und/oder Analysieren von Fehlern in programmgesteuerten Einheiten
DE50004276T Expired - Lifetime DE50004276D1 (de) 1999-08-30 2000-08-28 Programmgesteuerte einheit und verfahren zum erkennen und/oder analysieren von fehlern in programmgesteuerten einheiten

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE50004276T Expired - Lifetime DE50004276D1 (de) 1999-08-30 2000-08-28 Programmgesteuerte einheit und verfahren zum erkennen und/oder analysieren von fehlern in programmgesteuerten einheiten

Country Status (4)

Country Link
US (1) US7089468B2 (fr)
EP (1) EP1224480B1 (fr)
DE (2) DE19941099A1 (fr)
WO (1) WO2001016609A1 (fr)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1553495B1 (fr) * 2004-01-06 2015-11-18 Infineon Technologies AG Unité commandée par programme
US8719335B2 (en) * 2007-08-21 2014-05-06 Microsoft Corporation Framework for development of integration adapters that surface non-static, type-safe service contracts to LOB systems
US8375250B2 (en) * 2009-03-04 2013-02-12 Infineon Technologies Ag System and method for testing a module

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4503537A (en) * 1982-11-08 1985-03-05 International Business Machines Corporation Parallel path self-testing system
JPS6381552A (ja) * 1986-09-25 1988-04-12 Nec Corp チヤネル装置のエラ−情報採集方法
US5253359A (en) * 1990-06-11 1993-10-12 Supercomputer Systems Limited Partnership Control and maintenance subsystem network for use with a multiprocessor computer system
US5453992A (en) * 1993-08-02 1995-09-26 Texas Instruments Incorporated Method and apparatus for selectable parallel execution of test operations
US5777489A (en) * 1995-10-13 1998-07-07 Mentor Graphics Corporation Field programmable gate array with integrated debugging facilities
US5642363A (en) * 1995-12-21 1997-06-24 Ncr Corporation Method and apparatus for testing of electronic assemblies
US6094729A (en) * 1997-04-08 2000-07-25 Advanced Micro Devices, Inc. Debug interface including a compact trace record storage
US6006347A (en) * 1997-09-17 1999-12-21 Cypress Semiconductor Corporation Test mode features for synchronous pipelined memories
US5920575A (en) * 1997-09-19 1999-07-06 International Business Machines Corporation VLSI test circuit apparatus and method
EP0926598B1 (fr) * 1997-12-19 2002-10-16 Mentor Graphics Corporation Circuit prédiffusé programmable doté d'un système intégré de débogage
US6966021B2 (en) * 1998-06-16 2005-11-15 Janusz Rajski Method and apparatus for at-speed testing of digital circuits

Also Published As

Publication number Publication date
EP1224480B1 (fr) 2003-10-29
EP1224480A1 (fr) 2002-07-24
WO2001016609A1 (fr) 2001-03-08
US7089468B2 (en) 2006-08-08
US20020144201A1 (en) 2002-10-03
DE50004276D1 (de) 2003-12-04

Similar Documents

Publication Publication Date Title
DE3903835C2 (fr)
DE60100754T2 (de) System und verfahren zum testen von signalverbindungen unter verwendung einer eingebauten selbsttestfunktion
EP0186724B1 (fr) Dispositif de test et de diagnostic pour une calculatrice numérique
DE3702408C2 (fr)
DE2735397C2 (de) Überwachungseinrichtung für eine programmgesteuerte Maschine
EP1019819B1 (fr) Unite commandee par programme et procede permettant de deboguer ladite unite
DE102016116717A1 (de) Scan-Ketten-Schaltung, die eine Injektion eines logischen Selbsttestmusters während der Laufzeit unterstützt
DE102012224276B4 (de) Verzögerte Ausführung auf mehreren Prozessoren
EP0766092A1 (fr) Circuit testable ayant plusieurs blocs de circuit identiques
DE112008001590B4 (de) Prozessorbetriebsinspektionssystem und Betriebsinspektionsschaltung
DE3325362C2 (de) Testschaltung für eine Zeitverzögerungsschaltung
EP1224480B1 (fr) Unite a commande par programme enregistre et procede permettant de detecter et/ou d'analyser des erreurs dans ces unites a commande par programme enregistre
DE10035705A1 (de) Verfahren zum Analysieren des Ersatzes fehlerhafter Zellen in einem Speicher und Speichertestvorrichtung mit einem Fehleranalysator, der von dem Verfahren Gebrauch macht
DE10124878B4 (de) Testvorrichtung für Halbleiterbauelemente
EP0009600B1 (fr) Procédé et dispositif d'interface pour exécuter des operations de maintenance sur une interface entre un processeur de maintenance et une pluralité d'unités fonctionnelles à vérifier d'un système de traitement de données
DE102004043063B4 (de) Verfahren zum Betreiben eines Halbleiter-Bauelements mit einem Test-Modul
EP1283472A2 (fr) Unité commandée par programme
EP0037965B1 (fr) Dispositif pour essayer un circuit digital avec des circuits d'essai insérés dans ce circuit
DE19951541C1 (de) Integrierter elektronischer Baustein mit duplizierter Kernlogik und Hardware-Fehlereinspeisung für Prüfzwecke
DE10303654A1 (de) Integrierte Halbleiterschaltung mit eingebauter Selbsttestfunktion und zugehöriges System
DE3731097A1 (de) Schaltungsanordnung zur ueberwachung einer einrichtung mit zwei mikroprozessoren, insbesondere einer kraftfahrzeug-elektronik
DE102020104595B3 (de) Integrierter Schaltkreis mit Selbsttestschaltung, Verfahren zum Betreiben eines integrierten Schaltkreises mit Selbsttestschaltung, Mehrkernprozessoreinrichtung und Verfahren zum Betreiben einer Mehrkernprozessoreinrichtung
CH694927A5 (de) Verfahren und Vorrichtung zur Fehleranalyse digitaler Logikschatungen..
DE19735163A1 (de) Integrierter elektronischer Baustein mit Hardware-Fehlereinspeisung für Prüfzwecke
DE2505475C3 (de) Verfahren und Vorrichtung zur Fehlerprüfung bei einem programmierbaren Logikwerk für die Ausführung logischer Operationen

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8130 Withdrawal