DE102021109088A1 - Anomaliedetektor - Google Patents

Anomaliedetektor Download PDF

Info

Publication number
DE102021109088A1
DE102021109088A1 DE102021109088.1A DE102021109088A DE102021109088A1 DE 102021109088 A1 DE102021109088 A1 DE 102021109088A1 DE 102021109088 A DE102021109088 A DE 102021109088A DE 102021109088 A1 DE102021109088 A1 DE 102021109088A1
Authority
DE
Germany
Prior art keywords
memory
ram
reset
register
detection data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE102021109088.1A
Other languages
English (en)
Inventor
Akira Hasegawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokai Rika Co Ltd
Original Assignee
Tokai Rika Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokai Rika Co Ltd filed Critical Tokai Rika Co Ltd
Publication of DE102021109088A1 publication Critical patent/DE102021109088A1/de
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/52Protection of memory contents; Detection of errors in memory contents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0727Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/073Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0736Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0778Dumping, i.e. gathering error/state information after a fault for later diagnosis
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/10Test algorithms, e.g. memory scan [MScan] algorithms; Test patterns, e.g. checkerboard patterns 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1096Write circuits, e.g. I/O line write drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/85Active fault masking without idle spares
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0409Online test
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C2029/4402Internal storage of test result, quality data, chip identification, repair information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/20Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • Debugging And Monitoring (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

Ein Anomaliedetektor 1 beinhaltet ein Schreibeinheit 21, die Anomaliedetektionsdaten D2, die durch eine externe Diagnosevorrichtung ausgelesen werden können, in einen externen Speicher 3 schreibt, wenn eine Anomalie in einer Bordvorrichtung 2 detektiert wird. Der Anomaliedetektor 1 beinhaltet ferner die Bestimmungseinheit 22, die bestimmt, ob ein Fehler in einem Speicher auftritt, der verwendet wird, wenn ein Prozessor betrieben wird, während die Schreibeinheit 21 den Schreibvorgang durchführt. Der Anomaliedetektor 1 beinhaltet zudem eine Rücksetzeinheit 23, die den Speicher zurücksetzt, indem sie eine vorgegebene von Rücksetzfunktionen des Prozessors aktiviert, wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im Speicher auftritt. Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im Speicher auftritt, schreibt die Schreibeinheit 21 die Anomaliedetektionsdaten D2, nachdem der Speicher durch die vorgegebene der Rücksetzfunktionen zurückgesetzt wurde.

Description

  • ALLGEMEINER STAND DER TECHNIK
  • 1. Gebiet
  • Die folgende Beschreibung bezieht sich auf einen Anomaliedetektor.
  • 2. Beschreibung des Standes der Technik
  • Ein bekannter Anomaliedetektor detektiert eine Anomalie in einer Bordvorrichtung, die in einem Fahrzeug installiert ist. Die offengelegte japanische nationale Phase mit Patentveröffentlichungsnr. 2011-509065 beschreibt einen Anomaliedetektor, der Anomaliedetektionsdaten in eine Speichervorrichtung schreibt, wenn eine Anomalie detektiert wird. Die Anomaliedetektionsdaten geben den Inhalt der Anomalie an. Die in die Speichervorrichtung geschriebenen Anomaliedetektionsdaten werden durch ein externes Diagnosegerät ausgelesen.
  • KURZDARSTELLUNG
  • Wenn im Anomaliedetektor ein Fehler in einem Speicher auftritt, der während des Betriebs eines Prozessors verwendet wird, können die Anomaliedetektionsdaten nicht korrekt geschrieben werden. Dies verringert die Zuverlässigkeit des Anomaliedetektors.
  • Ein Ziel der folgenden Beschreibung ist es, einen Anomaliedetektor mit verbesserter Zuverlässigkeit bereitzustellen.
  • Diese Kurzdarstellung ist bereitgestellt, um in vereinfachter Form eine Auswahl an Konzepten vorzustellen, die in der detaillierten Beschreibung näher beschrieben sind. Es ist weder beabsichtigt, dass diese Kurzdarstellung zentrale oder wesentliche Merkmale des beanspruchten Gegenstands identifiziert, noch ist beabsichtigt, dass sie als Hilfsmittel bei der Bestimmung des Schutzumfangs des beanspruchten Gegenstands herangezogen wird.
  • In einem allgemeinen Aspekt beinhaltet ein Anomaliedetektor eine Schreibeinheit, eine Bestimmungseinheit und eine Rücksetzeinheit. Die Schreibeinheit schreibt Anomaliedetektionsdaten, die durch eine externe Diagnosevorrichtung ausgelesen werden können, in eine Speichervorrichtung, wenn eine Anomalie in einem Detektionsobjekt detektiert wird. Die Bestimmungseinheit bestimmt, ob ein Fehler in einem Speicher auftritt, der verwendet wird, wenn ein Prozessor während des Schreibens der Anomaliedetektionsdaten durch die Schreibeinheit betrieben wird. Die Rücksetzeinheit setzt den Speicher zurück, indem sie eine vorgegebene von Rücksetzfunktionen des Prozessors aktiviert, wenn die Bestimmungseinheit bestimmt, dass ein Fehler im Speicher auftritt. Wenn die Bestimmungseinheit bestimmt, dass ein Fehler im Speicher auftritt, schreibt die Schreibeinheit die Anomaliedetektionsdaten, nachdem der Speicher durch die vorgegebene der Rücksetzfunktionen zurückgesetzt wurde.
  • Der Anomaliedetektor der vorliegenden Beschreibung verbessert die Zuverlässigkeit. Weitere Merkmale und Aspekte erschließen sich aus der folgenden detaillierten Beschreibung, den Zeichnungen und den Ansprüchen.
  • Figurenliste
    • 1 ist ein Blockdiagramm, das die Konfiguration eines Anomaliedetektors zeigt.
    • 2 ist ein Funktionsblockdiagramm des in 1 gezeigten Anomaliedetektors.
    • 3 ist ein Flussdiagramm, das die Betätigung des in 1 gezeigten Anomaliedetektors veranschaulicht.
  • In allen Zeichnungen und in der detaillierten Beschreibung beziehen sich dieselben Bezugszeichen auf dieselben Elemente. Die Zeichnungen sind möglicherweise nicht maßstabsgetreu, und die relative Größe, Proportionen und Darstellung der Elemente in den Zeichnungen können aus Gründen der Klarheit, Veranschaulichung und Zweckmäßigkeit übertrieben sein.
  • DETAILLIERTE BESCHREIBUNG
  • Diese Beschreibung bietet ein umfassendes Verständnis der beschriebenen Verfahren, Geräte und/oder Systeme. Modifikationen und Äquivalente der beschriebenen Verfahren, Geräte und/oder Systeme sind für den Durchschnittsfachmann offensichtlich. Abfolgen von Vorgängen sind beispielhaft und können geändert werden, wie es für den Durchschnittsfachmann offensichtlich ist, mit Ausnahme von Vorgängen, die notwendigerweise in einer bestimmten Reihenfolge auftreten. Beschreibungen von Funktionen und Konstruktionen, die dem Durchschnittsfachmann bekannt sind, können weggelassen werden.
  • Beispielhafte Ausführungsformen können unterschiedliche Formen annehmen und sind nicht auf die beschriebenen Beispiele beschränkt. Die beschriebenen Beispiele sind jedoch gründlich und vollständig und vermitteln dem Durchschnittsfachmann den vollen Umfang der Offenbarung.
  • Eine Ausführungsform eines Anomaliedetektors wird nun unter Bezugnahme auf die Zeichnungen beschrieben.
  • Wie in 1 gezeigt, ist ein Anomaliedetektor 1 beispielsweise mit mehreren in einem Fahrzeug installierten Bordvorrichtungen 2 verbunden. Jede Bordvorrichtung 2 entspricht einem Detektionsobjekt. Beispiele der Bordvorrichtung 2 beinhalten eine Türverriegelungsvorrichtung, die eine Fahrzeugtür verriegelt und entriegelt, eine Motorvorrichtung, die einen Motor startet, eine Getriebevorrichtung, die ein Getriebe steuert, und dergleichen. Der Anomaliedetektor 1 detektiert, ob eine Anomalie in der Bordvorrichtung 2 auftritt, beispielsweise mit einem Sensor oder dergleichen der Bordvorrichtung 2.
  • Wenn eine Anomalie in der Bordvorrichtung 2 detektiert wird, speichert der Anomaliedetektor 1 Anomaliedetektionsdaten D2 in einem externen Speicher 3, der als Speichervorrichtung dient. Der externe Speicher 3 beinhaltet einen Speicherplatz, der durch eine externe Diagnosevorrichtung (nicht gezeigt) ausgelesen werden kann. Der externe Speicher 3 ist beispielsweise ein wiederbeschreibbarer, nichtflüchtiger Speicher.
  • Der Anomaliedetektor 1 beinhaltet eine Steuerverarbeitungseinheit (control processing unit - CPU) 4, die als Prozessor dient, einen Direktzugriffsspeicher (random-access memory - RAM) 5, der als Speicher dient, und Register 6, die als Rücksetzfunktionen dienen. Der RAM 5 wird während des Betriebs des Prozessors verwendet. Die CPU 4 führt einen Schreibvorgang der Anomaliedetektionsdaten D2 unter Verwendung des RAM 5 durch. Insbesondere wird der RAM 5 als Arbeitsspeicherplatz der CPU 4 verwendet, wenn die Anomaliedetektionsdaten D2 geschrieben werden. Der RAM 5 ist beispielsweise ein flüchtiger Speicher.
  • Die Register 6 beinhalten ein erstes Register 11, ein zweites Register 12 und ein drittes Register 13. Das erste Register 11 wird verwendet, wenn eine vom RAM 5 getrennte elektronische Schaltung zurückgesetzt wird. Das zweite Register 12 ist ein dediziertes Register, das nur zum Zurücksetzen des RAM 5 verwendet wird. Das zweite Register 12 entspricht einer vorgegebenen Rücksetzfunktion. Das dritte Register 13 ist ein Sonderfunktionsregister (SFR), das ein Bestimmungsergebnis dahingehend speichert, ob der RAM durch das zweite Register 12 zurückgesetzt wurde.
  • Wie in 2 gezeigt, beinhaltet der Anomaliedetektor 1 mehrere Funktionen, die durch Ausführen von Programmen implementiert sind, die in einem Festwertspeicher (read-only memory - ROM, nicht gezeigt) mit der CPU 4 gespeichert sind. Der Anomaliedetektor 1 beinhaltet eine Schreibeinheit 21, eine Bestimmungseinheit 22 und eine Rücksetzeinheit 23, die als Funktionen dienen. Die Schreibeinheit 21 führt den Schreibvorgang der Anomaliedetektionsdaten D2 durch. Die Bestimmungseinheit 22 bestimmt, ob ein Fehler im RAM 5 vorliegt. Die Rücksetzeinheit 23 setzt den RAM 5 zurück.
  • Die Schreibeinheit 21 empfängt Detektionsinformationen D1 durch Kommunikation, die mit der Bordvorrichtung 2 hergestellt wurde. Wenn die Detektionsinformationen D1 empfangen sind, erkennt die Schreibeinheit 21 eine Anomalie in der Bordvorrichtung 2 aus den Detektionsinformationen D1. Die Detektionsinformationen D1 können beispielsweise ein Sensorwert der Bordvorrichtung 2 oder ein Signal sein, das das Auftreten einer Anomalie meldet. Die Schreibeinheit 21 empfängt wiederholt die Detektionsinformationen D1 auf zyklische oder nicht zyklische Weise.
  • Wenn eine Anomalie in der Bordvorrichtung 2 detektiert wird, erzeugt die Schreibeinheit 21 die Anomaliedetektionsdaten D2, die den Inhalt der Anomalie angeben. Die Anomaliedetektionsdaten D2 beinhalten die betreffende Bordvorrichtung 2, einen Fehlercode, der eine Art der Anomalie (Störung) angibt, einen Diagnosefehlercode (diagnostic trouble code - DTC), das Datum und die Uhrzeit des Auftretens der Anomalie und dergleichen. Die Schreibeinheit 21 schreibt die erzeugten Anomaliedetektionsdaten D2 in den externen Speicher 3. Der RAM 5 wird als Arbeitsspeicherplatz der CPU 4 in mindestens einem Teil der Reihe von Schreibprozessen verwendet, wie beispielsweise der Detektion einer Anomalie, der Erzeugung der Anomaliedetektionsdaten D2 und dem Schreiben der Anomaliedetektionsdaten D2.
  • Die Bestimmungseinheit 22 bestimmt, ob ein Fehler im RAM 5 auftritt, beispielsweise wenn die Schreibeinheit 21 den Schreibprozess der Anomaliedetektionsdaten D2 durchführt. Ein Fehler im RAM 5 beinhaltet beispielsweise eine Störung wie die Polarisation elektrischer Ladungen, die im RAM 5 auftritt, oder eine Störung wie verstümmelte numerische Werte, die aufgrund eines externen Faktors, wie etwa ein Magnetfeld, auftritt. Wenn die Bestimmungseinheit 22 bestimmt, dass im RAM 5 kein Fehler vorliegt, schreibt die Schreibeinheit 21 die Anomaliedetektionsdaten D2.
  • Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt, setzt die Rücksetzeinheit 23 den RAM 5 zurück. Die Rücksetzeinheit 23 setzt den RAM 5 unter Verwendung des zweiten Registers 12 zurück. Das zweite Register 12 wird nur verwendet, wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 auftritt. Vorzugsweise wird der RAM 5 durch einen am RAM 5 durchgeführten Initialisierungsprozess zurückgesetzt. Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt, bestimmt die Schreibeinheit 21, ob der RAM 5 durch das zweite Register 12 zurückgesetzt wurde. Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt, schreibt die Schreibeinheit 21 die Anomaliedetektionsdaten D2 erst, wenn der RAM 5 durch das zweite Register 12 zurückgesetzt wurde.
  • Die Schreibeinheit 21 bestimmt durch Überprüfen des dritten Registers 13, ob der RAM 5 durch das zweite Register 12 zurückgesetzt wurde. Mit anderen Worten überprüft die Schreibeinheit 21, ob das Zurücksetzen durch das zweite Register 12 verursacht wurde. Ferner bestimmt die Bestimmungseinheit 22 in der vorliegenden Ausführungsform, nachdem die Schreibeinheit 21 bestimmt hat, dass der RAM 5 zurückgesetzt wurde, erneut, ob ein Fehler im RAM 5 auftritt. Wenn die Schreibeinheit 21 bestätigt, dass der RAM 5 durch das zweite Register 12 zurückgesetzt wurde und die Bestimmungseinheit 22 bestimmt, dass kein Fehler im RAM 5 vorliegt, schreibt die Schreibeinheit 21 die Anomaliedetektionsdaten D2.
  • Der Betrieb der vorliegenden Ausführungsform wird nun beschrieben.
  • Wie in 3 gezeigt, bestimmt die Bestimmungseinheit 22 in S101 (S steht für Schritt), ob ein Fehler in dem RAM 5 auftritt. Die Bestimmungseinheit 22 führt eine Fehlerbestimmung an dem RAM 5 durch, beispielsweise wenn die Bestimmungseinheit 22 die Detektionsinformationen D1 von der Bordvorrichtung 2 empfängt. Die Bestimmungseinheit 22 detektiert einen Fehler im RAM 5, zum Beispiel durch Schreiben eines vorbestimmten numerischen Werts in den RAM 5 und Überprüfen, ob der geschriebene numerische Wert korrekt aus dem RAM 5 ausgelesen werden kann. Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt, fährt die Bestimmungseinheit 22 mit S102 fort. Wenn im RAM 5 kein Fehler vorliegt, fährt die Bestimmungseinheit 22 mit S105 fort.
  • In S102 setzt die Rücksetzeinheit 23 den RAM 5 zurück. Das Zurücksetzen des RAM 5 ist beispielsweise ein Prozess, der den RAM 5 initialisiert (auf null setzt). Der RAM 5 wird zurückgesetzt, wenn das zweite Register 12 ein Rücksetzsignal an beispielsweise einen vorbestimmten Port des RAM 5 ausgibt. In diesem Fall empfängt das dritte Register 13 das Rücksetzsignal des zweiten Registers 12. Der Ausgangszustand des dritten Registers 13 wird beispielsweise verschoben, wenn ein Rücksetzsignal des zweiten Registers 12 empfangen wird. Auf diese Weise speichert das dritte Register 13 das Bestimmungsergebnis, ob der RAM 5 durch das zweite Register 12 zurückgesetzt wurde.
  • In S103 bestimmt die Schreibeinheit 21, ob das Zurücksetzen des RAM 5 durch das zweite Register 12 verursacht wurde, indem sie den Ausgangszustand des dritten Registers 13 überprüft. Wenn die Schreibeinheit 21 bestätigt, dass der Rücksetzfaktor das zweite Register 12 ist, fährt die Schreibeinheit 21 mit S104 fort. Wenn der Rücksetzfaktor nicht das zweite Register 12 ist, beendet die Schreibeinheit 21 den Prozess.
  • In S 104 bestimmt die Bestimmungseinheit 22 erneut, ob ein Fehler im RAM 5 auftritt. Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt, beendet die Bestimmungseinheit 22 den Prozess. In diesem Fall werden die Anomaliedetektionsdaten D2 nicht geschrieben. Wenn im RAM 5 kein Fehler vorliegt, fährt die Bestimmungseinheit 22 mit S105 fort.
  • In S105 führt die Schreibeinheit 21 den Schreibvorgang der Anomaliedetektionsdaten D2 durch. Die Schreibeinheit 21 erzeugt die Anomaliedetektionsdaten D2 auf Grundlage der Detektionsinformationen D1. Dann schreibt die Schreibeinheit 21 die erzeugten Anomaliedetektionsdaten D2 in den externen Speicher 3. Die im externen Speicher 3 gespeicherten Anomaliedetektionsdaten D2 werden durch eine externe Diagnosevorrichtung ausgelesen. Dadurch kann der Inhalt der in der Bordvorrichtung 2 auftretenden Anomalie durch die externe Diagnosevorrichtung überprüft werden.
  • Wie oben beschrieben, schreibt die Schreibeinheit 21, wenn ein Fehler im RAM 5 auftritt, die Anomaliedetektionsdaten D2, nachdem der RAM 5 durch die Rücksetzeinheit 23 zurückgesetzt wurde. Wenn der Fehler im RAM 5 durch Zurücksetzen des RAM 5 behoben werden kann, werden fehlerhaftes Schreiben von Anomaliedetektionsdaten D2 und Schreibfehler, die aus dem Fehler des RAM 5 resultieren, vermieden. Dies verbessert die Zuverlässigkeit des Anomaliedetektors 1.
  • Die Rücksetzeinheit 23 der vorliegenden Ausführungsform setzt den RAM 5 unter Verwendung des dedizierten zweiten Registers 12 zurück, das nur verwendet wird, wenn ein Fehler im RAM 5 detektiert wird. Dies vermeidet eine Situation, in der der Anomaliedetektor 1 den RAM 5 fälschlicherweise in einem anderen Prozess zurücksetzt.
  • Zusätzlich zu dem zweiten Register 12 wird das Zurücksetzen des RAM 5 beispielsweise durch Stoppen und Starten der Stromversorgung des gesamten Detektors, den Eingang eines externen Rücksetzsignals und dergleichen verursacht. In der vorliegenden Ausführungsform wird das dritte Register 13 verwendet, um zu bestimmen, ob das Zurücksetzen durch das zweite Register 12 durchgeführt wurde.
  • Die Schreibeinheit 21 bestimmt, ob das Zurücksetzen des RAM 5 durch das zweite Register 12 verursacht wurde, indem sie das dritte Register 13 überprüft. Dies ermöglicht, dass das Schreiben von Daten durchgeführt wird, wenn ein Fehler im RAM 5 auftritt, nachdem bestätigt wurde, dass der RAM 5 korrekt zurückgesetzt wurde. Ferner kann das Zurücksetzen des RAM 5 durch das zweite Register 12 mit dem dritten Register 13 überprüft werden, das ein vom RAM 5 getrennter Speicherplatz ist.
  • Nach dem Zurücksetzen des RAM 5 schreibt die Schreibeinheit 21 die Anomaliedetektionsdaten D2, wenn die Bestimmungseinheit 22 eine Fehlerbestimmung durchführt und erneut bestätigt, dass im RAM 5 kein Fehler auftritt. Dies ermöglicht das Schreiben von Daten, nachdem die Wiederherstellung des RAM 5, die aus dem Zurücksetzen resultiert, bestätigt wurde.
    • (1) Der Anomaliedetektor 1 beinhaltet die Schreibeinheit 21, die die Anomaliedetektionsdaten D2, die durch eine externe Diagnosevorrichtung ausgelesen werden können, in den externen Speicher 3 schreibt, wenn eine Anomalie in der Bordvorrichtung 2 detektiert wird. Der Anomaliedetektor 1 beinhaltet ferner die Bestimmungseinheit 22, die bestimmt, ob ein Fehler in dem RAM 5 auftritt, der während des Betriebs der CPU 4 verwendet wird, wenn die Schreibeinheit 21 den Schreibvorgang durchführt. Ferner beinhaltet der Anomaliedetektor 1 die Rücksetzeinheit 23, die eines der Register 6 aktiviert, die sich auf die Funktionen der CPU 4 beziehen, nämlich das zweite Register 12, um den RAM 5 zurückzusetzen, wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt. Wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt, schreibt die Schreibeinheit 21 außerdem die Anomaliedetektionsdaten D2, nachdem der RAM 5 durch das zweite Register 12 zurückgesetzt wurde. Wenn der Fehler im RAM 5 durch Zurücksetzen des RAM 5 behoben wird, werden das Schreiben fehlerhafter Anomaliedetektionsdaten D2 und Schreibfehler, die aus dem Fehler des RAM 5 resultieren, vermieden. Dies verbessert die Zuverlässigkeit des Anomaliedetektors.
    • (2) Das zweite Register 12 bezieht sich auf die dedizierte Rücksetzfunktion, die nur verwendet wird, wenn die Bestimmungseinheit 22 bestimmt, dass ein Fehler im RAM 5 vorliegt. Dies vermeidet eine Situation, in der der Anomaliedetektor 1 den RAM 5 fälschlicherweise in einem anderen Prozess zurücksetzt. Somit wird die Zuverlässigkeit des Anomaliedetektors verbessert.
    • (3) Die Schreibeinheit 21 bestimmt, ob der RAM 5 durch das zweite Register 12 zurückgesetzt wurde, indem sie das dritte Register 13 überprüft, das Eingaben von dem zweiten Register 12 speichert. Auf diese Weise können Daten geschrieben werden, nachdem bestätigt wurde, dass der RAM 5 korrekt zurückgesetzt wurde.
    • (4) Das Zurücksetzen des RAM 5 beinhaltet die Initialisierung des RAM 5. Dies ermöglicht es, dass der RAM 5 durch Initialisierung nach dem Fehler wiederhergestellt wird, was ein einfacher Prozess ist.
    • (5) Der während des Betriebs des Prozessors verwendete Speicher ist der RAM 5, der als Arbeitsspeicherplatz des Prozessors verwendet wird. Diese Konfiguration kann auf eine Vorrichtung angewendet werden, die den RAM als Arbeitsspeicherplatz eines Prozessors verwendet.
    • (6) Nachdem der RAM zurückgesetzt wurde, führt die Bestimmungseinheit 22 erneut eine Bestimmung durch, ob ein Fehler im RAM 5 auftritt. Wenn ferner bestätigt wird, dass kein Fehler im RAM 5 auftritt, schreibt die Schreibeinheit 21 die Anomaliedetektionsdaten D2. Dies ermöglicht das Schreiben von Daten, nachdem die Wiederherstellung des RAM 5, die aus dem Zurücksetzen resultiert, bestätigt wurde. Somit wird die Zuverlässigkeit des Anomaliedetektors weiter verbessert.
  • Die vorliegende Ausführungsform kann wie folgt modifiziert werden. Die vorliegende Ausführungsform und die folgenden Modifikationen können kombiniert werden, solange die kombinierten Modifikationen technisch miteinander konsistent bleiben.
  • Die Bestimmungseinheit 22 muss nach dem Zurücksetzen des RAM 5 nicht erneut eine Fehlerbestimmung durchführen. Dies kann in Übereinstimmung mit der Beschreibung geändert werden.
  • Die zum Zurücksetzen des RAM 5 durchgeführte Initialisierung ist nicht nur auf die Initialisierung des RAM 5 beschränkt. Beispielsweise kann der RAM 5 zurückgesetzt werden, indem die Stromversorgung des gesamten Detektors, einschließlich des RAM 5, gestoppt und gestartet wird. Ferner beinhaltet das Zurücksetzen des RAM 5 Ändern des Zustands des RAM 5 in einen vorbestimmten Zustand.
  • Der RAM 5 kann zurückgesetzt werden, indem ein Rücksetzsignal von dem zweiten Register 12 an einen vorbestimmten Port des RAM 5 ausgegeben wird oder indem ein Signal von dem zweiten Register 12 ausgegeben wird, um eine Rücksetzschaltung zu betätigen, die von dem zweiten Register 12 getrennt ist. Auf diese Weise kann der RAM 5 auf beliebige Art und Weise zurückgesetzt werden.
  • Das durch das zweite Register 12 durchgeführte Zurücksetzen des Speichers muss nicht durch das dritte Register 13 überprüft werden, das ein spezielles Funktionsregister ist, und kann durch ein flexibles Register oder einen anderen Speicher als dem RAM 5 überprüft werden. Das zweite Register 12 ist nicht auf ein dediziertes Register beschränkt, das nur verwendet wird, wenn ein Fehler im RAM 5 vorliegt. Alternativ können ein flexibles Register oder andere Registerarten als zweites Register 12 verwendet werden.
  • Das erste Register 11 kann das zweite Register 12 und das dritte Register 13 zurücksetzen. Das erste Register 11 kann auch andere Schaltungen zurücksetzen.
  • Die Bestimmungseinheit 22 kann eine Fehlerbestimmung durchführen, bevor die Detektionsinformationen D1 eingegeben werden, bevor die Anomaliedetektionsdaten D2 erzeugt werden oder bevor die Anomaliedetektionsdaten D2 geschrieben werden. Das heißt, eine Fehlerbestimmung kann zu jedem Zeitpunkt während des Schreibvorgangs durchgeführt werden. Eine Fehlerbestimmung kann auch zyklisch oder auf eine Weise durchgeführt werden, die für den Schreibprozess irrelevant ist.
  • Die Schreibeinheit 21 muss die Anomaliedetektionsdaten nicht erzeugen und kann dazu dienen, die Anomaliedetektionsdaten nur in den externen Speicher 3 zu schreiben.
  • Die Anomaliedetektionsdaten sind nicht auf den DTC beschränkt und können andere Daten sein, wie etwa ein Detektionsswert eines Sensors, der in der Bordvorrichtung 2 angeordnet ist, solange die Daten durch eine externe Diagnosevorrichtung ausgelesen werden können.
  • Das Auftreten einer Anomalie in der Bordvorrichtung 2 kann durch die Bordvorrichtung 2 oder den Anomaliedetektor 1 bestimmt werden.
  • Die Speichervorrichtung, in die die Anomaliedetektionsdaten D2 geschrieben werden, ist nicht auf den externen Speicher 3 beschränkt und kann in dem Anomaliedetektor 1 angeordnet sein. Der während des Betriebs des Prozessors verwendete Speicher ist nicht auf den RAM 5 beschränkt, und es können verschiedene Arten von Speichern verwendet werden. Ferner kann der Speicher ein flüchtiger Speicher oder ein nichtflüchtiger Speicher sein.
  • Der Anomaliedetektor 1 muss nicht in einem Fahrzeug angeordnet sein und kann auf verschiedene Arten von Vorrichtungen angewendet werden.
  • Die vorliegende Beschreibung beinhaltet das folgende Beispiel. Bezugszeichen der Komponenten der beispielhaften Ausführungsform werden angegeben, um das Verständnis zu erleichtern und nicht, um den Umfang der Erfindung einzuschränken. Einige der im folgenden Beispiel beschriebenen Komponenten können weggelassen oder kombiniert werden.
  • Ausführungsform 1
  • Ein Anomaliedetektor (1), der Folgendes beinhaltet:
    • einen oder mehrere Prozessoren (4); und
    • einen nichttransitorischen Speicher (entspricht dem ROM, nicht gezeigt), der mit dem einen oder den mehreren Prozessoren (4) verbunden ist und Befehle speichert, die durch den einen oder die mehreren Prozessoren (4) ausgeführt werden können,
    • wobei der eine oder die mehreren Prozessoren (4) die Befehle ausführen und durchführen;
    • Schreiben von Anomaliedetektionsdaten, die durch eine externe Diagnosevorrichtung ausgelesen werden können, in eine Speichervorrichtung (3), wenn eine Anomalie in einem Detektionsobjekt (2) detektiert wird;
    • Bestimmen während des Schreibens, ob ein Fehler in einem Speicher (5) auftritt, der verwendet wird, wenn der eine oder die mehreren Prozessoren (4) betrieben werden; und
    • Zurücksetzen des Speichers (5) durch Aktivieren einer vorgegebenen von Rücksetzfunktionen des einen oder der mehreren Prozessoren (4), wenn das Auftreten eines Fehlers im Speicher (5) bestimmt wird, und
    • Durchführen des Schreibens der Anomaliedetektionsdaten nach dem Zurücksetzen des Speichers (5) mit der vorgegebenen der Rücksetzfunktionen, wenn durch den einen oder die mehreren Prozessoren (4) bestimmt wird, dass ein Fehler im Speicher (5) auftritt.
  • Verschiedene Änderungen in Form und Detail können an den vorstehenden Beispielen vorgenommen werden, ohne vom Geist und Umfang der Ansprüche und ihrer Äquivalente abzuweichen. Die Beispiele dienen nur der Beschreibung und nicht der Einschränkung. Beschreibungen von Merkmalen in jedem Beispiel sind als auf ähnliche Merkmale oder Aspekte in anderen Beispielen anwendbar anzusehen. Geeignete Ergebnisse können erzielt werden, wenn Abläufe in einer anderen Reihenfolge ausgeführt werden und/oder wenn Komponenten in einem beschriebenen System, einer beschriebenen Architektur, einer beschriebenen Vorrichtung oder einer beschriebenen Schaltung unterschiedlich kombiniert und/oder durch andere Komponenten oder deren Äquivalente ersetzt oder ergänzt werden. Der Umfang der Offenbarung wird nicht durch die detaillierte Beschreibung definiert, sondern durch die Ansprüche und ihre Äquivalente. Alle Variationen innerhalb des Umfangs der Ansprüche und deren Äquivalente sind in der Offenbarung beinhaltet.
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • JP 2011509065 [0002]

Claims (6)

  1. Anomaliedetektor, der Folgendes umfasst: eine Schreibeinheit, die Anomaliedetektionsdaten, die durch eine externe Diagnosevorrichtung ausgelesen werden können, in eine Speichervorrichtung schreibt, wenn eine Anomalie in einem Detektionsobjekt detektiert wird; eine Bestimmungseinheit, die bestimmt, ob ein Fehler in einem Speicher auftritt, der verwendet wird, wenn ein Prozessor während des Schreibens der Anomaliedetektionsdaten durch die Schreibeinheit betrieben wird; und eine Rücksetzeinheit, die den Speicher zurücksetzt, indem sie eine vorgegebene von Rücksetzfunktionen des Prozessors aktiviert, wenn die Bestimmungseinheit bestimmt, dass ein Fehler im Speicher auftritt, wobei, wenn die Bestimmungseinheit bestimmt, dass ein Fehler im Speicher auftritt, die Schreibeinheit die Anomaliedetektionsdaten schreibt, nachdem der Speicher durch die vorgegebene der Rücksetzfunktionen zurückgesetzt wurde.
  2. Anomaliedetektor nach Anspruch 1, wobei die vorgegebene der Rücksetzfunktionen eine dedizierte Rücksetzfunktion ist, die nur verwendet wird, wenn die Bestimmungseinheit bestimmt, dass ein Fehler im Speicher auftritt.
  3. Anomaliedetektor nach Anspruch 1 oder 2, wobei die Schreibeinheit bestimmt, ob der Speicher durch die vorgegebene der Rücksetzfunktionen zurückgesetzt wurde, indem ein spezielles Funktionsregister überprüft wird, das eine Eingabe von der vorgegebenen der Rücksetzfunktion speichert.
  4. Anomaliedetektor nach einem der Ansprüche 1 bis 3, wobei das Zurücksetzen des Speichers eine Initialisierung des Speichers beinhaltet.
  5. Anomaliedetektor nach einem der Ansprüche 1 bis 4, wobei der Speicher ein Direktzugriffsspeicher ist, der als Arbeitsplatzspeicher des Prozessors verwendet wird.
  6. Anomaliedetektor nach einem der Ansprüche 1 bis 5, wobei die Bestimmungseinheit nach dem Zurücksetzen des Speichers erneut bestimmt, ob ein Fehler im Speicher auftritt, und die Schreibeinheit die Anomaliedetektionsdaten schreibt, wenn die Bestimmungseinheit bestimmt und erneut bestätigt, dass kein Fehler im Speicher auftritt.
DE102021109088.1A 2020-04-21 2021-04-12 Anomaliedetektor Withdrawn DE102021109088A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-075208 2020-04-21
JP2020075208A JP7332529B2 (ja) 2020-04-21 2020-04-21 異常検出装置

Publications (1)

Publication Number Publication Date
DE102021109088A1 true DE102021109088A1 (de) 2021-10-21

Family

ID=77919656

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102021109088.1A Withdrawn DE102021109088A1 (de) 2020-04-21 2021-04-12 Anomaliedetektor

Country Status (3)

Country Link
US (1) US11379310B2 (de)
JP (1) JP7332529B2 (de)
DE (1) DE102021109088A1 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11994951B2 (en) * 2022-02-23 2024-05-28 Micron Technology, Inc. Device reset alert mechanism

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011509065A (ja) 2008-01-04 2011-03-17 リーチ インターナショナル コーポレイション 不揮発性状態インジケータスイッチ

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3342085B2 (ja) * 1993-03-24 2002-11-05 富士通テン株式会社 電子制御装置
JPH0827733B2 (ja) * 1993-07-06 1996-03-21 日本電気株式会社 障害処理システム
JP2004017676A (ja) * 2002-06-12 2004-01-22 Denso Corp 車両用通信システム、初期化装置及び車両用制御装置
DE102004059392B4 (de) * 2004-12-09 2015-09-10 Infineon Technologies Ag Verfahren zur Neubelegung eines Befehlsspeichers, Subsystem zur Durchführung eines derartigen Verfahrens, sowie Mikrokontroller
JP2012133458A (ja) * 2010-12-20 2012-07-12 Toyota Motor Corp マイコン、リソース割り当て方法
JP6345447B2 (ja) * 2014-03-12 2018-06-20 日立オートモティブシステムズ株式会社 自動車用電子制御装置
JP6435880B2 (ja) * 2015-01-23 2018-12-12 株式会社デンソー 電子制御装置
US10353769B2 (en) * 2017-07-25 2019-07-16 Apple Inc. Recovering from addressing fault in a non-volatile memory
EP3454216B1 (de) * 2017-09-08 2020-11-18 Nxp B.V. Verfahren zum schutz vor unberechtigtem datenzugriff aus einem speicher
US20210256349A1 (en) * 2020-02-14 2021-08-19 Micron Technology, Inc. Optimization of quality of service of data storage devices

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011509065A (ja) 2008-01-04 2011-03-17 リーチ インターナショナル コーポレイション 不揮発性状態インジケータスイッチ

Also Published As

Publication number Publication date
US20210326209A1 (en) 2021-10-21
US11379310B2 (en) 2022-07-05
JP7332529B2 (ja) 2023-08-23
JP2021172142A (ja) 2021-11-01

Similar Documents

Publication Publication Date Title
DE102010051133A1 (de) Fehlerdiagnose und -prognose unter Verwendung von Diagnosestörungscode-Markov-Ketten
DE102009030774B4 (de) Verfahren zur rechnergestützten Erfassung von Fehlern beim Ablauf von einem oder mehreren softwarebasierten Programmen in einem System aus Komponenten
WO2007017386A1 (de) Verfahren und vorrichtung zur steuerung eines rechnersystems mit wenigstens zwei ausführungseinheiten und einer vergleichseinheit
DE102010010198B4 (de) System und Verfahren zum Testen eines Moduls
DE102015210651B4 (de) Schaltung und Verfahren zum Testen einer Fehlerkorrektur-Fähigkeit
DE102005015664A1 (de) Diagnosesystem zur Bestimmung einer gewichteten Liste möglicherweise fehlerhafter Komponenten aus Fahrzeugdaten und Kundenangaben
DE2737353A1 (de) Verfahren zum testen der adressbildung in einem dv-system und vorrichtung zur durchfuehrung des verfahrens
DE2225841B2 (de) Verfahren und Anordnung zur systematischen Fehlerprüfung eines monolithischen Halbleiterspeichers
DE102014222860A1 (de) Elektronische Fahrzeugregelungseinheit
DE102019207132A1 (de) System zum Diagnostizieren von Software von Fahrzeug und Betriebsverfahren dafür
DE102008004205A1 (de) Schaltungsanordnung und Verfahren zur Fehlerbehandlung in Echtzeitsystemen
DE112006003647T5 (de) Anlagensteuersystem und Anlaufsperrfaktor-Spezifikationsverfahren
DE102021109088A1 (de) Anomaliedetektor
DE102019131865A1 (de) Verfahren und vorrichtung zur eigendiagnose der ram-fehlererkennungslogik eines antriebsstrangcontrollers
DE69927571T2 (de) Datenprozessor und Verfahren zum Verarbeiten von Daten
DE112007003639B4 (de) Verfahren und System zum Erfassen einer Störung in einer Fehlerkorrektureinheit
DE102004037713A1 (de) Verfahren, Betriebssystem und Rechengerät zum Abarbeiten eines Computerprogramms
DE102011010116B4 (de) Speicherverfälschungsdetektion in Motorsteuersystemen
DE102011007467A1 (de) Mehrkernige integrierte Mikroprozessorschaltung mit Prüfeinrichtung, Prüfverfahren und Verwendung
DE102011083655A1 (de) Überwachungsvorrichtung zur Überwachung eines Betriebs einer Steuerverarbeitungsvorrichtung
DE102013202961A1 (de) Verfahren zum Überwachen eines Stackspeichers in einem Betriebssystem eines Steuergeräts eines Kraftfahrzeuges
DE102004051966A1 (de) Verfahren, Betriebssystem und Rechengerät zum Abarbeiten eines Computerprogramms
DE102005060714B4 (de) Datenverarbeitungsvorrichtung, Speicherkarte, Verfahren zum Betreiben einer Datenverarbeitungsvorrichtung und Herstellungsverfahren für eine Datenverarbeitungsvorrichtung
DE112016007535T5 (de) Steuereinrichtung und verarbeitungsverfahren im falle einer fehlfunktion der steuereinrichtung
DE102020209228A1 (de) Verfahren zum Überwachen wenigstens einer Recheneinheit

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee