CS268904B1 - Grafický video systém - Google Patents

Grafický video systém Download PDF

Info

Publication number
CS268904B1
CS268904B1 CS866405A CS640586A CS268904B1 CS 268904 B1 CS268904 B1 CS 268904B1 CS 866405 A CS866405 A CS 866405A CS 640586 A CS640586 A CS 640586A CS 268904 B1 CS268904 B1 CS 268904B1
Authority
CS
Czechoslovakia
Prior art keywords
video
bus
memory
address
microprocessor
Prior art date
Application number
CS866405A
Other languages
English (en)
Other versions
CS640586A1 (en
Inventor
Bohumil Chlad
Josef Chrast
Original Assignee
Bohumil Chlad
Josef Chrast
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bohumil Chlad, Josef Chrast filed Critical Bohumil Chlad
Priority to CS866405A priority Critical patent/CS268904B1/cs
Publication of CS640586A1 publication Critical patent/CS640586A1/cs
Publication of CS268904B1 publication Critical patent/CS268904B1/cs

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

Grafický video systém řeší grafický displey pro počítače a nebo pro zobrazováni pevných obrazců při testováni televizních zařízeni. Zároveň řeži zlevněni výroby zobrazovacího zařízeni při rozší­ řeni jeho variability tim, že mikroprocesor je připojen adresovou video sběrnici k paměti a sběrnici hodinového kmitočtu ke zdroji hodinového kmitočtu, připojené­ mu sběrnici hodinového video kmitočtu k převodníku se slučovačem video signálu. Ten je připojen přes sběrnici zatemňovacích a synchronizačních signálů, logické obvody a řidiči video sběrnici k mikro procesoru, který je připojen také adresovou video sběrnici k paměti video, připojené výstupní datovou video sběrnici k převodníku se slučovačem video signálu, jehož výstup je video výstupem zapojeni.

Description

Vynález se týká grafického video systému sestávajícího z paměti, logických obvodu, sériově paralelního převodníku video signálu, adresových multiplexoru, zdroje hodinového kmitočtu, paměti video, která je připojena datovou systémovou sběrnici k sériově paralelnímu převodníku video signálu, připojenému sběrnici zatemňovacích a synchronizačních signálů k logickým obvodům a k mikroprocesoru.
Až dosud se data zpracovaná mikropočítačem zobrazovala na obrazovce pomoci speciálních zákaznických integrovaných obvodů. To mělo nevýhodu v tom, že tytq obvody jsou jednoúčelové, pro potřebu daného počítače s daným systémem zobrazeni. Tato řešeni jsou sice na vysoké technické úrovni, ale jejich vývoj a výroba je ekonomická pouze při velkosériové výrobě. Variabilita tohoto systému je velmi malá a změna způsobu zobrazení je velmi náročná, protože znamená změnu zákaznického obvodu. Existuje ještě jiný způsob-video systém, zhotovený z elementárních integrovaných součásti. Ten však nevyužívá dostatečně možnou moderní techniku. Změnu zobrazeni je také nutné zajistit v zapojeni součásti. Nevýhodou je malá variabilita použiti, např. v řazeni adres pro zobrazeni video paměti. Jiná řešeni užívají systém alfa numerické zobrazeni nebo programovatelných časovačů. Další nevýhodou dosavadních systémů je také to, že k vytvoření stacionárního televizního obrazu, například pro nastavení geometrii, u jednoúčelových automatů, pro reklamní a informační účely a poc. je nutné použit mikropočítače s příslušným programem, což je složité.
Uvedené nevýhody odstraňuje grafický video systém podle vynálezu, jehož podstata spočívá v tom, že mikroprocesor je připojen adresovou video sběrnicí a datovou vidmo,sběrnící k paměti a sběrnici hodinového kmitočtu ke zdroji hodinového kmitočtu, připojenému sběrnicí hodinového video kmitočtu k převodníku se slučovačem video signálu, připojenému přes sběrnicí zatemňovacích a synchronísačnich signálů, logické obvody a řídicí video sběrnici k mikroprocesoru, který je připojen také adresovou video sběrnici k paměti video, připojené výstupní datovou video sběrnici k paměti video, připojené výstupní datovou video sběrnicí k převodníku se slučovačem video signálu, jehož výstup je video výstupem zapojeni.
Mezi mikroprocesor a pamět video mohou být vloženy adresové mu 11iplexory, připojené vstupem k adresové video sběrnici a výstupem adresovou sběrnicí multiplexoru k paměti, přičemž multiplexory jsou připojené na adresovou systémovou sběrnicí, zatímco pamět video je připojena na datovou systémovou sběrnici.
Grafický video systém podle vynálezu má oproti dosavadním řešením podstatné výhody v tom, že je tvořen běžnými velkosériově vyráběnými integrovanými obvody. Jeho použiti je variabilní pro různé požadavky zobrazeni i různé mikroprocesorové systémy. Variabilita je zajištěna pouhou změnou obslužného programu v paeěti EPROM nebo její náhradou za pamět programovatelnou. Také poskytuje možnost zobrazování televizních obrazů jednoduchým přídavným zařízením. Grafický video systém ma universální použití bez nutnosti změny zapojeni a výroby speciálních zákaznických obvodů. To zaručuje jeho kompatibilitu s různými mikropočítačovými systémy.
Přiklad praktického provedeni grafického video systému podle vynálezu je na obrázku přiloženého výkresu.
Mikroprocesor 1 je připojen adresovou sběrnici A1 a datovou video sběrnicí 01 k paměti 2 EPROM a sběrnicí VC2 hodinového kmitočtu ke zdroji Z hodinového kmitočtu. Ten je připojen sběrní-CV1 hodinového video kmitočtu k převodníku 5 se slučovačem video signálu, který je připojen řídicí video sběrnicí C k mikroprocesoru 1. Ten je připojen adresovou video sběrnici A1 mikroprocesoru také k pamětí 4 video, realizovanou pamětí RAM. Ta je připojena sběrnicí S zatemňovacích a synchronizačních signálů k se rlově paralelnímu převodníku $ video signálu. Jeho výstup je video výstupem § zapojeni. Pamět 4 video RAM je připojena datovou systémovou sběrnici 0 k převodníku $ se slučovačem video signálu, připojenému sběrnici £ zatemňovacích a synchronizačních signálů k logickým obvodům jak mikroprocesoru 1. Mezi mikroprocesor 1 a pamět video RAM jsou vloženy adresové multiplexory 6, připojené na adresovou systémovou sběrnici ý. Pamět i EPROM může být nahražena paměti pavně naprogramovanou ROM.
Mikroprocesor J pracuje s podpůrným programem v paměti 2 EPROM jako video-kontrolér. Zapojení produkuje úplnou synchronisační a zatemňovací směs. Paralelní osmibitová data, čtená mikroprocesorem J z paměti 4 video RAM jsou ořeváděna na sériová pomoci sériově paralelního převodníku £ video signálu. Nakonec jsou tato data směšována se zatemňovací a synchronizační směsi z logických obvodů J a jako úplný televizní signál jsou k dispozici na video výstupu
Po zapnuti napájeni ze zdroje Z hodinového kmitočtu proběhne RESET mikroprocesoru 1, nastaví se potřebné hodnoty do registrů mikroprocesoru 1 a pomoci připojených logických obvodů j se generuje signál ZATEMNĚNÍ + SYNCHRONIZAČNÍ, provede se přerušeni pro mikroprocesor 1. Do registru ukazatele zásobníku mikroprocesoru 1 se nahrává počáteční adresa tabulky adres paměti 4 video RAM. První hodnoty z tabulky jsou pro zatemnění a ukazují na neviditelný řádek od shora obrazovky. Data prázdného řádku jsou nulová a jsou umístěna také v paměti 2 EPROM. Mikroprocesor 1 pokračuje v provádění programu, opět pomoci logických obvodů 3 vyrobí řádkový synchronizačni puls, nahraje se potřebná hodnota do osvěžovaciho registru mikroprocesoru 1 a pomoci instrukce z paměti EPROM se přečte do registru mikroprocesoru 1 příslušná hodnota, která ukazuje na příslušná data, určená k zobrazeni ha obrazovce připojeného TV monitoru. Data v této hodnotě mohou být zatemněná nebo viditelná. Povolí se přerušení a pomoci instrukce z registru mikroprocesoru 1 začne mikroprocesor 1 provádět program. Data programu vždy jenom zvýši adresový čítač a osvěžcvaci registr mikroprocesoru 1 o jedničku. To se opakuje tolikrát, až se osvěžovaci registr nastaví z hodnoty 128 na hodnotu 0β. V tom okamžiku se vyvolá přerušeni pro mikroprocesor 1. Mikroprocesor J zareaguje na signál přerušeni INT a opět pokračuje v zobrazeni calšiho televizního řádku. To se opakuje tolikrát, kolik je požadovaných řádek na obrazovce. Poslední hodnota tabulky adres představuje skok programu opět na začátek, kde se opět vyrobí další synchronisačn1 puls snímkový a program pokračuje tvorbou dalšího snímku. °ro systémy počítače, ve kterém grafický video systém podle vynálezu pracuje, představuje tento systém jeho RAM, do které může nejen zapisovat ale i čist. To zajišťuji adresové multiplexory £ zapojené ve vodičích adresové sběrnice a obousměrný buffer, který je součásti paměti 4 video RAM, zapojený na datově sběrnici. Aby se zabránilo rušeni v zobrazeni, při nároku na pamět 4 video RAM, mají data a adresy video vždy prioritu před daty a adresami systému.
Využiti grafického video systému podle vynálezu je možné jako grafický displej pro počítače a také pro zobrazováni pevných obrazců, například při testováni televizních zařízeni.

Claims (2)

  1. PŘEDMĚT VYNÁLEZU
    1. Grafický video systém sestávající z paměti, logických obvodů, sériově paralelního převodníku video signálu, adresových multiplexorú, zdroje hodinového kmitočtu, paměti video, která je připojena datovou systémovou sběrnicí k převodníku se slučovačem video signálu, připojenému sběrnici zatemňovacích a synchronisačnich sig
    CS 268904 B1 3 nálů k logický· obvodům a z mikroprocesoru/ vyznačený tim, že mikroprocesor /1/ je připojen adresovou video sběrnici /A1/ a datovou video sběrnici /01/ k paměti /2/ a sběrnici /CV2/ hodinového kmitočtu ke zdroji /7/ hodinového kmitočtu, připojenému sběrnici /CV1/ hodinového video kmitočtu k převodníku se slučovačem /5/ video signálu, připojenému přes sběrnici zatemňovacích a synchronisačnich signálů /5/, logické obvody /3/ a řidiči video sběrnici /C/ k mikroprocesoru /1/, který je připojen také adresovou video sběrnici /A1/ k paměti /4/ video, připojené výstupní datovou video sbérníeí /02/ k paměti /4/ video, připojené výstupní datovou video sběrnici /02/ k převodníku se slučovačem /5/ video signálu, jehož výstup je video výstupem /8/ zapojení.
  2. 2. Grafický video systém podle bodu 1 vyznačený tím, že mezi mikroprocesor /1/ a pamět /4/ video jsou vloženy adresové multiplexory /6/ připojené vstupem k adresové video sběrnici /A1/ a výstupem adresovou sběrnici /A2/ multiplexorů k paměti /4/, přičemž multiplexory /6/ jsou připojené na adresovou systémovou sběrnici /A/, zatímco pamět /4/ video je připojena na datovou systémovou sběrnici /0/.
CS866405A 1986-09-04 1986-09-04 Grafický video systém CS268904B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS866405A CS268904B1 (cs) 1986-09-04 1986-09-04 Grafický video systém

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS866405A CS268904B1 (cs) 1986-09-04 1986-09-04 Grafický video systém

Publications (2)

Publication Number Publication Date
CS640586A1 CS640586A1 (en) 1989-09-12
CS268904B1 true CS268904B1 (cs) 1990-04-11

Family

ID=5411007

Family Applications (1)

Application Number Title Priority Date Filing Date
CS866405A CS268904B1 (cs) 1986-09-04 1986-09-04 Grafický video systém

Country Status (1)

Country Link
CS (1) CS268904B1 (cs)

Also Published As

Publication number Publication date
CS640586A1 (en) 1989-09-12

Similar Documents

Publication Publication Date Title
EP0241655A2 (en) Extended raster operating in a display system
EP0157882A4 (en) DIGITAL CONTROL DEVICE.
CS268904B1 (cs) Grafický video systém
US4626839A (en) Programmable video display generator
US5371517A (en) Video interface palette, systems and method
US5694585A (en) Programmable memory controller and data terminal equipment
JPS6145839B2 (cs)
KR0123758B1 (ko) 조합형으로 된 온 스크린 디스플레이 문자처리회로 및 그 방법
JP2757641B2 (ja) カラー画像処理装置
US4897637A (en) Display controller
JPS5859494A (ja) 表示装置
JPS63212989A (ja) 画面合成表示方式
Guttag et al. Video display processor
Matherat A chip for low-cost raster-scan graphic display
KR950007979Y1 (ko) 한글 처리 장치
JPH09292244A (ja) 車両用ナビゲーション装置
SU1529212A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
JPS5927911B2 (ja) デイスプレイ装置の制御方式
EP0121810A2 (en) Microprocessor
JPH04365180A (ja) カラー画像処理装置
JPH0342699A (ja) カーソル表示制御装置
JPH0817461B2 (ja) 映像表示制御回路
JPH0642133B2 (ja) 表示装置
JPS61275791A (ja) ウインドウ制御方式
JPS60177387A (ja) Crt表示用大規模集積回路