CS265677B1 - Zapojení panelů obsluhy řídicího systému - Google Patents

Zapojení panelů obsluhy řídicího systému Download PDF

Info

Publication number
CS265677B1
CS265677B1 CS878634A CS863487A CS265677B1 CS 265677 B1 CS265677 B1 CS 265677B1 CS 878634 A CS878634 A CS 878634A CS 863487 A CS863487 A CS 863487A CS 265677 B1 CS265677 B1 CS 265677B1
Authority
CS
Czechoslovakia
Prior art keywords
priority
input
command queue
panels
memory
Prior art date
Application number
CS878634A
Other languages
English (en)
Other versions
CS863487A1 (en
Inventor
Jaroslav Ing Brazdil
Alexander Ing Csc Kapralek
Zbynek Ing Kozina
Josef Ing Mares
Ivoj Ing Csc Ruzicka
Ivo Ing Snevajs
Original Assignee
Brazdil Jaroslav
Alexander Ing Csc Kapralek
Kozina Zbynek
Mares Josef
Ruzicka Ivoj
Snevajs Ivo
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brazdil Jaroslav, Alexander Ing Csc Kapralek, Kozina Zbynek, Mares Josef, Ruzicka Ivoj, Snevajs Ivo filed Critical Brazdil Jaroslav
Priority to CS878634A priority Critical patent/CS265677B1/cs
Publication of CS863487A1 publication Critical patent/CS863487A1/cs
Publication of CS265677B1 publication Critical patent/CS265677B1/cs

Links

Landscapes

  • Control By Computers (AREA)

Abstract

Řešením je zapojení panelů ob-; sluhy řídicího systému a spadá do oboru řídicích systémů obráběcích strojů. Podstatou je propojení výstupů libovolného množství panelů se vstupy dekodéru priorit, jehož dva výstupy jsou spojeny jednak se vstupem paměti fronty bezprioritních povelů, jednak se vstujoem paměti fronty prioritních povelů. Výstupy těchto dvou pamětí jsou připojeny na řídicí systém.

Description

Vynález se týká zapojeni panelů obsluhy řídicího systému a spadá do oboru řídicích systémů obráběcích strojů.
U obráběcích strojů, zejména u větších provedeni, se vyskytuje často požadavek použiti více ovládacích panelů řídicího systému. Použitím vice panelů vzniká riziko příchodu více povelů do systému z různých panelů najednou. Tim dochází ke kolizi povelu, kterou je nutno řešit. Tato kolize je u některých systémů řešena jednoduše zákazem obsluhy vice panelů najednou, to ovšem nevylučuje případ, kdy panely periodiky hlásí svoji činnost v rámci průběžného testu systému za provozu. Pak je pravděpodbnost kolize omezena. Jiným řešením je možnost panely postupně periodicky uvolňovat a zjišfovat, zda mají připraven povel, či nikoliv. Zapojeni panelu musi být ovšem v tomto případě řešeno tak, aby vydaly povel až na požádáni systémů, což zahrnuje též nutnost možnosti tvořeni front povelu v každém panelu.
Uvedené nedostatky odstraňuje zapojeni podle vynálezu, jehož podstata spočivá v tom, že první, druhý až n tý vstup dekodéru priorit jsou po řadě spojeny s výstupy prvniho, druhého až n tého panelu obsluhy. Prvni výstup dekodéru priorit je připojen na vstup paměti fronty bezprioritnich povelů a druhý výstup dekodéru priorit je připojen na vstup paměti fronty prioritních povelů. Výstup paměti fronty bezprioritnich povelů je spojen s prvním vstupem řídicího systému a výstup paměti fronty prioritních povelů je spojen s druhým vstupem řídicího systému.
Výhoda zapojeni spočivá v tom,že umožňuje přijimat povely od panelů v libovolném okamžiku a řadit je podle priority do fronty, čitnž je odstraněn výskyt kolize povelů a současně zjednodušeno zapojeni panelů.
Přiklad zapojeni dle vynálezu je na připojeném výkresu, znázorňuj icim blokové schezma zapojeni:
vstupy 51, 52 až 5N dekodéru 5. priorit jsou po řadě spojeny s výstupy 101, 201 až N01 n tého N. panelu obsluhy. Prvni výstup 501 dekodéru 5_ priorit je připojen na vstup 61 paměti 6, fronty bezprioritnich povelů a druhý výstup 502 dekodéru 5. priorit je připojen na vstup 71 paměti 7 fronty prioritních povelů. Výstup 601 paměti 6_ fronty bezprioritnich povelů je spojen s prv nim vstupem 81 řidiciho systému 8, jehož druhý vstup 82 je připo
265 677 jen na výstup 701 paměti 7 fronty prioritních povelů.
Povely z prvního i až n tého JN panelu obsluhy přicházejí asynchronně bez omezeni do dekodéru 5. priorit. V tomto dekodéru 5_ priorit jsou povely rozděleny podle důležitosti na prioritní - např. STOP - a bezprioritní a jsou dále předávány podle jejich priority do paměti 6, fronty bezprioritních povelů nebo do paměti 7, fronty prioritních povelů tak, jak jsou jednotlivými panely vydávány. Z paměti 6. fronty bezprioritnich povelů a fronty 7 prioritních povelů jsou povely vydávány na žádost systému, přičemž prioritní povely mají přednost. Tímto řešením je zajištěno, že prioritní povel nemusí čekat na odbaveni povelů neprioritnich a současně je dosaženo zjednodušeni zapojeni panelů, neboť jednotlivé panely nemusi být vybaveny čekacími obvody ani frontami.
Využiti přichází v úvahu v systémech pro řízení kopírovacích strojů.

Claims (1)

  1. PŘEDMÉT VYNÁLEZU
    Zapojeni panelů obsluhy řídicího systému,vyznačené tim, že vstupy /51, 52 až 5N/ dekodéru /5/ priorit jsou po řadě spojeny s výstupy /101, 201 až N01/ n tého /N/ panelu obsluhy, první výstup /501/ dekodéru /5/ priorit je připojen na vstup /61/ paměti /6/ fronty bezprioritnich povelů a druhý výstup /502/ dekodéru /5/ priorit je připojen na vstup /71/ paměti /7/ fronty prioritních povelů, přičemž výstup /601/ paměti /6/ fronty bezprioritnich povelů je spojen s prvním vstupem /81/ řídicího systému /8/, jehož druhý vstup /82/ je připojen na výstup /701/ paměti /7/ fronty prioritních povelů.
CS878634A 1987-11-27 1987-11-27 Zapojení panelů obsluhy řídicího systému CS265677B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS878634A CS265677B1 (cs) 1987-11-27 1987-11-27 Zapojení panelů obsluhy řídicího systému

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS878634A CS265677B1 (cs) 1987-11-27 1987-11-27 Zapojení panelů obsluhy řídicího systému

Publications (2)

Publication Number Publication Date
CS863487A1 CS863487A1 (en) 1989-02-10
CS265677B1 true CS265677B1 (cs) 1989-11-14

Family

ID=5437174

Family Applications (1)

Application Number Title Priority Date Filing Date
CS878634A CS265677B1 (cs) 1987-11-27 1987-11-27 Zapojení panelů obsluhy řídicího systému

Country Status (1)

Country Link
CS (1) CS265677B1 (cs)

Also Published As

Publication number Publication date
CS863487A1 (en) 1989-02-10

Similar Documents

Publication Publication Date Title
US5012409A (en) Operating system for a multi-tasking operating environment
US4484264A (en) Multiprocessor system
EP0235977A2 (en) Bi-directional databus system for supporting superposition of vector and scalar operations in a computer
Merabet Synchronization of operations in a flexible manufacturing cell: the Petri net approach
EP0028631A1 (en) RESOURCE AFFECTING APPARATUS FOLLOWING FIRST ARRIVAL MODE, FIRST TREATY.
Chawla et al. Simultaneous dispatching and scheduling of multi-load AGVs in FMS-A simulation study
US5627745A (en) Parallel processing in a multitasking industrial controller
US4456951A (en) Numerical machine tool control
Shin et al. Intertask communications in an integrated multirobot system
US5758139A (en) Control chains for controlling data flow in interlocked data path circuits
CS265677B1 (cs) Zapojení panelů obsluhy řídicího systému
US12259714B2 (en) Cell controller
EP0274339A2 (en) Event driven executive
Feldmann et al. Modularised, distributed real-time control of flexible production cells, using petri nets
US4009468A (en) Logic network for programmable data concentrator
US5799205A (en) Transfer system for data exchange using two active central processing units directly connected together parallel to serial system bus directly connecting CPUs to dispersed devices
US4473785A (en) Numerical control unit
EP0422244A1 (en) Numerical controller
RU2018945C1 (ru) Блок выбора направления обмена децентрализованной вычислительной системы
EP0293616A2 (en) Dynamic switch with task allocation capability
JPS5999575A (ja) パイプライン演算装置
GB1593762A (en) Transceiver circuits
CS257023B1 (cs) Zapojení organizačního modulu řídicího systému
JPS6312001A (ja) 数値制御装置用プログラマブルコントロ−ラ
RU2029360C1 (ru) Блок коммутации для однородной вычислительной системы