CS264972B1 - Zariadenie na impulzný režim práce elektronického systému - Google Patents
Zariadenie na impulzný režim práce elektronického systému Download PDFInfo
- Publication number
- CS264972B1 CS264972B1 CS877720A CS772087A CS264972B1 CS 264972 B1 CS264972 B1 CS 264972B1 CS 877720 A CS877720 A CS 877720A CS 772087 A CS772087 A CS 772087A CS 264972 B1 CS264972 B1 CS 264972B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- interface
- interconnected
- environment
- data
- electronic system
- Prior art date
Links
Landscapes
- Power Sources (AREA)
Description
264972 2
Vynález sa týká zariadenia na impulzný režim práce elektronického systému využívajúce-ho památ pre Čítanie a zápis s nízkou energetickou náročnostou. V súčasnosti často vzniká potřeba nasadili do prevádzky elektronické zariadeniealebo počítač, do miest s obmedzenými možnostami uspokojovania energetických nárokov nasade-ných elektronických systémov, najma v teréne. Možné aplikácie tejto kategorie sú napříkladsledovanie bioaktivity rastlín, dendrometria, meteorológia, pedológia a iné. V mnohýchtýchto aplikáciách však nie je nutné merat, respektive riadit proces kontinuálně, alediskrétně, niekedy s periodou niekolko hodin, kedy samotný výkonný akt trvá relativnékrátku dobu. Pre velkú energetické náročnost nie je niekedy možné nasadit uvedené elektronickézariadenie do praxe.
Uvedené nedostatky odstraňuje zariadenie na impulzný režim práce elektronického systémupodlá vynálezu, ktorého podstata je v tom, že centrálna elektronická jednotka je údajovoa komunikačně přepojená s dohliadacím a časovacím obvodom, ktorý je jednak údajovo a komunikačne přepojený s pamatovým blokom, jednak je komunikačně přepojený s napatovým zdrojom,jednak je údajovo přepojený s prvým obvodom rozhrania s prostředím a jednak je komunikačněpřepojený s paralelné zapojenými prvým obvodom rozhrania s prostředím a druhým obvodom ,rozhrania s prostředím. Výhodou zariadenia konstruovaného na uvedenom principe má niekolkonásobne nižšiuspotřebu ako ekvivalentně zariadenie pracujúce kontinuálně, čo úměrně rozšiřuje jeho aplikačnúoblast. Výhodou je aj tá skutočnost, že uvedený princip je možné realizovat na běžnýchuž existujúcich elektronických zariadeniach, ktoré získájú uvedené vlastnosti. Dohlíadaciea časovacie obvody uvedených systémov majú niekolkonásobne nižšiu energetickú náročnostako centrálně elektronické zariadenie, čo umožňuje úměrně predlžit činnost zariadeniabez výměny napájacích článkov. Časté zapínanie a vypínanie systému sa nejaví ako nedostatokpri menších mobilných systémoch v uvedených aplikačných oblastiach.
Na priloženom výkrese je znázorněná bloková schéma zariadenia na impulzný režim práceelektronického systému podlá vynálezu.
Uvedené zariadenie pozostáva z centrálnej elektronickéj jednotky 1., ktorá je údajovoa komunikačně přepojená s dohliadacím a časovacím obvodom 2_. Tento je údajovo a komunikačněpřepojený s pamatovým blokom 4^ dalej je komunikačně přepojený s napatovým zdrojom 2· Časovači obvod 2 je údajovo přepojený s prvým obvodom 5. rozhrania s prostředím a tiežje komunikačně přepojený s paralelné zapojenými prvými obvodom 5. rozhrania s prostředíma druhým obvodom já rozhrania s prostředím.
Zariadenie na impulzný režim práce elektronického systému pracuje následovně. Zariade-nie na vonkajší či vnútorný podnět dohliadacieho a časovacieho obvodu 2 sa zapne a vykonádanú operáciu. Výsledky uloží do památového bloku _4 a vypne sa. Památový blok _4 sa budvypne tiež, alebo sa nevypne a ostane v statickom režime činnosti, podlá spósobu realizácie,zapísané údaje však vždy zostávajú neporušené pre činnost zariadenia v dalšom cykle.
Uvedené zariadenie je možné využívat v miestach s obmedzenými možnostami uspokojovaniaenergetických nárokov nasadených elektronických systémov najma v teréne.
Claims (1)
- 3 264972 PREDMET VYNÁLEZU Zariadenie na irapulzný režim práce elektronického systému pozostávajúce z centrálnejelektronickéj jednotky, pamatového bloku a napatového zdro.ja, vyznačujúce sa tým, že centrálna elektronická jednotka (1) je údajovo a komunikačně přepojená s dohliadacím a časovacímobvodom (2), ktorý je jednak údajovo a komunikačně přepojený s pamSťovým blokom (4), jednakje komunikačně přepojený s napátovým zdrojom (3), jednak je údajovo přepojený s prvým obvodom(5) rozhrania s prostředím a jednak je komunikačně přepojený s paralelné zapojenými prvýmobvodom (5) rozhrania s prostředím a druhým obvodom (6) rozhrania s prostředím. 1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS877720A CS264972B1 (sk) | 1987-10-28 | 1987-10-28 | Zariadenie na impulzný režim práce elektronického systému |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS877720A CS264972B1 (sk) | 1987-10-28 | 1987-10-28 | Zariadenie na impulzný režim práce elektronického systému |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS772087A1 CS772087A1 (en) | 1988-12-15 |
| CS264972B1 true CS264972B1 (sk) | 1989-09-12 |
Family
ID=5426819
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS877720A CS264972B1 (sk) | 1987-10-28 | 1987-10-28 | Zariadenie na impulzný režim práce elektronického systému |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS264972B1 (cs) |
-
1987
- 1987-10-28 CS CS877720A patent/CS264972B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS772087A1 (en) | 1988-12-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE4143072C2 (de) | Blockweise löschbarer nicht-flüchtiger Halbleiterspeicher | |
| US5530828A (en) | Semiconductor storage device including a controller for continuously writing data to and erasing data from a plurality of flash memories | |
| KR870002582A (ko) | 테스트 패턴 발생회로를 갖는 반도체 기억장치 | |
| DE3879616D1 (de) | Verfahren zur echtheitspruefung eines datentraegers mit integriertem schaltkreis. | |
| EP0262468A3 (en) | Reconfigurable fifo memory device | |
| DE69316022D1 (de) | Steuerungsvorrichtung fuer speicherplattenanordnung mit steuerbloecken fuer steuerungsinformation | |
| US4405868A (en) | Write/restore/erase signal generator for volatile/non-volatile memory system | |
| EP0616335A3 (en) | Nonvolatile semiconductor memory device having a status register and test method for the same | |
| EP0356999A3 (en) | Memory tester | |
| EP0389202A3 (en) | Dynamic random access memory having improved word line control | |
| RU95103443A (ru) | Полупроводниковая интегральная схема и способ подачи на нее нагружающего напряжения | |
| DE69429225D1 (de) | Ruhestromprüfbarer RAM | |
| CS264972B1 (sk) | Zariadenie na impulzný režim práce elektronického systému | |
| KR970049243A (ko) | 반도체 메모리 디바이스의 구분방법 | |
| ES393299A1 (es) | Un dispositivo que comprende una pluralidad de elementos dememoria dispuestos en serie. | |
| JPS57127997A (en) | Semiconductor integrated storage device | |
| KR900002318A (ko) | 불휘발성 반도체 기억장치 | |
| ATE218004T1 (de) | Elektronische prüfungsspeichereinrichtung | |
| CN108664399A (zh) | 处理器芯片仿真器及掉电测试方法 | |
| SU623237A1 (ru) | Аналоговое запоминающее устройство | |
| SU1042083A1 (ru) | Запоминающее устройство | |
| SU1599897A1 (ru) | Запоминающее устройство | |
| SU866715A2 (ru) | Устройство дл формировани импульсных последовательностей | |
| KR970029848A (ko) | 반도체 메모리 장치의 메모리 영역 활용방법 | |
| JPS57182865A (en) | Microprocessor |