CS260741B1 - Connection for charge-coupled components control - Google Patents

Connection for charge-coupled components control Download PDF

Info

Publication number
CS260741B1
CS260741B1 CS873800A CS380087A CS260741B1 CS 260741 B1 CS260741 B1 CS 260741B1 CS 873800 A CS873800 A CS 873800A CS 380087 A CS380087 A CS 380087A CS 260741 B1 CS260741 B1 CS 260741B1
Authority
CS
Czechoslovakia
Prior art keywords
generator
computer
coupled
input
control
Prior art date
Application number
CS873800A
Other languages
English (en)
Slovak (sk)
Other versions
CS380087A1 (en
Inventor
Vladimir Daniska
Original Assignee
Vladimir Daniska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladimir Daniska filed Critical Vladimir Daniska
Priority to CS873800A priority Critical patent/CS260741B1/cs
Publication of CS380087A1 publication Critical patent/CS380087A1/cs
Publication of CS260741B1 publication Critical patent/CS260741B1/cs

Links

Landscapes

  • Logic Circuits (AREA)

Description

260741 4
Vynález sa týká zapojenia pře riadenienábojové viazaných, súčiastok počítačom.
Doteraz známe zapojenia pře riadenie ná-bojovo viazaných súčiastok počítačom vy-užívajú generátory pozostávajúce z čítačova vhodnej kombinačnej logiky, alebo gene-rátory využívajúce vyčítavanie obsahu polo-vodičových pamatí. Pri vyčítávání informá-cie z nábojovo viazaných súčiastok do po-čítača sa využívajú bud běžné vstupno-vý-stupné kanály počítačov, alebo kanály spriamym prístupom do památe, alebo rýchlevyrovnávacie památe s následným vyčítá-ním do počítače.
Tieto zapojenia majú zvyčajne niektorú znasledovných nevýhod ako je spomalenieprenosovej rýchlosti vstupno-výstupných ka-nálov počítače, zásah do počítača, zložitákonštrukcia elektronických obvodov, nutnásynchronizácia činnosti počítača na činnostgenerátoira, nemenný režim činnosti zaria-denia.
Uvedené nevýhody v podstatnej miere od-straňuje zapojenie pře riadenie nábojovoviazaných súčiastok podlá vynálezu, ktoiré-ho podstata spočívá v tom, že vstup gene-rátora dávky impulzov je spojený s výstu-pem generátora hodinového signálu a vý-stup generátora dávky impulzov je spojenýso vstupom generátora riadiacich signálov.Programovacie vstupy generátora hodinové-ho signálu, generátora riadiacich signálov,generátora dávky impulzov a linky pře ča-sová spoluprácu počítača s generátoromdávky impulzov sú spojené so vstupno-vý-stupnými kanálmi počítača.
Navrhované zapojenie pře riadenie nábo-jovo viazaných súčiastok využívá běžnévstupno-výstupné kanály počítačov, pričomneznižuje ich přenosová rýchlosť, nevyžadu-je zásah do počítača, umožňuje vysokú va-riabilitu v procese riadenia, podstatné zjed-nodušuje vzájomnú súčinnosť počítača s ge-nerátorom, umožňuje programovatelný a-synchrónny přenos signálu z nábojovo via-zaných súčiastok do počítača, umožňujevolbu vhodnej frekvencie riadiacich signá-lov, pričom jeho konštrukcia je jednoducháa využívá běžné elektronické súčiastky.
Na pripojenom výkrese je schematickyznázorněné blokové zapojenie pre riadenienábojovo viazaných súčiastok.
Zapojenie pre riadenie nábojovo viazanýchsúčiastok pozostáva z generátora GHS ho-dinového signálu, ktorého programovacívstup Pl, určujúci frekvenciu hodinovéhosignálu, je spojený s počítačom P a výstupje spojený so vstupom generátora GDI dáv- ky impulzov. Programovací vstup P3 gene-rátora GDI dávky impulzov a linky A, Bpre časovú spoluprácu sú spojené s počíta-čom P. Programovatelná dávka impulzovpostupuje z výstupu generátora GDI dávkyimpulzov do vstupu generátora GRS riadia-cich signálov, ktorého programovací vstupP2 určujúci priradenie dávky impulzov kriadiacim signálem je spojený s počítačomP. Výstup generátora GRS riadiacich signá-lov je spojený s riadenou súčiastkou NVS as obvodom pre spracovanie signálu, ktoré-ho výstup je spojený s dátovým vstupompočítača P a signálový vstup je spojený svýstupem nábojovo viazanej súčiastky NVS.
Počítač P podlá potřeby před započetímcyklu riadenia, nastaví cez programovacívstup Pl generátora GHS hodinového signá-lu vhodnú frekvenciu hodinového signálu,ktorý je privádzaný na vstup generátoraGDI dávky impulzov a na programovacomvstupe P2 generátora GRS riadiacich signá-lov určí priradenie dávky impulzov. V ďal-šom nastaví počítač P na programovacomvstupe P3 generátora GDI dávky impulzovpožadovaný počet impulzov a na linke A prečasovú spoluprácu potvrdí platnost počtuimpulzov. Na základe platnosti linky A ge-nerátor GDI dávky impulzov vyhradluje zhodinového signálu stanovený počet impul-zov a ukončenie dávky impulzov oznámí nalinke B pre časovú spoluprácu.
Vyhradlovaná dávka impulzov prichádzaz výstupu generátora GDI dávky impulzovdo vstupu generátora GRS riadiacich signá-lov, ktorý na základe stavu programovacie-ho vstupu P2 generuje z privedenej dávkyimpulzov riadiace signály do žiadanej častinábojovo viazanej súčiastky, alebo do ob-vodu OSS pre spracovanie signálu. Na zá-klade platnosti linky B pre časovú spolu-prácu počítač P podl'a potřeby převezmepřipravené dáta z obvodu OSS pre spraco-vanie signálu, alebo pokračuje v činnostipódia programu.
Programovým zavedením dávky impulzovo stanovenej dlžke do žiadanej časti gene-rátora GRS riadiacich signálov je umožněnávysoká variabilita v riadení nábojovo via-zaných súčiastok NVS a tiež programovatel-ný asynchrónny přenos signálu z nábojovoviazaných súčiastok NVS do obvodu prespracovanie signálu OSS a do počítača P.
Vynález móže nájsť široké využitie v apli-káciách elektronických zariadení, kde sapožaduje spracovanie signálu z nábojovoviazaných súčiastok počítačom.

Claims (1)

  1. 260741 PŘEDMET Zapojenie pře riadenie nábojovo viazanýchsúčiastok pozostávajúce z generátara ria-diacich signálov, ktorého jeden výstup jespojený s riadenou súčiastkou a druhý vý-stup je spojený s obvodom pře spracovaniesignálu, pričom výstup riadenej súčiastkyje spojený so signálovým vstupom obvodupře spracovanie signálu, ktorého výstup jespojený s dátovým vstupom počítače, vyzna-čujúce sa tým, že vstup generátoira (GDI)dávky impulzov je spojený s výstupom ge- vynAlezu nerátora (GHS) hodinového signálu, ktoré-ho programovací vstup (PÍ) je spojený spočítačom (P) a výstup generátora (GDI)dávky impulzov je spojený so vstupom ge-nerátora (GRS) riadiacich signálov, ktoréhoprogramovací vstup (P2) je spojený s počí-tačom, pričom programovací vstup (P3) ge-nerátora (GDI) dávky impulzov a linky (A,B) pre časová spoluprácu sú spojené s po-čítačom (P). 1 list výkresov
CS873800A 1987-05-26 1987-05-26 Connection for charge-coupled components control CS260741B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS873800A CS260741B1 (en) 1987-05-26 1987-05-26 Connection for charge-coupled components control

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS873800A CS260741B1 (en) 1987-05-26 1987-05-26 Connection for charge-coupled components control

Publications (2)

Publication Number Publication Date
CS380087A1 CS380087A1 (en) 1988-05-16
CS260741B1 true CS260741B1 (en) 1989-01-12

Family

ID=5379141

Family Applications (1)

Application Number Title Priority Date Filing Date
CS873800A CS260741B1 (en) 1987-05-26 1987-05-26 Connection for charge-coupled components control

Country Status (1)

Country Link
CS (1) CS260741B1 (cs)

Also Published As

Publication number Publication date
CS380087A1 (en) 1988-05-16

Similar Documents

Publication Publication Date Title
KR0164395B1 (ko) 반도체 메모리 장치와 그 리이드 및 라이트 방법
DE10212642B4 (de) Empfängerschaltungsanordnung für eine Speichersteuerung und Verfahren zum Empfangen von Daten in einer Speichersteuerung
US8572424B2 (en) Semiconductor device to select and output data to a data bus
EP2122626A1 (en) Id generation apparatus and method for serially interconnected devices
EP0769783B1 (en) Synchronous semiconductor memory capable of saving a latency with a reduced circuit scale
EP1026692A3 (en) Data output buffers in semiconductor memory devices
US4945516A (en) Write control circuit for a high-speed memory device
KR20210034219A (ko) 신호 생성 회로 및 이를 이용하는 반도체 장치
US5448597A (en) Clock signal switching circuit
US5408641A (en) Programmable data transfer timing
US5463756A (en) Memory control unit and associated method for changing the number of wait states using both fixed and variable delay times based upon memory characteristics
US5717948A (en) Interface circuit associated with a processor to exchange digital data in series with a peripheral device
US4236114A (en) Apparatus for generating pulse width modulated waves
KR100238869B1 (ko) 버스트 모드 신호를 제공하기 위한 반도체 메모리 장치
US5113368A (en) Circuit for delaying at least one high bit rate binary data train
CS260741B1 (en) Connection for charge-coupled components control
US4568841A (en) Flexible timing circuit
JP2008535305A (ja) 非同期遅延を実現する電子回路
US3510784A (en) Convertible timing circuit
KR900004300B1 (ko) 제어신호의 직렬 입력을 위한 쉬프트 회로
KR0164128B1 (ko) 저속의 외부 주변 장치를 위한 다수의 대기 상태 생성 장치
JPS5855485Y2 (ja) 情報処理装置
KR19990005459A (ko) 플립 플롭 회로
KR950003378Y1 (ko) 인터페이스 회로
CN118899020A (zh) 片上终结信号产生电路以及存储系统