CS253068B1 - Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů - Google Patents

Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů Download PDF

Info

Publication number
CS253068B1
CS253068B1 CS848473A CS847384A CS253068B1 CS 253068 B1 CS253068 B1 CS 253068B1 CS 848473 A CS848473 A CS 848473A CS 847384 A CS847384 A CS 847384A CS 253068 B1 CS253068 B1 CS 253068B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
memory
block
address
Prior art date
Application number
CS848473A
Other languages
English (en)
Other versions
CS847384A1 (en
Inventor
Jiri Bittner
Original Assignee
Jiri Bittner
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Bittner filed Critical Jiri Bittner
Priority to CS848473A priority Critical patent/CS253068B1/cs
Publication of CS847384A1 publication Critical patent/CS847384A1/cs
Publication of CS253068B1 publication Critical patent/CS253068B1/cs

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Podstatou řešení je zlepšení vyhodnocování rychlotelegrafních signálů a identifikačních impulsů. Tohoto se dosahuje vhodným zapojením, jehož podstata spočívá v tom, že detektor obálky a tvarovače je spojen svým výstupem se vstupem na blok paměti, který má výstup spojen se vstupem tónového generátoru, jehož výstup je zároveň výstupem zapojení. Na adresové vstupy bloku paměti je dále připojen svými výstupy budič adres, připojený jedním svým výstupem na vstup indikátoru naplnění paměti a svým vstupem je spojen s výstupem generátoru časové základny, k jehož vstupu je připojen blok zápis-čtení, s nímž je v jedné jeho poloze spojen blok regulace rychlosti zápisu a v druhé jeho poloze blok regulace rychlosti čtení. Řešení je jednoduché, umožňuje okamžité čtení zaznamenaného signálu. Je vhodné jako doplněk automatických telegrafních klíčů. Lze je použít jako levné servisní zařízení pro analýzu různých identifikačních a signálových impulsů.

Description

Vynález se týká zapojení paměťového přijímače rychlotelegrafních signálů a identifikačních impulsů majících charakter rychle se měnících stavů 0, 1,
V příjmu krátkých telegrafních signálů známe dva způsoby vyhodnocení? první způsob spočívá v záznamu signálu na magnetofonový pásek a v jeho zpětném přehrávání sníženou rychlostí. Velkou výhodou magnetofonového záznamu je značná odolnost proti rušení a možnost vyhodnocení velmi slabých signálů. Nevýhodou je pak to, že zařízení zaujímá velký prostor, použitím mechanických prvků, zdlouhavá manipulace při převíjení pásků, nemožnost cyklického opakování záznamu. Pro vysoké telegrafní rychlosti musí být konstruovány speciální magnetofony s možností snížení rychlosti posunu až 20násobně.
Dalším problémem je nutnost nízkofrekvenčního konvertoru v obvodu nahrávání, aby zázněj 1 000 až 2 000 Hz z běžného přijímače byl i po zpomalení čitelný. Druhý způsob spočívá v počítačovém zpracování telegrafního signálu a jeho převodem na terminál. Toto řešení je sice velmi progresivní, ale materiální vybavení je mimořádně náročné. Prostorové nároky na realizaci tohoto způsobu se mohou v některých případech stát limitujícím faktorem.
Výše uvedené nedostatky odstraňuje zapojení paměťového přijímače pro vyhodnocení rychlotelegrafních signálů a identifikačních impulsů podle vynálezu, jehož podstata spočívá v tom, že signál je přiveden na vstup detektoru obálky a tvarovače, který je zapojen svým výstupem se vstupem na blok paměti, jejíž výstup je spojen se vstupem klíčovaného tónového generátoru, jehož výstup je zároveň výstupem zapojení, přičemž na adresové vstupy paměti je dále připojen svými výstupy budič adres, připojený jedním svým výstupem na vstup indikátoru plnění a svým vstupem je spojen s výstupem generátoru časové základny, k jehož vstupu je připojen přepínač zápis-čtení, s nímž je v jedné jeho poloze spojen blok regulace rychlosti zápisu a v druhé poloze blok regulace rychlosti čtení.
Výhody řešení podle vynálezu spočívají v tom, že se dosahuje jednoduchosti zapojení a přitom z provozního hlediska vysoké operativnosti navrženého řešení. Toto řešení obsahuje prvky obou dosud známých způsobů. Z prvního způsobu se jedná pouze o zpomalení telegrafního signálu například Morseovy abecedy nebo sledu impulsů, z druhého způsobu se jedná o digitální zpracování signálu se záznamem do elektronické paměti.
Zásadní předností navrhovaného řešení je mimořádná jednoduchost a z toho plynoucí materiálová a tím i finančí nenáročnost, minimální spotřeba elektrické energie a dosažení velmi malých rozměrů zařízení. Pomocí tohoto způsobu je prakticky možné okamžité čtení zaznamenaného signálu. Zanedbatelné není ani to, že navrhované řešení se pro své minimální nároky může stát relativně laciným doplňkem automatických telgrafních klíčů. A v opravářské praxi by se mohlo stát levným servisním zařízením pro analýzu různých identifikačních a signálových impulsů.
Na přiložených výkresech je znázorněno zapojení podle vynálezu, kde na obr. 1 je blokové schéma zapojení paměťového přijímače a na obr. 2 je uveden jeden z možných příkladů zapojení podle vynálezu.
Zapojení podle vynálezu sestává z detektoru _1 obálky a tvarovače, který má na vstupní svorku 10 signálu připojen jednak vazební kondénzátor 11 detektoru obálky a tvarovače, jednak měnitelný odpor 12 nastavení úrovně zahrazení detektoru 1^ obálky a tvarovače a jednak odpor 13 předpětí detektoru _1 obálky a tvarovače, který je připojen zároveň k blokovacímu kondenzátoru 18 a ke svorce 84 vstupu napájení, přičemž na vstupní svorku 10 signálu je dále připojena přes vazební kondénzátor 11 svou anodou detekční dioda 14 detektoru .1 obálky a tvarovače, k jejíž katodě je připojen jednak filtrační kondénzátor 15 detektoru .1 obálky a tvarovače, jednak zatěžovací odpor 16 detektoru obálky _1 a tvarovače a jednak přes předřadný odpor 17 báze svou bází tranzistor 19 detektoru 1_ obálky a tvarovače, jehož emitor je připojen na zem a kolektor je připojen přes odpor 20 kolektoru tranzistoru 19 zároveň na blokovací kondenzátor 18 a na svorku 84 vstupu napájení, přičemž dále je kolektor tranzistoru 19 detektoru .1 obálky a tvarovače připojen, jednak ke kondenzátorů 21 výstupní časové konstanty detektoru 2 obálky a tvarovače a jednak na datový výstup 25 paměti 24, která má dále svůj vstup 26 zápis-čtení připojen, jednak k přepínači 23 bloku 9 přepínače zápis-čtení a jednak přes odpor 22 zároveň k blokovacímu kondenzátorů 18 a ke svorce 84 vstupu napájení, dále má pamět svůj vstup 27 blokování paměti připojen na zem a svůj výstup 28 dat paměti připojen na první vstup prvního hradla 76 NOR tónového generátoru 3, jehož druhý vstup je připojen jednak přes první odpor 77 tónového generátoru 2 na výstup prvního hradla 76 NOR tónového generátoru 3, a na výstupní odpor 82 tónového generátoru 2/ jenž je připojen na svorku 83 výstupu signálu a jednak je druhý vstup prvního hradla 76 NOR tónového generátoru 3 připojen přes první kondenzátor 78 tónového generátoru 2 k výstupu druhého hradla 79 NOR tónového generátoru 2 a dále je propojen přes druhý odpor 80 tónového generátoru 2 s prvním a druhým vstupem druhého hradla 79 NOR tónového generátoru 2/ přičemž k prvnímu a k druhému vstupu druhého hradla 79 NOR tónového generátoru 2 a druhému odporu 80 tónového generátoru 2 3e pres druhý kondenzátor 81 tónového generátoru 2 připojen výstupní odpor 82 tónového generátoru 2 a dále je tento odpor připojen na svorku 83 výstupu signálu.
Pamět 24 má dále svůj první adresový vstup 29 připojen jednak na druhý vstup 49 prvního čtyřstupňového dvojkového čítače 48 budiče 7_ adres a jednak na první výstup 50 prvního čtyřstupňového dvojkového čítače 48 budiče 7. adres, svůj druhý adresový vstup 30 paměti má připojen na druhý výstup 51 prvního čtyřstupňového dvojkového čítače 48 budiče 7_ adres, svůj třetí adresový vstup 31 paměti má připojen na třetí výstup 52 prvního čtyřstupňového dvojkového čítače 48 budiče 2 adres a svůj čtvrtý adresový vstup 32 paměti má připojen, jednak na čtvrtý výstup 53 prvního' čtyřstupňového dvojkového Čítače 48 budiče 7_ adres a jednak na první vstup 63 druhého čtyřstupňového dvojkového čítače 57 budiče 7. adres, přičemž první vstup 55 nulování prvního čtyřstupňového dvojkového čítače 48 budiče 7_ adres je připojen na zem a taktéž druhý vstup 56 nulování prvního čtyřstupňového dvojkového čítače 48 budiče 7_ adres je připojen na zem, zatímco první vstup 54 prvního čtyřstupňového dvojkového čítače 48 budiče 2 adres je připojen jednak na výstup prvního hradla 42 generátoru £ časové základny, které má první vstup a druhý vstup připojen přes první kondenzátor 40 generátoru 2 časové základny, jednak na výstup druhého hradla 43 generátoru 2 časové základny a jednak na přepínač 23 bloku 2 přepínače zápis-čtení, přičemž výstup a oba vstupy prvního hradla 42 generátoru 2 časové základny jsou překlenuty odporem 39 generátoru 2 časové základny, a dále je první vstup 54 prvního čtyřstupňového dvojkového čítače 48 budiče 2 adres připojen jednak přes druhý kondenzátor 41 generátoru 2 časové základny na první vstup a druhý vstup druhého hradla 43 generátoru 2 časové základny a jednak jsou tyto vstupy připojeny přes předřadný odpor 44 bloku 5 regulace rychlosti zápisu, jednak na první proměnný odpor 45 bloku 2 regulace rychlosti zápisu, který je připojen na přepínač 23 bloku 2 přepínače zápis-čtení a jednak přes druhý předřadný odpor 46 na druhý proměnný odpor 47 bloku 2 regulace rychlosti čtení, který je rovněž připojen na přepínač 23 bloku 2 přepínače zápis-čtení.
Pamět 24 má svůj pátý adresový vstup 33 připojen, jednak na druhý vstup 58 druhého čtyřstupňového dvojkového Čítače 57 budiče 7_ adres a jednak na první výstup 59 druhého čtyřstupňového dvojkového čítače 57 budiče 2 adres, svůj šestý adresový vstup 34 paměti má připojen na druhý výstup 60 druhého čtyřstupňového dvojkového čítače 57 budiče 7_ adres, svůj sedmý adresový vstup 35 paměti má připojen na třetí výstup 61 druhého čtyřstupňového dvojkového čítače 57 budiče 2 adres a svůj osmý adresový vstup 36 paměti má připojen, jednak na čtvrtý výstup 62 druhého čtyřstupňového dvojkového Čítače 57 budiče 2 adres a jednak na první vstup 71 třetího čtyřstupňového dvojkového čítače 66 budiče adres, přičemž první vstup 64 nulování druhého čtyřstupňového dvojkového čítače 57 budiče 2 adres je připojen na zem a taktéž druhý vstup 65 nulování druhého čtyřstupňového dvojkového čítače 57 budiče 7_ adres je připojen na zem, svůj devátý adresový vstup 37 paměti má připojen, jednak na druhý vstup 67 třetího čtyřstupňového dvojkového Čítače 66 budiče 7_ adres a jednak na první výstup 68 třetího čtyřstupňového dvojkového čítače 66 budiče 7_ adres a svůj desátý adresový vstup 38 paměti má připojen na druhý výstup 69 třetího čtyřstupňového dvojkového čítače 66 budiče 2 adres, který má svůj třetí výstup 70 připojen přes sériový odpor 74 diody LED k anodě diody 75 LED indikátoru 2 signalizace naplnění paměti 24, která má svou katodu připojenu na zem, přičemž první vstup nulování třetího čtyřstupňového dvojkového čítače 66 budiče J_ adres je zapojen na zem a taktéž druhý vstup 73 nulování třetího čtyřstupňového dvojkového čítače 66 je zapojen na zem.
Zapojení podle vynálezu pracuje následovně:
Vstupní signál je v detektoru 2 obálky a tvarovače detekován a pomocí časových konstant RC členů _1_5, 2®' 20 a 21 upraven tak, aby na vstupu 25 paměti 24 RAM se objevila negovaná obálka vstupního signálu. Ze schématu je zřejmé, že změnou časových konstant RC členů lze měnit vlastnosti detektoru 2 obálky tvarovače a tím i využití pro různé charaktery vyhodnocovaných signálů.
Ve schématu uvedené pasivní a aktivní elektrotechnické prvky jsou vhodné pro nízkofrekvenční signály nad 1 000 Hz při délce nejkratších pulzů 2 ms, což v případě Morseovy abecedy odpovídá tempu 2 000 značek za minutu. Nezávisle na vstupním signálu kmitající generátor 4_ časové základny má samostatný regulátor 2 rychlosti změn adres paměti 24 pro záznam a samostatný regulátor 6 rychlosti změn adres paměti 24 pro čtení. Změnou kapacit kondenzátorů 40 a 21· popřípadě změnou velikosti odporů 39, 22' lze měnit rozsah kmitočtů, na kterých pracuje generátor 2 časové základny s hradly 42, 43 typu CMOS.
Binární dělič budiče 7_ adres určuje cyklicky adresy paměti 24 RAM. Indikátor 2 signalizace naplnění paměti 24 dobou svitu respektive přerušením svitu své diody 75 LED indikuje délku celého naplnění respektice čtení paměti 24 RAM. pamět RAM 1 024 bitů svojí kapacitou umožňuje záznam přibližně 30 znaků textu nebo 300 impulsů. Uvedené počty zaznamenaných informací lze zvýšit za cenou zhoršení zkreslení délky jednotlivých zaznamenaných impulsů. Při potřebě delšího záznamu by bylo nutné použít pamět o vyšší kapacitě. Výstup 28 paměti 24 RAM klíčuje tónový generátor 2·
Je vhodné použít pamět typu MHB 2 102, jejíž výhodou je, že v poloze přepínače 23 zápis přenáší vstupní informaci na výstup a proto je možné podle činnosti tónového generátoru 2 nastavit správnou úroveň vstupního signálu pro dokonalý zápis do paměti 24:
Zapojení bylo původně navrženo pro příjem velmi krátkých odrazů rychlotelegrafních signálů vyhodnocovaných přijímačem při komunikaci odrazem od meteorologických stop. Dále je možné zařízeni použít pro kontrolu funkce digitálních kodérů, které například při zahájení relace vysílají jeden krátký identifikační impuls, jehož obsah lze jinak analyzovat pouze podstatně dražším a složitějším zařízením, jakým je například pamětový osciloskop.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení pamětového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů, vyznačující se tím, že detektor (1) obálky a tvarovače je spojen svým výstupem se vstupem na blok (2) paměti, který má výstup spojen se vstupem tónového generátoru (3), jehož výstup je zároveň výstupem zapojení, přičemž na adresové vstupy bloku (2) paměti je dále připojen svými výstupy budič (7) adres, připojený jedním svým výstupem na vstup indikátoru (8) naplněni paměti a svým vstupem je spojen s výstupem generátoru (4) časové základny, k jehož vstupu je připojen blok (9) zápis-čtení, s nímž je v jedné jeho poloze spojen blok regulace (5) rychlosti zápisu a v druhé jeho poloze blok regulace (6) rychlosti čtení.
CS848473A 1984-11-07 1984-11-07 Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů CS253068B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS848473A CS253068B1 (cs) 1984-11-07 1984-11-07 Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS848473A CS253068B1 (cs) 1984-11-07 1984-11-07 Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů

Publications (2)

Publication Number Publication Date
CS847384A1 CS847384A1 (en) 1987-03-12
CS253068B1 true CS253068B1 (cs) 1987-10-15

Family

ID=5435290

Family Applications (1)

Application Number Title Priority Date Filing Date
CS848473A CS253068B1 (cs) 1984-11-07 1984-11-07 Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů

Country Status (1)

Country Link
CS (1) CS253068B1 (cs)

Also Published As

Publication number Publication date
CS847384A1 (en) 1987-03-12

Similar Documents

Publication Publication Date Title
KR880008324A (ko) 2중 포트형 반도체 메모리 장치
KR890008851A (ko) 전기적으로 프로그래밍 가능한 메모리셀의 테스트 방법 및 그 집적회로
GB1508893A (en) Detector for coded speech signals
US3755731A (en) System for detecting dropout and noise characteristics of magnetic tape with switch means to select which characteristics to be detected
KR950703784A (ko) 잡음 감소형 고속 메모리 감지 증폭기(high speed memory sense amplifier with noise reduction)
US4242664A (en) Remote control arrangement
CS253068B1 (cs) Zapojení paměťového přijímače pro vyhodnocování rychlotelegrafních signálů a identifikačních impulsů
KR880000859A (ko) 마이크로 프로세서
EP0404013A3 (en) Semiconductor memory device with an improved write control circuit
ATE101934T1 (de) Mehrfachport-speichernetzwerk.
JPS57161950A (en) Detection system for mounting state of print board package
KR880003318A (ko) 비데오신호의 수직 귀선 소거 기간에 포함된 2진 신호를 추출하는 방법 및 장치
GB1013841A (en) Reliability checking system for data sensing
SE9401318D0 (sv) Förfarande för övervakning av ett minne samt kretsanordning härför
JPS55163697A (en) Memory device
SE9201861D0 (sv) Anordning foer att generera vilokoder vid vaeljare
GB1329053A (en) Fault finding apparatus
US4323730A (en) Idle channel noise suppressor for speech encoders
SU591935A1 (ru) Старт-стопный аппарат магнитной записи
SU1196841A1 (ru) Устройство дл регистрации сейсмической информации
SU591961A1 (ru) Посто нное запоминающее устройство
JPS643899A (en) Nonvolatile semiconductor memory device
JPS57103465A (en) Audible signal detecting circuit
SU982093A1 (ru) Запоминающее устройство
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти