CS250956B1 - Zapojení pamětové jednotky pro programově řízené obráběcí stroje - Google Patents

Zapojení pamětové jednotky pro programově řízené obráběcí stroje Download PDF

Info

Publication number
CS250956B1
CS250956B1 CS851391A CS139185A CS250956B1 CS 250956 B1 CS250956 B1 CS 250956B1 CS 851391 A CS851391 A CS 851391A CS 139185 A CS139185 A CS 139185A CS 250956 B1 CS250956 B1 CS 250956B1
Authority
CS
Czechoslovakia
Prior art keywords
input
circuit
program
counter
memory
Prior art date
Application number
CS851391A
Other languages
English (en)
Other versions
CS139185A1 (en
Inventor
Frantisek Moucka
Vladimir Petrak
Original Assignee
Frantisek Moucka
Vladimir Petrak
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Frantisek Moucka, Vladimir Petrak filed Critical Frantisek Moucka
Priority to CS851391A priority Critical patent/CS250956B1/cs
Publication of CS139185A1 publication Critical patent/CS139185A1/cs
Publication of CS250956B1 publication Critical patent/CS250956B1/cs

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

Řešení se týká zapojení pamětové jednotky pro programově řízené obráběcí stroje, jehož podstata spočívá v tom, že mechanické kolíčky jsou nahrazeny tlačítky a polovodičovou pamětí s tím, že se vzájemně spojí jednotlivé bloky uvedené na obr. Využiti se předpokládá zejména u programově řízených obráběcích strojů a manipulátorů.

Description

Vynález se týká zapojení paměEové jednotky, vhodné pro programově řízené obráběcí stroje a manipulátory.”
V současné době se u mnoha programově řízených obráběcích strojů používá kolíčkové předvolby programu, které mají mnoho nevýhod, zvláště pracné mechanické provedení panelu, nákladné kolíčky, které se snadno ztrácejí. Při ovládáni dvou nezávislých skupin stroje např. dvou suportů se musí používat dvou samostatných programovacích kolíčkových polí.
Mnohé z těchto nevýhod odstraňuje zapojení podle vynálezu, kde mechanické kolíčky jsou nahrazeny tlačítky a polovodičovou pamětí. Podstata zapojení spočívá v tom, že výstup zadávacích tlačítek dat sloupců prvního nebo druhého systému je spojen se vstupy pomocné paměti, jejiž výstupy jsou spojeny s datovými vstupy paměti programu a se vstupy obvodu indikace stavu pomocné paměti.
Tlačítko nulování pomocné paměti je připojeno na vstup nulovacího obvodu pomocné paměti, jehož výstup je spojen s nulovacím vstupem pomocné paměti a se čtvrtým vstupem obvodu centrální anulace. Výstupní tříbitové adresová sběrnice čísla sloupce z generátoru frekvencí je spojena s adresovými vstupy multiplexoru, dále s prvním až třetím vstupem adres paměti programu, dále se vstupy dekodéru adresy dat sloupců indikace a se vstupy dekodéru adresy dat sloupců prvního systému a se vstupy dekóderu adresy dat sloupců druhého systému.
První výstup z generátoru frekvenci je spojen s prvním vstupem přepínacího obvodu čtecích impulsů indikace a s hradlovacím vstupem dekodéru adresy dat sloupců prvního systému. Druhý výstup generátoru frekvencí je připojen na druhý vstup přepínacího obvodu čtecích impulsů indikace a na hradlovací vstup dekodéru adresy dat sloupců druhého systému.
Třetí výstup generátoru frekvencí je spojen s prvním vstupem obvodu výběru zápisu do paměti dat sloupců prvního systému nebo paměti dat sloupců druhého systému a dále se třetím vstupem obvodu centrální anulace. Čtvrtý výstup generátoru frekvenci je připojen na druhý vstup obvodu centrální anulace, dále na druhý vstup obvodu výběru zápisu do paměti dat sloupců prvního systému a paměti dat sloupců druhého systému, dále na desátý adresový vstup paměti programu a na řídicí vstup přepínacího obvodu stavu čítače programu prvního systému a čítače programu druhého systému.
Vstup obvodu výběru zápisu do paměti dat sloupců prvního systému nebo do paměti dat sloupců druhého systému je spojen s hradlovacím vstupem multiplexeru, jehož další multiplexované vstupy jsou spojeny s tlačítky volby dat sloupců prvního nebo druhého systému.
Výstup multiplexeru je spojen s prvním vstupem obvodu blokování zápisu do paměti programu. Druhý vstup obvodu blokování zápisu do paměti programu je spojen s prvním výstupem obvodu centrální anulace a výstup obvodu blokování zápisu do paměti programu je spojen se zapisovacím vstupem paměti programu. Výstupní čtyřbitová sběrnice paměti programu je připojena na vstupy paměti dat sloupců indikace a dále na vstupy obvodu blokování datové sběrnice. Výstupy obvodu blokování datové sběrnice jsou spojeny se vstupy paměti dat sloupců prvního systému a paměti dat sloupců druhého systému. Výstupy paměti dat sloupců prvního systému a paměti dat sloupců druhého systému jsou spojeny se vstupy spínače prvního systému a spínače druhého systému.
Výstup přepínacího obvodu čtecích impulsů indikace je spojen s hradlovacím vstupem dekodéru adresy sloupců indikace a výstupy tohoto dekodéru jsou spojeny se zápisovými vstupy paměti dat sloupců indikace. Výstupy této paměti jsou spojeny se svítivými diodami sloupců zobrazovacího pole. Výstupy dekodéru adresy dat sloupců prvního systému jsou připojeny na zápisové vstupy paměti dat sloupců prvního systému.
Výstupy dekodéru adresy dat sloupců druhého systému jsou připojeny na zápisové vstupy paměti dat sloupců druhého systému. Tlačítko centrální anulace je spojeno s prvním vstupem obvodu centrální anulace, jehož druhý výstup je spojen se třetím vstupem obvodu inkrementování stavu čítače programu prvního systému nebo čítače programu druhého systému. Vstup čítače programu prvního systému je spojen s prvním výstupem obvodu inkrementování stavu čítače programu prvního systému nebo čítače programu druhého systému, vstup čítače programu druhého systému je spojen s druhým výstupem obvodu inkrementováni stavu čítače programu prvního systému nebo čítače programu druhého systému.
Nulovací vstup čítače programu prvního systému je spojen s prvním výstupem obvodu nulování čítače programu prvního systému nebo čítače programu druhého systému. Nulovací vstup Čítače programu druhého systému je spojen s druhým výstupem obvodu nulování čítače programu prvního systému nebo čítače programu druhého systému. Tlačítka volby ovládání prvního nebo druhého systému jsou připojena na vstup obvodu ovládání prvního nebo druhého systému, jehož výstup je spojen s ovládacím vstupem přepínacího obvodu čtecích impulsů indikace, dále s druhým vstupem obvodu inkrementování stavu čítače programu prvního systému nebo čítače programu druhého systému a druhým vstupem obvodu nulování čítače programu prvního systému nebo čítače programu druhého systému a dále se třetím vstupem obvodu výběru zápisu do paměti dat sloupců prvního systému nebo do paměti dat sloupců druhého systému.
Tlačítko nulování čítače programu prvního systému nebo čítače programu druhého systému je spojeno s prvním vstupem obvodu nulování čítače programu prvního systému nebo čítače programu druhého systému.
Tlačítko inkrementováni stavu čítače programu prvního systému nebo čítače programu druhého systému je spojeno s prvním vstupem obvodu inkrementování stavu čítače programu prvního systému nebo čítače programu druhého systému. Čtvrtý vstup obvodu inkrementováni stavu čítače programu prvního systému nebo čítače programu druhého systému je spojen s výstupem obvodu externího inkrementováni čítače programu prvního systému nebo čítače programu druhého systému.
Výstupy čítače programu prvního systému jsou spojeny jednak s prvními vstupy přepínacího obvodu stavu čítače programu prvního systému a čítače programu druhého systému, jednak se vstupy obvodu indikace stavu čítače programu prvního systému, jednak se vstupy obvodu indikace nulového stavu čítače programu prvního systému.
Výstupy čítače programu druhého systému jsou spojeny s druhými vstupy přepínacího obvodu stavu čítače programu prvního systému a čítače programu druhého systému, dále se vstupy obvodu indikace stavu čítače programu druhého systému a se vstupy obvodu indikace nulového stavu čítače programu druhého systému. Výstupy přepínacího obvodu stavu čítače programu prvního systému a čítače programu druhého systému jsou připojeny na čtvrtý až devátý adresový vstup paměti programu.
Výstup obvodu indikace nulového stavu čítače programu druhého systému je spojen s pátým vstupem obvodu centrální anulace. Výstup obvodu externího blokování zápisu do paměti programu a datové sběrnice je spojen se třetím vstupem obvodu blokování zápisu do paměti programu a se vstupem obvodu blokování datové sběrnice.
yýhodou zapojení paměťové jednotky podle vynálezu je náhrada mechanických programovacích kolíčků programovacími tlačítky a dále možnost programování dvou provozně nezávislých systémů z jednoho společného panelu.
Příklad zapojení podle vynálezu je na připojeném výkresu, znázorňujícím blokové schéma zapojení následujících prvků: paměti programu, pomocné paměti, obvodu indikace stavu pomocné paměti, nulovacího obvodu pomocné paměti, tlačítka nulování pomocné paměti, zadávacího tlačítka dat sloupců 1, nebo 2. systému, generátoru frekvenci, obvodu výběru zápisu do paměti dat sloupců 1,nebo 2, systému, multiplexeru, obvodu blokování zápisu do paměti programu, tlačítek volby dat sloupců 1, nebo 2.systému, zobrazovacího pole z LED diod, paměti dat sloupců indikace, dekodéru adresy dat sloupců indikace, přepínacího obvodu čtecích impulsů indikace, obvodu blokování datové sběrnice, dekodéru adresy dat sloupců 1. systému, paměti dat sloupců 1.systému, spínače 1. systému, dekodéru adresy dat sloupců 2, systému, paměti dat sloupců 2. systému, spínače 2. systému, čítače programu 1. systému, obvodu indikace stavu čítače programu 1. systému, obvodu indikace nulového stavu čítače programu 1. systému, přepínacího obvodu stavu čítačů programu 1. a 2. systému, čítače programu 2. systému, obvodu indikace stavu čítače programu 2. systému, obvodu indikace nulového stavu čítače programu 2. systému, obvodu nulování čítačů programu 1. nebo 2. systému, tlačítka nulování čítačů programu 1. nebo 2. systému, obvodu inkrementování stavu čítačů programu 1. nebo 2. systému, tlačítka inkrementováni stavu čítačů programu 1. nebo 2. systému, tlačítek volby ovládání 1. nebo 2. systému, obvodu ovládání 1. nebo 2. systému, tlačítka centrální anulace, obvodu centrální anulace, obvodu externího inkrementování čítačů 1. nebo 2. systému, obvodu externího blokování zápisu do paměti programu a datové sběrnice.
Výstup zadávacích tlačítek 8 dat sloupců prvního nebo druhého systému je spojen se vstupy pomocné paměti 2, jejíž výstupy jsou spojeny s datovými vstupy paměti 1 programu a se vstupy obvodu 2 indikace stavu pomocné paměti 2·Tlačítko 4 nulováni pomocné paměti 2 j® připojeno na vstup nulovaoího obvodu 2 pomocné paměti 2> jehož výstup je spojen s nulovacím vstupem pomocné paměti 2 a dále se čtvrtým vstupem obvodu 37 centrální anulace.
Výstupní tříbitová adresová sběrnice čisla sloupce z generátoru 7_ frekvenci je spojena s adresovými vstupy multiplexeru 9, s prvním až třetím vstupem adres paměti 1 2 programu, se vstupy dekódéru 14 adresy dat sloupců indikace a se vstupy dekodéru 17 adresy dat sloupců prvního systému, dále se vstupy dekodéru 20 adresy dat sloupců druhého systému.
První výstup z generátoru J frekvencí je spojen s prvním vstupem přepínacího obvodu 15 čtecích impulsů indikace a s hradlovaclm vstupem dekodéru 17 adresy dat sloupců prvního systému. Druhý výstup generátoru T_ frekvencí je připojen na druhý vstup přepínacího obvodu 15 čtecích impulsů indikace a dále na hradlovací vstup dekodéru 20 adresy dat sloupců druhého systému. Třetí výstup generátoru T_ frekvencí je spojen s prvním vstupem obvodu 8 výběru zápisu do paměti 18 dat sloupců prvního systému nebo paměti 21 dat sloupců druhého systému a dále se třetím vstupem obvodu 37 centrální anulace.
Čtvrtý výstup generátoru 2 frekvencí je připojen na druhý vstup obvodu 37 centrální anulace, dále na druhý vstup obvodu 2 výběru zápisu do paftiěti 18 dat sloupců prvního systému a paměti 21 dat sloupců druhého systému, dále na desátý adresový vstup paměti 2 programu a na řídicí vstup přepínacího obvodu 26 stavu čítače 23 programu prvního systému a čítače 27 programu druhého systému.
Vstup obvodu 2 výběru zápisu do paměti 18 dat sloupců prvního systému nebo do paměti 21 dat sloupců druhého systému je spojen s hradlovacím výstupem multiplexeru 9, jehož další multiplexované vstupy jsou spojeny s tlačítky 11 volby dat sloupců prvního nebo druhého systému.
Výstup multiplexeru 9 je spojen s prvním vstupem obvodu 10 blokováni zápisu do paměti 2 programu. Druhý vstup obvodu 10 blokování zápisu do paměti 2 programu je spojen s prvním výstupem obvodu 37 centrální anulace. Výstup obvodu 10 blokováni zápisu do paměti 2 programu je spojen se zapisovacím vstupem paměti 2 programu. Výstupní čtyřbitová sběrnice paměti 2 programu je připojena na vstupy paměti 13 dat sloupců indikace a na vstupy obvodu 16 blokováni datové sběrnice. Výstupy obvodu 16 blokování datové sběrnice jsou spojeny se vstupy paměti 18 dat sloupců prvního systému a paměti 21 dat sloupců druhého systému. Výstupy paměti 18 dat sloupců prvního systému a paměti 21 dat sloupců druhého systému jsou spojeny se vstupy spínače 19 prvního systému a spínače 22 druhého systému.
Výstup přepínacího obvodu 15 čtecích impulsů indikace je spojen s hradlovacím vstupem dekodéru 14 adresy sloupců indikace a výstupy tohoto dekodéru 14 jsou spojeny se zápisovými vstupy paměti 13 dat sloupců indikace. Výstupy této paměti 13 jsou spojeny se svítivými diodami sloupců zobrazovacího pole 12.
Výstupy dekodéru 17 adresy dat sloupců prvního systému jsou připojeny na zápisové vstupy paměti 18 dat sloupců prvního systému. Výstupy dekodéru 20 adresy dat sloupců druhého systému jsou připojeny na zápisové vstupy paměti 21 dat sloupců druhého systému. Tlačítko 36 centrální anulace je spojeno s prvním vstupem obvodu 37 centrální anulace, jehož druhý výstup je spojen se třetím vstupem obvodu 32 inkrementování stavu čítače 23 programu prvního systému nebo čítače 27 programu druhého systému.
Vstup čítače 23 programu prvního systému je spojen s prvním výstupem obvodu 32 inkrementování stavu čítače 23 programu prvního systému nebo čítače 27 programu druhého systému. Vstup čítače 27 programu druhého systému je spojen s druhým výstupem obvodu 32 inkrementováni stavu čítače 23 programu prvního systému nebo čítače 27 programu druhého systému.
Nulovací vstup čítače 23 programu prvního systému je spojen s prvním výstupem obvodu 30 nulování čítače 23 programu prvního systému nebo čítače 27 programu druhého systému. Nulovací vstup čítače 27 programu druhého systému je spojen s druhým výstupem obvodu 30 nulování čítače 23 programu prvního systému nebo čítače 27 programu druhého systému. Tlačítka 34 volby ovládání prvního nebo druhého systému jsou připojena na vstup obvodu 35 ovládání prvního nebo druhého systému, jehož výstup je spojen s ovládacím vstupem přepínacího obvodu 15 čtecích impulsů indikace, dále s druhým vstupem obvodu 32 inkrementování stavu čítače 23 programu prvního systému nebo čítače 27 programu druhého systému a druhým vstupem obvodu 30 nulování čítače 23 programu prvního systému nebo čítače 27 programu druhého systému a dále se třetím vstupem obvodu £ výběru zápisu do paměti 18 dat sloupců prvního systému nebo do paměti 21 dat sloupců druhého systému.
Tlačítko 31 nulování čítače 23 programu prvního systému nebo čítače 27 programu druhého systému je spojeno s prvním vstupem obvodu 30 nulování, čítače 23 programu prvního systému nebo čítače 27 programu druhého systému.
Tlačítko 33 inkrementováni stavu čítače 23 programu prvního systému nebo čítače 27 programu druhého systému je spojeno s prvním vstupem obvodu 32 inkrementování stavu čítače programu 23 prvního systému nebo čítače 27 programu druhého systému. Čtvrtý vstup téhož obvodu 32 je spojen s výstupem obvodu 38 externího inkrementování čítače 23 programu prvního systému nebo čítače 27 programu druhého systému.
Výstupy čítače 23 programu prvního systému jsou spojeny jednak s prvními vstupy přepínacího obvodu 26 stavu čítače 23 programu prvního systému a čítače 27 programu druhého systému, jednak se vstupy obvodu 24 indikace stavu čítače 23 programu prvního systému, jednak se vstupy obvodu 25 indikace nulového stavu čítače 23 programu prvního systému.
Výstupy čítače 27 programu druhého systému jsou spojeny s druhými vstupy přepínacího obvodu 26 stavu čítače 23 programu prvního systému a čítače 27 programu druhého systému, dále se vstupy obvodu 28 indikace stavu čítače 27 programu druhého systému a se vstupy obvodu 29 indikace nulového stavu čítače 27 programu druhého systému. Výstupy přepínacího obvodu 26 stavu čítače 23 programu prvního systému a čítače 27 programu druhého systému jsou připojeny na Čtvrtý až devátý adresový vstup paměti £ programu.
I
Výstup obvodu 29 indikace nulového stavu čítače 27 programu druhého systému je spojen s pátým vstupem obvodu 37 centrální anulace. Výstup obvodu 39 externího blokování zápisu do paměti j. programu a datové sběrnice je spojen se třetím vstupem obvodu 10 blokování zápisu do paměti 2 programu a dále se vstupem obvodu 16 blokováni datové sběrnice.
Zapojení má tuto funkci:
Stisknutím zadávacího tlačítka 6 dat sloupců prvního nebo druhého systému se nahraje požadovaný stav do pomocné paměti 2, jejíž stav je indikován obvodem 2 indikace stavu pomocné paměti 2. Tlačítkem 5 nulování pomocné paměti 2_ se pomocná pamět 2 nuluje. Stisknutím některého z tlačítek 11 volby dat sloupců prvního nebo druhého systému se přepíše obsah pomocné paměti 2 do příslušného místa paměti 2 programu a je zpětně indikován v příslušném sloupci na zobrazovacím poli 12, tvořeným svítivými diodami.
V paměti 2 programu jsou uložena data dvou nezávislých systémů prvního systému A a druhého systému B, jejichž zobrazení nebo zápis do nich se volí tlačítky 34 volby ovládání prvního nebo druhého systému.
Číslo bloku programu se zobrazuje na obvodech 24 indikace stavu čítače prvního systému a 28 indikace stavu čítače programu druhého systému. Čítač 23 programu prvního systému a čítač 27 programu druhého systému se nulují tlačítkem 21. inkrementují tlačítkem 33 nebo z externího zařízení přes obvod 38 externího inkrementováni čítačů prvního nebo druhého systému.
Postupným stisknutím tlačítka 2 nulování pomocné paměti 2 a tlačítka 36 centrální anulace se vymažou všechna data v daném bloku, jejich současným stisknutím se provede anulace celé paměti 2 programu. Pamět 2 programu je tvořena paměti typu RAM o kapacitě např. 4x1 kbit. Nejnižší tři bity adresy A, 0, 1, 2 jsou spojeny s generátorem 2 frekvencí a určují číslo sloupce, jehož čtyřbitový obsah je čten na výstupu.
Toto čteni se neustále opakuje. Celý obsah paměti 2 programu je rozdělen na dvě poloviny, určované stavem nejvyššího adresového bitu A 9 /signál A/B/. V jednom časovém taktu jsou postupně na výstupní sběrnici přiváděny obsahy sloupců systému A ve druhém systému B.
Výstupní stavy čítačů 23 programu prvního systému a 27 programu druhého systému se střídavě signálem A/B připojují na adresové vstupy A 3 až 8 paměti 2 programu. Z generátoru 7 frekvence vycházejí dále čtecí signály čti A, čti B, které určují platnost dat na sběrnici a přes dekodér 17 adresy dat sloupců prvního systému resp. dekodér 20 adresy dat sloupců druhého systému generují zápisové impulsy, které zapisují okamžitý stav sběrnice dat do příslušných pamětí 18 dat sloupců prvního systému resp. 21 dat sloupců druhého systému.
Výstupy těchto pamětí ovládají spínače 19 prvního systému a 22 druhého systému.
Každé svíticí diodě na zobrazovacím poli 12 odpovídá příslušný sepnutý spínač. Datovou sběrnici lze blokovat obvodem 16 blokování datové sběrnice z obvodu 39 interního blokování zápisu do paměti 2 programu a datové sběrnice. V tomto případě lze libovolně zapisovat do paměti 2 programu a zobrazovat stav paměti 2 programu na zobrazovacím poli 12, přičemž spínače 19 prvního systému a 22 druhého systému zůstanou rozpojené. Na třetím výstupu generátoru 7 frekvencí je signál zápisu piš.
Zápisový signál přes obvod 2 výběru zápisu do paměti dat sloupců prvního nebo druhého systému přichází na hradlovací vstup multiplexeru 9, jehož výstupu se objeví pouze v okamžiku určeném stisknutím některého z tlačítek 11 volby dat sloupců prvního nebo druhého systému. Tím se přes obvod 10 blokování zápisu do paměti 2 programu provede přepis dat z pomocné paměti 2 do příslušného sloupce paměti 2 programu. Při stisknutí tlačítka 36 centrální anulace projdou zápisové impulsy piš přes obvod 37 centrální anulace a obvod 10 blokování zápisu do paměti 2 programu na zápisový vstup R/W paměti 2 programu ve všech okamžicích trvání výběru sloupců a přepíší do příslušné části paměti 2 programu nulový stav pomocné paměti 2·
Při současném stisknutí tlačítek 2 nulování pomocné paměti 2 a 36 centrální anulace nastane obdobný děj jako při anulaci jednoho bloku, ale jsou navíc po jeho anulaci inkrementovány stavy čítačů 23 programu prvního systému a 27 programu druhého systému přes obvod 32 inkrementováni stavu čítačů programu prvního nebo druhého systému. Tak dochází k postupné anulaci všech bloků programu.
Anulace je ukončena, projde-li čítač 27 programu druhého systému 2x nulovým stavem indikovaným obvodem 29 indikace nulového stavu čítače programu druhého systému.
Využití přichází v úvahu zejména pro programově řízené obráběcí stroje a manipulátory.

Claims (1)

  1. Zapojení pamětové jednotky pro programově řízené obráběcí stroje, vyznačené tím, že výstup zadávacích tlačítek (6) dat sloupců prvního nebo druhého systému je spojen se vstupy pomocné paměti (2), jejíž výstupy jsou spojeny s datovými vstupy paměti (1) programu, dále se vstupy obvodu (3) indikace stavu pomocné paměti (2), přičemž tlačítko (5) nulování pomocné paměti (2) je připojeno na vstup nulovacího obvodu (4) pomocné paměti (2), jehož výstup je spojen s nulovacím vstupem pomocné paměti (2) a dále se čtvrtým vstupem obvodu (37) centrální anulace, výstupní tříbitová adresová sběrnice čísla sloupce z generátoru (7) frekvencí je spojena s adresovými vstupy multiplexeru (9), dále s prvním až třetím vstupem adres paměti (1) programu, dále se vstupy dekodéru (14) adresy dat sloupců indikace a se vstupy dekodéru (17) adresy dat sloupců prvního systému, dále se vstupy dekodéru (20) adresy dat sloupců druhého systému, první výstup z generátoru (7) frekvencí je spojen s prvním vstupem přepínacího obvodu (15) čtecích impulsů indikace a dále s hradlovacím vstupem dekodéru (17) adresy dat sloupců prvního systému, přičemž druhý výstup generátoru (7) frekvencí je připojen na druhý vstup přepínacího obvodu (15) čtecích impulsů indikace a dále na hradlovací výstup dekodéru (20) adresy dat sloupců druhého systému, třetí výstup generátoru (7) frekvencí je spojen s prvním vstupem obvodu (8) výběru zápisu do paměti (18) dat sloupců prvního systému nebo paměti (21) dat sloupců druhého systému a dále se třetím vstupem obvodu (37) centrální anulace, čtvrtý výstup generátoru (7) frekvenci je připojen na druhý vstup obvodu (37) centrální anulace, dále na druhý vstup obvodu (8) výběru zápisu do paměti (18) dat sloupců prvního systému a paměti (21) dat sloupců druhého systému, dále na desátý adresový vstup paměti (1) programu, dále na řídící vstup přepínacího obvodu (26) stavu čítače (23) programu prvního systému a čítače (27) programu druhého systému, zatímco vstup obvodu (8) výběru zápisu do paměti (18) dat sloupců prvního systému nebo do paměti (21) dat sloupců druhého systému je spojen s hradlovacím vstupem multiplexeru (9), jehož další multiplexované vstupy jsou spojeny s tlačítky (11) volby dat sloupců prvního nebo druhého systému, výstup multiplexeru (9) je spojen s prvním vstupem obvodu (10) blokování zápisu do paměti (1) programu, přičemž druhý vstup obvodu (10) blokování zápisu do paměti (1) programu je spojen s prvním výstupem obvodu (37) centrální anulace, výstup obvodu (10) blokování zápisu do paměti (1) programu je spojen se zapisovacím vstupem paměti (1) programu, dále výstupní čtyřbitová sběrnice paměti (1) programu je připojena na vstupy paměti (13) dat sloupců indikace a dále na vstupy obvodu (16) blokování datové sběrnice, výstupy obvodu (16) blokování datové sběrnice jsou spojeny se vstupy paměti (18) dat sloupců prvního systému a paměti (21) dat sloupců druhého systému, výstupy paměti (18) dat sloupců prvního systému a paměti (21) dat sloupců druhého systému jsou spojeny se vstupy spínače (19) prvního systému a spínače (22) druhého systému, výstup přepínacího obvodu (15) čtecích impulsů indikace je spojen s hradlová:· i in vstupem dekodéru (14) adresy sloupců indikace, výstupy téhož dekodéru (14) jsou spojeny se zápisovými vstupy paměti (13) dat sloupců indikace, výstupy této paměti (13) jsou spojeny se svítivými diodami sloupců zobrazovacího pole (12), výstupy dekodéru (17) adresy dat sloupců prvního systému jsou připojeny na zápisové vstupy paměti (18) dat sloupců prvního systému, výstupy dekodéru (20) adresy dat sloupců druhého systému jsou připojeny na zápisové vstupy paměti (21) dat sloupců druhého systému, dále tlačítko (36) centrální anulace je spojeno s prvním vstupem obvodu (37) centrální anulace, jehož druhý výstup je spojen se třetím vstupem obvodu (32) inkrementování stavu čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, vstup čítače (23) programu prvního systému je spojen s prvním výstupem obvodu (32) inkrementování stavu čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, vstup čítače (27) programu druhého systému je spojen s druhým výstupem obvodu (32) inkrementováni stavu čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, nulovací vstup čítače (23) programu prvního systému je spojen s prvním výstupem obvodu (30) nulování čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, nulovací vstup čítače (27) programu druhého systému je spojen s druhým výstupem obvodu (30) nulování čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, přičemž tlačítka (34) volby ovládání prvního nebo druhého systému jsou připojena na vstup obvodu (35) ovládání prvního nebo druhého systému, jehož výstup je spojen s ovládacím vstupem přepínacího obvodu (15) čtecích impulsů indikace, dále s druhým vstupem obvodu (32) inkrementování stavu čítače (23) programu prvního systému nebo čítače (27) programu druhého systému a druhým vstupem obvodu (30) nulování čítače (23) programu prvního systému nebo čítače (27) programu druhého systému a dále se třetím vstupem obvodu (8) výběru zápisu do paměti (18) dat sloupců prvního systému nebo do paměti (21) dat sloupců druhého systému, tlačítko (31) nulování čítače (23) programu prvního systému nebo čítače (27) programu druhého systému je spojeno s prvním vstupem obvodu (30) nulování čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, tlačítko (33) inkrementování stavu čítače (23) programu prvního systému nebo čítače (27) programu druhého systému je spojeno s prvním vstupem obvodu (32) inkrementováni stavu čítače programu (23) prvního systému nebo čítače (27) programu druhého systému, čtvrtý vstup téhož obvodu (32) je spojen s výstupem obvodu (38) externího inkrementování čítače (23) programu prvního systému nebo čítače (27) programu druhého systému, dále výstupy Čítače (23) programu prvního systému jsou spojeny jednak s prvními vstupy přepínacího obvodu (26) stavu čítače (23) programu prvního systému a čítače (27) programu druhého systému, jednak se vstupy obvodu (24) indikace stavu čítače (23) programu prvního systému, jednak se vstupy obvodu (25) indikace nulového stavu čítače (23) programu prvního systému, výstupy čítače (27) programu druhého systému jsou spojeny s druhými vstupy přepínacího obvodu (26) stavu čítače (23) programu prvního systému a čítače (27) programu druhého systému, dále se vstupy obvodu (28) indikace stavu čítače (27) programu druhého systému, dále se vstupy obvodu (29) indikace nulového stavu čítače (27) programu druhého systému, zatímco výstupy přepínacího obvodu (26) stavu čítače (23) programu prvního systému a čítače (27) programu druhého systému jsou připojeny na čtvrtý až devátý adresový vstup paměti (1) programu, dále výstup obvodu (29) indikace nulového stavu čítače (27) programu druhého systému je spojen s pátým vstupem obvodu (37) centrální anulace, výstup obvodu (39) externího blokování zápisu do paměti (1) programu a datové sběrnice je spojen se třetím vstupem obvodu (10) blokování zápisu do paměti (1) programu a dále se vstupem obvodu (16) blokování datové sběrnice.
CS851391A 1985-02-27 1985-02-27 Zapojení pamětové jednotky pro programově řízené obráběcí stroje CS250956B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS851391A CS250956B1 (cs) 1985-02-27 1985-02-27 Zapojení pamětové jednotky pro programově řízené obráběcí stroje

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS851391A CS250956B1 (cs) 1985-02-27 1985-02-27 Zapojení pamětové jednotky pro programově řízené obráběcí stroje

Publications (2)

Publication Number Publication Date
CS139185A1 CS139185A1 (en) 1985-09-17
CS250956B1 true CS250956B1 (cs) 1987-05-14

Family

ID=5348163

Family Applications (1)

Application Number Title Priority Date Filing Date
CS851391A CS250956B1 (cs) 1985-02-27 1985-02-27 Zapojení pamětové jednotky pro programově řízené obráběcí stroje

Country Status (1)

Country Link
CS (1) CS250956B1 (cs)

Also Published As

Publication number Publication date
CS139185A1 (en) 1985-09-17

Similar Documents

Publication Publication Date Title
US5027011A (en) Input row drivers for programmable logic devices
US4331956A (en) Control means for a solid state crossbar switch
EP0270617A4 (en) PROGRAMMABLE LOGIC NETWORK.
JPH03130983A (ja) パイプラインシリアルメモリ及びそのパイプラインの方法
EP0479235B1 (en) Vector processing device comprising a reduced amount of hardware
US3278904A (en) High speed serial arithmetic unit
US3432812A (en) Memory system
CS250956B1 (cs) Zapojení pamětové jednotky pro programově řízené obráběcí stroje
GB2138188A (en) Soft programmable logic array
US6629215B2 (en) Multiple port memory apparatus
US5572198A (en) Method and apparatus for routing in reduced switch matrices to provide one hundred percent coverage
US6108803A (en) Memory cell circuit for executing specific tests on memory cells that have been designated by address data
US3815096A (en) Stacking store having overflow indication for the transmission of data in the chronological order of their appearance
US3641330A (en) Microprogrammed digital computer providing various operations by word circulation
US5270981A (en) Field memory device functioning as a variable stage shift register with gated feedback from its output to its input
SU1638793A1 (ru) Многоканальный программируемый генератор импульсов
KR0141712B1 (ko) 메모리 소자 시험 회로
SU955210A1 (ru) Устройство дл контрол блоков пам ти
SU1709249A1 (ru) Многоканальный коммутатор
US3482216A (en) Data obliterating circuit of data processing system
SU1472909A1 (ru) Запоминающее устройство с динамической адресацией
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1164688A1 (ru) Устройство дл параллельного обмена информацией
JPH02267641A (ja) データ計測装置
SU1193727A1 (ru) Запоминающее устройство