CS237004B1 - Řízený polovodičový logický obvod MIS - Google Patents
Řízený polovodičový logický obvod MIS Download PDFInfo
- Publication number
- CS237004B1 CS237004B1 CS821595A CS159582A CS237004B1 CS 237004 B1 CS237004 B1 CS 237004B1 CS 821595 A CS821595 A CS 821595A CS 159582 A CS159582 A CS 159582A CS 237004 B1 CS237004 B1 CS 237004B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- mis
- logic circuit
- parallel
- controlled semiconductor
- control signal
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Řízený polovodičový logický obvod MIS, sestávající ze zatěžovaciho tranzistoru MIS a diskrétních polovodičových součástek MIS podle čs. autorského osvědčení č. 237 002, má podstatu v tom, že zatěžovací tranzistor MIS Je uzemněn přes soustavu paralelně zapojených diskrétních polovodičových součástek MIS, k jejímž jednotlivým řídicím elektrodám Jsou jednotlivě připojeny odpovídající vodiče příslušné vstupní proměnné, a společně paralelně vodič externího řídicího signálu. Řízený polovodičový logický obvod MIS lze použiti v logických systémech s neparalelním průběhem logických operací NOR a AND nebo OR a NAND.
Description
Vynález se týká řízeného polovodičového logického obvodu MIS, který v závislosti na externím řídicím signálu mění svou funkční podstatu. 5
Současné logické systémy MIS jsou založeny na invertoru MIS, jehož buzený tranzistor je nahrazen soustavou sériově nebo paralelně zapojených tranzistorů MIS, což odpovídá realizaci základních logických obvodů NAND a NOR. Ostatní logické obvody jsou tvořeny syntézou těchto základních logických obvodů, tzn., že jsou tvořeny určitým počtem zatěžovacích tranzistorů MIS, ke kterým jsou připojeny soustavy buzených tranzistorů MIS s jejich sériovým, paralelním nebo sériově-paralelním zapojením.
Výhodnější realizace logických systémů MIS, se dosáhne syntézou řízených polovodičových logických obvodů MIS, sestávajících se ze zatěžovacího tranzistoru MIS a diskrétních polovodičových součástek MIS podle čs. autorského osvědčení č. 237 002, jejichž podstata spočívá v tom, že zatěžovací tranzistor MIS je uzemněn přes soustavu paralelně zapojených diskrétních polovodičových součástek MIS, k jijímž jednotlivým řídicím elektrodám jsou jednotlivě připojeny odpovídající vodiče příslušných vstupních proměnných, a společně paralelně vodič externího řídicího signálu.
Použitím uvedeného řízeného polovodičového logického obvodu MIS podle vynálezu, realizujícího v závislosti na externím řídicím signálu dvojici logických funkcí, se při neparalelním průběhu těchto dvou logických funkcí dosáhne dvojnásobného počtu realizovaných logických funkcí na jednotku rozměru.
Na připojeném výkresu je znázorněno schematické zapojení řízeného polovodičového logického obvodu MIS podle vynálezu.
Řízený polovodičový logický obvod MIS se podle vynálezu sestává ze zatěžovacího tranzistoru 3 MIS a soustavy paralelně zapojených diskrétních polovodičových součástek 4 až n MIS. Na řídicí elektrody každé diskrétní polovodičové součástky 4 až n MIS je připojen vodič D externího řídicího signálu a vodiče xi až xn příslušné vstupní proměnné. Každá diskrétní polovodičová součástka 4 až n MIS se, vzhledem ke svým vlastnostem, nachází ve vodivém stavu pouze při vzájemné nonekvivalenci řídicího signálu a příslušné vstupní proměnné.
Pracovní činnost uvedeného řízeného polovodičového logického obvodu MIS je vysvětlena na alternativě s vodivostí typu P a realizací záporné logiky.
Při nulové úrovni řídicího signálu ve vodiči D externího řídicího signálu se soustava diskrétních polovodičových součástek 4 až n MIS nachází v nevodivém stavu pouze při nulové úrovni všech vstupních proměnných ve vodiči xi až xn příslušné vstupní proměnné, čímž obvod realizuje logickou funkci NOR.
Při jednotkové úrovni řídicího signálu se soustava diskrétních polovodičových součástek 4 až n nachází v nevodivém stavu pouze při jednotkové úrovni všech vstupních proměnných, čímž obvod realizuje logickou funkci AND.
Při realizaci kladné logiky, která se musí samozřejmě týkat i řídicího signálu, tzn., že nulovou úroveň řídicího signálu bude reprezentovat napětí —UGG, zatímco jeho jednotkovou úroveň napětí blízké potenciálu země, bude řízený polovodičový obvod MIS, při nulové úrovni řídicího signálu ve vodiči D externího řídicího signálu realizovat logickou funkci OR, zatímco při jeho jednotkové úrovni logickou funkci NAND.
Řízený polovodičový logický obvod MIS podle vynálezu lze používat v logických systémech s neparalelním průběhem logických operací NOR a AND nebo OR a NAND.
Claims (1)
- PŘEDMETŘízený polovodičový logický obvod MIS, sestávající se ze zatěžovacího tranzistoru MIS a diskrétních polovodičových součástek MIS podle čs. autorského osvědčení číslo 237 002, vyznačující se tím, že zatěžovací tranzistor (3) MIS je uzemněn přes soustavu paralelně zapojených diskrétních poloVYNALEZU vodičových součástek (4 až n) MIS, k jejímž jednotlivým řídicím elektrodám jsou jednotlivě připojeny odpovídající vodiče (xi až xn) příslušné vstupní proměnné, a společně paralelně vodič (D) externího řídicího signálu.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS821595A CS237004B1 (cs) | 1982-03-09 | 1982-03-09 | Řízený polovodičový logický obvod MIS |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS821595A CS237004B1 (cs) | 1982-03-09 | 1982-03-09 | Řízený polovodičový logický obvod MIS |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS159582A1 CS159582A1 (en) | 1984-10-15 |
| CS237004B1 true CS237004B1 (cs) | 1985-06-13 |
Family
ID=5350726
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS821595A CS237004B1 (cs) | 1982-03-09 | 1982-03-09 | Řízený polovodičový logický obvod MIS |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS237004B1 (cs) |
-
1982
- 1982-03-09 CS CS821595A patent/CS237004B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS159582A1 (en) | 1984-10-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3363115A (en) | Integral counting circuit with storage capacitors in the conductive path of steering gate circuits | |
| JPS62219813A (ja) | デジタル信号用mosfet集積遅延回路 | |
| JPH06169252A (ja) | プログラム可能な論理回路装置 | |
| DE69326710D1 (de) | Halbleiteranordnung mit Kurzschlussschaltkreis für einen Spannungsstresstest | |
| US3601634A (en) | Field effect transistor multiplexing circuit for time sharing a common conductor | |
| KR880011800A (ko) | 데이터출력버퍼회로를 갖춘 반도체장치 | |
| US3663837A (en) | Tri-stable state circuitry for digital computers | |
| US4010385A (en) | Multiplexing circuitry for time sharing a common conductor | |
| JP2616721B2 (ja) | 半導体集積回路装置 | |
| US4862241A (en) | Semiconductor integrated circuit device | |
| US4069426A (en) | Complementary MOS logic circuit | |
| US3374364A (en) | Diode transfer switch | |
| CS237004B1 (cs) | Řízený polovodičový logický obvod MIS | |
| US3050641A (en) | Logic circuit having speed enhancement coupling | |
| US3038080A (en) | Photoluminescent logic circuit for selectively energizing plural output lines in response to input voltage level | |
| CS237003B1 (cs) | Řízený polovodičový logický obvod MIS | |
| US3073970A (en) | Resistor coupled transistor logic circuitry | |
| US3683201A (en) | Logic interconnections | |
| US3411019A (en) | Electronic converter and switching means therefor | |
| EP0153802B1 (en) | Logic circuits | |
| US3281607A (en) | Nand nor logic circuit for use in a binary comparator | |
| US3418492A (en) | Logic gates | |
| JPH0793562B2 (ja) | 出力バッファ回路 | |
| US3145301A (en) | Gate circuits utilizing light sources and photoconductors | |
| CS237005B1 (cs) | Šizený polovodičový logický obvod MIS |