CS235812B1 - Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje - Google Patents
Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje Download PDFInfo
- Publication number
- CS235812B1 CS235812B1 CS831269A CS126983A CS235812B1 CS 235812 B1 CS235812 B1 CS 235812B1 CS 831269 A CS831269 A CS 831269A CS 126983 A CS126983 A CS 126983A CS 235812 B1 CS235812 B1 CS 235812B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- processor
- machine
- switches
- control
- terminals
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
Vynález se týká zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje. Podstata vynálezu spočívá v tom, že soustava spina-, čů (1) je usDořádána do řad (4) a sloupců (3), přičemž první svorky spínačů (1) každého jednoho sloupce (3) jsou paralelné připojeny na jeden výstup (5) procesoru (6) a druhé svorky spínačů (1) každé jedné řady (4) jsou paralelné Dřipojeny ňa jeden vstup (7) procesoru (6) a kde na zemnicí výstup (8). je mezi zem (9) a procesor (6) propojeno relé (10). Vynázel je s výhodou možno využít při _ konstrukci kontrolních a zabezpečovacích obvodů stroje.
Description
Vynález se týká zapojeni pro přenos a vyhddnocenx údajů z kontrolních a zebezpečovacích obvodů sárojů vybavených signalizací poruchových stavů a blokováním provozu stroje při nesprávné funkci zabezpečovacích zařízení.
V dosud známých zapojeních se pro signalizaci poruchových stavů stroje používá zapojení, které vyžaduje vedení samostatných vodičů od každého kontrolovaného místa na stroji až do místa signalizace poruchového stavu, obvykle do ovládacího panelu.
Tento způsob vyžaduje při větším množství kontrolovaných míst» značnou spotřebu vodičů a je i montážně náročný.
Jinou nevýhodou současného stavu je, že v případě poruchy některých částí stroje, například nedovření některých krytů stroje po provedeném zásahu do stroje, je signalizována porucha pouze v místě prvního otevřeného spínače v řetězci do série zapojených kontrolních spínačů a teprve po odstranění první závady je na předním panelu signalizována porucha další. Takto obsluha stroje nemá přehled o všech závadách a musí je odstraňovat postupně a stále se vracet k přednímu panelu pro identifikaci místa následující závady, což představuje ztrátu času.
Výše uvedené nedostatky odstraňuje zapojení podle vynálezu, jehož podstatou je, že spustava spínačů je uspořádána do řad a sloupců, přičemž první svorky spínačů každého jednoho sloupce jsou paralelně připojeny na jeden výstup procesoru a druhé sv^ky
235 812 sp/načů každé jedné řady jsou paralelně připojeny na jeden vstup procesoru a kde na zemnící výstup je mezi zem a procesor propojeno relé.
Výhodou zapojení podle vynálezu je, že snižuje spotřebu ’ vodičů nutných pro přenos údajů z kontrolních a zabezpečovacích obvodů stroje do místa signalizace a zabezpečuje blokování provozu stroje i při přerušení vodičů od,zabezpečovacích zařízení nebo při výpadku procesoru.
Další výhodou zapojení podle vynálezu je, že se na displeji současně zobrazí všechny otevřené spínače a tedy všechna místa, kde došlo k poruše. Obsluha tak má možnost po jediném nahlédnutí na displej na předním panelu uvést vše do pořádku, což šetří čas obsluhy i stroje.
Příkladné zapojení pro přenos a vyhodnoceni údajů z kontrolních a zabezpečovacích obvodů stroj^ u kterého je kontrolováno 24 raístj je uvedeno na výkresu·
Každý spínač 1 je opatřen dvojicí kontaktů 2. a neznázorněnou první vstupní svorkou a neznázorněnou druhou výstupní svorkou. Spínače
1_jsou zapojeny do soustavy sloupců 3 a řad 4 tak, že v každém 3 sloupci-* jsou spínače _1_ paralelně propojeny neznázorněnými prvními svorkami a v každé řadě jsou spínače 1_ vzájemně paralelně propojeny svými neznázorněnými druhými svorkami. Každý sloupec 3 spínačů 1 je napojen na jeden výstup 5 procesoru _6_. c
Řady 4 těchto spínačů J_ jsou pak propojeny tak, že na každou řaduji spínačů _1_ je připojen jeden vstup J7, procesoru 6. Na zemnici výstup 8 je mezi zem a procesor^propojeno relé 10.
Sběrnicovým výstupem 11 je potom procesor 6 připojer k displeji 12. Je zřejmé, že maximální možný počet sloupců a řad 4 spíp&čů 1 je dán kapacitou a konstrukcí použitého procesoru 6.
235 812
V činnosti vysílá procesor 6 svými výstupy 5 do vedle sebe jdoucích sloupců 3 spínáčů 'i_ časově posunuté testovací impulsy, které v případě, že jsou všechny spínače 1 sepnuty přijímá svými vstupy 7. V případě rozepnutí některého spínače 1 nedojde příslušný impuls do příslušného vstupu 7 procesu, který tuto skutečnost vyhodnotí a indikuje na displeji 12. Jde-li o pórucliu, jejímž důsledkem musí být blokování provozu stroje, přeruší procesor 6 napájení relé 10, které způsobí zastavení stroje nebo znemožní jeho zapnutí. Vzhledem k tomu, že relé 10 je napájeno přes procesor 6, dojde k zablokování stroje i v případě výpadku procesoru 6>
Vynález je s výhodou možno použít při konstrukci kontrolních a zabezpečovacích obvodů stroje.
Claims (1)
- Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje tvořené procesorem propojeným se soustavou spínačů opatřených prvními a druhými svorkami, vyznačující sc tím, že soustava spínačů (1) je uspořádána do řad (4) a sloupců (3), přičemž první svorky spínačů (1) každého jednoho sloupce (3) jsou paralelné připojeny na jeden výstup (5) procesoru (6) a druhé svorky spínačů (1) každé jedné řady (4) jsou paralelně připojeny na jeden vstup (7) procesoru (ó) a kde na zemnicí výstup (8) je mezi zem (9) a procesor (6) propojeno relé (10).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS831269A CS235812B1 (cs) | 1983-02-24 | 1983-02-24 | Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS831269A CS235812B1 (cs) | 1983-02-24 | 1983-02-24 | Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS235812B1 true CS235812B1 (cs) | 1985-05-15 |
Family
ID=5346646
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS831269A CS235812B1 (cs) | 1983-02-24 | 1983-02-24 | Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS235812B1 (cs) |
-
1983
- 1983-02-24 CS CS831269A patent/CS235812B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4100605A (en) | Error status reporting | |
| GB1396644A (en) | Control systems | |
| CS235812B1 (cs) | Zapojení pro přenos a vyhodnocení údajů z kontrolních a zabezpečovacích obvodů stroje | |
| KR970003824B1 (ko) | 판독 전용 시퀀스 컨트롤러 | |
| US3725877A (en) | Self contained memory keyboard | |
| US3573445A (en) | Device for programmed check of digital computers | |
| HU188105B (en) | Tester for groups of the input/output unit of a programable control | |
| US3824435A (en) | Module for use with systems handling multiple automatic functions | |
| SU362143A1 (ru) | Устройство автоматического управления гидрофицированной шахтной крепью | |
| AU726973B2 (en) | Read-only sequence controller having a gate array composition | |
| SU1046716A2 (ru) | Устройство дл автоматического контрол электрических цепей | |
| SU1051467A1 (ru) | Автоматический регистратор электрических соединений | |
| SU935995A1 (ru) | Устройство дл многоточечной сигнализации | |
| JPS5760404A (en) | Output unit of programmable logic controller | |
| SU446856A1 (ru) | Устройство дл испытани элементов радиоэлектронной аппаратуры | |
| SU1756891A1 (ru) | Устройство дл контрол состо ни работоспособности центрального дра вычислительного комплекса | |
| SU1646008A2 (ru) | Устройство дл сигнализации и контрол исправности релейной защиты | |
| SU919135A1 (ru) | Релейный коммутатор | |
| SU1252780A1 (ru) | Система дл контрол сложных релейных распределителей | |
| SU728131A1 (ru) | Устройство дл контрол параметров | |
| SU1536452A1 (ru) | Устройство дл проверки исправности аппаратуры дискретной автоматики | |
| CS249628B1 (cs) | Řídící jednotka logických binárních funkci, zejména důlních automatik | |
| JPS5994195A (ja) | 自動販売機の表示テスト方法 | |
| Pearce | The interlocks and protection of a FAK module | |
| JPS5723156A (en) | Fault monitoring system of information processor |