CS231822B1 - Zapojeni měřicího budiče vstupu - Google Patents

Zapojeni měřicího budiče vstupu Download PDF

Info

Publication number
CS231822B1
CS231822B1 CS823738A CS373882A CS231822B1 CS 231822 B1 CS231822 B1 CS 231822B1 CS 823738 A CS823738 A CS 823738A CS 373882 A CS373882 A CS 373882A CS 231822 B1 CS231822 B1 CS 231822B1
Authority
CS
Czechoslovakia
Prior art keywords
input
current
output
power
current source
Prior art date
Application number
CS823738A
Other languages
English (en)
Other versions
CS373882A1 (en
Inventor
Bedrich Sindelar
Jan Prochazka
Jiri Kristen
Original Assignee
Bedrich Sindelar
Jan Prochazka
Jiri Kristen
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bedrich Sindelar, Jan Prochazka, Jiri Kristen filed Critical Bedrich Sindelar
Priority to CS823738A priority Critical patent/CS231822B1/cs
Publication of CS373882A1 publication Critical patent/CS373882A1/cs
Publication of CS231822B1 publication Critical patent/CS231822B1/cs

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Vynález se týká oboru měřicí techniky. Je určen pro nastavení definovaná napětová úrovně logická nuly a pro nastavení definované napětová úrovně logické jedničky pro buzeni logických vstupů integrovaných obvodů a při zachování vysoká rychlosti průchodu signálu. Zapojení měřicího budiče vstupu podle vynálezu je určeno k použití v měřicí a testovací technice k buzení vstupů logických integrovaných obvodů pro odzkouěeni kvality vstupních zesilovačů a ověření stanovených technických podmínek. Kromě toho je možno měřicí budič vstupu použít v celé řadě dalších aplikací, kde je požadavek ne převodník napětových úrovní logických hodnot z TTL logických úrovní.

Description

(54) Zapojeni měřicího budiče vstupu
Vynález se týká oboru měřicí techniky.
Je určen pro nastavení definovaná napětová úrovně logická nuly a pro nastavení definované napětová úrovně logické jedničky pro buzeni logických vstupů integrovaných obvodů a při zachování vysoká rychlosti průchodu signálu. Zapojení měřicího budiče vstupu podle vynálezu je určeno k použití v měřicí a testovací technice k buzení vstupů logických integrovaných obvodů pro odzkouěeni kvality vstupních zesilovačů a ověření stanovených technických podmínek. Kromě toho je možno měřicí budič vstupu použít v celé řadě dalších aplikací, kde je požadavek ne převodník napětových úrovní logických hodnot z TTL logických úrovní.
Obr. 1
Vynález se týká zapojení měřicího budiče vstupu, sestávající ze vstupního proudového zdroje, dvojnásobného proudového zrcadla, odečítacího vstupního proudového zdroje, spínaného proudového zrcadla, oddělovacího zesilovače, výstupního proudového zdroje a vstupního spínače, tento měřicí budič je určen pro nastavení definované napělově úrovně logické nuly a pro nastavení definované napělově úrovně logické jedničky pro buzení logických vstupů integrovaných obvodů a při zadávání vysoká rychlosti průchodu signálu.
Dosud užívaná zapojení využívala monologických integrovaných obvodů, u kterých se uměle posunula napájecí úroveň nulového potenciálu při současném omezení rozsahu výstupního signálu, kde ale nebylo z podstaty zapojení možno dosáhnout větěí přesnosti nastavení napělových úrovní logická nuly a logická Jedničky. V jiném případě se užívalo zapojení s připínanými proudovými zdroji, kde ale nebylo možno z důvodu použité polarity tranzistoru dosáhnout vysoká rychlosti průchodu signálu. V obou případech nadto referenční nepětí pro řízení napělových úrovní logické jedničky a logické nuly neodpovídalo přímo požadovaným hodnotám.
Podstata zapojení měřicího budiče vstupu spočívá v tom, že první vstupní signální špička zapojení je spojena se signálním vstupem vstupního spínače, zatímco druhá vstupní ěpička zapojení je spojena s nepělovým vstupem vstupního proudového zdroje, přičemž třetí vstupní Špička zapojeni je spojena s nepělovým vstupem odečítacího vstupního proudového zdroje, zatímco proudový výstup vstupního proudového zdroje je propojen na proudový vstup dvojnásobného proudového zrcadla, přičemž proudový výstup odečítacího vstupního proudového zdroje je propojen na proudový vstup spínaného proudového zrcadla, zatímco první proudový výstup dvojnásobného proudového zrcadla je spojen e odečítaclm proudovým vstupem odečítaclho vstupního proudového zdroje, přičemž druhý proudový výstup dvojnásobného proudového zrcadla je spojen e proudovým výstupem spínaného proudového zrcadla a nadto je spojen se signálovým vstupem oddělovacího zesilovače, zatímco výstup vstupního spínače je propojen na spínací vstup spínaného proudového zrcadla, přičemž výstup oddělovacího zesilovače Je apojen a proudovým výstupem výstupního proudového sdroje a nadto je spojen a výstupní signálovou Špičkou zapojení, zatímco čtvrtá vstupní Špička zapojení je propojena na nulový napájecí vstup vstupního spínače a nadto je propojena na napftlový vstup výstupního proudového zdroje, přičemž pátá vstupní Špička zapojení Je spojena s napájecím vstupem oddělovacího zesilovače a dále je spojena s napájecím vstupem odečítacího vstupního proudového sdroje a nadto je spojena e napájecím vstupem vstupního proudového zdroje, zatímco Beatá vstupní Špička zapojení je propojena na první nenulový napájecí vstup vstupního spínače, přičemž sedmá vstupní Špička zapojení Je spojena a: napájecím vstupem výstupního proudového sdroje a dále je spojena a druhým nenulovým napájecím vstupem vstupního spínače a nadto je spojena a napájecím vstupem splněného proudového zrcadle a současně je spojena a napájecím vstupem dvojnásobného proudového zrcadla.
Toto zapojení mSřicího budiče vstupu podle vynálezu odstraňuje uvedené nedostatky, kde napělové úrovně logických hodnot odpovídají referenčním nepělovým úrovním přivedeným na řídicí vstupy, při zachování vysoké rychlosti průchodu signálu, nehol zapojení umožňuje použít výhodnější polaritu tranzistorů.
Takto zapojený mSřicl budič vstupu umožňuje nastavit výstupní napělově úrovně logických hodnot v Širokém rozsahu podle řídicích referenčních napStí přiváděných na řídicí vstupy a současně je necitlivý na změny velikosti napělových úrovní napájecích napětí. Zachovává vysokou rychlost průchodu aignálů a vstup mSřicího budiče vstupu je možno připojit na běžný STTL logický výstup, přičemž vstupní zátSŽ je rovné jednomu logickému vstupu.
Na přiložených výkresech jsou uvedena sepojení mSřicího budiče vstupu, kde obr. 1 znázorňuje příkladné blokové sepojení mSřicího budiče vstupu, jehož vstupní zátSŽ je rovna jednomu logickému vstupu, obr. 2 znázorňuje příkladné blokové zapojení mSřicího budiče vstupu s menSím transportním apožděnlm, jehož vstupní zátěž je větší než jeden logický vstup.
Příkladné zapojení měřicího budiče vstupu podle vynálezu je uvedeno na obr. 1.
Sestává ze vstupního proudového zdroje £, dvojnásobného proudového zrcadle g, odečítacího vstupního proudového zdroje g, spínaného proudového zrcadle g, oddělovacího zesilovače 6,, výstupního proudového zdroje 2. 8 vstupního spínače 2· Podstata spočívá v tom, že první vstupní signální IN Špička 10 zapojení měřicího budiče vstupu Je spojena se signálním vstupem 81 vstupního spínače 8, zatímco druhá vstupní řídicí UHC špička 11 zapojení vstupu referenčního napětí logické jedničky je spojena s napěťovým vstupem 21 vstupního proudového zdroje £, přičemž třetí vstupní řídicí ULC špička 12 zapojení vstupu referenčního napětí logické nuly je spojena s napěťovým vstupem 41 odečítacího vstupního proudového zdroje g, zatímco proudový výstup 23 vstupního proudového zdroje £ je propojen na proudový vstup 31 dvojnásobného proudového zrcadle g, přičemž proudový výstup 44 odečítacího vstupního proudového zdroje g je propojen ne proudový vstup 51 spínaného proudového zrcedla g, zatímco první proudový výstup 32 dvojnásobného proudového zrcadle g je spojen s odečítacim proudovým vstupem 43 odečítacího vstupního proudového zdroje g, přičemž druhý proudový výstup 33 dvojnásobného proudového zrcedla g je spojen s proudovým výstupem 52 spínaného proudového zrcadle g, nadto je spojen se signálovým vstupem 61 oddělovacího zesilovače g, zatímco výstup 84 vstupního spínače 8 je propojen na spínací vstup 53 spínaného prudového zrcadle g, přičemž výstup 63 oddělovacího zesilovače 6, je spojen s proudovým výstupem 71 výstupního proudového zdroje g^nadto je spojen s výstupní signálovou OUT špičkou 17 zapojení měřicího budiče vstupu, zatímco čtvrtá vstupní OND špička 13 zapojení napájecího vstupu nulově úrovně je propojena na nulový napájecí vstup 82 vstupního spínače 8 e nadto je propojena na napěťový vstup 72 výstupního proudového zdroje X, přičemž páté vstupní špička 14 zapojení vstupu napájecího napětí UEE je spojena s napájecím vstupem 62 oddělovacího zesilovače a dále je spojena s napájecím vstupem g£ odečítacího vetupního proudového zdroje g a nadto je spojena s napájecím vstupem 22 vstupního proudového zdroje £, zatímco šestá vstupní špička 15 zapojení vstupu napájecího napětí UCC je propojena na první nenulový napájecí vstup 85 vstupního spínače 8, přičemž sedmá vstupní špička 16 zapojení vstupu napájecího napětí UGG je spojena s napájecím vstupem 73 výstupního proudového zdroje X e dále je spojena s druhým nenulovým napájecím vstupem 83 vstupního spínače 8 a nadto je spojena s napájecím vstupem 54 spínaného proudového zrcedla g a současně je spojena s napájecím vstupem 34 dvojnásobného proudového zrcadla g.
U popsaného příkladného zapojení uvedeného na obr. 1 se signál z výstupu STTL logiky přivádí přes vstupní signálovou IN špičku 10 zapojení na signálový vstup 81 vstupního spínače 8, z jehož výstupu 84 je ovládán spínací vstup 54 spínaného proudového zdroje g. Velikost napěťových úrovní logické jedničky a logické nuly ne výstupní signálové OUT špičce 17 ee řídí přivedením řídicích referenčních napětí na vstupní řídicí UHC a UHL špičky 11 e 12 zapojení.
Přivedením řídicího referenčního .napětí logické jedničky přes vstupní řídicí UHC špičku 11 zapojení na napěťový vstup 21 vstupního proudového zdroje £ je získán na jeho proudovém výstupu 23 proud, odpovídající napětí na vstupu. Tento řídicí proud je přiveden na proudový vstup 31 dvojnásobného proudového zrcadla, z jehož dvou proudových výstupů je rozvedena jednak ne odečítecí vstupní proudový zdroj g a jednak na oddělovací zesilovač 6.
Přivedení řídicího referenčního napětí logické nuly přes vstupní řídicí ULC Špičku 12 zapojení ne napěťový vstup 41 odečítacího vstupního proudového zdroje g má za následek nastavení proudu na jeho proudovém výstupu gg, jehož hodnota se rovné rozdílu proudu získaného z výstupu 23 vstupního proudového zdroje £ a proudu, který by odpovídal napětí na napěťovém vstupu 41. Tento proud, jehož hodnotě odpovídá rozdílu řídicích proudů, je přiveden na proudový vstup 51 spínaného proudového zrcadla g. Oba proudy jsou z proudových výstupů 33 dvojnásobného proudového zrcadla g a 52 spínaného proudového zrcadla g přivedeny na signálový vstup 61 oddělovacího zesilovače 6.. Spínaná proudová zrcadlo g podle signálu na svém spínacím vstupu 53 připíná nebo odepíná proudový rozdíl úměrný rozdílu napěťová úrovně logické nuly e logické jedničky. Stejně se tedy mění proudový ΐη vstupu 61 oddálovecího zesilovače X, krerý pracuje jako nepilový ddílovacího zesilovače X pracuje do proudového výstupu 71 výstupního odkud je výstupní signál odebírán přes výstupní signálovou OUT signál ne signálová zdroj. Výstup 63 oi proudového zdroje špičku 17 zapojeni.
e vynálezu znázorněná na obr. 2, jež představuje příkladné blokové
Zapojení podl zapojení měřicího tudiče vstupu s menším transportním spožděním, jehož vstupní zátěž je větěí než jeden sobného proudového vého zrcadla, oddělovacího zesilovače, výstupního proudového zdroje e vstupního spínače, logický vstup, sestávající ze vstupního proudového zdroje, dvojnázrcadla, odečítacího vstupního proudového zdroje, spínaného proudoje upraveno tak, že vstupem 81 vstupní! pělovým vstupem 21 pojení je spojena e proudový výstup 23 násobného proudové!) první vstupní signální špička 10 zapojení je spojena se signálním do spínače X, ZBtímco druhá vstupní špička 11 zapojení je spojena s navstupního proudového zdroje 2, přičemž třetí vstupní špička 12 zanapělovým vstupem 41 odečltscího vstupního proudového zdroje £, zatímco vstupního proudového zdroje 2 <3θ propojen ne proudový vstup 31 dvojte zrcadle X, přičemž proudový výstup 44 odečítacího vstupního proudového zdroje X je propojen na proudový vstup 51 spínaného proudového zrcadla X, zatímco první proudový výstup 32 dvojnásobného proudového zrcadla χ je spojen 8 odečítecím proudovým vstupem 43 očečltačlho vstupního proudového zdroje X, přičemž druhý proudový výstup 33 dvojnásobného pioudového zrcadla X je spojen s proudovým výstupem 52 spínaného proudového zrcadla χ, načto je spojen se signálovým vstupem 61 oddělovacího zesilovače X, zatímco spínače 8 je propojen na spínací vstup 53 spínaného proudového zrcadla X, přičemž výstup 63 oddělovacího zesilovače X je spojen a proudovým výstupem 71 výstupního proudového zdroje X a nadto je spojen s výstupní signálovou špičkou 17 zapojení, zatímco čtvrtá vstupní špička 13 zapojení je propojena na nepilový vstup 72 výstupního přičemž pátá vstupní špička 14 zapojení je spojena s napájecím vstupem 62 oddělovacího zesilovače a déle je spojena a napájecím vatupem 42 odečítacího vstupního proudového zdroje n, nadto je spojena a napájecím vstupem 22 vstupního proudového zdroje zatímco šestá vitupní špička 15 zapojení je propojena na první nenulový napájecí vatup 85 vstupního spínahe 8, přičemž sedmá vstupní špička 16 zapojení je spojena s napájecím vstupem 73 výstupného proudového zdroje X a dále je spojena s druhým nenulovým napájecím vstupem 83 vstupního spínače 8, nadto je spojena s napájecím vstupem 54 spínaného proudového zrcadla χ a současně je spojena s napájecím vstupem 34 dvojnásobného proudového zrcadla χ.
Zapojení měř} vael technice k bu nich zesilovačů a možno měřicí budič nepilových úrovní čího budiče vstupu podle vynálezu Je určeno k použití v měřicí a testoženl vstupů logických integrovaných obvodů pro odzkoušení kvality vstupi(věření stanovených technických podmínek. Kromě zmíněného použití Je vstupu použít v celé řadě dalších aplikací, kde je požadavek na převodník logických hodnot z TTL logických úrovní.
PŘEDMĚT VYNÁLEZU

Claims (2)

1. Zapojení měřicího budiče vstupu, sestávající ze vstupního proudového zdroje, dvojnásobného proudového zrcadla, odečítacího vstupního proudového zdroje, spínaného proudového zrcadla, oddělovacího zesilovače, výstupního proudového zdroje a vstupního spínače, vyznačené tím, že první vstupní signální špička (10) zapojení je spojena se signálním vstupem (81) vstupního spínače (8), zatímco druhá vstupní špička (H) zapojeni je spojena s napělovým vstupem (21) vstupního proudového zdroje (2), přičemž třetí vstupní špička (12) je spojena s napělovým vstupem (41) odečítacího vstupního proudového zdroje (4), zatímco proudový výstup (23) vstupního proudového zdroje (2) je propojen na proudový vstup (31) dvojnásobného proudového zrcadle (3), přičemž proudový výstup (44) odečítacího vstupního proudového zdroje (4) je propojen na proudový vstup (51) spínaného proudového zrcadle (5), zatímco první proudový výstup (32) dvojnásobného proudového zrcadla (3) je spojen s odečítaclm proudovým vstupem (43) odečítacího vstupního proudového zdroje (4), přičemž druhý proudový výstup (33) dvojnásobného proudového zrcadla (3) je spojen s proudovým výstupem (52) spínaného proudového zrcadla (5) a nadto je spojen se signálovým vstupem (61) oddělovacího zesilovače (6), zatímco výstup (84) vstupního spínače (8) je propojen na spínací vstup (53) spínaného proudového zrcadla (5), přičemž výstup (63) oddělovacího zesilovače (6) je spojen s proudovým výstupem (71) výstupního proudového zdroje (7), nadto je spojen s výstupní signálovou špičkou (17) zapojení, zatímco čtvrtá vstupní ěpičke (13) zapojení je propojena na nulový napájecí vstup (82) vstupního spínače (8) e nadto je propojena na napělový vstup (72) výstupního proudového zdroje (7), přičemž pátá vstupní Špička (14) zapojení je spojena s napájecím vstupem (62) oddělovacího zesilovače a dále je spojena s napájecím'vstupem (42) odečítacího vstupního proudového zdroje (4) a nadto je spojena s napájecím vstupem (22) vstupního proudového zdroje (2), zatímco šestá vstupní špička (15) zapojení je propojena na první nenulový napájecí vstup (85) vstupního spínače (8), přičemž sedmá vstupní špička (16) zapojení je spojena s napájecím vstupem (73) výstupního proudového zdroje (7) a dále je spojena a druhým nenulovým napájecím vstupem (83) vstupního spínače (8), nadto Je spájena s napájecím vstupem (54) spínaného proudového zrcadla (5) a současně je eppjena s napájecím vstupem (34) dvojnásobného proudového zrcadla (3).
2. Zapojení měřicího budiče vstupu, sestávající ze vstupního proudového zdroje, dvojnásobného proudového zrcadle, odečítacího vstupního proudového zdroje, spínaného proudového zrcadla, oddělovacího zesilovače, výstupního proudového zdroje a vstupního spínače, vyznačené tím, že první vstupní signální špička (10) zapojení je spojena se signálním vstupem (81) vstupního spínače (8), zatímco druhá vstupní ěpičke (11) zapojení Je spojena s napělovým vstupem (21) vstupního proudového zdroje (2), přičemž třetí vstupní špička (12) zapojení je spojena s napělovým vstupem (41) odečítacího vstupního proudového zdroje (4), zatímco proudový výstup (23) vstupního proudového zdroje (2) je propojen na proudový vstup (31) dvojnásobného proudového zrcadle (3), přičemž proudový výstup (44) odečítacího vstupního proudového zdroje (4) je propojen na proudový vstup (5') spínaného proudového zrcadla (5), zatímco první proudový výstup (32) dvojnásobného proudového zrcadla (3) je spojen s odečltacím proudovým vstupem (43) odečítacího vstupního proudového zdroje (4), přičemž druhý proudový výstup (33) dvojnásobného proudového zrcadla (3) je spojen s proudovým výstupem (52) spínaného proudového zrcadle (5) a nadto je spojen se signálovým vstupem (61) oddělovacího zesilovače (6), zatímco výstup (84) vstupního spínače (8) je propojen ne spínací vstup (53) spínaného proudového zrcadla (5), přičemž výstup (63) oddělovacího zesilovače (6) je spojen s proudovým výstupem (71) výstupního proudového zdroje (7) a nadto je spojen s výstupní signálovou špičkou (17) zapojení, zatímco čtvrtá vstupní špička (13) zapojení je propojena na napělový vstup (72) výstupního proudového zdroje (7), přičemž pátá vstupní ěpičke (14) zapojení je spojena s napájecím vstupem (62) oddělovacího zesilovače a dále je spojena s napájecím vstupem (42) odečítacího vstupního proudového zdroje (4), nadto Je spojena s napájecím vstupem (22) vstupního proudového zdroje (2), zatímco šestá vstupní ěpičke (15) zapojení je propojené na první nenulový napájecí vstup (85) vstupního spínače (8), přičemž sedmá vstupní špička (16)
231822 6 zapojení je spojena s napájecím vstupem (73) výstupního proudového zdroje (7) a déle Je spojena s druhým nenulovým napájecím vstupem (83) vstupního spínače (8), nadto je spojena s napájecím vstupem (54) spínaného proudového zrcadla (5) a současné je spojena s napájecím vstupem (34) dvojnásobného proudového zrcadla (3).
2 výkresy
CS823738A 1982-05-21 1982-05-21 Zapojeni měřicího budiče vstupu CS231822B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS823738A CS231822B1 (cs) 1982-05-21 1982-05-21 Zapojeni měřicího budiče vstupu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS823738A CS231822B1 (cs) 1982-05-21 1982-05-21 Zapojeni měřicího budiče vstupu

Publications (2)

Publication Number Publication Date
CS373882A1 CS373882A1 (en) 1984-05-14
CS231822B1 true CS231822B1 (cs) 1984-12-14

Family

ID=5378338

Family Applications (1)

Application Number Title Priority Date Filing Date
CS823738A CS231822B1 (cs) 1982-05-21 1982-05-21 Zapojeni měřicího budiče vstupu

Country Status (1)

Country Link
CS (1) CS231822B1 (cs)

Also Published As

Publication number Publication date
CS373882A1 (en) 1984-05-14

Similar Documents

Publication Publication Date Title
JP4478033B2 (ja) 電圧印加電流測定装置及びそれに使用されるスイッチ付き電流バッファ
WO1997027493A1 (fr) Comparateur pour dispositif testeur de semiconducteurs
US7994771B2 (en) Current measurement circuit, current detection circuit and saturation prevention and recovery circuit for operational amplifier
KR101024220B1 (ko) 전력 인가 회로 및 시험 장치
EP0697766A1 (en) Buffer circuit with wide dynamic range
CS231822B1 (cs) Zapojeni měřicího budiče vstupu
JP2007527535A (ja) 半導体素子試験用の2チャンネルソース測定ユニット
JPS63135882A (ja) 電子デバイス駆動回路
KR100248918B1 (ko) 드라이버ic의출력저항측정기및측정방법
US3735150A (en) Low noise phase detector
US4893252A (en) Monitoring system for the output stage of a bridge
JP2565866Y2 (ja) Icテスタの並列接続デバイス電源
US4644193A (en) Analog circuit for simulating a digitally controlled rheostat
US4280088A (en) Reference voltage source
JPH04259868A (ja) Ic試験装置
JPS649594B2 (cs)
SU1697065A1 (ru) Управл емый источник тока
US6449427B1 (en) Loading drive system
JP5478020B2 (ja) 波形生成装置及び画像形成装置
JPH0865069A (ja) 電子ボリューム回路
JPS63250569A (ja) 高電圧電流検出回路
JPH08292227A (ja) 終端回路
SU983647A1 (ru) Устройство контрол напр жений с двухсторонним допуском
SU1725375A1 (ru) Устройство дл измерени экстремальных значений
SU1156247A1 (ru) Преобразователь код-напр жение