Patents

Search tools Text Classification Chemistry Measure Numbers Full documents Title Abstract Claims All Any Exact Not Add AND condition These CPCs and their children These exact CPCs Add AND condition
Exact Exact Batch Similar Substructure Substructure (SMARTS) Full documents Claims only Add AND condition
Add AND condition
Application Numbers Publication Numbers Either Add AND condition

Connexion for logical probe with counter

Landscapes

Show more

CS230869B1

Czechoslovakia

Other languages
English
Slovak
Inventor
Peter Lachovic
Jaroslav Petrik

Worldwide applications
1982 CS

Application CS823692A events

Description

ČkSK03L0VíTNSKÁ SOCIAUSTICXÁ
REPUBLIKA
(1SJ
POPIS VYNÁLEZU
K AUTORSKÉMU QSVEDČENIU 230869 (iu <011
(22) Přihlášené 19 05 82(21) (PV 3692-82) (51) Int. Cl.36 01 R 31/28 (40) Zverejnené 13 01 84
ΟΙ» Λ O PRO VY*'M'L£2YA OWtVY (45) Vydané 15 11 86 (75)
Autor vynálezu LACHOVIC PETER ing, PETŘÍK JAROSLAV, KOSICE (54) Zapojenie logickej sondy s čítačem 1
Vynález sa týká zapojenia logickej sondys čítačom najma pre vyšetrovanie statickýcha dynamických dejov prebiehajúcich v čís-licových zariadeniach s logickými úrovňamiTTL.
Doteraz používané známe zapojenia logic-kých sond, slúžiacich k meraniu v číslico-vých zariadeniach pracujúcich s logickýmiúrovňami TTL, podávajú len obmedzenémnožstvo informácií o stave a priebehu lo-gického signálu, resp. tieto informácie súnepřesné. Súbor informácií poskytovaný zná-mými zapojeniami logických sond, resp. ichpřesnost sa líši kus od kusu, ale vo všeobec-nosti sa dajú vyměňoval tieto vyskytujúcesa nevýhody. Zapojenia logických sond vy-hodnocujú vstupné hodnoty TTL úrovní, ne-zachytávajú úzké impulzy, nerozlišujú početzachytených impulzov, nevyhodnocujú za-kázaný interval vstupného napátia, resp.beznapatový vstup, nedávajú informáciu opřeplnění čítača pokial’ sú ním vybavené,neinformujú o napatí, ktorýin sú napájané,vstupné napátie rozděluje iba do troch in-tervalov, změny napájacieho napfitia né- 2 priaznivo vplývajú na nastavené hranice in-tervalov apod. Známe zapojenia logickýchsond majú aspoň jednu alebo obyčajne nie-koíko z týchto vyměňovaných nevýhod.
Uvedené nevýhody logických sond odstra-ňuje zapojenie logickej sondy s čítačom,najmá pre vyšetrovanie statických a dyna-mických dejov, prebiehajúcich v číslicovýchzariadeniach, podlá vynálezu. Podstata vy-nálezu sočívá v tom, že zapojenie pozostávaz napaťového obmedzovača, ktorého výstupje spojený s paralelné spojenými vstupmiprvého, druhého, tretieho a čtvrtého kom-parátora. Přitom prvý výstup prvého kom-parátora je spojený s čítačom a druhý vý-stup prvého komparátora je vedený para-lelné na vstup prvého indikátora, na prvývstup druhého indikátora a súčasne na prvývstup monostabilného klopného obvodu. Vý-stup druhého komparátora je spojený s dru-hým vstupom druhého indikátora a výstuptretieho komparátora je vedený paralelnéna třetí vstup druhého indikátora, na vstuptretieho indikátora a na druhý vstup mono-stabilného klopného obvodu, ktorého výstup 230869 230869 3 4 je spojený so štvrtým vstupom druhého in-dikátora a výstup štvrtéhókomparátora jespojený s druhým vstupom tretieho kompa-rátora.
Sonda podl'a vynálezu umožňuje vyhod-notit výstupné úrovně logiky TTL, tj. 0,4 V a2,4 V zachytává impulzy šířky aspoň 15 nsbez oldadu na ich orientáciu a opticky ichznázorní, indikuje počet zachytených impul-zov do počtu patnásť včítane, informuje opříchode viacerých impulzov než patnásť, jeschopná rozlišit vstupné napatie v piatichintervaloch, nezaťažuje meraný obvod, čižeinformuje o skutočných pomeroch v logic-kej sieti, změny napájacieho napátia v roz-medzí — 10 % vyplývajú na nastavené hra-nice intervalov len nepatrné, umožňuje in-formativně použitie aj v logike DTL, infor-muje o správnej hodnotě napájacieho na-patia, resp. o jeho nízkej alebo vysokej hod-notě, je vybavená ochranou vstupu. Zapoje-nie Togickěj sondy podlá vynálezu umožňujeprevádzanie meraní bez nutnosti používaniainých objemnějších a nákladných meracíchprístrojov. Je výhodná pre prácu v teréne,kde sortiment přístupných diagnostickýchpomocok je obmedzený. Praktické převede-me zapojenia s plošným spojom umožňujezabudccvanie sondy do puzdra ovládanéhojednou rukou. Zapojenie logickej sondy po-dlá vynálezu umožňuje rýchle odhaleniechyby alebo overenie správnej funkcie čís-licového obvodu. Sonda kumuluje v sebe dourčitej miery vlastnosti voltmetra, oscilosko-pu a čítača. Příklad zapojenia podfa vynálezu je zná-zorněný na pripojenom obrázku — blokovejschéme zapojenia.
Zapojenie logickej sondy s čítačom pozos-táva z napěťového obmedzovača 1, ktoréhovýstup je spojený s paralelné spojenýmivstupmi prvého, druhého, tretieho a štvrtéhó komparátora 2, 3, 4, 5. Prvý z výstupův 11prvého komparátora 2 je spojený s čítačbm8 a druhý výstup 12 prvého komparátora 2je vedený paralelné na vstup prvého indi-kátora 6, na prvý vstup 13 druhého indiká-tora 9 a súčasne na prvý vstup 17 mono-stabilného klopného obvodu 10. Výstup dru-hého komparátora 3 je spojený s druhýmvstupom 14 druhého indikátora 9. Výstuptretieho komparátora 4 je vedený paralelnéna třetí vstup 15 druhého indikátora 9, navstup tretieho indikálora 7 a na druhý vstup18 monostabilného klopného obvodu 10, kto-rého výstup je spojený so štvrtým vstupom 18 druhého indikátora 9. Výstup štvrtéhókomparátora 5 je spojený s druhým vstupom 19 tretieho komparátora 4.
Vstupný, meraný signál vstupuje do na-paťového obmedzovača 1, ktorý tvoří ochra-nu dalších prvkov před zápornějším vstup-ným napatím než —0,6 V a kladnějšímvstupným napatím než 18 V. Ináč prochádzavstupný signál týmto obmedzovačomv bezúpravy. Signál z obmedzovača 1 sa privádzasúčasne na štyri komparátory 2, 3, 4, 5, kto-ré sú nastavené na rožne úrovně klopenia.Ak je vstupný signál komparátorov v roz-medzí 0 až 0,4 V, komparátor 2 sa nastavído aktívneho stavu a jeho výstupný signálvybudí indikátor 8, čo sa prejaví rozsviete-ním jeho segmentu významom logická nula.Zároveň výstupný signál komparátora 2 saprivádza ako vstupný signál indikátora 9a blokuje trvalé rozsvietenie jeho segmentus významom — zakázaný stav. Vstupný sig-nál komparátorov v rozmedzí 0,4 V až 0,8 Vneaktivuje žiadny z komparátorov, takževšetky segmenty indikátorov ostávajú ne-rozsvietené.
Vstupný signál komparátorov rozmedzí0,8 V až 2,4 V nastaví do aktívneho stavu

Claims (1)
Hide Dependent

  1. 230869 5 iba komparátor 3, ktorý dodává vstupný sig-nál pre indikátor 9, ktorý sa týmto vybudí,čo sa prejaví rozsvietením jeho segmentus významom — zakázaný stav. Vstupný signál komparátov s rozmedzí2,4 V až 5 V nastaví do aktívneho stavukomparátory 3 a 4. Výstupný signál kompa-rátora 4 vybudí indikátor 7, čo sa prejavírozsvietením jeho segmentu s významom —logická jednička. Zároveň výstupný signálkomparátora 4 sa privádza ako vstupný sig-nál indikátora 9 a blokuje rozsvitenie jehosegmentu. Výstupný signál komparátora 3je sice aktívny a posobí ako vstupný signálpre indikátor 9, čo by málo sposobiť rozsvie-tenie jeho segmentu, ale blokovací signál navstupe 15 je prioritný, teda segment zaká-zaného stavu sa nerozsvieti. Vstupný signál komparátorov nad 5 V na-staví do aktívneho stavu komparátory 3, 4a 5. Výstupný signál komparátora 5 posobíako vstupný signál komparátora 4 a ten za-blokuje aktivovanie výstupného signálukomparátora 4. Teda výstup komparátora 4sa javí ako keby komparátor nebol nasta-vený do aktívneho stavu. Aktívny výstupnýsignál komparátora 3 posobí ako vstupnýsignál indikátora 9 s významom — zakázanýstav. Súčasne působením aktívneho výstupukomparátora 5 rozsvieti sa světelná dioda svýznamom — napatie na vstupe vačšie ako5 V. V případe beznapatového vstupného sig-nálu sú všetky komparátory nenastavené,čiže všetky segmenty indikátorov tmavé. Doterajší popis sa vztahuje na statickýalebo pomaly sa meniaci vstupný signál. Predynamický, 1'udským zrakom už nesledova-tel'ný, periodický vstupný signál vstupujúdo funkcie ďalšie bloky. Komparátory 2, 3,4, 5 zaostávajú vo svojej funkcii popísanejvyššie a rozsvecujú segmenty v pomerestriedy periodického signálu. Při výskyte o-jedinelých impulzov, alebo aj prechodom zjednej logickej úrovně na druhů, sa aktivu- jú okrem iných výstupov striedavo výstupykomparátorov 2 a 4. Tieto výstupy posobiaako vstupné signály monostabilného obvo-du 10, ktorý je nimi spúšťaný a svojim vstu-pom posobiacim ako vstupný signál indiká-tora 9 sposobuje krátkodobé rozsvieteniecca 150 ms jeho segmentu bez ohl'adu nastav blokovacích vstupných signálov navstupoch 13 a 15. Týmto sposobom je umož-něné pozorovanie aj vel'mi krátkých impul-zov do obidvoch logických úrovní. Výstupný signál komparátora 2 je připo-jený na vstup čítača 8 v bodinárnom kóde,ktorý má tiež indikáciu připravenosti privynulovaní a pretečenia pri příchode viace-rých než 15tich impulzov. Indikácia každé-ho bitu ako aj připravenosti a preplnenostije realizovaná světelnými diodami. Staticky rovnako sa prepravujúce inter-valy vstupného napatia — beznapaťový0,4 V až 0,8 V sa dajú rozlišil dynamicky.Přiložením napatia v intervale 0,4 V až 0,8 Vzostane segment zakázaného stavu tmavý,v opačnom případe blikne na dobu 150 ms.Zapojenie logickej sondy je doplněné sa-mostatným obvodom, ktorý vykonává funk-ciu vyhodnocován,ie napájacieho napatia vtroch intervaloch — nízké, správné, vysoké.Indikácia týchto intervalov je převedená je-dinou světelnou diodou. V případe nízkéhonapájania svieti, pri správnom bliká, pri vy-sokom nesvieti. Hranice intervalov sú nasta-vitelné. Ďalej tento obvod chrání obvody logickejsondy před vysokým napájacím napátím apřed napájacím napatím s opačnou polari-tou. Zapojenie podlá vynálezu představuje lo-gická sondu použitelnú pri diagnostike za-riadení číslicovej techniky úrovně TTL. Vy-užitie sondy prichádza do úvahy hlavně prikonštrukcii, oživovaní a opravách zariadenípracujúcich s diskrétnymi úrovňami signá-lov. PREDMET Zapojenie logickej sondy s čítačom, najmapre vyšetrovanie statických a dynamickýchdejov, prebiehajúcich v číslicových zariade-niach, vyznačujúce sa tým, že pozostáva znapaťového obmedzovača (1), ktorého vý-stup je spojený s paralelné spojenými vstup-mi prvého, druhého, tretieho a štvrtéhokomparátora (2, 3, 4, 5), pričom prvý vý-stup (11) prvého kamparátora (2) je spo-jený s čítačom (8) a druhý výstup (12) pr-vého komparátora (2) je připojený paralel-né na vstup prvého indikátora (6), na prvývstup (13) druhého indikátora (9) a súčas- ynAlezu ne na prvý vstup (17) monostabilného klop-ného obvodu (10), pričom výstup druhéhokomparátora (3) je spojený s druhým vstu-pom (14) druhého indikátora (9) a výstuptretieho komparátora (4) je připojený pa-ralelné na třetí vstup (15) druhého indiká-tora (9), na vstup tretieho indikátora (7) ana druhý vstup (18) monostabilného klop-ného obvodu (10), ktorého výstup je spoje-ný so štvrtým vstupom (16) druhého indi-kátora (9), zatial’ čo výstup štvrtého kom-parátora (5) je spojený s druhým vstupom(19) tretieho komparátora (4). 1 list výkresov