CS230373B1 - Zapojení amplitudového záření gama - Google Patents
Zapojení amplitudového záření gama Download PDFInfo
- Publication number
- CS230373B1 CS230373B1 CS730781A CS730781A CS230373B1 CS 230373 B1 CS230373 B1 CS 230373B1 CS 730781 A CS730781 A CS 730781A CS 730781 A CS730781 A CS 730781A CS 230373 B1 CS230373 B1 CS 230373B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- flop
- discriminator
- amplitude window
- Prior art date
Links
Landscapes
- Measurement Of Radiation (AREA)
- Nuclear Medicine (AREA)
Description
Vynález se týká zapojení amplitudového okénkového diskriminátorů pro spektrometrii záření gama se dvěma amplitudovými diiskriminátory, jedním integrovaným odvodem, časovacím obvodem a součinovým hradlem.
Dosud známá zapojení amplitudových okénkových diskriminátorů obsahují poměrně složité obvody, které zabezpečují zpracování vstupního signálu tak, aby na výstup procházely pouze ty impulsy, jejichž amplituda přesahuje dolní diskriminační úroveň a nepřesahuje horní diskriminační úroveň. Problém spočívá v časovém posunu mezi impulsem z diskriminátorů horní úrovně a impulsem z diskriminátorů dolní úrovně, který vyplývá z tvaru zpracovávaného impulsu na vstupech obou diskriminátorů. Obvykle se toto řeší rozličnými zpožďovacími obvody, je-li použito jednoduchého koincidončního zapojení s pevně nastaveným zpožděním, není možno zpracovat maximální četnost impulsů ze scintilační sondy nebo dochází k propouštění impulsů, jejichž šířka přesahuje nastavenou dobu zpoždění.
Výše uvedené nedostatky jsou odstraněny zapojením amplitudového okénkového diskriminátorů pro spektrometrické měření záření gama, obsahujícím dva amplitudové diskriminátory, jejichž vstupy jsou spojeny se vstupní syorkou amplitudového okénkového diskriminátorů, dále paměťový klopný obvod, časovači obvod a součinové hradlo, podle vynálezu, jehož podstata spočívá v tom, že výstup horního diskriminátorů je připojen na nulovací vstup paměťového klopného obvodu a výstup dolního diskriminátorů je připojen na vstup časovacího obvodu a dále též přes kondenzátor na nastavovací vstup paměťového klopného obvodu. Výstup z časovacího obvodu je připojen přes invertor na první vstup součinového hradla. Druhý vstup součinového hradla je připojen na výstup paměťového klopného obvodu. Výstup součinového hradla je spojen s výstupní svorkou amplitudového okénkového diskriminátorů.
Použitím paměťového klopného obvodu je dosaženo, že zpracování vstupního impulsu následuje bezprostředně po příchodu závěrné hrany impulsu z dolního diskriminátorů a doba činnosti amplitudového okénkového diskriminátorů přesahuje šířku vstupního impulsu pouze o šířku výstupního impulsu, který může být velmi úzký. Tím je maximálně využita časová rozlišovací schopnost detekční sondy. Celé zapojení je jednoduché a lze jej vestavět do malého prostoru. Je výhodné jej využít is nízkoúrovňovými disk230373 riminátory, připojenými přímo na anodu fotonásobiče.
Na připojeném výkresu je znázorněno blokové schéma amplitudového okénkového diskriminátoru podle vynálezu. V bloku paměťového klopného obvodu a časovacího obvodu je naznačené konkrétní zapojení, výhodné pro realizaci vynálezu. Pro paměťový klopný obvod, invertor a součinové hradlo je použit jeden integrovaný obvod typu NOR.
Vstupní svorka 1 je spojena se vstupem dolního diskriminátoru 2 a vstupem horního diskriminátoru 3. Výstup horního diskriminátoru 3 je spojen pouze s nulovacím vstupem 5 paměťového klopného obvodu 4. Výstup dolního diskriminátoru 2 je připojen na vstup časovacího obvodu 8 a dále přes kondenzátor 7 na nastavovací vstup 6 paměťového klopného obvodu 4. Výstup z časovacího obvodu 8 je přes invertor 9 připojen na první vstup součinového hradla a výstup z paměťového klopného obvodu 4 je připojen na druhý vstup hradla 10, jehož výstup je spojen s výstupní svorkou amplitudového okénkového diskriminátoru.
Signál z fotonásobiče nebo zesilovače je přivedou na vstupní svorku 1, která je spojena se vstupem horního diskriminátoru 3 a se vstupem dolního diskriminátoru 2. Výstup dolního diskriminátoru 2 je připojen přes kondenzátor 7 na nastavovací vstup 6 paměťového klopného obvodu 4, který je tímto nastavován s příchodem náběžné hrany každého impulsu z výstupu dolního diskriminátoru 2. Horní diskriminátor 3, jehož výstup je připojen přímo na nulovací vsitup 5 paměťového klopného obvodu 4, naopak výstupním impulsem paměťový klopný obvod 4 nuluje. Výstup dolního diskriminátoru 2 je dále připojen na vstup časovacího obvodu 8, který s příchodem závěrné hrany výstupního impulsu generuje na svém výstupu krátký impuls. Tento výstup z časovacího obvodu 8 je přes invertor 9 připojen na první vstup součinového hradla 19, jehož druhý vstup je připojen na výstup z paměťového klopného obvodu 4. Výstup součinového hradla 10 je spojen s výstupní svorkou 11 amplitudového okénkového diskriminátoru a impuls, generovaný časovacím obvodem 8, je na výstupní svorku 11 amplitudového okénkového diskriminátoru propuštěn pouze v tom případě, že nedošlo činností horního diskriminátoru 3 k vynulování paměťového klopného obvodu 4.
Zapojení amplitudového okénkového diskriminátoru podle vynálezu je svou jednoduchostí výhodné pro použití v přenosných přístrojích ke spektrométrickému měření záření gama nebo k přímému zabudování do spektrometrické scintilační sondy.
Claims (1)
- Zapojení amplitudového okénkového diskriminátoru pro spektrometrii záření gama, obsahující dva amplitudové diskriminátory, jejichž vs/tupy jsou spojeny se vstupní svorkou amplitudového okénkového diskriminátoru, dále paměťový klopný obvod, časovači obvod a součinové hradlo, vyznačené tím, že výstup horního diskriminátoru (3) je připojen na nulovací vstup (5) paměťového klopného obvodu (4) a výstup dolního diskriminátoru (2J je připojen jednak na vstup 'NALEZU časovacího obvodu (8J a jednak přes kondenzátor (7) na nastavovací vstup (6j paměťového klopného obvodu (4), přičemž výstup z časovacího obvodu (8) jo připojen přes invertor (9) na první vstup součinového hradla (10), jehož druhý,vstup je připojen na výstup paměťového klopného obvodu (4), zatímco výstup součinového hradla (10) je spojen s výstupní svorkou (11) amplitudového okénkového diskriminátoru.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS730781A CS230373B1 (cs) | 1981-10-06 | 1981-10-06 | Zapojení amplitudového záření gama |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS730781A CS230373B1 (cs) | 1981-10-06 | 1981-10-06 | Zapojení amplitudového záření gama |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS230373B1 true CS230373B1 (cs) | 1984-08-13 |
Family
ID=5421943
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS730781A CS230373B1 (cs) | 1981-10-06 | 1981-10-06 | Zapojení amplitudového záření gama |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS230373B1 (cs) |
-
1981
- 1981-10-06 CS CS730781A patent/CS230373B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB1272144A (en) | Pulse height analyzers | |
| ES8507273A1 (es) | Perfeccionamientos en los dispositivos para entrada de datos de direccion en un circuito integrado | |
| KR880000862A (ko) | 데이터 전송회로 | |
| US3963983A (en) | Pulse amplitude discriminating circuit | |
| CS230373B1 (cs) | Zapojení amplitudového záření gama | |
| KR960003364B1 (ko) | Lsi용 테스트 신호 출력 회로 | |
| KR850007356A (ko) | 비데오 신호 처리기 | |
| US3441932A (en) | Dynamic hit-width discriminator | |
| KR930005932Y1 (ko) | 신호 지연 전달회로 | |
| JP2784764B2 (ja) | メモリ装置 | |
| US4103148A (en) | Dynamic pulse difference circuit | |
| GB1482791A (en) | Pulse amplitude discriminating circuit | |
| US3777152A (en) | Phototransistor buffer circuit | |
| SU1649577A1 (ru) | Многоканальный счетчик импульсов | |
| KR960010912B1 (ko) | 에이직화한 디지탈 클럭손실 검출기 | |
| SU370735A1 (ru) | Устройство анализа состояния канала с автоматически регулируемым порогом | |
| JPS6222874Y2 (cs) | ||
| SU1374282A1 (ru) | Аналоговое запоминающее устройство | |
| SU546892A1 (ru) | Многоканальное устройство дл выбора минимального значени средней величины | |
| SU1197149A2 (ru) | Устройство дл защиты от перегрузок | |
| US4859985A (en) | Reconfigurable parameter filter having filter sections selectively operating independently on respective low precision binary numbers or together on a higher precision binary number | |
| SU1335919A1 (ru) | Устройство дл контрол тока потреблени КМОП-микросхем | |
| JPH0575987B2 (cs) | ||
| KR920003883B1 (ko) | 수동 셑/리셑 구동회로 | |
| JP2560731B2 (ja) | 光検出装置 |